CN1794337A - 显示设备的驱动器电路 - Google Patents
显示设备的驱动器电路 Download PDFInfo
- Publication number
- CN1794337A CN1794337A CN200510136288.6A CN200510136288A CN1794337A CN 1794337 A CN1794337 A CN 1794337A CN 200510136288 A CN200510136288 A CN 200510136288A CN 1794337 A CN1794337 A CN 1794337A
- Authority
- CN
- China
- Prior art keywords
- switch
- pixel electrode
- operational amplifier
- pixel
- charge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
一种根据本发明实施例的显示设备的驱动器电路,包括:选择性地将运算放大器产生的驱动电压施加到第一像素电极或第二像素电极的点反转开关,该点反转开关包括:将驱动电压提供给第一像素电极或第二像素电极的运算放大器侧开关和像素侧开关;以及连接到运算放大器侧开关和像素侧开关之间的节点以便向该节点提供中间电势的公共短路开关。
Description
技术领域
本发明涉及一种显示设备,具体而言,涉及一种用于驱动显示设备的驱动器电路。
背景技术
最近几年中,诸如液晶显示设备那样的平面显示变得日益重要。典型的液晶显示设备包括液晶显示面板和驱动器电路。液晶显示面板显示图像并且具有阵列形式排列的像素电极。通过驱动器电路向像素电极施加相应于图像的驱动电压。液晶显示面板具有与像素电极相对的公共电极。公共电极被施加公共中间电势(公共电势)。液晶显示面板根据像素电极和公共电极之间的电势差来表示灰度以显示相应的图像。
假设,例如以DC电压驱动所述液晶显示设备,那么产生液晶显示面板中液晶元件的退化和具有杂质的污染,例如出现显示图像的老化或其他所述问题。为克服这些问题,使用一种AC驱动系统诸如用于逐像素相对于公共电势来改变驱动电压的极性的点反转驱动系统。
图13示出了通过点反转驱动来驱动液晶显示面板的驱动器电路的电路图。关于点反转显示,在相邻的源极线之间反转应用于源极线DL的显示信号的极性。因此,在图13的说明性实例中,正驱动电压在驱动周期施加到第一源极线(图13中顶端的线),负驱动电压应用到与第一线相邻近的第二源极线,并且正驱动电压应用到与第二源极线相邻的第三源极线。在随后的栅极线驱动周期期间,以负电压驱动第一源极线,以正电压驱动第二源极线,并且以及负电压驱动第三源极线。通过利用反转极性来显示图像以实现点反转驱动。
如图13所示,驱动器电路12包括多个用于提供驱动电压的运算放大器13。在传统的驱动器电路中,每一运算放大器13的输出经由点反转开关组14而连接到液晶显示面板11中的源极线DL。
在此假设奇数编号线的运算放大器提供相对于公共电势的正驱动电压,而偶数编号线的运算放大器提供相对于公共电势的负驱动电压。点反转开关组14基于上述栅极线驱动周期在源极线之间切换以将选定的源极线连接到偶数编号的或奇数编号的运算放大器的输出以便执行点反转驱动。作为执行所述点反转驱动的驱动装置,本领域中已知的是日本专利翻译公开第2001-515225中公开的装置。
在上述驱动器电路中,正电压应用到点反转开关的一端,而有时候负电压应用到另一端。所以,点反转开关将是一种由于负电压和正电压之间的电势差而从不断开的元件,从而使用高耐电压的元件。
为了提高开关的耐电压,例如需要增加栅极长度和栅极氧化物薄膜厚度。然而,这将导致增大芯片尺寸的问题。
发明内容
一种根据发明一方面的显示设备的驱动器电路,包括:选择性地将运算放大器产生驱动电压施加到第一像素电极或第二像素电极的点反转开关,该点反转开关包括:将驱动电压提供给第一像素电极或第二像素电极的运算放大器侧开关和像素侧开关;以及连接到运算放大器侧开关和像素侧开关之间的节点以便向该节点提供中间电势的公共短路开关。
根据驱动器电路,能够减少点反转开关需要的耐电压电平,减少经由高压处理所形成的元件的数量,以及减少芯片尺寸。
根据本发明,在不使用高耐电压元件的情况下能够获得点反转开关。
附图说明
根据随后结合附图而进行的描述,本发明上述和其他目标、优点和特征将变得显而易见,其中:
图1示出了根据本发明第一实施例的液晶显示设备的结构示意图;
图2示出了根据本发明第一实施例的驱动器电路的结构详图;
图3说明了根据本发明第一实施例的驱动器电路的开关的开/关时序;
图4说明了在使用根据本发明第一实施例的驱动器电路的情况下像素电极的电势波形图;
图5说明了根据本发明第一实施例的每一开关上所施加的电压值;
图6说明了根据本发明第一实施例的驱动器电路的栅极电压和背栅电压;
图7说明了根据本发明第一实施例的驱动器电路的栅极电压和背栅电压;
图8说明了对根据本发明第一实施例的背栅进行切换的时序;
图9示出了根据本发明第二实施例的驱动器电路的结构;
图10示出了根据本发明第二实施例的驱动器电路的结构详图;
图11说明了根据本发明第二实施例的驱动器电路开关的开/关时序;
图12说明了在使用根据本发明第二实施例的驱动器电路情况下的像素电极的电势的波形图;以及
图13示出了传统驱动器电路的配置。
具体实施方式
现在在此将结合说明性实施例来描述发明。本领域的技术人员将意识到,使用本发明的教导将能够实现许多可选的实施例,并且本发明并非限于为解释性目的而说明的实施例。
下文中,结合附图来描述根据本发明的显示设备的驱动器电路。本发明的驱动器电路执行点反转驱动。在随后的描述中,术语“正(+)”极性状态涉及一种如下描述的状态,即施加到源极线的驱动电压的电势超过公共电势。术语“负(-)”涉及一种如下描述的状态,即电势降到公共电势以下。
图1示出了根据本发明第一实施例的驱动器电路的电路图。驱动器电路102包括运算放大器103,点反转开关组104,开关控制电路105,公共电极驱动器106,电平移动器107,开关驱动缓冲器108,和写开关组109。在此,为了便于解释而说明液晶显示面板的像素A和B。
运算放大器103放大驱动器电路102产生的显示信号以输出放大的信号电压来作为驱动电压。在该实施例中,运算放大器103根据输出驱动电压而被分成正极性运算放大器103a和负极性运算放大器103b。以源极线为基础交替排列正极性运算放大器103a和负极性运算放大器103b。在图1的说明性实施例中,正极性运算放大器103a和负极性运算放大器103b分别对应于奇数编号的源极线DL和偶数编号的源极线DL。
点反转开关组104包括用于在被施加正或负极性运算放大器所输出的驱动电压的源极线之间切换的开关。源极线根据施加于像素电极的驱动电压的极性而进行切换。
在根据该实施例的驱动器电路中,通过使用点反转开关以根据施加到像素电极上的驱动电压来对输出驱动电压的运算放大器进行切换,以便将相应的驱动电压应用到源极线。这样,点反转操作被执行。
点反转开关组104的每一开关受控于开关控制电路105。开关控制电路105输出的信号经由电平移动器107和开关驱动缓冲器108以作为开关驱动信号提供给每一开关。
写开关组109包括用于将运算放大器103的输出连接到点反转开关组104的开关。与点反转开关组104相似,写开关组109的每一开关受控于开关控制电路105。
根据该实施例的驱动器电路102用于通过开关控制电路105控制写开关组109和点反转开关组104以将运算放大器103的输出电压应用到像素电极。
参考图2,详细描述该实施例的驱动器电路102的配置,尤其是点反转开关。图2示出了根据本发明第一实施例的驱动器电路102的一部分的电路图。图2集中于图1的驱动器电路中的第一两个源极线,并且在图2所说明的驱动器电路102中,例如正极性运算放大器和负极性运算放大器对的输出信号被应用到像素A和B。
在该实施例中,为每一运算放大器的输出信号提供两个点反转开关。在图2中,用于将奇数编号的(第一)线的正极性运算放大器103a的输出连接到奇数编号的(第一)源极线的点反转开关称为“第一直线(straight)开关SW_PS”,并且用于将输出连接到偶数编号的(第二)源极线的开关称为“第一交叉开关SW_PC”。同样,用于将偶数编号的(第二)线的负极性运算放大器103b的输出连接到偶数编号的(第二)源极线的点反转开关称为“第二直线开关SW_NS”,并且用于将输出连接到奇数编号的(第一)源极线的开关称为“第二交叉开关SW_NC”。
点反转开关SW_PS、SW_PC、SW_NS和SW_NC分别包括三类开关:运算放大器侧开关(SW_PS1、SW_PC1、SW_NS1和SW_NC1);像素侧开关(SW_PS2、SW_PC2、SW_NS2和SW_NC2);和公共短路开关(SW_PS3、SW_PC3、SW_NS3和SW_NC3)。点反转开关的运算放大器侧开关和像素侧开关在运算放大器的输出和源极线之间串联连接。点反转开关的公共短路开关具有与公共电势相连的一端以及与每一运算放大器侧开关和每一像素侧开关之间的节点相连的另一端。
基于借助于每一点反转开关相连的运算放大器和源极线之间的关系,就与放大器侧开关相连的运算放大器(103a,103b)和与像素侧开关相连的源极线而言,点反转开关彼此不同。
在该实施例的点反转开关中,运算放大器侧开关和像素侧开关适于将运算放大器的输出连接到像素电极。公共短路开关用于将源极线的电压短路为公共电势并且将公共电势提供到运算放大器侧开关和像素侧开关之间的节点。
图3说明了根据该实施例的驱动器电路中开关的开/关时序的时序图。图4示出了当每一开关根据图3的时序而进行操作时,像素A和B的电压电平改变。参考图2至4,以下将描述该实施例的驱动器电路的每一点反转开关的操作。
假设刚好在图3的t0时刻之前,以相对于公共电势的负电压驱动图2的像素A,并且以相对于公共电势的正电压驱动像素B。
在t0时刻,运算放大器103a和103b的输出与点反转开关组104断开(写开关109断开)。另外,点反转开关中的所有的开关(运算放大器侧开关、像素侧开关和公共短路开关)接通。结果,由于公共短路开关连接到公共电势,像素A和B的像素电极被设置为公共电势(参见图4)。
在此之后,在t1时刻,第一直线开关SW_PS和第二直线开关SW_NS的运算放大器侧开关和像素侧开关接通,并且其公共短路开关SW_PS3和SW_NS3断开。另外,第一交叉开关SW_PC和第二交叉SW_NC的运算放大器侧开关和像素侧开关断开,并且其公共短路开关SW_PC3和SW_NC3接通。在同一t1时刻,写开关接通。结果,正驱动电压和负驱动电压分别应用到像素A和像素B以写信号(参见图4)。图2的电路图对应于从t1时刻到t2时刻的周期。
在随后的栅极驱动周期期间,执行与上述操作相反的操作。也就是,点反转开关的所有开关接通并且被设置为公共电势(参见图3和4的t2时刻),在此之后,第一和第二直线开关的公共短路开关以及第一和第二交叉开关的运算放大器侧开关和像素侧开关接通。第一和第二直线开关的运算放大器侧开关和像素侧开关以及第一和第二交叉开关的公共短路开关断开(参见图3和4的t3时刻)。
结果,正极性运算放大器103a的输出连接到像素B,负极性运算放大器103b的输出连接到像素A。相对于公共电势的负驱动电压和正驱动电压被分别应用到像素A和像素B以向像素A和B写信号(参见图4)。
考虑上述驱动电路中点反转开关的每一开关上的电压。图5说明了将与图2的正极性运算放大器相连的像素视为一个实例的开关上的电压。图5示出了在图3的t1时刻到t2时刻周期期间施加到每一开关的电压的值。
在图3中t1时刻到t2时刻周期期间,写开关接通,因此正极性运算放大器输出例如+5V的驱动电压。第一直线开关的运算放大器侧开关SW_PS1和像素侧开关SW_PS2接通并且连接到像素A。同时,第一直线开关的公共短路开关SW_PS3断开,以至于在公共短路开关上施加与公共电势和正驱动电压之间的差值相对应的电压。在该实施例中,假设公共电势是0V,那么在开关SW_PS3上应用5V的电压。
在该时刻,第一交叉开关的运算放大器侧开关SW_PC1和像素侧开关SW_PC2断开。然而,像素B借助于第二直线开关SW_NS而被施加负极性驱动电压。例如,假设像素B的电极被施加-5V,那么连接到正极性运算放大器的输出的运算放大器侧开关SW_PC1的节点被施加+5V,并且与像素电极相连的像素侧开关SW_PC2的节点被施加-5V。所以,10V的电压整个被应用到开关SW_PC1和SW_PC2。所以,在该实施例中,在从图3的t1时刻到t2时刻的周期期间,公共短路开关SW_PC3接通,并且在将开关SW_PC1和SW_PC2之间的节点设置为公共电势。结果,运算放大器侧开关SW_PC1上的电势差是5V,像素侧开关SW_PC2上的电势差也是5V(=0-(-5))。换句话说,运算放大器侧开关SW_PC1和像素侧开关SW_PC2都没有被施加5V以上的电压。
在图5的说明性实例中,在从t1时刻到t2时刻的周期期间上,连接到正极性运算放大器的点反转开关被引用,但是同一原则应用到其他开关。同样在图2的第二交叉开关中,公共短路开关SW_NC3在从t1时刻到t2时刻的周期期间接通(参见图3)。结果,没有一个开关被施加5V以上的电压。
作为比较,关于传统的点反转开关,相当于本发明第一交叉开关的点反转开关例如是一个开关元件。因此,在与图4的t1时刻到t2时刻相对应的周期期间,交叉开关的一端连接到以负电压驱动的像素,而其另一端连接到正极性运算放大器的输出。结果,10V的电压整个应用到开关上。也就是说,传统的点反转开关需要提供能够抵抗10V一样大的电势差的高耐电压元件以及经由高压处理的点反转开关的信息。然而,该实施例两者都不需要。
根据该实施例,点反转开关被分成运算放大器侧开关和像素侧开关,并且两者之间的节点被设置为公共电势。利用该配置,能够防止大电势差出现在连接于正极性运算放大器的输出和利用负电压驱动的像素之间的点反转开关中。因此不使用高耐电压的元件而能够形成点反转开关,使得其能够解决由于较高的耐电压而引起的元件面积增加和配置复杂的问题。
图6示出了作为所谓的模拟开关的由PMOS晶体管和NOMS晶体管对所形成的图2中驱动器电路的独立开关实例。
图6的开/关时序与图2的开/关时序相同。在该情况中,连接到像素A的第一直线开关的开关SW_PS1、SPW_PS2和SW_PS3连接到正极性运算放大器。为达到该目标,在开关SW_PS1和SW_PS2的PMOS晶体管的栅电极被施加0V并且开关SW_PS1和SW_PS2的NMOS晶体管的栅电极被施加5V的同时,接通开关SW_PS1和SW_PS2。开关SW_PS1和SW_PS2的PMOS晶体管的背栅(基底端)被施加5V,并且NMOS晶体管的背栅被施加0V。此外,在PMOS晶体管的栅电极被施加5V并且NMOS晶体管的栅电极被施加0V的同时,断开开关SW_PS3。与上述情况相似,开关SW_PS3的PMOS晶体管的背栅被施加5V,并且NMOS晶体管的背栅被施加0V。
另一反面,就栅极电压和背栅电势而言,与像素B相连的第一交叉开关与第一直线开关是不同的。在包含运算放大器侧开关SW_PC1的PMOS晶体管的栅电极被施加5V并且NOMS晶体管的栅电极被施加0V的同时,断开运算放大器侧开关SW_PC1。PMOS晶体管的背栅被施加5V,并且NMOS晶体管的背栅被施加0V。另一方面,像素侧开关SW_PC2连接在利用负电压驱动的像素和公共电势之间,以至于在PMOS晶体管的栅极被施加0V并且NMOS晶体管的栅极被施加-5V的同时,断开开关。所以,开关SW_P2的PMOS晶体管的背栅被施加0V,并且NMOS晶体管的背栅被施加-5V。在PMOS晶体管的栅极被施加0V和NMOS晶体管的栅极被施加5V的同时,接通公共短路开关SW_PC3。在开关SW_PC3中,PMOS晶体管的背栅被施加5V,并且NMOS晶体管的背栅被施加0V。
第二直线开关中的开关SW_NS1、SW_NS2和SW_NS3与负极性运算放大器相连。因此,在PMOS晶体管的栅极被施加0V和NMOS晶体管的栅极被施加0V的同时,接通开关SW_NS1和SW_NS2。所以,开关SW_NS1、SW_NS2和SW_NS3的PMOS晶体管的背栅被施加0V,并且NMOS晶体管的背栅被施加-5V。
与第二直线开关相似,通过向像素侧开关SW_NC1的栅电极和第二交叉开关的公共短路开关SW_NC3施加-5V或0V来操作第二交叉开关。开关SW_NC1和SW_NC3的背栅被施加0V和-5V。第二交叉开关中的像素侧开关SW_NC2连接到以正电压驱动的像素A和公共电势之间,并且因此在PMOS晶体管的栅极被施加5V和NMOS晶体管的栅极被施加0V的同时被接通。因此,PMOS晶体管的背栅被施加5V,而NMOS晶体管的背栅被施加0V。
图7示出了在以负电压驱动像素A并且以正电压驱动像素B的情况中的栅电压值和背栅电压值。如图7所示,包括点反转电路的每一像素侧开关的晶体管的背栅电势被改变。施加到第一直线开关的像素侧开关SW_PS2的背栅以及第二交叉开关的像素侧开关SW_NC2的背栅的电压被设置为0V以用于PMOS晶体管并且被设置为-5V以用于NMOS晶体管。
此外,施加到第一交叉开关的像素侧开关SW_PC2的背栅以及第二直线开关的像素侧开关SW_NS2的背栅的电压被设置为5V以用于PMOS晶体管并且被设置为0V以用于NMOS晶体管。
也就是说,根据驱动像素的电压,就施加到包括开关的晶体管的栅极电压而言,第一直线开关SW_PS和第二直线开关SW_NS的像素侧开关以及第一交叉开关SW_PC和第二交叉开关SW_NC(SW_PS2、SW_PC2、SW_NS2和SW_NC2)彼此不同。因此,施加到晶体管的背栅的电压根据施加到栅极的电压而改变。
图8说明了根据图3的开关的开/关时序,施加到背栅的电压变化的时序图。当切换背栅电压时,与像素侧开关(SW_PS2、SW_PC2、SW_NS2和SW_NC2)相对应的MOS晶体管的栅极被设置为0V,然后切换背栅电压。在切换背栅之后,接通目标开关。
这样,如果点反转开关是模拟开关,那么背栅电压,也就是形成有MOS晶体管的阱的电势根据开关的开/关时序进行改变以获得使用经由一般的处理而形成的晶体管的点反转开关。结果,能够缩短MOS晶体管的栅极长度,并且能够使得点反转开关紧凑。
第二实施例
图9示出了根据本发明第二实施例的驱动器电路的电路图。在图9中,通过相似的参考数字来指示与第一实施例中部件相似的部件,并且在此忽略它们的详细描述。图9的电路与第一实施例的驱动器电路不同之处在于,电荷恢复开关组200连接到运算放大器103的输出和点反转开关组104之间的节点。电荷恢复开关组200连接电容器201和源极线。电容器201是为恢复施加到源极线的电荷的电容器元件。电容器元件201连接到电荷恢复开关和公共电势之间。
图10示出了根据第二实施例的驱动器电路的一部分的电路图。图10集中在图9的驱动器电路的第一两条线。图11说明了点反转开关104和电荷恢复开关的开/关时序的时序图。图11示出了在模拟开关被用于点反转开关的情况中,背栅电压(阱电势)的开/关时序的变化。图12示出了根据图11的时序图的像素A和B的电压变化。参考图10至12,以下描述第二实施例的驱动器电路的操作。
在第二实施例中,在t0时刻断开写开关。电荷恢复开关SW_CP和SW_CN以及第一交叉开关SW_PC和第二交叉开关SW_NC的运算放大器侧开关(SW_PC1和SW_NC1)和像素侧开关(SW_PC2和SW_NC2)接通。在该时间点上,与第一实施例不同的是,第一和第二直线开关以及公共短路开关的开关(SW_PS3,SW_PC3,SW_NS3,SW_NC3)断开。
通过该操作,显示面板侧上的偶数编号的源极线连接到正电荷恢复电容器202a,并且奇数编号的源极线连接到负电荷恢复开关202b。结果,与施加到像素A和B的电压相对应的电荷流入到电容器202并且恢复于此(参见图12)
在随后的t1时刻,电荷恢复开关SW_CP和SW_CN断开,并且点反转开关的所有开关(包括SW_PS3、SW_PC3、SW_NS3和SW_NC3)接通。结果,每一源极线连接到公共电势,并且被设置为公共电势(参见图12的t1)。
在随后的t2时刻,第一和第二直线开关的运算放大器侧开关(SW_PS1和SW_NS1)和像素侧开关(SW_PS2和SW_NS2)接通。在同一时刻,电荷恢复开关(SW_CP和SW_CN)接通。结果,正电荷恢复电容器202a以奇数编号的源极线相连,而负电荷恢复电容器202b与偶数编号的源极线相连。利用该连接,在从t0时刻到t1时刻期间,将从像素B所恢复的电荷发射给像素A,并且将从像素A所恢复的电荷发射给像素B(参见图12的t2)。
在随后的t3时刻,电荷恢复开关断开,并且写开关接通。结果,正极性运算放大器的输出与像素A相连。负极性运算放大器的输出与像素B相连。利用该连接,与显示信号相对应的驱动电压被施加到每一像素A和像素B,从而,将显示信号写入到像素A和B。
在随后的驱动周期期间,以相反极性的电压驱动像素A和B的情况中,执行与上述操作相反的操作。也就是说,在t4时刻,第一和第二直线开关中的运算放大器侧开关和像素侧开关接通,并且电荷恢复开关接通以将与像素A相连的源极线连接到电容器200a并且将与像素B相连的源极线连接到电容器202b。利用该连接,正电荷和负电荷被恢复。在此之后,电荷恢复开关断开,点反转开关的所有开关接通,并且将源极线设置为公共电势。此后,第一和第二交叉开关的运算放大器侧开关和像素侧开关接通,并且接通电荷恢复开关以将在t4到t5时刻期间所恢复的电荷发射给像素A和B。
在此之后,电荷恢复开关断开,并且写开关接通以向像素施加驱动电压。
在上述开关操作中,点反转开关的操作基本上与第一实施例的操作相同。例如,在向像素A施加正电压的从t3时刻到t4时刻的周期期间,例如,第一直线开关的公共短路开关断开。此外,第一交叉开关的运算放大器侧开关和像素侧开关断开,公共短路开关接通。结果,将运算放大器侧开关和像素侧开关之间的节点设置为公共电势,并且没有一个开关被施加5V以上的电压。同样地,第二直线开关的公共短路开关断开,并且第二交叉开关的公共短路开关接通。
如以上详细描述的那样,根据第二实施例的驱动器电路,提供电荷恢复开关和电荷恢复电容器从而恢复和发射正和负电荷。利用该规定,能够减少用于产生驱动电压的运算放大器上的负载以节省整个驱动器电路的功率消耗。另外,与第一实施例相似的不需要形成通过高压处理的点反转开关,所以能够使得元件紧凑并且能够简化配置。
如以上详细描述的那样,根据本发明的驱动器电路,将点反转开关分成运算放大器侧开关和像素侧开关以及其间与公共电路开关相连的节点。这种配置防止向一个开关施加高电压。因此,为获得高耐电压元件不需要增加元件面积。
此外,可以添加电荷恢复电路以节省驱动器电路的功率消耗。
显然,本发明并非限于上述实施例,并且在不脱离发明的范围和精神的情况下可以修改和改变。
Claims (10)
1.一种显示设备的驱动器电路,包括:
选择性地将运算放大器产生的驱动电压施加到第一像素电极或第二像素电极的点反转开关,
所述点反转开关包括:
将驱动电压提供给第一像素电极或第二像素电极的运算放大器侧开关和像素侧开关;以及
连接到运算放大器侧开关和像素侧开关之间的节点以便向该节点提供中间电势的公共短路开关。
2.根据权利要求1的显示设备的驱动器电路,其中点反转开关包括:
用于向第一像素电极提供驱动电压的第一运算放大器侧开关和第一像素侧开关;
连接到第一运算放大器侧开关和第一像素侧开关之间的第一节点以便向该第一节点提供中间电势的第一公共短路开关;
用于向第二像素电极提供驱动电压的第二运算放大器侧开关和第二像素侧开关;以及
连接到第二运算放大器侧开关和第二像素侧开关之间的第二节点以便向该第二节点提供中间电势的第二公共短路开关。
3.根据权利要求1的显示设备的驱动器电路,进一步包括:
用于恢复集聚在第一像素电极或第二像素电极上的电荷的电荷恢复电容器;以及
将第一像素电极或第二像素电极连接到电荷恢复电容器的电荷恢复开关。
4.根据权利要求2的显示设备的驱动器电路,进一步包括:
用于恢复集聚在第一像素电极或第二像素电极上的电荷的电荷恢复电容器;以及
将第一像素电极或第二像素电极连接到电荷恢复电容器的电荷恢复开关。
5.一种显示设备的驱动器电路,包括:
用于产生相对于中间电势的正极性驱动电压的正极性运算放大器;
用于产生相对于中间电势的负极性驱动电压的负极性运算放大器;以及
选择性地将正极性运算放大器或负极性运算放大器的输出电压提供给第一像素电极或第二像素电极的点反转开关,
所述点反转开关包括:串连连接在正极性运算放大器或负极性运算放大器的输出与第一像素电极或第二像素电极之间的运算放大器侧开关和像素侧开关;以及向运算放大器侧开关和像素侧开关之间的节点提供中间电势的公共短路开关。
6.根据权利要求5的显示设备的驱动器电路,进一步包括:
用于恢复集聚在第一像素电极或第二像素电极上的电荷的电荷恢复电容器;以及
连接在第一像素电极或第二像素电极与电荷恢复电容器之间的电荷恢复开关。
7.一种显示设备的驱动器电路,包括:
产生相对于中间电势的正极性驱动电压的正极性运算放大器;
产生相对于中间电势的负极性驱动电压的负极性运算放大器;
将正极性运算放大器的输出连接到第一像素电极的第一开关组;
将正极性运算放大器的输出连接到第二像素电极的第二开关组;
将负极性运算放大器的输出连接到第一像素电极的第三开关组;
以及
将负极性运算放大器的输出连接到第二像素电极的第四开关组,
所述第一开关组、第二开关组、第三开关组以及第四开关组每个都包括:串连连接在正极性运算放大器或负极性运算放大器的输出与第一像素电极或第二像素电极之间的运算放大器侧开关和像素侧开关;以及向运算放大器侧开关和像素侧开关之间的节点提供中间电势的公共短路开关。
8.根据权利要求7的显示设备的驱动器电路,其中像素侧开关由MOS晶体管构成,并且施加到MOS晶体管的基底端的电压根据正极性运算放大器或负极性运算放大器的输出如何与第一像素电极或第二像素电极相连而变化。
9.根据权利要求7的显示设备的驱动器电路,进一步包括:
用于恢复集聚在第一像素电极或第二像素电极上的电荷的电荷恢复电容器;以及
连接在第一像素电极或第二像素电极与电荷恢复电容器之间的电荷恢复开关。
10.根据权利要求8的显示设备的驱动器电路,进一步包括:
用于恢复集聚在第一像素电极或第二像素电极上的电荷的电荷恢复电容器;以及
连接在第一像素电极或第二像素电极与电荷恢复电容器之间的电荷恢复开关。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004374091A JP2006178356A (ja) | 2004-12-24 | 2004-12-24 | 表示装置の駆動回路 |
JP2004374091 | 2004-12-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1794337A true CN1794337A (zh) | 2006-06-28 |
CN100570693C CN100570693C (zh) | 2009-12-16 |
Family
ID=36610852
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005101362886A Expired - Fee Related CN100570693C (zh) | 2004-12-24 | 2005-12-26 | 显示设备的驱动器电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7786970B2 (zh) |
JP (1) | JP2006178356A (zh) |
CN (1) | CN100570693C (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102081913A (zh) * | 2009-11-30 | 2011-06-01 | 硅工厂股份有限公司 | 显示面板驱动电路及使用该电路的驱动方法 |
CN101645247B (zh) * | 2008-08-05 | 2012-01-18 | 奇景光电股份有限公司 | 包含具有多个反馈回路的输出缓冲器的源极驱动器 |
CN105981091A (zh) * | 2014-02-06 | 2016-09-28 | 寇平公司 | 用于视频dac的电压参考和电流源混合方法 |
TWI595471B (zh) * | 2013-03-26 | 2017-08-11 | 精工愛普生股份有限公司 | 放大電路、源極驅動器、光電裝置及電子機器 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4976723B2 (ja) * | 2006-03-31 | 2012-07-18 | ラピスセミコンダクタ株式会社 | デコーダ回路 |
JP5358082B2 (ja) * | 2007-10-31 | 2013-12-04 | ローム株式会社 | ソースドライバおよびそれを用いた液晶ディスプレイ装置 |
JP5242130B2 (ja) * | 2007-10-31 | 2013-07-24 | ルネサスエレクトロニクス株式会社 | 液晶表示パネル駆動方法、液晶表示装置、及びlcdドライバ |
US8994708B2 (en) * | 2009-06-02 | 2015-03-31 | Sitronix Technology Corp. | Driver circuit for dot inversion of liquid crystals |
TWI406249B (zh) * | 2009-06-02 | 2013-08-21 | Sitronix Technology Corp | 液晶點反轉驅動電路 |
JP6205112B2 (ja) * | 2012-06-08 | 2017-09-27 | ローム株式会社 | ソースドライバおよびそれを用いた液晶ディスプレイ装置、電子機器 |
JP2014041344A (ja) * | 2012-07-27 | 2014-03-06 | Semiconductor Energy Lab Co Ltd | 液晶表示装置の駆動方法 |
KR102050380B1 (ko) * | 2013-04-30 | 2019-11-29 | 엘지디스플레이 주식회사 | 저속 구동용 표시장치와 그 구동방법 |
CN109817146B (zh) * | 2019-03-08 | 2023-02-28 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置及驱动方法 |
JP6795714B1 (ja) * | 2020-01-27 | 2020-12-02 | ラピスセミコンダクタ株式会社 | 出力回路、表示ドライバ及び表示装置 |
JP7544624B2 (ja) | 2021-02-19 | 2024-09-03 | ラピステクノロジー株式会社 | 出力回路、表示ドライバ及び表示装置 |
JP7564732B2 (ja) | 2021-02-26 | 2024-10-09 | ラピステクノロジー株式会社 | 出力回路、表示ドライバ及び表示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6249399A (ja) * | 1985-08-29 | 1987-03-04 | キヤノン株式会社 | 表示装置 |
JPH01276920A (ja) * | 1988-04-28 | 1989-11-07 | Ricoh Co Ltd | アナログ・スイッチ |
FR2667187A1 (fr) * | 1990-09-21 | 1992-03-27 | Senn Patrice | Circuit de commande, notamment pour ecran d'affichage a cristal liquide, a sortie protegee. |
JPH07114361A (ja) * | 1993-10-15 | 1995-05-02 | Fujitsu Ltd | 3値出力回路 |
US5528256A (en) * | 1994-08-16 | 1996-06-18 | Vivid Semiconductor, Inc. | Power-saving circuit and method for driving liquid crystal display |
JPH10153986A (ja) * | 1996-09-25 | 1998-06-09 | Toshiba Corp | 表示装置 |
JPH1130975A (ja) * | 1997-05-13 | 1999-02-02 | Oki Electric Ind Co Ltd | 液晶表示装置の駆動回路及びその駆動方法 |
JP3840377B2 (ja) * | 1997-09-04 | 2006-11-01 | シリコン・イメージ,インコーポレーテッド | アクティブマトリックスディスプレイを駆動するための節電回路及び方法 |
JPH11352521A (ja) * | 1998-04-07 | 1999-12-24 | Hitachi Ltd | 液晶表示装置 |
JP3980167B2 (ja) * | 1998-04-07 | 2007-09-26 | 株式会社日立製作所 | Tft電極基板 |
JP4456190B2 (ja) * | 1998-06-03 | 2010-04-28 | 富士通マイクロエレクトロニクス株式会社 | 液晶パネルの駆動回路及び液晶表示装置 |
US7106318B1 (en) * | 2000-04-28 | 2006-09-12 | Jps Group Holdings, Ltd. | Low power LCD driving scheme employing two or more power supplies |
JP3820379B2 (ja) * | 2002-03-13 | 2006-09-13 | 松下電器産業株式会社 | 液晶駆動装置 |
JP4484729B2 (ja) * | 2004-03-16 | 2010-06-16 | パナソニック株式会社 | 駆動電圧生成装置および駆動電圧生成装置の制御方法 |
JP2006154772A (ja) * | 2004-10-25 | 2006-06-15 | Nec Micro Systems Ltd | 液晶表示装置、液晶ドライバ及びその動作方法 |
-
2004
- 2004-12-24 JP JP2004374091A patent/JP2006178356A/ja active Pending
-
2005
- 2005-12-02 US US11/292,074 patent/US7786970B2/en not_active Expired - Fee Related
- 2005-12-26 CN CNB2005101362886A patent/CN100570693C/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101645247B (zh) * | 2008-08-05 | 2012-01-18 | 奇景光电股份有限公司 | 包含具有多个反馈回路的输出缓冲器的源极驱动器 |
CN102081913A (zh) * | 2009-11-30 | 2011-06-01 | 硅工厂股份有限公司 | 显示面板驱动电路及使用该电路的驱动方法 |
TWI595471B (zh) * | 2013-03-26 | 2017-08-11 | 精工愛普生股份有限公司 | 放大電路、源極驅動器、光電裝置及電子機器 |
CN105981091A (zh) * | 2014-02-06 | 2016-09-28 | 寇平公司 | 用于视频dac的电压参考和电流源混合方法 |
CN105981091B (zh) * | 2014-02-06 | 2021-10-22 | 寇平公司 | 用于视频dac的电压参考和电流源混合方法 |
Also Published As
Publication number | Publication date |
---|---|
US20060139282A1 (en) | 2006-06-29 |
US7786970B2 (en) | 2010-08-31 |
CN100570693C (zh) | 2009-12-16 |
JP2006178356A (ja) | 2006-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1794337A (zh) | 显示设备的驱动器电路 | |
TWI267820B (en) | Source driver and panel displaying device | |
CN1276402C (zh) | 电容性负载驱动电路和等离子显示器 | |
CN1773600A (zh) | 驱动电路和显示设备 | |
CN1296882C (zh) | 平板显示设备的双向驱动电路及其驱动方法 | |
CN1177307C (zh) | 数据信号线驱动电路和包括它的图像显示装置 | |
CN1129026C (zh) | 液晶显示器的驱动器 | |
CN1269097C (zh) | 液晶显示装置 | |
TWI288383B (en) | Method and apparatus for driving a thin film transistor liquid crystal display | |
CN1811569A (zh) | 液晶显示装置 | |
CN1795487A (zh) | 具有帧缓冲器和省电程序的显示器系统 | |
CN1917031A (zh) | 移位寄存器及其驱动方法 | |
CN1112662C (zh) | 交流等离子体显示设备 | |
CN1877668A (zh) | 用于驱动平板显示器中栅极线的设备和方法 | |
CN1741119A (zh) | 移位电阻电路及其操作方法 | |
JP2007316635A5 (zh) | ||
CN1885374A (zh) | 提供相反的偏置的电路、显示器、装置及操作其的方法 | |
CN1819009A (zh) | 液晶显示栅极驱动电路及面板充电时间调整方法 | |
TWI415083B (zh) | A semiconductor integrated circuit and a semiconductor integrated circuit for driving a liquid crystal display | |
CN1224952C (zh) | 有源矩阵型显示装置 | |
CN101075032A (zh) | 电平移动器及使用其的液晶显示器 | |
CN1835064A (zh) | 液晶显示器的低功率多阶驱动方法 | |
CN1959784A (zh) | Pdp驱动装置 | |
CN1886896A (zh) | 时钟反相器电路、锁存电路、移位寄存器电路、显示设备驱动电路和显示设备 | |
CN1846246A (zh) | 恒流电路和平板显示设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee |
Owner name: RENESAS ELECTRONICS CO., LTD. Free format text: FORMER NAME: NEC CORP. |
|
CP01 | Change in the name or title of a patent holder |
Address after: Kanagawa, Japan Patentee after: Renesas Electronics Corporation Address before: Kanagawa, Japan Patentee before: NEC Corp. |
|
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091216 Termination date: 20131226 |