CN1659612A - 利用顺序译码使能多预写的基于单个译码器的行寻址 - Google Patents
利用顺序译码使能多预写的基于单个译码器的行寻址 Download PDFInfo
- Publication number
- CN1659612A CN1659612A CN038133946A CN03813394A CN1659612A CN 1659612 A CN1659612 A CN 1659612A CN 038133946 A CN038133946 A CN 038133946A CN 03813394 A CN03813394 A CN 03813394A CN 1659612 A CN1659612 A CN 1659612A
- Authority
- CN
- China
- Prior art keywords
- latch
- write
- row
- advance
- enable signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
用于在单个周期中寻址一个视频显示器的多行的一个行寻址电路和方法,该电路包括:一个耦合到多个信号线的译码器,其中该译码器包含一个系统,用于译码一个行选择地址、一个第一预写地址和一个第二预写地址,并在单个周期内选择三个相应的信号线;并且,其中多个信号线中的每个被进一步耦合到一个专用组的锁存器,其中每组锁存器包括一个行选择锁存器、一个第一预写锁存器、和一个第二预写锁存器。
Description
技术领域
本发明总体上涉及用于视频显示器的行寻址电路,并且尤为特别地涉及一个基于单个译码器的行寻址电路,该电路利用专用的锁存器使能多个预写。
背景技术
视频显示器系统在今天的电子市场中已经十分普遍。膝上型电脑、平面屏幕显示器、电视、摄像机、数码相机、个人数字助理、蜂窝电话等等,全都典型地使用某种形式的视频显示器。随着对于越来越先进的电子系统的需求持续增长,为视频显示器提供改良的性能的要求仍然是一个不断发展的挑战。
一个典型的视频显示器,例如一个液晶显示器(LCD),被典型地配置为一个有源像素矩阵,该矩阵逐行装载像素数据。每一行通过一个唯一的地址被选择,从而在显示器中允许数据被寻址到各行。在先进的显示系统中,最好能够同时寻址除了正在被写入图像信息的所有行。此外,在例如一个单一面板、涡形颜色应用的应用中,需要寻址非邻近行的能力。
例如,在清除一个以前的像素状态的过程需要被执行的应用中,需要同步行寻址(即,在单个周期中寻址多行的能力)。例如,在高速LCD系统中,在写实际的图像之前预写一些空白信息到像素行中是必要的,因为LCD一般具有一个相对较长的存储周期。经常地,多个预写(例如,2个或更多)是优选的。因此,要求能在一行被用图像数据寻址的同一指令周期中用预写数据寻址几行的系统。
提供这种功能的已有技术系统典型地使用硬布线逻辑,该逻辑允许一行(例如,行n)和一个或多个偏移行(例如,行n-100)同时被选择。不幸的是,这需要非常多的电路并限制了灵活性。因此,先进的特征,例如双向扫描不易实现。
发明内容
本发明通过提供一个寻址方案解决上述问题以及其它问题,该方案对每行使用一个单个译码器和一组专用的锁存器。在第一方面中,本发明提供了一个行寻址电路,用于在单个周期中寻址一个视频显示器的多行,该电路包括:一个耦合到N个行选择线的译码器,其中N个行选择线的一个子集M可由译码器根据M个输入的行地址来选择;且一组M个锁存器耦合到N个行选择线中的每个,其中每组锁存器包含一个行选择锁存器和一个第一预写锁存器。
在第二个方面,本发明提供了一种在单个周期中寻址一个视频显示器的多行的方法,该方法包括:提供耦合到多个信号线的译码器,其中每个信号线进一步耦合到一个专用的锁存器,该锁存器包含一个行选择锁存器、一个第一预写锁存器、和一个第二预写锁存器;提供被每个行选择锁存器所共享的第一使能信号线,被每个第一预写锁存器所共享的第二使能信号线,被每个第二预写锁存器所共享的第三使能信号线;开始一个行周期;输入和译码一个行选择地址并且选择一个第一信号线;通过第一使能信号线使能行选择锁存器;输入和译码一个第一预写地址并且选择一个第二信号线;通过第二使能信号线使能第一预写锁存器;输入和译码一个第二预写地址并且选择一个第三信号线;通过第三使能信号线使能第二预写锁存器;以及结束该行周期。
在第三个方面中,本发明提供了一个行寻址电路,用于在一个周期中寻址一个视频显示器的多行,该电路包括:耦合到多个信号线的译码器,其中译码器包含一个系统,用于译码一个行选择地址、一个第一预写地址、和一个第二预写地址,并在该单个周期中选择三个相应的信号线;其中多个信号线中的每个被进一步地耦合到一个专用的锁存器组,其中每个锁存器组包括一个行选择锁存器、一个第一预写锁存器、和一个第二预写锁存器。
附图说明
通过结合附图对本发明的各个方面的详细描述,本发明的这些和其它特征将更容易理解,其中:
图1示出了一个根据本发明的基于译码器的利用预写的行选择电路;
图2示出了描述本发明的一个方法的一个流程图。
具体实施方式
现在参考附图,图1描述了一个行寻址电路10,该电路允许一个显示器的多行在一个周期中被寻址。一个周期一般定义为显示器中的一行被激活来显示数据的一段时间。在一个示例性实施例中,该显示器可以包含使用一个液晶显示器(LCD)的一个有源矩阵显示器。然而,应该理解本发明可以被应用到任何需要多行寻址的显示器应用。
行寻址电路10包含一个译码器12,该译码器能够在一个周期中顺序地译码多个M输入地址并激活M个相应的行选择或信号线14。在一个示例性实施例中,多个M地址包括一个行选择地址26、一个第一预写地址28、一个第二预写地址30(即,M=3)。行选择地址26识别显示器的一行,该行将被激活用于实际的显示数据,即,将被看到的数据。预写地址28识别一个第二行,该行接收预写数据的第一部分,以清除第二行的以前状态。预写地址30识别一个第三行,该行接收预写数据的第二部分,以进一步清除第三行的以前状态。行选择和预写操作通过下面将详细描述的一系列锁存器和控制信号而简便。地址与控制信号通过一个共享总线16进行通信,并且可以被任何类型的系统提供,例如一个处理单元。在这个示例性实施例中,第一和第二预写操作典型地仅在行周期中的一小部分被激活,并优选地在该行被激活用于实际的显示数据之前,在一段预先确定的时间内写入到一行(例如,分别为100-200毫秒)。然而,应该理解,预写操作的数目和详尽的功能并不局限于这里所描述的实施例,在本发明的范围内的变化(例如,多于2个的预写操作)对于该领域的技术人员而言是显而易见的。
译码器输出包含多个N信号线14,该信号线响应一个输入地址,可以被单独地选择。多个N信号线14中的每个与显示器中的一行相关联。因此例如,如果显示器有800行,译码器将需要800个信号线14,即,N=800。如上面所提到的,本发明允许多行(即,N行的一组M)在一个周期中被激活。为实现这一点,电路10的每个信号线14被耦合到一个专用组的M锁存器,即一个“锁存器组”15,结果为总共N*M个锁存器。在图1所示的示例性实施例中,每个锁存器组15包含一个行选择锁存器18、一个第一预写锁存器20、以及一个第二预写锁存器22。注意为了简单起见,仅示出了一个锁存器组15,但是实际的电路10将包含N个锁存器组。
根据该示例性实施例,在每个周期中N个锁存器组中的三个被选择,通过行选择地址26、第一预写地址28、和第二预写地址30而决定。在该周期中,提供到共享总线16上的一系列控制信号使能每个被选择的锁存器组15中的三个锁存器中的一个。特别地,控制信号由一个行选择寄存器使能信号32、行预写1寄存器使能信号34、和行预写2寄存器使能信号36组成,它们在每个锁存器组15之间共享。锁存器组15中的每个锁存器包含一个使能信号输入用于接收各自的信号。为了被激活,一个锁存器必须被译码器12选择和被适当的使能信号使能。一旦激活,在使能信号所决定的一段时间内,该锁存器能够保持并传送一个高电平信号到显示器的被选择行。
参见图2,提供了电路10的一个更详细的操作。首先,在步骤S1中开始一个行周期。接着,一个行选择地址26通过总线16被写入译码器12,该地址被译码并使行n被选择(步骤S2)。同时,一个行选择寄存器使能信号32通过总线16被提供给每个行选择锁存器18(步骤S3)。因为只有一个锁存器组(行n)处于激活状态,只有“行n”行选择锁存器18被行选择寄存器使能信号32作用。因此,一个高电平信号被存储在行选择锁存器15中,该信号通过逻辑或门24被传递到显示器的行n。
接着,预写1地址28通过总线16被写入译码器12中。预写1地址28被译码并使一个第二信号线(例如,n-100)被选择(步骤S4)。同时,一个行预写1寄存器使能信号34通过总线16被提供给每个预写1锁存器(步骤S5)。因为只有第二信号线(例如,n-100)处于激活状态,被选择的锁存器组(例如,n-100,未示出)的预写1锁存器为第一部分的预写操作锁存高电平信号到被选择的行(例如,n-100)。
接着,预写2地址30通过总线16被写入译码器12中。预写2地址30被译码并使一个第三信号线(例如,n-200)被选择(步骤S6)。同时,一个行预写2寄存器使能信号34通过总线16被提供给每个预写2锁存器(步骤S7)。因为只有第三信号线(例如,n-200)被选择,被选择的锁存器组(例如,n-200,未示出)的预写2锁存器为第二部分的预写操作锁存高电平信号到被选择的行(例如,n-200)。最后行周期结束(步骤S8)。
如图所示,本发明允许三(或更多)行在单个周期内被独立地使能,在其它的情况中,在预写时间上允许独立的行选择和独立的控制。因此本发明包含一个扩展的选择,例如,在单个周期中,第二预写到一个全行的时间允许图像信息被写到两行中(双行模式)。
本发明的优选实施例的上述描述已经阐明和描述了本发明的目的。它们并非穷尽或并非局限本发明到已公开的精确的形式,按照以上的讲解,很显然可能进行很多修正和变化。对于本领域内的技术人员而言很显然的修正和变化将包含在本发明的范围之内,如附加的权利要求所定义的。
Claims (16)
1.一个行寻址电路,用于在单个周期中寻址一个视频显示器的多行,该电路包括:
一个耦合到N个行选择线的译码器,其中响应M个输入行地址,N个行选择线的一个子集M可由该译码器选择;
一组M个耦合到每个N行选择线的锁存器,其中,每组锁存器包含一个行选择锁存器和一个第一预写锁存器。
2.如权利要求1所述的行寻址电路,其中每组锁存器进一步包含一个第二预写锁存器。
3.如权利要求1所述的行寻址电路,其中每组M锁存器包含一个使能输入,用于独立地使能每组锁存器中的每个锁存器。
4.如权利要求3所述的行寻址电路,其中每组中M个锁存器的第一个共享第一使能信号。
5.如权利要求3所述的行寻址电路,其中每组中M个锁存器的第二个共享第二使能信号。
6.如权利要求1所述的行寻址电路,其中每组中M个锁存器的每一个的输出与一个逻辑或门耦合到一起。
7.一种在单个周期内寻址一个显示器的多行的方法,包括:
提供一个耦合到多个信号线的译码器,其中每个信号线进一步被耦合到一个专用的锁存器组,该锁存器组具有一个行选择锁存器、一个第一预写锁存器、和一个第二预写锁存器;
提供一个被每个行选择锁存器共享的第一使能信号线、一个被每个第一预写锁存器共享的第二使能信号线、和一个被每个第二预写锁存器共享的第三使能信号线;
开始一个行周期;
输入和译码一个行选择地址并选择一个第一信号线;
通过第一使能信号线使能所述行选择锁存器;
输入和译码一个第一预写地址并选择一个第二信号线;
通过第二使能信号线使能第一预写锁存器;
输入和译码一个第二预写地址并选择一个第三信号线;
通过第三使能信号线使能第二预写锁存器;
结束该行周期。
8.如权利要求7所述的方法,进一步包含为了显示行选择地址处的像素数据,激活显示器的第一行的步骤。
9.如权利要求8中所述的方法,进一步包含为了在第一预写地址接收预写数据,激活显示器的第二行的步骤。
10.如权利要求9所述的方法,进一步包含为了在第二预写地址接收预写数据,激活显示器的第三行的步骤。
11.一个用于在单个周期内寻址一个视频显示器的多行的行寻址电路,该电路包括:
一个耦合到多个信号线的译码器,其中该译码器包含一个用于译码一个行选择地址、一个第一预写地址和一个第二预写地址,并在单个周期内选择三个相应的信号线的系统;并且
其中多个信号线中的每个被进一步耦合到一个专用的锁存器组,其中每个锁存器组包括一个行选择锁存器、一个第一预写锁存器、和一个第二预写锁存器。
12.如权利要求11所述的行寻址电路,进一步包含:
一个由每个行选择锁存器所共享的第一使能信号线;
一个由每个第一预写锁存器所共享的第二使能信号线;
一个由每个第二预写锁存器所共享的第三使能信号线;
13.如权利要求12所述的行寻址电路,其中第一、第二、和第三使能信号线中的每个可以被独立地被使能。
14.如权利要求11所述的行寻址电路,其中每个锁存器在一个使能信号线的第一个跳变时从译码器获得数据,并在该使能信号线的第二个跳变时被复位。
15.如权利要求11所述的行寻址电路,其中每个锁存器组包含通过一个逻辑或门耦合到一起的输出。
16.如权利要求11所述的行寻址电路,其中视频显示器包含一个液晶显示器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/165,905 | 2002-06-10 | ||
US10/165,905 US6967638B2 (en) | 2002-06-10 | 2002-06-10 | Circuit and method for addressing multiple rows of a display in a single cycle |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1659612A true CN1659612A (zh) | 2005-08-24 |
Family
ID=29710546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN038133946A Pending CN1659612A (zh) | 2002-06-10 | 2003-06-04 | 利用顺序译码使能多预写的基于单个译码器的行寻址 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6967638B2 (zh) |
EP (1) | EP1516306A1 (zh) |
JP (1) | JP2005529367A (zh) |
KR (1) | KR20050010034A (zh) |
CN (1) | CN1659612A (zh) |
AU (1) | AU2003241097A1 (zh) |
WO (1) | WO2003105115A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006038187A1 (en) * | 2004-10-06 | 2006-04-13 | Koninklijke Philips Electronics N.V. | Arbitrary addressable row decoder with start/stop resetting of pixels |
TW200818078A (en) * | 2006-09-05 | 2008-04-16 | Koninkl Philips Electronics Nv | Electrophoretic display devices |
TWI364022B (en) * | 2007-04-24 | 2012-05-11 | Raydium Semiconductor Corp | Scan driver |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4846569A (en) * | 1986-12-19 | 1989-07-11 | Minolta Camera Kabushiki Kaisha | Image projecting system |
DE19540146B4 (de) * | 1994-10-27 | 2012-06-21 | Nec Corp. | Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür |
US6226004B1 (en) * | 1997-09-12 | 2001-05-01 | Autodesk, Inc. | Modeling system using surface patterns and geometric relationships |
US6034921A (en) * | 1997-11-26 | 2000-03-07 | Motorola, Inc. | Method, apparatus, pager, and cellular telephone for accessing information from a memory unit utilizing a sequential select unit |
JP3556150B2 (ja) * | 1999-06-15 | 2004-08-18 | シャープ株式会社 | 液晶表示方法および液晶表示装置 |
US6738036B2 (en) * | 2001-08-03 | 2004-05-18 | Koninklijke Philips Electronics N.V. | Decoder based row addressing circuitry with pre-writes |
-
2002
- 2002-06-10 US US10/165,905 patent/US6967638B2/en not_active Expired - Fee Related
-
2003
- 2003-06-04 KR KR10-2004-7019981A patent/KR20050010034A/ko not_active Application Discontinuation
- 2003-06-04 WO PCT/IB2003/002428 patent/WO2003105115A1/en not_active Application Discontinuation
- 2003-06-04 EP EP03730417A patent/EP1516306A1/en not_active Withdrawn
- 2003-06-04 JP JP2004512110A patent/JP2005529367A/ja not_active Withdrawn
- 2003-06-04 CN CN038133946A patent/CN1659612A/zh active Pending
- 2003-06-04 AU AU2003241097A patent/AU2003241097A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2005529367A (ja) | 2005-09-29 |
KR20050010034A (ko) | 2005-01-26 |
EP1516306A1 (en) | 2005-03-23 |
US6967638B2 (en) | 2005-11-22 |
WO2003105115A1 (en) | 2003-12-18 |
US20030227432A1 (en) | 2003-12-11 |
AU2003241097A1 (en) | 2003-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100530343C (zh) | 多屏合成显示装置及方法 | |
US6329973B1 (en) | Image display device | |
EP0492938A2 (en) | Method and apparatus for increasing the speed of operation of a double buffered display system | |
US5714974A (en) | Dithering method and circuit using dithering matrix rotation | |
JP2008107777A (ja) | タイミングコントローラ及びこれを備える液晶表示装置 | |
US8350832B2 (en) | Semiconductor integrated circuit device for display controller | |
CN100378793C (zh) | 液晶显示器显示方法与系统 | |
CN1127052C (zh) | 减少显示驱动电路中峰值电流和带宽需求的系统和方法 | |
JPS6312072A (ja) | メモリ制御装置 | |
JPH0359595A (ja) | マトリックス表示装置 | |
CN1659612A (zh) | 利用顺序译码使能多预写的基于单个译码器的行寻址 | |
JPS60117327A (ja) | ディスプレイ装置 | |
US10629152B2 (en) | Image signal preparation circuit, image signal preparation method, and recording medium storing image signal preparation program for display drive circuit | |
JP2000122030A (ja) | マトリクス型液晶表示パネル駆動方法およびこの方法を実施する装置 | |
JPH0740242B2 (ja) | データ転送方法 | |
JPS6076790A (ja) | メモリ装置 | |
JP3833366B2 (ja) | 画像データ記憶装置 | |
JP3874781B2 (ja) | イメージデータをモニタへ供給する方法及び図形メモリ制御装置 | |
JP2001249644A (ja) | 液晶表示装置 | |
JP3303923B2 (ja) | 画像表示制御装置及び画像表示制御方法 | |
JP2605609B2 (ja) | ドット表示処理装置 | |
JPH0287224A (ja) | 表示制御装置 | |
JPH0418595A (ja) | 液晶表示装置 | |
JPH08254966A (ja) | 液晶装置および電子機器 | |
JPS6116086A (ja) | メモリ制御方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |