CN1577769A - 研磨金属层的方法 - Google Patents

研磨金属层的方法 Download PDF

Info

Publication number
CN1577769A
CN1577769A CNA2004100709616A CN200410070961A CN1577769A CN 1577769 A CN1577769 A CN 1577769A CN A2004100709616 A CNA2004100709616 A CN A2004100709616A CN 200410070961 A CN200410070961 A CN 200410070961A CN 1577769 A CN1577769 A CN 1577769A
Authority
CN
China
Prior art keywords
grinding
dielectric layer
paste composition
layer
metal layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100709616A
Other languages
English (en)
Other versions
CN1295762C (zh
Inventor
陈奕叶
蔡庆铭
张瑞庭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Publication of CN1577769A publication Critical patent/CN1577769A/zh
Application granted granted Critical
Publication of CN1295762C publication Critical patent/CN1295762C/zh
Anticipated expiration legal-status Critical
Active legal-status Critical Current

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24DTOOLS FOR GRINDING, BUFFING OR SHARPENING
    • B24D13/00Wheels having flexibly-acting working parts, e.g. buffing wheels; Mountings therefor
    • B24D13/14Wheels having flexibly-acting working parts, e.g. buffing wheels; Mountings therefor acting by the front face
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09GPOLISHING COMPOSITIONS; SKI WAXES
    • C09G1/00Polishing compositions
    • C09G1/02Polishing compositions containing abrasives or grinding agents
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • H01L21/3212Planarisation by chemical mechanical polishing [CMP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一种研磨金属层的方法,包括下列步骤:提供一具有上部已图案化介电层的结构,其具有一开口形成于其中;形成一阻障层于该上部已图案化介电层之上,并依衬于该开口中;于该阻障层上形成一金属层,并填充该开口;实施一第一研磨步骤,使用一第一研浆组合物以移除部分该覆盖于上述介电层外的金属层;实施一第二研磨步骤,其是利用该第一研浆组合物以研磨上述金属层,直至暴露出位于该介电层上方的阻障层的平面;实施一第三研磨步骤,使用一第二研浆组合物以移除该已经暴露的阻障层上方平面部分,并暴露出该位于其下方的介电层部分;以及实施一第四研磨步骤,其是利用该第二研浆组合物及一腐蚀抑制剂BTA以抛拭该所暴露的介电层的上方部分,并保护金属层表面不易腐蚀。

Description

研磨金属层的方法
技术领域
本发明是有关于一种半导体工艺,且特别有关于一种研磨半导体金属层的方法。
背景技术
在金属/铜经化学机械研磨(chemical mechanical polish;CMP)的工艺中常会碰到三种薄膜/材料:(1)一图案化的介电层,通常为氧化硅(氧化物),而该介电层中是形成有一开口;(2)一阻障层(barrier layer)依衬于该氧化层开口中,且覆盖于该图案化氧化层上方;以及(3)一金属层,其通常为铜,形成于该图案化介电层上方,并填充于该阻障层所依衬的开口中。为求将位于介电层中表面衬有阻障层的开口的金属层平坦化或研磨以形成具有一平坦表面的金属结构,是可利用多种不同的方法,例如使用不同的研浆液(slurry)、改变研磨的条件或使用多重研磨步骤。
例如Kaufman所申请的美国专利案号6,217,416 B1中是利用一第一及第二CMP研浆液,其中该第二研浆液中是包含研磨粉体(abrasive)、氧化剂(oxidizing agent)、以及醋酸(acetic acid)等,其中氧化剂/醋酸的重量比是至少为10。两种研浆液于该方法中相继使用,以研磨包含铜和包含钽(tantalum)或氧化钽、或者钽(tantalum)及氧化钽两者的基底。
发明内容
本发明的目的之一就是提供一种研磨金属层的改善方法。
为达上述与其它目的,本发明的方法主要是提供一具有上部已图案化介电层的结构,其具有一开口形成于其中;形成一阻障层于该上部已图案化介电层之上,并依衬于该开口中;于该阻障层上形成一金属层,并填充该开口;实施一第一研磨步骤,使用一第一研浆组合物以移除部分该覆盖于上述介电层外的金属层;实施一第二研磨步骤,其是利用该第一研浆组合物以研磨上述金属层,直至暴露出位于该介电层上方的阻障层的平面;实施一第三研磨步骤,使用一第二研浆组合物以移除该已经暴露的阻障层上方平面部分,并暴露出该位于其下方的介电层部分;以及实施一第四研磨步骤,其是利用该第二研浆组合物及一腐蚀抑制剂例如苯并三唑(benzotriazole,BTA)以抛拭该所暴露的介电层的上方部分,并保护金属层表面不易腐蚀。
附图说明
图1至图5为利用本发明所述研磨金属层的方法的一系列流程剖面图。
图1是本发明起始的结构。
图2为图1中所示结构经本发明第一研磨步骤后的剖面图示。
图3为经本发明第二研磨步骤后的剖面图示。
图4为经本发明第三研磨步骤后的剖面图示。
图5为经本发明第四研磨步骤后的剖面图示。
符号说明:
10~基底;12~介电层;
14~开口;16~阻障层;
18~金属层;
18’~经第一研磨步骤后的金属层;
18”~经第二研磨步骤后的金属层;
18~经第三研磨步骤后的金属层;
19~金属层表面;
20、22~经第二研磨步骤后所暴露的阻障层部分;
24、26~经第三研磨步骤后所暴露的介电层部分;
12’、24’、26’~受到抛拭的介电层。
具体实施方式
为让本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下:
以下所述是本案发明人所知晓的金属/铜化学机械研磨步骤,而非申请前已公开的先前技术。
举例来说,当阻障层为氮化钽(TaN),而介电层为氧化硅(氧化物)且金属层为铜时,有三种研磨选择方式是当前所使用的:
(1)铜研浆液研磨→氮化钽研浆液研磨(对氧化物可具有选择性或不具选择性);
(2)铜研浆液研磨→氮化钽研浆液研磨→氧化物研浆液抛拭(利用BTA以选择性地不移除铜金属);以及
(3)铜研浆液研磨→干净表面→氮化钽干蚀刻。
然而,选择(1)和(2)的方式均需消耗一种昂贵的氮化钽研浆液以将氮化钽阻障层自图案化氧化层的上部移除;而选择(3)的方式则需使用额外的干蚀刻机台以将氮化钽阻障层自图案化氧化层的上部移除。因此使用上述任一三种选择方式均难以改善铜化学机械研磨工艺的产能。
图1是本发明起始的结构。其中结构10包含了图案化介电层12形成于其上,而该图案化介电层12的厚度是大体较佳为介于10,000至12,000埃之间,且大体更佳为11,000埃。
结构10较佳为一硅基底,并可能包含一半导体晶片或基底。主动及被动组件形成于该晶片内,而导电层及介电层(例如:多晶硅间氧化层、金属层间介电质...等)则形成于该晶片表面之上。该“半导体结构”的名称是指包含有组件形成在一半导体晶片内部,且该晶片的表面上则有多数个层别覆盖。
图案化介电层12是较佳包含氧化硅、氮化硅、掺氟硅玻璃(FSG)或氮氧化硅,且更佳为氧化硅。
图案化介电层12是包含有一开口14形成于其内,而该开口乃可为一双镶嵌(dual damascene)开口结构,如图式中所示。
于该图案化介电层12之上较佳地形成一阻障层16,并依衬于开口14中。阻障层16是较佳藉由化学电镀法(electro-chemical plating;ECP)或物理气相沉积法(physical vapor deposition;PVD)而形成,且更佳为藉由物理气相沉积法形成。
阻障层16具有一厚度大体较佳为介于250至350埃,且大体更佳为300埃。阻障层16较佳为包含氮化钽或钽,且更佳为氮化钽。
之后于该阻障层16上形成一金属层18,并至少填满该阻障层所依衬的开口14。金属层18是较佳藉由化学电镀法而形成。
金属层18具有一厚度大体较佳为介于6000至8000埃之间,且大体更佳为7000埃。金属层18是较佳包含铜、铝、或金,且更佳为铜。
如本发明所提供的方法,既可不需使用一针对阻障层的研浆液,也不需经一阻障层干蚀刻步骤以移除该位于图案化介电层12之上的阻障层16,而仅需以两种不同的研浆液用以研磨/移除该三种不同材料薄膜(金属层18、阻障层16以及图案化介电层12)。
第一研磨步骤-第一研磨平台-第一研浆组合物-图2
如图2所示,图1中的晶片/结构可放置于一研磨机台的一第一研磨平台,并以一第一研浆组合物研磨/移除该金属层18的主体至减少的金属层18`,其具有一于该阻障层16所依衬的图案化介电层12上方的厚度大体较佳为介于2000至4000埃,且大体更佳为3000埃。
该第一研浆组合物是包含600y-73研浆液,其中该600y-73研浆液是Cabot铜研浆液(Cabot Microelectronics公司所制造),其包含:
Al2O3:大体较佳为介于0.4-0.6wt.%,且大体更佳为0.5wt.%;
H2O2:大体较佳为介于2.6-3.4wt.%,且大体更佳为介于2.8-3.2wt.%;
KOH:用以调整pH值;以及
苯并三唑:腐蚀抑制剂。
并具有
(a)pH值:大体较佳为介于2.8-4.3,且大体更佳为4.1;以及
(b)粒径:大体较佳为介于115-155纳米,且大体更佳为介于120-150纳米。
该金属层18主体的第一研磨是以一高速率进行,金属层主体的移除是藉由Applied Material公司所生产制造的iScan Endpoint实时研磨速率监控器(in-situ rate monitor;ISRM)以涡电流(eddy current)的变化得知研磨终点以实时监控铜膜的厚度;而该第一研磨条件如下:
(1)大体较佳于研磨压力2.0-2.4psi下,而大体更佳于研磨压力2.2psi下较佳大体研磨36-44秒,而大体更佳研磨40秒;以及接着
(2)大体较佳于研磨压力1.0-1.4psi下,而大体更佳于研磨压力1.2psi下较佳大体研磨18-22秒,而大体更佳为研磨20秒。
第二研磨步骤-第二研磨平台-第一研浆组合物-图3
如图3所示,图2中所示的晶片/结构可移至该研磨机台的一第二研磨平台,之后并以该上述中第一研浆组合物研磨,将金属层18’的表面19研磨并暴露出位于该图案化介电层上的阻障层16中20与22的部分。
此第二研磨步骤造成金属层18”的研磨/阻障层16的暴露,该研磨为一低压研磨,利用Applied Material公司所生产制造的Full Scan Endpoint实时研磨速率监控器(in-situ rate monitor;ISRM)以一激光束得知研磨终点。该第二研磨步骤是大体较佳于研磨压力1.0-1.4psi下,而大体更佳于研磨压力1.2psi下较佳大体研磨41-49秒,而大体更佳研磨45秒。
第三研磨步骤-第二研磨平台-第二研浆组合物-图4
如图4所示,图3中的晶片/结构之后是以一第二研浆组合物于该第二研磨平台上研磨以移除位于该图案化介电层12上阻障层16的20及22部分,因而暴露出其下方的图案化介电层12的24及26部分。
该第二研浆组合物是包含SS6研浆液,其中该SS6研浆液是CabotMicroelectronics公司所制造Cabot Semi-Sperse研浆液稀释至含25%的固体以用于研磨。该第二研浆组合物是包含:
SiO2:大体较佳为介于5.8-6.2wt.%,且大体更佳为6.0wt.%;以及
KOH:用以调整pH值。
并具有
(a)pH值:大体较佳为9.8-11.4,且大体更佳为10.0-11.2;以及
(b)粒径:大体较佳为介于125-185纳米,且大体更佳为介于130-180纳米。
该第三研磨步骤是大体较佳于研磨压力1.8-2.2psi下,而大体更佳于研磨压力2.0psi下较佳大体研磨31-39秒,而大体更佳研磨35秒。
第四研磨步骤-第三研磨平台-第二研浆组合物+BTA-图5
如图5所示,图4所示的晶片/结构可移至该研磨机台的一第三研磨平台,并以该第二研浆组合物加上BTA以用于抛拭该图案化介电层12的所暴露的部分24及26,以形成该受到抛拭的图案化介电层12’的所暴露受到抛拭的部分24’及26’,且和铜金属层18形成含有弱化学键结的嵌合物,以保护金属层18不易腐蚀。
而于上述该SS6第二研浆组合物中加入一腐蚀抑制剂,例如BTA,其大体范围介于0.10至0.14%,且大体更佳为0.12%,其可使得该研浆组合物对于已经研磨的金属层18具有选择性,可不明显地去除该已经研磨的金属层18。
该第四研磨步骤是大体较佳于研磨压力1.8-2.2psi下,而更大体佳于研磨压力2.0psi下较佳大体研磨40-60秒,而大体更佳研磨50秒。
接着可进行接下来的处理,例如,清理图5中所示的结构以及沉积一氮化硅层或氮化层。
本发明亦提供另一种实施方式,其是可不限于使用三个研磨平台,并可视情况于例如一或一以上的研磨平台实施,其包括:提供一具有上部已图案化介电层的结构,其具有一开口形成于其中;形成一阻障层于该上部已图案化介电层之上,并依衬于该开口中;于该阻障层上形成一金属层,并填充该开口;实施一第一研磨步骤,使用一第一研浆组合物以研磨覆盖于上述介电层外的金属层,直至暴露出位于该介电层上方的阻障层的平面;实施一第二研磨步骤,使用一第二研浆组合物以移除该已经暴露的阻障层上方平面部分,并暴露出该位于其下方的介电层部分;以及实施一第三研磨步骤,利用该第二研浆组合物及一腐蚀抑制剂BTA以抛拭该所暴露的介电层的上方部分,且和铜金属层18形成含有弱化学键结的嵌合物,以保护金属层18不易腐蚀。
此一实施例中,主要是包括三个研磨步骤:第一研磨步骤为研磨覆盖于阻障层上方平面外的金属层,直至曝露出阻障层上方平面;第二研磨步骤乃用以移除阻障层所暴露的上方平面;第三研磨步骤乃用以抛拭所暴露的介电层部分。而此实施例中所述的各组成以及研浆组合物是与上述实施例中所述相同。
本案发明人更发现除此之外:(1)由于不需要一专门针对阻障层的研浆液,也不需一额外的阻障层蚀刻停止步骤,因此本案发明人所提供的工艺方法更能有效节省成本及简化步骤;以及(2)提升产能,亦即每小时所产出的晶片数;并可达到依当前发明所用以研磨铜金属层18的相同功效,例如包括缺陷、阻值以及应力迁移(stress migration;SM)测试。其中以铜为基本的多重式整合所引发严重的问题之一即是由接触孔中诱导应力的空隙所导致堆栈介层窗电阻的失败,而本发明所揭露的方法所形成的结构能够通过应力迁移的测试则是以铜为基本工艺的一表征。
本案发明人亦得知一种相对于当前工艺而言可达到一较佳图案密度与阻值的斜率关系;更者,当依照本发明用以研磨铜金属层18时,本案发明人更发现凹碟化(dishing)、侵蚀(erosion)以及虎牙(tiger teeth)的情况均有明显的减轻。
本发明的优点
本发明的实施例的优点是包含:
1.更简单的方法;
2.较节省成本的方法;
3.改善凹碟化、侵蚀以及虎牙的情形;
4.提升产能;
5.通过应力迁移的测试;以及
6.可接受的阻值。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何熟习此技艺者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视所附的权利要求范围所界定者为准。

Claims (18)

1.一种研磨金属层的方法,其包括:
提供一具有上部已图案化介电层的结构,其具有一开口形成于其中;
形成一阻障层于该上部已图案化介电层之上,并依衬于该开口中;
于该阻障层上形成一金属层,并填充该开口;
实施一第一研磨步骤,使用一第一研浆组合物以移除部分该覆盖于上述介电层外的金属层;
实施一第二研磨步骤,其是利用该第一研浆组合物以研磨上述金属层,直至暴露出位于该介电层上方的阻障层的平面;
实施一第三研磨步骤,使用一第二研浆组合物以移除该已经暴露的阻障层上方平面部分,并暴露出该位于其下方的介电层部分;以及
实施一第四研磨步骤,其是利用该第二研浆组合物及一腐蚀抑制剂以抛拭该所暴露的介电层的上方部分,并保护金属层表面不易腐蚀。
2.根据权利要求1所述的研磨金属层的方法,其中该第一研磨步骤是于第一研磨平台实施;该第二及第三研磨步骤是于第二研磨平台实施;以及该第四研磨步骤是于第三研磨平台实施。
3.根据权利要求1所述的研磨金属层的方法,其中该第一研浆组合物包含:
(a)Al2O3:介于0.4-0.6wt.%;
(b)H2O2:介于2.6-3.4wt.%;
(c)KOH:用以调整pH值;以及
(d)苯并三唑:腐蚀抑制剂。
4.根据权利要求1所述的研磨金属层的方法,其中该第一研浆组合物具有:
(a)pH值介于2.8-4.3;以及
(b)粒径介于115-155纳米。
5.根据权利要求1所述的研磨金属层的方法,其中该第二研浆组合物包含:
(a)SiO2:介于5.8-6.2wt.%;以及
(b)KOH:用以调整pH值。
6.根据权利要求1所述的研磨金属层的方法,其中该第二研浆组合物具有:
(a)pH值介于9.8-11.4;以及
(b)粒径介于125-185纳米。
7.根据权利要求1所述的研磨金属层的方法,其中该腐蚀抑制剂包含苯并三唑,其大体介于0.10-0.14%。
8.根据权利要求1所述的研磨金属层的方法,其中:
该第一研磨步骤是于研磨压力2.0-2.4psi下研磨36-44秒,接着再于研磨压力1.0-1.4psi下研磨18-22秒;
该第二研磨步骤是于研磨压力1.0-1.4psi下研磨41-49秒;
该第三研磨步骤是于研磨压力1.8-2.2psi下研磨31-39秒;以及
该第四研磨步骤是于研磨压力1.8-2.2psi下研磨40-60秒。
9.根据权利要求1所述的研磨金属层的方法,其中该上部已图案化介电层包含氧化硅、氮化硅、掺氟硅玻璃或氮氧化硅;而该阻障层包含氮化钽或钽;以及该金属层包含铜、铝或金。
10.根据权利要求1所述的研磨金属层的方法,其中该上部已图案化介电层是包含氧化硅;该阻障层则包含氮化钽;以及该金属层是包含铜。
11.一种研磨金属层的方法,其包括:
提供一具有上部已图案化介电层的结构,其具有一开口形成于其中;
形成一阻障层于该上部已图案化介电层之上,并依衬于该开口中;
于该阻障层上形成一金属层,并填充该开口;
实施一第一研磨步骤,使用一第一研浆组合物以研磨覆盖于上述介电层外的金属层,直至暴露出位于该介电层上方的阻障层的平面;
实施一第二研磨步骤,使用一第二研浆组合物以移除该已经暴露的阻障层上方平面部分,并暴露出该位于其下方的介电层部分;以及
实施一第三研磨步骤,利用该第二研浆组合物及一腐蚀抑制剂以抛拭该所暴露的介电层的上方部分,并保护金属层表面不易腐蚀。
12.根据权利要求11所述的研磨金属层的方法,其中该第一研浆组合物包含:
(a)Al2O3:介于0.4-0.6wt.%;
(b)H2O2:介于2.6-3.4wt.%;
(c)KOH:用以调整pH值;以及
(d)苯并三唑:腐蚀抑制剂。
13.根据权利要求11所述的研磨金属层的方法,其中该第一研浆组合物具有:
(a)pH值介于2.8-4.3;以及
(b)粒径介于115-155纳米。
14.根据权利要求11所述的研磨金属层的方法,其中该第二研浆组合物包含:
(a)SiO2:介于5.8-6.2wt.%;以及
(b)KOH:用以调整pH值。
15.根据权利要求11所述的研磨金属层的方法,其中该第二研浆组合物具有:
(a)pH值介于9.8-11.4;以及
(b)粒径介于125-185纳米。
16.根据权利要求11所述的研磨金属层的方法,其中该腐蚀抑制剂包含苯并三唑,其介于0.10-0.14%。
17.根据权利要求11所述的研磨金属层的方法,其中该上部已图案化介电层包含氧化硅、氮化硅、掺氟硅玻璃或氮氧化硅;而该阻障层包含氮化钽或钽;以及该金属层包含铜、铝或金。
18.根据权利要求11所述的研磨金属层的方法,其中该上部已图案化介电层是包含氧化硅;该阻障层则包含氮化钽;以及该金属层是包含铜。
CNB2004100709616A 2003-07-25 2004-07-21 研磨金属层的方法 Active CN1295762C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/627,795 US6830504B1 (en) 2003-07-25 2003-07-25 Barrier-slurry-free copper CMP process
US10/627,795 2003-07-25

Publications (2)

Publication Number Publication Date
CN1577769A true CN1577769A (zh) 2005-02-09
CN1295762C CN1295762C (zh) 2007-01-17

Family

ID=33490923

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100709616A Active CN1295762C (zh) 2003-07-25 2004-07-21 研磨金属层的方法

Country Status (4)

Country Link
US (3) US6830504B1 (zh)
CN (1) CN1295762C (zh)
SG (1) SG111180A1 (zh)
TW (1) TWI254372B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105081891A (zh) * 2014-05-07 2015-11-25 盛美半导体设备(上海)有限公司 防止化学机械研磨过程中研磨颗粒嵌入晶圆表面的方法
CN110491790A (zh) * 2018-05-09 2019-11-22 台湾积体电路制造股份有限公司 半导体装置的制造方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7354332B2 (en) * 2003-08-04 2008-04-08 Applied Materials, Inc. Technique for process-qualifying a semiconductor manufacturing tool using metrology data
US7232362B2 (en) * 2004-10-12 2007-06-19 Taiwan Semiconductor Manufacturing Company, Ltd. Chemical mechanical polishing process for manufacturing semiconductor devices
JP2006135072A (ja) * 2004-11-05 2006-05-25 Fujimi Inc 研磨方法
KR100660916B1 (ko) * 2006-02-09 2006-12-26 삼성전자주식회사 트렌치들의 패턴 밀도 및 깊이를 매개 변수로 이용하는도전층 평탄화 단계를 포함하는 반도체 소자의 제조 방법
KR100796513B1 (ko) * 2006-08-22 2008-01-21 동부일렉트로닉스 주식회사 반도체 소자의 제조 방법
JP5015696B2 (ja) * 2006-09-04 2012-08-29 ルネサスエレクトロニクス株式会社 半導体装置の製造方法及び製造装置
US7763517B2 (en) * 2007-02-12 2010-07-27 Macronix International Co., Ltd. Method of forming non-volatile memory cell
CN102528638A (zh) * 2010-12-29 2012-07-04 中芯国际集成电路制造(上海)有限公司 一种铜化学机械研磨方法及设备
US9010417B2 (en) 2012-02-09 2015-04-21 Baker Hughes Incorporated Downhole screen with exterior bypass tubes and fluid interconnections at tubular joints therefore
JP5941763B2 (ja) * 2012-06-15 2016-06-29 株式会社荏原製作所 研磨方法
CN117855037B (zh) * 2024-03-07 2024-06-04 合肥晶合集成电路股份有限公司 一种半导体结构及其制备方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0955362A (ja) * 1995-08-09 1997-02-25 Cypress Semiconductor Corp スクラッチを減少する集積回路の製造方法
US5738574A (en) 1995-10-27 1998-04-14 Applied Materials, Inc. Continuous processing system for chemical mechanical polishing
US5676587A (en) * 1995-12-06 1997-10-14 International Business Machines Corporation Selective polish process for titanium, titanium nitride, tantalum and tantalum nitride
WO1998004646A1 (en) 1996-07-25 1998-02-05 Ekc Technology, Inc. Chemical mechanical polishing composition and process
US6217416B1 (en) * 1998-06-26 2001-04-17 Cabot Microelectronics Corporation Chemical mechanical polishing slurry useful for copper/tantalum substrates
US6319833B1 (en) * 1998-12-07 2001-11-20 Advanced Micro Devices, Inc. Chemically preventing copper dendrite formation and growth by spraying
US6261158B1 (en) * 1998-12-16 2001-07-17 Speedfam-Ipec Multi-step chemical mechanical polishing
JP4257687B2 (ja) 1999-01-11 2009-04-22 株式会社トクヤマ 研磨剤および研磨方法
US6203404B1 (en) * 1999-06-03 2001-03-20 Micron Technology, Inc. Chemical mechanical polishing methods
US6274478B1 (en) 1999-07-13 2001-08-14 Motorola, Inc. Method for forming a copper interconnect using a multi-platen chemical mechanical polishing (CMP) process
US6573173B2 (en) 1999-07-13 2003-06-03 Motorola, Inc. Method for forming a copper interconnect using a multi-platen chemical mechanical polishing (CMP) process
US6376009B1 (en) * 1999-11-01 2002-04-23 Hans Bergvall Display unit and method of preparing same
US6602724B2 (en) * 2000-07-27 2003-08-05 Applied Materials, Inc. Chemical mechanical polishing of a metal layer with polishing rate monitoring
US6709316B1 (en) * 2000-10-27 2004-03-23 Applied Materials, Inc. Method and apparatus for two-step barrier layer polishing
US6740591B1 (en) * 2000-11-16 2004-05-25 Intel Corporation Slurry and method for chemical mechanical polishing of copper
JP3768401B2 (ja) 2000-11-24 2006-04-19 Necエレクトロニクス株式会社 化学的機械的研磨用スラリー
US6692546B2 (en) * 2001-08-14 2004-02-17 Advanced Technology Materials, Inc. Chemical mechanical polishing compositions for metal and associated materials and method of using same
JP2003145412A (ja) * 2001-08-27 2003-05-20 Nippon Sheet Glass Co Ltd 情報記録媒体用ガラス基板の研磨方法及び情報記録媒体用ガラス基板
US6579798B2 (en) 2001-09-24 2003-06-17 Texas Instruments Incorporated Processes for chemical-mechanical polishing of a semiconductor wafer
US6736701B1 (en) * 2001-11-20 2004-05-18 Taiwan Semiconductor Manufacturing Company Eliminate broken line damage of copper after CMP
US6555477B1 (en) * 2002-05-22 2003-04-29 Taiwan Semiconductor Manufacturing Co., Ltd. Method for preventing Cu CMP corrosion

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105081891A (zh) * 2014-05-07 2015-11-25 盛美半导体设备(上海)有限公司 防止化学机械研磨过程中研磨颗粒嵌入晶圆表面的方法
CN110491790A (zh) * 2018-05-09 2019-11-22 台湾积体电路制造股份有限公司 半导体装置的制造方法

Also Published As

Publication number Publication date
CN1295762C (zh) 2007-01-17
TWI254372B (en) 2006-05-01
SG111180A1 (en) 2005-05-30
US20050112895A1 (en) 2005-05-26
TW200511418A (en) 2005-03-16
USRE45468E1 (en) 2015-04-14
US6830504B1 (en) 2004-12-14

Similar Documents

Publication Publication Date Title
CN1295762C (zh) 研磨金属层的方法
CN1220742C (zh) 介电质CMP浆液中CsOH的应用
CN1618569A (zh) 化学机械研磨的流程与基底上铜层氧化物研磨制程
CN101079408A (zh) 双镶嵌结构及其制造方法
CN1276475C (zh) 半导体器件的生产方法
JP2004524440A (ja) 銅、タンタルおよび窒化タンタルの化学的機械的平坦化用組成物
JP2000315666A (ja) 半導体集積回路装置の製造方法
CN102615584A (zh) 一种化学机械研磨的方法
CN1129180C (zh) 半导体器件及其制造方法
CN100343362C (zh) 金属用研磨液以及研磨方法
TWI636129B (zh) 低缺陷化學機械硏磨組成物
CN1501451A (zh) 半导体器件的制造方法
CN101740479B (zh) 半导体器件的制造方法
CN1266278A (zh) 一种半导体器件的生产方法
WO2009070967A1 (fr) Liquide de polissage chimico-mécanique
CN1885489A (zh) 半导体器件的制造方法
CN102693899A (zh) 钨化学机械抛光后清洗溶液及其使用方法
JP3524076B2 (ja) 化学機械研磨方法
CN1761047A (zh) 使用化学机械研磨法制造半导体元件的内连线结构的方法
CN1291459C (zh) 化学机械抛光方法以及与其相关的洗涤/冲洗方法
CN1574283A (zh) 掩埋布线的形成方法及半导体器件
CN1207773C (zh) 布线结构的形成方法
CN1930664A (zh) 研磨剂以及研磨方法
CN1263099C (zh) 化学机械抛光浆液
CN1966548A (zh) 化学机械研磨用研磨剂及基板的研磨法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant