CN1263216C - 用于开关电容结构的放大器转换速率增强系统 - Google Patents
用于开关电容结构的放大器转换速率增强系统 Download PDFInfo
- Publication number
- CN1263216C CN1263216C CN03149295.9A CN03149295A CN1263216C CN 1263216 C CN1263216 C CN 1263216C CN 03149295 A CN03149295 A CN 03149295A CN 1263216 C CN1263216 C CN 1263216C
- Authority
- CN
- China
- Prior art keywords
- current
- differential
- transistor
- amplifier
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/005—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements using switched capacitors, e.g. dynamic amplifiers; using switched capacitors as resistors in differential amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明提供了一种用于开关电容结构(29)的高速差分放大器(40)。这些放大器在小信号工作期间减少了电流需求,而在大信号工作期间产生大的转换电流。这些进步是用转换电流发生器结构(100,102)实现的,它在大信号工作期间直接生成转换电流,从而避免了中间级电流发生器结构的劣化一。
Description
(1)技术领域
本申请权利请求的是2002年6月18日申请的美国临时申请60/389,471的利益。
本发明主要涉及开关电容,尤其涉及这种系统中的差分放大器。
(2)背景技术
图1绘出了一个开关电容系统20,其中采样电容Cs具有一个上极板21与差分放大器22的反相输入端耦合,而下极板23通过输入采样开关与输入端25耦合。差分放大器22驱动输出端26,且转移电容Ct跨接在差分放大器22上。差分放大器具有高增益,从而它的非反相输入端与它的反相输入端具有大体相同的电位。最后,第二采样开关27和转移开关28分别与上极板21和下极板23耦合。
在采样运算模式下,输入和第二采样开关24和27被接通,从而模拟输入信号Sin在输入端25在采样电容Cs内充入采样电荷Qs,从而在采样电容两端得到采样信号Ss=Qs/Cs。在转移运算模式下,第一和第二采样开关24和27被断开,而转移开关28被接通,以将采样电荷Qs转移到转移电容Ct内,从而在输出端26处产生输出信号Sout=Qs/Ct。
因此,图1中所示的开关电容系统20由差分放大器22和包括采样和转移电容Cs和Ct的开关电容结构29构成。开关电容结构29在采样模式下获得采样信号Ss,并且差分放大器在转移模式期间将采样信号Ss处理成转移电容两端上的输出信号Sout。这样就实现了一个转移函数Cs/Ct,而且该函数在图2的图表30中用具有斜率Cs/Ct的曲线32来表示。
开关电容20(和它的差分形式)特别适用于在各种信号调节系统(例如流水线模/数转换器(ADC))中用作采样器。在这样的系统中,图1中所示的系统20的开关通常是用互补金属氧化物半导体(CMOS)晶体管来实现的。图1中用CMOS晶体管34作为例子,它代替了输入取样开关24,图中用替代箭头35表示。
在流水线ADC中,输入ADC级(例如一个快闪ADC)一般将模拟输入信号转换成对应于输入信号Sin的数字输出信号的至少一个最高位D0。同时,将采样信号处理成剩余信号Sres,它适合于由下游ADC级进行后续处理而成为输出数字信号的较低位。
例如,如果ADC输入级是一个1.5位转换级,它提供对应于图2中的曲线36的剩余信号Sres,具有与输入信号Sin宽度中点等距离的两个阶梯37。阶梯是由来自ADC输入级的差分信号产生的。因此,剩余信号Sres的曲线36具有由阶梯37确定的三段,并且每段有一个两倍于曲线32斜率的斜率。
例如,通过向图1中所示的采样电容CS补充另外一个采样电容,以加大斜率(即增加的增益),并用一个多路转换开关38按代替箭头29所示那样代替转移开关28,可以生成曲线36所示的剩余信号。转移开关响应于来自ADC输入级的数字判决信号Sdgtl,向至少一个采样电容的下极板施加选定的偏移信号(例如+V和-V),并且偏移信号产生图2中曲线32中的阶梯37。当用这种方式修改图1所示的开关电容系统20时,它一般被称为乘法数/模转换器(MDAC)。
开关电容系统(例如采样器和MDAC)的运算速度高度依赖于相关的运算放大器(例如图1的放大器22)的能力,在转移模式中,将采样电容Cs中的采样电荷快速地转移到转移电容Ct中。尽管运算放大器经常成转换电流结构以提高此电荷转移的速度,但是它们一般(例如,见Michaslki,Christopher的“A 12b 105Msample/S,850mW Analog to Digital Converter”,美国夏威夷2002年的关于电路的VLSI座谈会)引入降低转移过程速度的中间级结构(例如镜象电路)中。
(3)发明内容
本发明涉及开关电容结构中使用的高速差分放大器。这些放大器在小信号运算期间减少了电流需求,而在大信号运算中产生大转换电流。
这些进步是用转换电流发生器结构实现的,它在大信号运算中直接生成转换电流,从而避免中间级电流发生器结构的衰退。
在权利要求书中特别阐明了本发明新颖特点。结合附图阅读下面的描述将能很好地理解本发明。
(4)附图说明
图1是典型的开关电容系统的示意图,
图2是说明图1中的开关电容系统中转移函数的图,
图3是本发明用于图1所示开关电容系统的差分放大器实施例的电路图;
以及
图4A是图3所示差分放大器的第一转换电流发生器中的结构图;以及
和4B是图3所示差分放大器的第二转换电流发生器中的结构图。
(5)具体实施方式
图3示出放大器40,它特别适合工作在开关电容结构中,因为它被配置成传送加大这些结构的运算速度的高转换电流。其配置减少了在小信号运算期间的电流需求和在大信号运算情况下产生大转换电流。因此,采样电荷Qs在它的转移模式中能被快速地转移到开关电容结构的转移电容Ct。
配置放大器40,使得中间级转换电流发生器结构衰减传输过程,从而减少运算速度。因此将放大器配置为在放大器输出级直接产生第一和第二转换电流。
具体说来,放大器40包括放大器输入级42和输出级44。输入级42具有由输入级晶体管47和48组成的输入级差分对管46,它们响应于差分输入端50的差分输入信号Sin而引导电流源49的电流。差分对管46具有输入级电流接线端(例如漏极)52,它们通过串联共基极晶体管54(由偏置信号53偏置的)连接到电阻负载55。
输出级44具有由输出级晶体管57和58组成的输出差分对管56,它们引导电流源59(它接收一偏压60)的电流以响应差分驱动信号Sdrv。差分对管56具有输出级电流接线端(例如集电极)62,它们经过至少一个以共栅晶体管64(由偏置信号63偏置的)形式的有源负载连接至电源电压VDD。输出级差分对管56在差分输出端70响应由输入级差分对管46提供的差分驱动信号Sdrv提供差分输出信号Sout。
放大器40最好包括第一和第二缓冲器(例如射极跟随器)72,它们插在输入级差分对管46和输出级差分对管56之间,从而电平移动并为输出级差分对管提供差分驱动信号Sdrv。放大器还包括偏置网络80,其中,晶体管82接收偏置53并连接在串联电阻83及84和电流源86之间。偏置网络80经过缓冲器89提供反馈信号88和经过连接至电流源87的缓冲器91提供输出信号90。
共模反馈系统92连接在反馈信号88和连接在电源电压VDD和控制栏96之间的反馈晶体管94之间。本发明的一个特点是,这样构成的反馈回路95响应于反馈信号88并控制控制栏(rail)96的电平,从而精确地保持差分驱动信号Sdrv的共模电平。
放大器40还包括第一转换电流发生器100和100A,每个发生器从对应的第一和第二缓冲器72接收差分驱动信号Sdrv的相应端,并且在响应时为相应的一个输出级电流接线端62提供第一转换电流101。它同样包括第二转换电流发生器102和102A,每个发生器从对应的第一转换电流发生器100接收电流部分103,并且在响应时为相应的电流接线端62提供第二转换电流104。
图4A示出第一转换电流发生器100和100A的结构,包括由转换晶体管111和112组成的差分对管110引导第一转换电流101(在图3中介绍)从电流源115到第一转换端116以响应通过驱动端117接收的差分驱动信号(图3中的信号Sdrv)的对应端。转换晶体管112响应偏置信号90,它是由图3所示的偏置网络80提供的。
电流源115由通过第二驱动端120接收的差分驱动信号Sdrv的对应端启动。驱动信号最好由图3中连接至对应缓冲器72的缓冲器122提供。如图3所示,这些缓冲器被连接至(和电流源49、86和87一起)接收偏置信号125的电流源124。
第一转换电流发生器100和100A还包括分流晶体管126,它连接至转换晶体管111,以使转换晶体管的第一转换电流的电流部分分流,从而在分流端129形成电流部分103。
图4B说明第二转换电流发生器102和102A的结构,包括一对连接有二极管的晶体管140,它串联耦合在电源电压和分流端142之间。转换晶体管144的电流和控制接线端连接在连接有二极管的晶体管140上,也就是电阻146的两端。电流晶体管144的另一电流接线端连接至转换端148。在分流端142处接收电流部分103(来自图4A的第一转换电流发生器100),并且该电流流经连接有二极管的晶体管,产生电压启动电流晶体管144中的第二转换电流104。
在图3的放大器40的非转换小信号工作状态,输入级差分对管46从差分输入端50接收差分输入信号Sin,响应并且在缓冲器72的输出处产生差分驱动信号Sdrv。输出级差分对管66响应于差分驱动信号Sdrv,并在差分输出端70提供差分输出信号Sout。
因为它稳定了控制栏(rail)96的电压电平,所以共模反馈回路95保持输入级电流接线端52和差分驱动信号Sdrv的充分恒定的共模电平。图4A的第一转换电流发生器的转换晶体管111接收差分驱动信号Sdrv的共模电平。
反馈回路95的控制过程允许图3的偏置网络80为图4A的转换晶体管112提供一偏移基准信号90,它从转换晶体管111的共模电平足够偏移所以差分对管110不向转换端116引导电流。另外,图3的反馈回路95被设置为偏移基准信号90在过程和温度变化中跟随共模电平,从而它们之间的偏移保持大体恒定。
在本发明的另一重要特点中,通过在图4A的电流源115的电流不需要时关断它减少了电源损耗。因为差分对管110在小信号运算中不引导电流到转换端116,此时共模电平被控制为来自图3的缓冲器122的信号不开启电流源115。
因为没有电流被引导经过转换晶体管111,分流晶体管126也无法分流电流部分103(见图3、4A和4B)到图4B的第二转换电流发生器,所以它不能产生第二转换电流104。总之,在图3的放大器40的小信号运算中,图4A和4B的第一和第二转换电流发生器不提供转换电流101和104,并且图4A的电流源115不消耗电流。
在图3所示的放大器40的大信号运算中,图3的差分驱动信号Sdrv的一端升高足以(例如几百毫伏)开启图4A的电流源115。因为该升高超过图4A中偏移基准信号90,差分驱动信号Sdrv的这一端也开启(经图3的缓冲器72)转换晶体管111,并关断转换晶体管112。
因此,图4A的差分对管引导电流源115的电流,并因此产生第一转换电流101。分流晶体管126也被开启并分流电流部分(电流部分)至图4B的第二转换电流发生器102,它流经连接有二极管的晶体管140,并开启电流晶体管144,从而产生第二转换电流104。当图4的差分驱动信号Sdrv的对应端随后下降,第一转换电流101、电流部分103和第二转换电流104都被停止。
转换晶体管111和112和图4A的分流晶体管126和图4B的连接有二极管的晶体管140最好都是具有固有高互感gm的双极结型晶体管。在本发明的另一重要特点中,注意第一转换电流101是直接由转换晶体管111的高互感gm产生的。也就是说,没有引入将延迟第一转换电流101产生的中间级结构(例如电流镜象)。
在本发明的另一重要特点中,分流晶体管126的高互感gm和连接有二极管的晶体管140直接产生电流晶体管144中的第二转换电流104。当图4的差分驱动信号Sdrv的对应端随后下降时,相同的高互感gm同样使转换晶体管111、分流晶体管126和连接有二极管的晶体管140快速地关断第一和第二转换电流101和104。图4B的电阻146提供了一条来自连接有二极管的晶体管的大电流放电路径。
注意图3中,差分驱动信号Sdrv的一端开启第一转换电流101,也将开启输出级晶体管58,并拉低其输出集电极62的信号。第一转换电流101从而在这同一个集电极形成反向电流而推动输出级晶体管58的反向电流。相反,第二转换电流104在输出级晶体管57的输出集电极形成源电流。这样,第一和第二转换电流101和104明显地增大了输出端70处的差分输出信号Sout的响应时间。
上述大信号运算可以在图3的差分驱动信号Sdrv的另一端升高时重复。在这种情况下,第一和第二转换电流由第一转换电流发生器100A和第二转换电流发生器102A提供。需要进一步注意的是,第一转换电流101形成输出集电极62中的宿电流,而第二转换电流104形成这些输出集电极中的源电流,其中,这些电流的第一和第二方向总是相反的。
图3所示的放大器40特别适用于用在开关电容结构,如图1所示的结构29。在这个结构的转移模式中,在采样电容Cs中的采样电荷Qs必须快速地转移到转移电容Ct中,以提高开关电容结构的运算速度。通过放大器40的直接产生的第一和第二转换电流101和104,明显地改善了这个转移的响应时间。
本说明书中描述的发明实施例只是举例说明,它们可以有许多种修改形式、变化形式以及重排形式,并且这些变化形式具有大体相同的结果。申请人认为,这些变化形式都应被视为落在本发明由权利要求书所限定的范围内。
Claims (20)
1.一种放大器,它响应于差分输入信号而提供差分输出信号,其特征在于,它包括:
由输入级晶体管(47,48)组成的输入级差分对管(46),它具有输入电流接线端(52)并在所述输入电流接线端产生响应于所述差分输入信号并产生一差分驱动信号;
由输出级晶体管(57,58)组成的输出级差分对管(56),它具有输出级电流接线端(62)并被用于从所述输入电流接线端接收所述差分驱动信号,并作为响应,产生在所述输出级电流接线端提供所述差分输出信号;
由转换晶体管(111,112)组成的第一和第二差分对管(110),其中,每个所述差分对管被用于接收所述差分驱动信号的不同侧,并且,作为响应,引导第一转换电流(101)到对应的一个所述输出级电流接线端的第一方向;
第一和第二分流晶体管(126),它们各自连接至平行于所述差分对管对应的一个晶体管的转换晶体管,以分流所述转换晶体管的第一转换电流的电流部分(103);以及
第一和第二电流晶体管(144),它们各自被用于从所述第一和第二分流晶体管接收对应的电流部分并,作为响应,在所述输出电流接线端中的一个中,产生并引导第二转换电流(104)到第二方向;
其中,所述第二方向与所述第一方向相反。
2.如权利要求1所述的放大器,更进一步包括:第一和第二组连接有二极管的晶体管(140),其中每一个所述组跨接耦合对应的所述电流晶体管的控制和电流接线端。
3.如权利要求2所述的放大器,其特征在于,它还包括第一和第二电阻(146),其中每个跨接耦合所述电流晶体管的对应的控制和电流接线端。
4.如权利要求1所述的放大器,其特征在于,它还包括第一和第二射极跟随器(72),它插在所述输入级电流接线端和所述输出级差分对管之间,用以电平切换所述差分驱动信号。
5.如权利要求1所述的放大器,其特征在于,它还包括第一和第二电流源(115),每个所述电流源具有一用于接收所述差分驱动信号的对应侧的控制接线端,并且作为响应向所述第一和第二差分对管中的一个提供一电流。
6.如权利要求1所述的放大器,其特征在于,在第一和第二差分对中各自的转换晶体管被用于接收一偏移参考信号(90),它跟踪一所述输入电流接线端的共模电平。
7.如权利要求6所述的放大器,其特征在于,它还包括插入在所述输入电流接线端和所述输出差分对之间的串联共基极晶体管(54)。
8.一种放大器,它响应于差分输入信号而提供差分输出信号,其特征在于,它包括:
由输入级晶体管(47,48)组成的输入级差分对管(46),它具有输入级电流接线端;
第一和第二具有跟随器电流接线端的射极跟随器(72);
串联共基极晶体管(54)被插入以将所述输入级电流接线端耦合至所述第一和第二发射器的跟随器控制接线端,其中所述输入级差分对在所述跟随器电流接线端产生一差分驱动信号以对所述差分输入信号作出响应;
由输出级晶体管(57,58)组成的输出级差分对管(56),它具有输出级电流接线端(62),并被用于从所述跟随器电流接线端接收所述差分驱动信号,并作为响应,在所述输出级电流接线端处产生所述差分输出信号;
由转换晶体管(111,112)组成的第一和第二差分对,其中每一个所述差分对被用于接收所述差分驱动信号的对应一侧,并作为响应,在对应的一个所述输出级电流接线端中,引导对应的第一转换电流(101)沿第一方向;
第一和第二转换电子晶体管(126),其中每个平行地与对应的所述差分对的转换晶体管耦合来转换所述转换晶体管的第一转换电流的一电流部分(103);并
第一和第二电流晶体管(144),其中每个从所述第一和第二转换晶体管接收对应的电流部分并,作为响应,产生并引导一第二转换电流(104)至一所述输出电流接线端的对应的第二方向,其中所述第二方向与所述的第一方向是相反的。
9.如权利要求8所述的放大器,更进一步地包括第一和第二组连接有二极管的晶体管(140),其中;
每个所述组跨接耦合对应的所述电流晶体管的控制和电流接线端。
10.如权利要求9所述的放大器,其特征在于,它还包括电阻(146),其中每个跨接耦合对应的所述电流晶体管的控制和电流接线端。
11.如权利要求8所述的放大器,其特征在于,它还包括第一和第二电流电源(49,59),其被用于分别对所述输入和输出差分对提供电流。
12.如权利要求8所述的放大器,其特征在于,它还包括第一和第二电流源(115),其中每个具有一控制接线端用于接收所述差分驱动信号的一侧,并且作为响应,向所述输入和输出差分对分别提供电流。
13.一种以采样模式对模拟输入信号进行采样并以转移模式提供相应的输出信号的开关电容系统,其特征在于,所述系统包括:
开关电容结构(29),它包括转移电容(C1),并以所述采样模式获得采样信号;
差分放大器(22),它跨接耦合所述转移电容上,用以在所述转移模式期间将所述采样信号处理成为所述输出信号,其中,所述差分放大器包括:
a)由输入级晶体管(47,48)组成的输入级差分对管(46),它具有输入级电流接线端(52)并在所述输入级电流接线端产生一差分驱动信号以响应所述采样电流;
b)由输出级晶体管(57,58)组成的输出级差分对管(56),它具有输出级电流接线端(62),并且被用于从所述输入级电流接线端接收所述差分驱动信号并且,作为响应,在所述输出级电流接线端产生所述差分输出信号;
c)由转换晶体管(111,112)组成的第一和第二差分对管(110),其中,每个所述差分对管被用于接收所述差分信号的一侧,并作为响应,引导第一转换电流(101)在对应的一个所述输出电流接线端中沿第一方向;
d)第一和第二分流晶体管(126),它们中的每个平行地耦合至一所述差分对的中的对应的转换晶体管,用以分流所述转换晶体管的第一转换电流的电流部分(103);以及
e)第一和第二电流晶体管(144),它们各自被用于从所述对应的第一和第二分流晶体管接收各自的电流部分,并作为响应,产生和引导第二转换电流(104)沿第二方向;
其中,所述第二方向与所述第一方向相反
14.如权利要求13所述的放大器,还包括第一和第二组连接有二极管的晶体管(140),其中每个所述组跨接耦合对应的所述电流管的控制和电流接线端。
15.如权利要求13所述的放大器,其特征在于,它还包括第一和第二射极跟随器(72),它们插在所述输入级电流接线端和所述输出级差分对之间从而电平切换所述差分驱动信号。
16.如权利要求13所述的放大器,其特征在于,它还包括第一和第二电流源(115),其中每个具有一控制接线端用于接收对应侧的所述差分驱动信号的并且,作为响应,为所述第一和第二差分对管中对应的晶体管提供第一转换电流。
17.如权利要求13所述的放大器,其特征在于,所述第一和第二差分对的转换晶体管被用于接收一所述输入级电流接线端的一共模电平。
18.如权利要求17所述的放大器,其特征在于,它还包括插入在所述输入级电流接线端和所述输出差分对之间的串联共基极晶体管(54)。
19.如权利要求13所述的放大器,其特征在于,所述开关电容结构还包括:
在所述采样模式期间接通的第一和第二采样开关(24,27);其中,所述第一采样开关被连接以接收所述模拟输入信号而所述第二采样开关被连接至所述输入级差分对的一控制接线端;
一采样电容(Cs)连接在所述第一和第二采样开关之间;以及
一转移开关(28),其在所述转换模式期间接通并耦合至所述第一采样开关和所述采样电容之间的结点;
其中所述转移电容在连接在所述采样电容和所述输出电流接线端之间。
20.如权利要求19所述的放大器,其特征在于,所述转移开关被用来接收被选择的偏移信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US38947102P | 2002-06-18 | 2002-06-18 | |
US60/389,471 | 2002-06-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1482737A CN1482737A (zh) | 2004-03-17 |
CN1263216C true CN1263216C (zh) | 2006-07-05 |
Family
ID=34192925
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN03149295.9A Expired - Fee Related CN1263216C (zh) | 2002-06-18 | 2003-06-18 | 用于开关电容结构的放大器转换速率增强系统 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6778010B1 (zh) |
CN (1) | CN1263216C (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102474230A (zh) * | 2010-03-02 | 2012-05-23 | 印度孟买技术研究院 | 具有改进的转换速率的运算放大器 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7365597B2 (en) * | 2005-08-19 | 2008-04-29 | Micron Technology, Inc. | Switched capacitor amplifier with higher gain and improved closed-loop gain accuracy |
US7397306B2 (en) * | 2005-11-02 | 2008-07-08 | Marvell World Trade Ltd. | High-bandwidth high-gain amplifier |
US7388436B2 (en) * | 2005-11-02 | 2008-06-17 | Marvell World Trade Ltd | High-bandwidth high-gain amplifier |
CN101005273B (zh) * | 2006-01-20 | 2010-06-23 | 深圳赛意法微电子有限公司 | 具有改善的转换速率的差分放大器 |
US7405625B1 (en) * | 2007-04-25 | 2008-07-29 | Analog Devices, Inc. | Common-mode control structures and signal converter systems for use therewith |
US7414564B1 (en) | 2007-06-18 | 2008-08-19 | Analog Devices, Inc. | Enhanced-accuracy converter stages for pipelined signal converter systems |
WO2014113369A1 (en) * | 2013-01-15 | 2014-07-24 | Knowles Electronics, Llc | Telescopic op-amp with slew rate control |
JP2015177225A (ja) * | 2014-03-13 | 2015-10-05 | 凸版印刷株式会社 | ソース接地増幅回路およびそのスルー・レート改善方法 |
US9438188B2 (en) * | 2014-09-15 | 2016-09-06 | Qualcomm Incorporated | Common-gate amplifier for high-speed DC-coupling communications |
JP6823454B2 (ja) * | 2016-12-28 | 2021-02-03 | 株式会社アドバンテスト | デバイス測定用治具 |
US10439570B2 (en) * | 2017-12-20 | 2019-10-08 | Texas Instruments Incorporated | Slew boost disable for an operational amplifier |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2892287B2 (ja) * | 1994-02-04 | 1999-05-17 | 松下電器産業株式会社 | 演算増幅器 |
US5512859A (en) | 1994-11-16 | 1996-04-30 | National Semiconductor Corporation | Amplifier stage having compensation for NPN, PNP beta mismatch and improved slew rate |
US5917378A (en) | 1997-06-27 | 1999-06-29 | Industrial Technology Research Institute | Rail-to-rail type of operational amplifier with a low offset voltage achieved by mixed compensation |
TW465177B (en) * | 2000-07-18 | 2001-11-21 | Pixart Imaging Inc | Clamping-type regulated-cascade gain amplifier circuit |
-
2003
- 2003-06-18 US US10/463,953 patent/US6778010B1/en not_active Expired - Lifetime
- 2003-06-18 CN CN03149295.9A patent/CN1263216C/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102474230A (zh) * | 2010-03-02 | 2012-05-23 | 印度孟买技术研究院 | 具有改进的转换速率的运算放大器 |
CN102474230B (zh) * | 2010-03-02 | 2015-07-22 | 印度孟买技术研究院 | 具有改进的转换速率的运算放大器 |
Also Published As
Publication number | Publication date |
---|---|
US6778010B1 (en) | 2004-08-17 |
CN1482737A (zh) | 2004-03-17 |
US20040150476A1 (en) | 2004-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1263216C (zh) | 用于开关电容结构的放大器转换速率增强系统 | |
CN1681212A (zh) | 逐次逼近ad转换器 | |
JP2875922B2 (ja) | A/d変換器 | |
CN106953606B (zh) | 全差分放大器及应用其的余量增益电路 | |
CN1234206C (zh) | 供开关电容器结构使用的放大器共模反馈系统 | |
JP5085656B2 (ja) | 信号調整回路、そのような調整回路を含むコンパレータ、およびそのような回路を含む逐次近似変換器 | |
US11929765B2 (en) | Loop delay compensation in a delta-sigma modulator | |
CN1471234A (zh) | 能减少失真和噪声及增加绝缘度的开关电容结构 | |
CN1345483A (zh) | 混合低通增量求和调制器 | |
US7477087B2 (en) | Switch-capacitor techniques for level-shifting | |
EP0407859A1 (en) | High speed auto zero comparator | |
US5554943A (en) | Analog to digital converter having a magnitude amplifier with an improved differential input amplifier | |
US6778013B1 (en) | Buffer amplifier structures with enhanced linearity | |
KR101554369B1 (ko) | 전하영역 파이프라인의 아날로그 디지털 변환기 | |
US5684419A (en) | n-bit analog-to-digital converter with n-1 magnitude amplifiers and n comparators | |
CN1314214C (zh) | 光空间通信用接收电路 | |
CN117631740B (zh) | 一种差分参考电压产生电路及电子设备 | |
CN1107374C (zh) | 互阻抗函数的产生方法及集成电路 | |
CN1893264A (zh) | 一种自偏压信号限幅器及其限幅方法 | |
CN1186885C (zh) | 差分线路驱动器 | |
CN1617093A (zh) | ∑-△调制器电路之加法电路 | |
CN1933324A (zh) | 差动式运算放大器 | |
CN1287408A (zh) | 互阻放大器 | |
CN1890882A (zh) | 快速模数转换器 | |
CN1720661A (zh) | 差分电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee |
Owner name: AMERICA ANALOG DEVICE INC. Free format text: FORMER NAME: ANALOG DEVICES, INC. |
|
CP01 | Change in the name or title of a patent holder |
Address after: Massachusetts, USA Patentee after: ANALOG DEVICES, Inc. Address before: Massachusetts, USA Patentee before: ANALOG DEVICES, Inc. |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060705 |