CN1189261A - 高频信号接收装置 - Google Patents

高频信号接收装置 Download PDF

Info

Publication number
CN1189261A
CN1189261A CN97190362A CN97190362A CN1189261A CN 1189261 A CN1189261 A CN 1189261A CN 97190362 A CN97190362 A CN 97190362A CN 97190362 A CN97190362 A CN 97190362A CN 1189261 A CN1189261 A CN 1189261A
Authority
CN
China
Prior art keywords
frequency
microcomputer
pll circuit
input
signal receiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN97190362A
Other languages
English (en)
Other versions
CN1164043C (zh
Inventor
三岛昭
尾关浩明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1189261A publication Critical patent/CN1189261A/zh
Application granted granted Critical
Publication of CN1164043C publication Critical patent/CN1164043C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • H04B1/0028Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at baseband stage
    • H04B1/0032Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at baseband stage with analogue quadrature frequency conversion to and from the baseband
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • H03J7/06Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers
    • H03J7/065Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers the counter or frequency divider being used in a phase locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/26Circuits for superheterodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/26Circuits for superheterodyne receivers
    • H04B1/28Circuits for superheterodyne receivers the receiver comprising at least one semiconductor device having three or more electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2332Demodulator circuits; Receiver circuits using non-coherent demodulation using a non-coherent carrier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Superheterodyne Receivers (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

本发明目的在于提供一种减轻外部设备负载的高频信号接收装置。为完成上述目的,本发明结构上包含:一输入输出端子群连接于PLL电路(31)的控制端子、解调单元(28)的接口电路(28e)和译码单元(29)的控制端子,且另一输入输出端子群连接于外部设备的微型计算机(33),该微型计算机(33)根据所述另一输入输出端子群来的输入信号对PLL电路(31)、解调单元(28)、译码单元(29)中至少一个进行控制。因此,可减轻外部设备的负载。

Description

高频信号接收装置
技术领域
本发明涉及用于数字传输机的高频信号接收装置。
背景技术
下面,按照图4说明已有技术的高频信号接收装置。图中,已有技术的高频信号接收装置,结构上包含:输入已数字调制的高频信号的输入端子1;连接于该输入端子1的高频放大器2;一输入连接于该高频放大器2输出、另一输入连接于本地振荡器3输出的混频器4;一输入连接于该混频器4输出、另一输入连接于本地振荡器5输出的I/Q检波器6;连接于该I/Q检波器6输出的A/D变换器7;连接于该A/D变换器7输出的数字信号解调单元8内的解调器8a;设置在该解调单元8内的频率误差检测器8b;连接于该频率误差检测器8b和所述本地振荡器(以下简称为“本振”)5输入之间的D/A变换器8d;连接于所述解调器8a输出的数字信号的译码单元9;连接于该译码单元9输出的输出端子10;连接于所述本振3的PLL电路11;连接于该PLL电路11控制输入的PLL电路控制端子12;连接于接口电路8e作为所述解调单元8控制输入的解调单元控制端子13;连接于所述译码单元9的控制输入的译码单元控制端子14。
下面,说明上述结构的高频信号接收装置的动作。输入输入端子1的数字已调高频信号经高频放大器2放大后,在混频器4中与来自本振3的输出频率进行混频,选中特定频道的高频信号。然后,在I/Q检波器6中正交检波后,在A/D变换器7中变换为数字输入解调器8a。在该解调器8a中对数字信号进行解调。另一方面,用D/A变换器8d对频率误差检测器8b的输出进行D/A变换,输入本振5,获得用于I/Q检波的479.5MHz附近的振荡频率。在上述解调单元8中,通过反馈减小频率误差,用时钟再生器8c对时钟进行再生。因此,使用该再生后的时钟能正确进行数字解调。该解调器8a的输出经译码单元9进行纠错等,从输出端子10输出。
但是,在上述已有结构中,由于PLL电路控制端子12,解调单元控制端子13,译码单元控制端子14,直接连接于外部设备,故有必要将用于对时钟信号,数据信号,允许(enable)信号等进行选择频道的信号从外部设备直接加给PLL11的PLL电路控制端子12。该PLL电路11有必要根据发送地不同分别给与不同的信号。再有,对解调单元8有必要从解调单元控制端子13按照解调单元8特有的格式分别指定滚降(roll off)率、指定不同调谐器(tuner)方式的数据、分频率、或传输速率等。另外,还必须从译码单元控制端子14加给译码单元9由里德-索络蒙(Reed-Solomon)和维特比(Viterbi)译码等表示的用于纠错的特有信息。
因此,对上述各个方面有必要进行特定的控制,作为外部设备,其控制也极其烦杂,所以使外部设备原有处理速度变慢,作这种控制的外部设备的负担也大。
本发明揭示
本发明用于解决上述问题,其目的在于提供一种减轻外部设备负担的高频信号接收装置。
为实现上述目的,本发明的高频信号接收装置具有一输入输出端子群连接于PLL电路控制端子、解调单元控制端子和译码单元控制端子,且另一输入输出端子群连接于外部设备的微型计算机(下面简称为“微机”),在结构上作成根据从固定振荡器件获得的振荡频率对所述微机进行控制,并且根据从所述另一输入输出端子群输入的信号对所述PLL电路、所述解调单元和所述译码单元至少一个进行控制。
因此,能减轻外部设备的负载。
图面概述
图1为本发明一实施例中高频信号接收装置的方框图;图2为说明图1中总线结构的方框图;图3为图1高频信号接收装置的侧视图;
图4为已有技术高频信号接收装置的方框图。
实施本发明的最佳形态
本发明权利要求1所计载的发明是一种高频信号接收装置,其特征在于,备有:已调数字高频信号输入用的输入端子,已输入该输入端子的信号供给一输入、另一输入连接于本振输出的混频器,接受该混频器输出的数字信号的解调单元,连接于该解调单元输出的数字信号的译码单元,连接于该译码单元输出的输出端子,和连接于所述本振的PLL电路;还进一步具有输入端出端子群连接于所述PLL电路的控制端子、所述解调单元的控制端子和所述译码单元的控制端子,同时另一输入输出端子群连接于外部设备的微型计算机;该微型计算机受控于从固定振荡器件获得的振荡频率,并根据从所述另一输入输出端子群所输入的信号,对所述PLL电路、所述解调单元、所述译码单元的至少一个进行控制。由于具有一输入输出端子群连接于PLL电路的控制端子、解调单元的控制端子和译码单元的控制端子,同时另一输入输出端子群连接于外部设备的微型计算机,故只要外部设备向该微机发出指令,此后该微机根据外部设备的指令对所述PLL电路、所述解调单元、所述译码单元进行控制。因此,能大大减轻外部设备的负载。另外,来自外部设备的控制线仅连接于微机,故连接简单,同时控制线彼此间没干扰。进而,对外部机器的设计也方便。
权利要求2、8、14所记载的发明是一种将微型计算机输出的固定振荡器件的频率用于PLL电路基准振荡频率的高频信号接收装置,由于微机与PLL电路共用固定振荡器件,故能谋求高频信号接收装置的小型化和廉价化。
权利要求3、9、15所记载的发明,是一种在微型计算机的ROM内对PLL电路、解调单元、译码单元的至少一个存储有多种指定信息并可从外部任意选择该指定信息的高频信号接收装置,一个微机可用于CATV广播接收用、BS广播接收用等各不相同的方式,能实现大量生产带来的微机廉价化。
权利要求4、10、16记载的本发明的高频信号接收装置,其中,至少混频器和本地振荡器与其它电路隔离屏蔽,由于有这种屏蔽,故作为高频电路的混频器和本振所带数字噪声小。因本振荡频率向外泄漏而加给外部设备的不利影响也小。
权利要求5、11、17记载的本发明的高频信号接收装置,所述混频器,本地振荡器,PLL电路安放在第一金属制筐体内;所述解调单元,译码单元,微型计算机安放在第二金属制筐体内。由于第一筐体和第二筐体分别具有独立功能,故可分开销售,分别管理。再有,分开的各筐体比一整体结构小,故能提高印刷板安装的自由度。
权利要求6、12、18所记载的本发明的高频信号接收装置,外部设备和微型计算机对每一单位信息确认信号交换进行通信,由于对与外部设备的信号交换是边确认边进行,故能控制不出错,同时外部设备在确知高频信号接收装置不正常时,能立即作出适当的处理。
权利要求7所记载的本发明的高频信号接收装置,从微型计算机至PLL电路连接的控制线,与该微型计算机至解调单元或译码单元连接的连线为不同的连线,由于PLL电路和解调单元或译码单元分开,故不存在相互干扰。控制解调单元或译码单元信号输入到PLL电路,故不会加大本地振荡器的相位噪声。
权利要求13所记载的本发明的高频信号接收装置,在混频器与解调单元之间设有包含第二本地振荡器的I/Q检波器,该第二本地振荡器受控于所述解调单元中频率误差检测电路输出的误差信号,同时用微型计算机控制解调单元使得该第二本地振荡器的输出脉冲数在预定时间内为预定的脉冲数,由于用微机监视着第二本地振荡器的振荡频率,故其精度为微机中固定振荡器件的精度。因此,就加湿引起频率漂移而言,第二本地振荡器不必使用电介质谐振器等高价器件,从而能提供低价高频信号接收装置。
下面,用附图说明本发明一实施例,在图1中,本发明高频信号接收装置在结构上包含:输入数字已调高频信号的输入端子21;连接于该输入端子21的高频放大器22;一输入连接于该高频放大器22的输出,另一输入连接于本地振荡器(简称为“本振”)23输出的混频器24;一输入连接于该混频器24输出,另一输入连接于本振25输出的I/Q检波器26;连接于该I/Q检波器26输出的A/D变换器27;连接于该A/D变换器27输出的数字信号的解调单元28;设于该解调单元28内的解调器28a及频率误差检测器28b;连接于该频率误差检测器28b与所述本振25输入之间的D/A变换器28d;连接于所述解调单元28输出的数字信号的译码单元29;连接于该译码单元29输出的输出端子30;连接于所述本振23的PLL电路31;连接于所述本振25输出的分频器32;一输入输出端子群分别连接于所述PLL电路31的控制端子,所述分频器32的输出,控制所述解调单元28作为解调单元28的控制端子的接口电路28e,和所述译码单元29的控制端子的微机33;和连接于该微机33另一输入输出端子群的控制端子34。28c为解调单元28中时钟再生器。
下面,说明上述结构的高频信号接收装置的工作。输入输入端子21的已调数字高频信号经高频放大器22放大后,在混频器24中与本振23输出频率混频,选中特定高频信号。然后,在I/Q检波器26中正交检波后,经A/D变换器27变换为数字值输入解调单元28的解调器28a。在解调器28a中对数字信号进行解调。在D/A变换器28d中对频率误差检测器28b的输出进行D/A变换,输入本振25,从而获得用于I/Q检波的作为IF信号中心频率的479.5MHz左右的振荡频率。
这里,详细说明IF信号。高频信号接收装置的输入端子21上接入低噪声变换器来的信号,广播台发送的高频信号通过该低噪声变换器,产生微小的频率误差α,于是,IF信号的中心频率不能保持正确的479.5MHz。然而,经分频器32监测本振25的输出,用微机33进行相反的控制,使得该本振25的输出频率为479.5MHz+α,从频率误差检测器28b的输出为“0”。从而吸收掉低噪声变换器产生的频率偏移。在解调单元28中,经时钟再生器28c再生时钟。因此,用这种再生后的时钟可进行正确的数字解调。该解调单元28的输出在译码单元29中进行纠错后从输出端子30输出。
外部设备的控制信号输入控制端子34,传送给微机33。然后,该微机33对控制信号内容进行译码处理,将控制信号输给PLL电路31的控制端子,解调单元28的接口电路28e,和译码单元29的控制端子,以便对PLL电路31,解调单元28和译码单元29进行控制。这样,外部设备可以仅向微机33输出控制信号,故能明显减轻外部设备的负载。再有外部设备的控制线仅与微机33相连,故连接简单,且控制线相互没有干扰。
因此,没有必要对各个进行特定控制,作为外部机器,其控制也简单,由于减轻了外部设备的负载,结果提高了外部设备的处理速度。对于使用高频信号接收装置的外部设备的设计也变得容易起来了。
该微机33用晶体振子作为固定振荡器件,能获得准确的时钟频率。具有该准确时钟频率的微机33通过分频器32对本振25的振荡频率进行着监测。因此,本振25相对于温度或湿度的频率漂移与晶体振子的频率漂移相同。所以即使不使用高价的电介质谐振器,对于加湿引起频率漂移来说,也能获得正确的振荡频率。
如图2所示,虽然从微机33至解调单元28或译码单元29的控制端子可共用控制线(总线)35,但PLL电路31的控制端子最好使用独立的控制线。这是因为与PLL电路31无关的数字信号混入PLL电路31或本振23,增大本振23的相位噪声。
表1表示调制方式或纠错分别随CATV广播、BS广播等广播种类不同而不同。
                        表1
    CATV广播     BS广播
  调制方式   VSB.64QAM 256QAM(必须切换)     QPSK(无需切换)
  纠错     里德-索络蒙   里德-索络蒙维特比译码
然而,即使解调单元28或译码单元29随例示方法不同而变,不管哪种情况,通过外部来的信号,微机33都能对应处理。这种切换,可以使微机33特定输入端子的信号电平不变来实现,也可以用控制端子34来的指令进行。如上所述,通过制作一种微机33能对应处理多种方式,故能对微机33进行大量生产,谋求因大量生产的廉价化。
图3所示,本发明高频信号接收装置分成大致矩形的金属制的2个部分,第一部分41中装有高频放大器22,本振23,混频器24,PLL电路31,I/Q检波器26,第二本振25,和分频器32。第二部分42中装有A/D变换器27,解调单元28,译码单元29,和微机33。
也即,第一部分41就是称为调谐器(tuner)的高频电路,第二部分42就是解调单元28和译码单元29,全是数字电路。由此,第一部分41的调谐器用金属筐体屏蔽,故从外部侵入的无用信号少,同时向外部发射无用电波也少。由于各个部分具有独立的功能,故可独立制造、销售、管理等。这两部分41和42,可在其侧面41a、42a进行装卸自由的连接,也可用连接器43在其间进行连接。不用该连接器43,也可将第一部分41的端子44和第二部分42的端子45插入主印刷板,用该主印刷板进行连接。
高频信号接收装置与外部设备的通信进行如下。首先,向高频信号接收装置传输命令时,接起动信号后从外部设备发送高频信号接收装置的地址。等待高频信号接收装置来的肯定回答信号后发送指令字。该指令字由动作的种类和其内容细节构成。不管如何,等待对方肯定回答后传送一指令字单位。
接着,对高频信号接收装置的状态进行监测时,接起动信号后从外部设备发送高频信号接收装置的地址。接高频信号接收装置来的肯定回答信号后,发送寄存器中表示高频信号接收装置状态的内容。再接外部设备来的肯定回答后,高频信号接收装置发送奇偶信号。这样,接肯定回答后进入下一步骤。因此,可进行可靠通信。未获得肯定回答时,自动重发3次。即使如此,仍得不到肯定回答时,或无回答时,等待预定时间后就结束传送。重新通信或取别的手段通知操作人员。与外部设备通信时,为了与外部设备同步,微机33的时钟必须准确。本实施例中采用晶体振子。
下面,说明主指令字。首先,选择频道时,接选台指令后,传送频道频率。于是,微机33设定PLL电路31的主计数器的值和燕式计数器(スヮ-ロカウンタ)的值,使得能够接收该频道的频率。
设定解调条件时,接条件设定指令后,传送3字节构成的详细内容。第一字节指定滚降(roll off)率,编码率,第二字节指定分频率、调谐器方式,第三字节指定传送速率。除此之外,还有读出表示高频信号接收装置状态的寄存器、读出误差寄存器的指令等。这样,指令体系由于统一为一个,故不管是什么设备控制高频信号接收装置都是很容易的。
工业上的应用性
如上所述,按照本发明,具有一输入输出端子群连接于PLL电路的控制端子,解调单元的控制端子和译码单元的控制端子,而另一输入输出端子群连接于外部设备的微机,该微机根据从固定振荡器件获得的振荡频率进行控制,同时根据从所述另一输入输出端子群输入的信号控制所述PLL电路,所述解调单元,所述译码单元中至少某一个。由于具有一输入输出端子群连接于PLL电路的控制端子,解调单元的控制端子和译码单元的控制端子,而另一输入输出端子群连接于外部设备的微机,故外部设备只需向该微机输出指令,之后,该微机根据外部设备来的指令对所述PLL电路,所述解调单元,和所述译码单元进行控制。因此,明显地减轻了外部设备的负载。
来自外部设备的控制线仅连接于微机,故接线简单,且控制线相互没有干扰。
进而,对外部设备的设计也方便。

Claims (18)

1.一种高频信号接收装置,其特征在于,备有:已调数字高频信号输入用的输入端子,已输入该输入端子的信号供给一输入、另一输入连接于本地振荡器输出的混频器,接受该混频器输出的数字信号的解调单元,连接于该解调单元输出的数字信号的译码单元,连接于该译码单元输出的输出端子,和连接于所述本地振荡器的PLL电路;还进一步具有输入端出端子群连接于所述PLL电路的控制端子、所述解调单元的控制端子和所述译码单元的控制端子,同时另一输入输出端子群连接于外部设备的微型计算机;该微型计算机受控于从固定振荡器件获得的振荡频率,并根据从所述另一输入输出端子群所输入的信号,对所述PLL电路、所述解调单元、所述译码单元的至少一个进行控制。
2.如权利要求1所记载的高频信号接收装置,其特征在于,将微型计算机输出的固定振荡器件的频率用于PLL电路基准振荡频率。
3.如权利要求1所记载的高频信号接收装置,其特征在于,在微型计算机的ROM内对PLL电路、解调单元、译码单元的至少一个存储有多种指定信息并可从外部任意选择该指定信息。
4.如权利要求1记载的高频信号接收装置,其特征在于,至少混频器和本地振荡器与其它电路隔离屏蔽。
5.如权利要求4记载的高频信号接收装置,其特征在于,所述混频器,本地振荡器,PLL电路安放在第一金属制筐体内;所述解调单元,译码单元,微型计算机安放在第二金属制筐体内。
6.如权利要求1所记载的高频信号接收装置,其特征在于,外部设备和微型计算机对每一单位信息确认信号交换进行通信。
7.一种高频信号接收装置,其特征在于,备有:已调数字高频信号输入用的输入端子,已输入该输入端子的信号供给一输入、另一输入连接于本地振荡输出的混频器,接受该混频器输出的数字信号的解调单元,连接于该解调单元输出的数字信号的译码单元,连接于该译码单元输出的输出端子,和连接于所述本地振荡器的PLL电路;还进一步具有输入端出端子群连接于所述PLL电路的控制端子、所述解调单元的控制端子和所述译码单元的控制端子,同时另一输入输出端子群连接于外部设备的微型计算机;该微型计算机受控于从固定振荡器件获得的振荡频率,并根据从所述另一输入输出端子群所输入的信号,对所述PLL电路、所述解调单元、所述译码单元的至少一个进行控制;从所述微型计算机至PLL电路连接的控制线,与该微型计算机至解调单元或译码单元连接的连线为不同的连线。
8.如权利要求7所记载的高频信号接收装置,其特征在于,将微型计算机输出的固定振荡器件的频率用于PLL电路基准振荡频率。
9.如权利要求7所记载的高频信号接收装置,其特征在于,在微型计算机的ROM内对PLL电路、解调单元、译码单元的至少一个存储有多种指定信息并可从外部任意选择该指定信息。
10.如权利要求7记载的高频信号接收装置,其特征在于,至少混频器和本地振荡器与其它电路隔离屏蔽。
11.如权利要求10记载的高频信号接收装置,其特征在于,所述混频器,本地振荡器,PLL电路安放在第一金属制筐体内;所述解调单元,译码单元,微型计算机安放在第二金属制筐体内。
12.如权利要求7所记载的高频信号接收装置,其特征在于,外部设备和微型计算机对每一单位信息确认信号交换进行通信。
13.一种高频信号接收装置,其特征在于,备有:已调数字高频信号输入用的输入端子,已输入该输入端子的信号供给一输入、另一输入连接于本地振荡器输出的混频器,接受该混频器输出的数字信号的解调单元,连接于该解调单元输出的数字信号的译码单元,连接于该译码单元输出的输出端子,和连接于所述本地振荡器的PLL电路;还进一步具有输入端出端子群连接于所述PLL电路的控制端子、所述解调单元的控制端子和所述译码单元的控制端子,同时另一输入输出端子群连接于外部设备的微型计算机;该微型计算机受控于从固定振荡器件获得的振荡频率,并根据从所述另一输入输出端子群所输入的信号,对所述PLL电路、所述解调单元、所述译码单元的至少一个进行控制;在混频器与解调单元之间设有包含第二本地振荡器的I/Q检波器,该第二本地振荡器受控于所述解调单元中频率误差检测电路输出的误差信号,同时用微型计算机控制解调单元使得该第二本地振荡器的输出脉冲数在预定时间内为预定的脉冲数。
14.如权利要求13所记载的高频信号接收装置,其特征在于,将微型计算机输出的固定振荡器件的频率用于PLL电路基准振荡频率。
15.如权利要求13所记载的高频信号接收装置,其特征在于,在微型计算机的ROM内对PLL电路、解调单元、译码单元的至少一个存储有多种指定信息并可从外部任意选择该指定信息。
16.如权利要求13记载的高频信号接收装置,其特征在于,至少混频器和本地振荡器与其它电路隔离屏蔽。
17.如权利要求16记载的高频信号接收装置,其特征在于,所述混频器,本地振荡器,PLL电路安放在第一金属制筐体内;所述解调单元,译码单元,微型计算机安放在第二金属制筐体内。
18.如权利要求13所记载的高频信号接收装置,其特征在于,外部设备和微型计算机对每一单位信息确认信号交换进行通信。
CNB97190362XA 1996-04-19 1997-04-17 高频信号接收装置 Expired - Fee Related CN1164043C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP98222/1996 1996-04-19
JP98222/96 1996-04-19
JP09822296A JP3225837B2 (ja) 1996-04-19 1996-04-19 高周波信号受信装置

Publications (2)

Publication Number Publication Date
CN1189261A true CN1189261A (zh) 1998-07-29
CN1164043C CN1164043C (zh) 2004-08-25

Family

ID=14213944

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB97190362XA Expired - Fee Related CN1164043C (zh) 1996-04-19 1997-04-17 高频信号接收装置

Country Status (6)

Country Link
US (1) US6115432A (zh)
EP (1) EP0834997B1 (zh)
JP (1) JP3225837B2 (zh)
CN (1) CN1164043C (zh)
DE (1) DE69732994T2 (zh)
WO (1) WO1997040585A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19923661A1 (de) * 1999-05-22 2000-11-23 Nokia Mobile Phones Ltd Antennenvorrichtung für ein Funktelefon in einem Fahrzeug
US7106388B2 (en) * 1999-12-15 2006-09-12 Broadcom Corporation Digital IF demodulator for video applications
US7352411B2 (en) * 2000-12-15 2008-04-01 Broadcom Corporation Digital IF demodulator
US6907089B2 (en) * 2001-11-14 2005-06-14 Broadcom, Corp. Digital demodulation and applications thereof
US7489362B2 (en) 2003-03-04 2009-02-10 Broadcom Corporation Television functionality on a chip
JP5158034B2 (ja) * 2009-08-12 2013-03-06 富士通株式会社 無線装置及び信号処理方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3133760C2 (de) * 1981-08-26 1983-09-01 Deutsche Thomson-Brandt Gmbh, 7730 Villingen-Schwenningen Empfangsstufe für Rundfunk- und Fernsehempfänger
JPS63252014A (ja) * 1987-04-08 1988-10-19 Kokusai Denshin Denwa Co Ltd <Kdd> 位相同期方式
JPH0239628A (ja) * 1988-07-28 1990-02-08 Fujitsu Ten Ltd ラジオ受信機
US5289506A (en) * 1990-02-05 1994-02-22 Sharp Kabushiki Kaisha Automatic frequency control circuit
US5170392A (en) * 1991-01-16 1992-12-08 Motorola, Inc. Intermodulation compensation in a receiver
JPH0546551A (ja) * 1991-08-09 1993-02-26 Matsushita Electric Ind Co Ltd データ転送装置、データ転送システム及びデータ転送方法
JPH05227052A (ja) * 1992-02-12 1993-09-03 Rohm Co Ltd シンセサイザ受信機
US5528633A (en) * 1992-03-13 1996-06-18 Comstream Corporation Tuner with quadrature downconverter for pulse amplitude modulated data applications
US5325401A (en) * 1992-03-13 1994-06-28 Comstream Corporation L-band tuner with quadrature downconverter for PSK data applications
JPH05315896A (ja) * 1992-05-06 1993-11-26 Sony Corp 自動周波数制御回路
JP3042250B2 (ja) * 1993-04-26 2000-05-15 松下電器産業株式会社 双方向通信装置
US5504785A (en) * 1993-05-28 1996-04-02 Tv/Com Technologies, Inc. Digital receiver for variable symbol rate communications
WO1995018509A1 (en) * 1993-12-29 1995-07-06 Zenith Electronics Corporation Polarity selection circuit for bi-phase stable fpll
US5410368A (en) * 1993-12-29 1995-04-25 Zenith Electronics Corp. Carrier acquisition by applying substitute pilot to a synchronous demodulator during a start up interval
US6023491A (en) * 1994-06-21 2000-02-08 Matsushita Electric Industrail Co., Ltd. Demodulation apparatus performing different frequency control functions using separately provided oscillators
JP3011039B2 (ja) * 1994-12-22 2000-02-21 双葉電子工業株式会社 高周波モジュール
DE69619783T2 (de) * 1995-12-28 2002-10-02 Thomson Consumer Electronics Phasenregelschleife mit regelbarer Antwortzeit
US5838741A (en) * 1997-02-10 1998-11-17 Motorola, Inc. Communication device and method for reducing effects of noise introduction by synchronizing data transfer to a received signal

Also Published As

Publication number Publication date
US6115432A (en) 2000-09-05
DE69732994T2 (de) 2005-09-29
EP0834997A4 (en) 2000-10-04
EP0834997B1 (en) 2005-04-13
WO1997040585A1 (fr) 1997-10-30
JP3225837B2 (ja) 2001-11-05
EP0834997A1 (en) 1998-04-08
CN1164043C (zh) 2004-08-25
JPH09284159A (ja) 1997-10-31
DE69732994D1 (de) 2005-05-19

Similar Documents

Publication Publication Date Title
CN102422526B (zh) 用于压控振荡器频率调谐的重叠二段电容器组
CA2106599A1 (en) Automatic frequency selection in a bi-directional cable television system
WO2000063830A2 (en) Data recovery system for radio frequency identification interrogator
EP0531302A1 (en) Cable television radio frequency subscriber data transmission apparatus and rf return method
US20080253472A1 (en) Uart-Encoded Pulse-Modulation Technique
KR19980018225A (ko) 가변 엔코딩 포맷과 다수의 전송 채널을 수신하기 위한 시스템
CN1164043C (zh) 高频信号接收装置
KR100872180B1 (ko) 원격 펌웨어 업그레이드 장치, 시스템 및 방법
JP3393651B2 (ja) Fm無線送信器における搬送波周波数補償装置、その方法、及びdspに使用可能な媒体
US7369827B1 (en) System and method for communicating stored power measurement parameters between devices in a communications system
US6172632B1 (en) Bipolar FSK digital waveform synthesizer for modem systems
JP3429005B2 (ja) Fm無線機における搬送波周波数補償装置、その方法、及びdspに使用可能な媒体
AU768711B2 (en) Receiver for digital terrestrial broadcasting
US6684059B1 (en) Frequency generation in a wireless communication system
CN102263568A (zh) 信号接收装置、信号接收方法、信号接收程序和信号接收系统
JP3486186B1 (ja) 受信データ再生装置
WO1991015064A1 (en) Cable television radio frequency return method
US20030119449A1 (en) Method for monitoring the quality of a transmission channel and a digital receiver
US20020095637A1 (en) Method of communication with improved acknowledgment of reception
JP3290272B2 (ja) 情報通信における課金システム
CN2424588Y (zh) 插卡式有线数据广播接收装置
CN101616111B (zh) 解调参数搜寻方法及应用该方法的电子装置
CN114697590A (zh) 搜台方法、系统、智能终端及计算机可读存储介质
CN116208259A (zh) 一种功率线干扰频段标定装置及方法
JPH08322036A (ja) 情報信号伝送システム、情報信号送出装置及び情報信号受信装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040825

Termination date: 20100417