CN117897761A - 像素电路、驱动方法和显示装置 - Google Patents
像素电路、驱动方法和显示装置 Download PDFInfo
- Publication number
- CN117897761A CN117897761A CN202280002010.1A CN202280002010A CN117897761A CN 117897761 A CN117897761 A CN 117897761A CN 202280002010 A CN202280002010 A CN 202280002010A CN 117897761 A CN117897761 A CN 117897761A
- Authority
- CN
- China
- Prior art keywords
- control
- circuit
- driving circuit
- light
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 53
- 238000004891 communication Methods 0.000 claims description 93
- 239000010409 thin film Substances 0.000 claims description 15
- 238000004146 energy storage Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 34
- 239000003990 capacitor Substances 0.000 description 12
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种像素电路、驱动方法和显示装置。像素电路,包括发光元件(E0)、驱动电路(11)、储能电路(12)、初始化电路和补偿控制电路(14);像素电路的显示周期包括刷新帧和保持帧;刷新帧和保持帧分别包括先后设置的重置阶段和发光阶段;初始化电路在初始控制信号的控制下,在刷新帧和保持帧,至少在重置阶段,控制将初始电压提供至驱动电路(11)的第一端和/或驱动电路(11)的第二端。
Description
本公开涉及显示技术领域,尤其涉及一种像素电路、驱动方法和显示装置。
近年来,随着智能显示技术的进步,有机发光显示器(Organic Light Emitting Diode,OLED)成为当今显示器研究领域的热点之一,随着显示面板的减薄化,边框变窄化,以及显示屏低频技术的发展,显示面板优化设计越来越严峻。
在相关技术中,像素电路包括的驱动晶体管的阈值电压漂移严重,不利于改善磁滞,影响显示效果。
发明内容
在一个方面中,本公开实施例提供了一种像素电路,包括发光元件、驱动电路、储能电路、初始化电路和补偿控制电路;所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;
所述储能电路与所述驱动电路的控制端电连接,用于储存电能;
所述补偿控制电路分别与补偿控制端、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述补偿控制端提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
所述初始化电路分别与初始控制端和初始电压端电连接,所述初始化电路分别与所述驱动电路的第一端和/或所述驱动电路的第二端电连接,用于在所述初始控制端提供的初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端;
所述驱动电路的第二端与所述发光元件电连接,用于在所述驱动电路的 控制端的电位的控制下,驱动所述发光元件。
可选的,所述驱动电路包括的驱动晶体管为p型晶体管,所述初始电压为正电压。
可选的,所述初始化电路包括第一初始化子电路;所述初始控制端包括第一初始控制端,所述初始电压端包括第一初始电压端;
所述第一初始化子电路分别与所述第一初始控制端、所述第一初始电压端和所述驱动电路的第二端电连接,用于在所述第一初始控制端提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的第二端。
可选的,所述初始化电路包括第二初始化子电路;所述初始控制端包括第二初始控制端,所述初始电压端包括第二初始电压端;
所述第二初始化子电路分别与所述第二初始控制端、第二初始电压端和所述驱动电路的第一端电连接,用于在所述第二初始控制端提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的第一端。
可选的,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述初始控制端包括第一初始控制端和第二初始控制端,所述初始电压端包括第一初始电压端和第二初始电压端;
所述第一初始化子电路分别与所述第一初始控制端、所述第一初始电压端和所述驱动电路的第二端电连接,用于在所述第一初始控制端提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的第二端;
所述第二初始化子电路分别与所述第二初始控制端、第二初始电压端和所述驱动电路的第一端电连接,用于在所述第二初始控制端提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的第一端。
可选的,所述第一初始化子电路包括第一晶体管;
所述第一晶体管的控制极与所述第一初始控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述 驱动电路的第二端电连接。
可选的,所述第二初始化子电路包括第二晶体管;
所述第二晶体管的控制极与所述第二初始控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述第一初始化子电路包括第一晶体管,所述第二初始化子电路包括第二晶体管;
所述第一晶体管的控制极与所述第一初始控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第二初始控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,本公开至少一实施例所述的像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;
所述第一发光控制电路分别与第一发光控制端、电源电压端和所述驱动电路的第一端电连接,用于在所述第一发光控制端提供的第一发光控制信号的控制下,控制所述电源电压端与所述驱动电路的第一端之间连通;
所述第二发光控制电路分别与第二发光控制端、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在所述第二发光控制端提供的第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述发光元件的第二极与第一电压端电连接;
所述数据写入电路分别与写入控制端、数据线和所述驱动电路的第一端电连接,用于在所述写入控制端提供的写入控制信号的控制下,控制所述数据线与所述驱动电路的第一端之间连通。
可选的,本公开至少一实施例所述的像素电路还包括复位电路;
所述复位电路分别与复位控制端、复位电压端和所述发光元件的第一极电连接,用于在所述复位控制端提供的复位控制信号的控制下,控制将所述复位电压端提供的复位电压写入所述发光元件的第一极。
可选的,所述补偿控制电路包括第三晶体管,所述第一发光控制电路包括第四晶体管,所述第二发光控制电路包括第五晶体管,所述数据写入电路包括第六晶体管,所述驱动电路包括驱动晶体管;
所述第三晶体管的控制极与所述补偿控制端电连接,所述第三晶体管的第一极与所述驱动电路的控制端电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;
所述第四晶体管的控制极与所述第一发光控制端电连接,所述第四晶体管的第一极与所述电源电压端电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述第二发光控制端电连接,所述第五晶体管的第一极与所述驱动电路的第二端电连接,所述第五晶体管的第二极与所述发光元件的第一极电连接;
所述第六晶体管的控制极与写入控制端电连接,所述第六晶体管的第一极与所述数据线电连接,所述第六晶体管的第二极与所述驱动电路的第一端电连接;
所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述驱动电路的第一端电连接,所述驱动晶体管的第二极与所述驱动电路的第二端电连接。
可选的,所述第三晶体管为氧化物薄膜晶体管。
可选的,所述复位电路包括第七晶体管;
所述第七晶体管的控制极分别与复位控制端电连接,所述第七晶体管的第一极与所述复位电压端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第七晶体管为氧化物薄膜晶体管。
在第二个方面中,本公开实施例提供一种驱动方法,应用于上述的像素电路,所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;所述驱动方法包括:
在所述刷新帧和所述保持帧,至少在所述重置阶段,初始化电路在所述初始控制端提供的初始控制信号的控制下,控制将所述初始电压端提供的初 始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端。
可选的,所述初始化电路包括第一初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;所述驱动方法包括:
在所述第一初始化阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极,第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一重置阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
可选的,所述初始化电路包括第一初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二 发光阶段;所述驱动方法包括:
在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;
在所述第二初始化阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;
在所述第二复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极,第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
在所述第二重置阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光;
所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:
在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
可选的,所述初始化电路包括第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;所述驱动方法包括:
在所述第一初始化阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱 动电路的第二端之间连通;
在所述第一复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极;第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
可选的,所述初始化电路包括第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:
在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;
在所述第二初始化阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;
在所述第二复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极;第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极 之间连通;
在所述第二重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光;
所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:
在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
可选的,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述刷新帧包括先后设置的第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;所述驱动方法包括:
在所述第一复位阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入所述驱动电路的第二端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
可选的,所述像素电路还包括复位电路;所述驱动方法还包括:
在所述第一重置阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极。
可选的,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述保持帧包括先后设置的第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:
在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;
在所述第二复位阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入所述驱动电路的第二端;
在所述第二重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
可选的,所述像素电路还包括复位电路;所述驱动方法还包括:
在所述第二重置阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极。
可选的,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的 保持置位阶段;所述驱动方法还包括:
在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
在第三个方面中,本公开实施例提供一种显示装置,包括上述的像素电路。
图1是本公开至少一实施例所述的像素电路的结构图;
图2是本公开至少一实施例所述的像素电路的结构图;
图3是本公开至少一实施例所述的像素电路的结构图;
图4是本公开至少一实施例所述的像素电路的结构图;
图5是本公开至少一实施例所述的像素电路的结构图;
图6是本公开至少一实施例所述的像素电路的结构图;
图7是本公开至少一实施例所述的像素电路的结构图;
图8是本公开至少一实施例所述的像素电路的电路图;
图9是本公开图8所示的像素电路的至少一实施例的工作时序图;
图10A是本公开图8所示的像素电路的至少一实施例在第一初始化阶段S11的工作状态示意图;
图10B是本公开图8所示的像素电路的至少一实施例在第一复位阶段S12的工作状态示意图;
图10C是本公开图8所示的像素电路的至少一实施例在第一充电阶段S13的工作状态示意图;
图10D是本公开图8所示的像素电路的至少一实施例在第一重置阶段S14的工作状态示意图;
图10E是本公开图8所示的像素电路的至少一实施例在第一发光阶段S15的工作状态示意图;
图11是本公开图8所示的像素电路的至少一实施例的工作时序图;
图12是本公开至少一实施例所述的像素电路的电路图;
图13是本公开图11所示的像素电路的至少一实施例的工作时序图;
图14A是本公开图12所示的像素电路的至少一实施例在第一初始化阶段S11的工作状态示意图;
图14B是本公开图12所示的像素电路的至少一实施例在第一复位阶段S12的工作状态示意图;
图14C是本公开图12所示的像素电路的至少一实施例在第一充电阶段S13的工作状态示意图;
图14D是本公开图12所示的像素电路的至少一实施例在第一重置阶段S14的工作状态示意图;
图14E是本公开图12所示的像素电路的至少一实施例在第一发光阶段S15的工作状态示意图;
图15是本公开图12所示的像素电路的至少一实施例的工作时序图;
图16是本公开图12所示的像素电路的至少一实施例的工作时序图;
图17是本公开至少一实施例所述的像素电路的电路图;
图18是本公开至少一实施例所述的像素电路的电路图;
图19是本公开图18所示的像素电路的至少一实施例的工作时序图;
图20A是本公开图18所示的像素电路的至少一实施例在第一复位阶段S12的工作状态示意图;
图20B是本公开图18所示的像素电路的至少一实施例在第一充电阶段S13的工作状态示意图;
图20C是本公开图18所示的像素电路的至少一实施例在第一重置阶段S14的工作状态示意图;
图20D是本公开图18所示的像素电路的至少一实施例在第一发光阶段S15的工作状态示意图;
图21是本公开图18所示的像素电路的至少一实施例的工作时序图;
图22是本公开图18所示的像素电路的至少一实施例的工作时序图。
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而 不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
本公开所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本公开实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
本公开实施例所述的像素电路包括发光元件、驱动电路、储能电路、初始化电路和补偿控制电路;所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;
所述储能电路与所述驱动电路的控制端电连接,用于储存电能;
所述补偿控制电路分别与补偿控制端、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述补偿控制端提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
所述初始化电路分别与初始控制端和初始电压端电连接,所述初始化电路分别与所述驱动电路的第一端和/或所述驱动电路的第二端电连接,用于在所述初始控制端提供的初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端;
所述驱动电路的第二端与所述发光元件电连接,用于在所述驱动电路的控制端的电位的控制下,驱动所述发光元件。
本公开实施例所述的像素电路在工作时,所述初始化电路在初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端,以向所述驱动电路包括的驱动晶体管提供偏置电压,使得所 述驱动电路包括的驱动晶体管处于偏压状态,以能改善磁滞现象,提升显示效果。
本公开实施例所述的像素电路在低频显示时,能够改善Flicker(闪烁)现象。
由于在低频显示时,显示周期包括刷新帧和保持帧,在保持帧中的重置阶段,本公开实施例对所述驱动电路包括的驱动晶体管进行偏置,使得在保持帧中的重置阶段,驱动电路中的驱动晶体管的源极的电位和驱动晶体管的漏极的电位与刷新帧一致,能够改善闪烁现象。
在本公开至少一实施例中,所述驱动电路包括的驱动晶体管为p型晶体管,所述初始电压为正电压。
可选的,所述储能电路可以包括存储电容;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与电源电压端电连接。
在本公开至少一实施例中,所述初始化电路可以包括第一初始化子电路;所述初始控制端包括第一初始控制端,所述初始电压端包括第一初始电压端;
所述第一初始化子电路分别与所述第一初始控制端、所述第一初始电压端和所述驱动电路的第二端电连接,用于在所述第一初始控制端提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的第二端。
如图1所示,本公开至少一实施例所述的像素电路可以包括发光元件E0、驱动电路11、储能电路12、初始化电路和补偿控制电路14;所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;
所述储能电路12与所述驱动电路的控制端电连接,用于储存电能;
所述补偿控制电路14分别与补偿控制端NG、所述驱动电路11的控制端和所述驱动电路11的第二端电连接,用于在所述补偿控制端NG提供的补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
所述初始化电路包括第一初始化子电路131;所述初始控制端包括第一 初始控制端S1,所述初始电压端包括第一初始电压端I1;
所述第一初始化子电路131分别与所述第一初始控制端S1、所述第一初始电压端I1和所述驱动电路11的第二端电连接,用于在所述第一初始控制端S1提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端I1提供的第一初始电压写入所述驱动电路11的第二端,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
所述驱动电路11的第二端与所述发光元件E0电连接,用于在所述驱动电路11的控制端的电位的控制下,驱动所述发光元件E0。
在本公开至少一实施例中,所述初始化电路包括第二初始化子电路;所述初始控制端包括第二初始控制端,所述初始电压端包括第二初始电压端;
所述第二初始化子电路分别与所述第二初始控制端、第二初始电压端和所述驱动电路的第一端电连接,用于在所述第二初始控制端提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的第一端。
如图2所示,本公开至少一实施例所述的像素电路可以包括发光元件E0、驱动电路11、储能电路12、初始化电路和补偿控制电路14;所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;
所述储能电路12与所述驱动电路的控制端电连接,用于储存电能;
所述补偿控制电路14分别与补偿控制端NG、所述驱动电路11的控制端和所述驱动电路11的第二端电连接,用于在所述补偿控制端NG提供的补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
所述初始化电路包括第二初始化子电路132;所述初始控制端包括第二初始控制端S2,所述初始电压端包括第二初始电压端I2;
所述第二初始化子电路132分别与所述第二初始控制端S2、第二初始电压端I2和所述驱动电路11的第一端电连接,用于在所述第二初始控制端S2提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所 述重置阶段,将所述第二初始电压端I2提供的第二初始电压写入所述驱动电路11的第一端,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
所述驱动电路11的第二端与所述发光元件E0电连接,用于在所述驱动电路11的控制端的电位的控制下,驱动所述发光元件E0。
在本公开至少一实施例中,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述初始控制端包括第一初始控制端和第二初始控制端,所述初始电压端包括第一初始电压端和第二初始电压端;
所述第一初始化子电路分别与所述第一初始控制端、所述第一初始电压端和所述驱动电路的第二端电连接,用于在所述第一初始控制端提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的第二端;
所述第二初始化子电路分别与所述第二初始控制端、第二初始电压端和所述驱动电路的第一端电连接,用于在所述第二初始控制端提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的第一端。
如图3所示,本公开至少一实施例所述的像素电路可以包括发光元件E0、驱动电路11、储能电路12、初始化电路和补偿控制电路14;所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;
所述储能电路12与所述驱动电路的控制端电连接,用于储存电能;
所述补偿控制电路14分别与补偿控制端NG、所述驱动电路11的控制端和所述驱动电路11的第二端电连接,用于在所述补偿控制端NG提供的补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
所述初始化电路包括第一初始化子电路131和第二初始化子电路132;所述初始控制端包括第一初始控制端S1和第二初始控制端S2,所述初始电压端包括第一初始电压端I1和第二初始电压端I2;
所述第一初始化子电路131分别与所述第一初始控制端S1、所述第一初始电压端I1和所述驱动电路的第二端电连接,用于在所述第一初始控制端 S1提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端I1提供的第一初始电压写入所述驱动电路11的第二端;
所述第二初始化子电路分别与所述第二初始控制端S2、第二初始电压端I2和所述驱动电路11的第一端电连接,用于在所述第二初始控制端S2提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端I2提供的第二初始电压写入所述驱动电路11的第一端;
所述驱动电路11的第二端与所述发光元件E0电连接,用于在所述驱动电路11的控制端的电位的控制下,驱动所述发光元件E0。
可选的,所述第一初始化子电路包括第一晶体管;
所述第一晶体管的控制极与所述第一初始控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接。
可选的,所述第二初始化子电路包括第二晶体管;
所述第二晶体管的控制极与所述第二初始控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述第一初始化子电路包括第一晶体管,所述第二初始化子电路包括第二晶体管;
所述第一晶体管的控制极与所述第一初始控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第二初始控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
本公开至少一实施例所述的像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;
所述第一发光控制电路分别与第一发光控制端、电源电压端和所述驱动 电路的第一端电连接,用于在所述第一发光控制端提供的第一发光控制信号的控制下,控制所述电源电压端与所述驱动电路的第一端之间连通;
所述第二发光控制电路分别与第二发光控制端、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在所述第二发光控制端提供的第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述发光元件的第二极与第一电压端电连接;
所述数据写入电路分别与写入控制端、数据线和所述驱动电路的第一端电连接,用于在所述写入控制端提供的写入控制信号的控制下,控制所述数据线与所述驱动电路的第一端之间连通。
在具体实施时,所述第一发光控制电路和所述第二发光控制电路用于进行发光控制,所述数据写入电路用于进行数据电压写入。
在本公开至少一实施例中,所述像素电路还包括复位电路;
所述复位电路分别与复位控制端、复位电压端和所述发光元件的第一极电连接,用于在所述复位控制端提供的复位控制信号的控制下,控制将所述复位电压端提供的复位电压写入所述发光元件的第一极。
在具体实施时,所述复位电路在复位控制信号的控制下,将复位电压写入所述发光元件的第一极,以控制所述发光元件不发光,并清除所述发光元件的第一极残留的电荷。
如图4所示,在图1所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还包括第一发光控制电路41、第二发光控制电路42、数据写入电路43和复位电路44;
所述第一发光控制电路41分别与第一发光控制端E1、电源电压端VDD和所述驱动电路11的第一端电连接,用于在所述第一发光控制端E1提供的第一发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路11的第一端之间连通;
所述第二发光控制电路42分别与第二发光控制端E2、所述驱动电路11的第二端和所述发光元件E0的第一极电连接,用于在所述第二发光控制端E2提供的第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述发光元件E0的第二极与第一电压端 V1电连接;
所述数据写入电路43分别与写入控制端S0、数据线D1和所述驱动电路11的第一端电连接,用于在所述写入控制端S0提供的写入控制信号的控制下,控制所述数据线D1与所述驱动电路11的第一端之间连通;
所述复位电路44分别与复位控制端S3、复位电压端I3和所述发光元件E0的第一极电连接,用于在所述复位控制端S3提供的复位控制信号的控制下,控制将所述复位电压端I3提供的复位电压写入所述发光元件E0的第一极。
本公开如图4所示的像素电路的至少一实施例在工作时,所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;
在所述第一初始化阶段,所述第一初始化子电路131在第一初始控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vi1写入驱动电路11的第二端;补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一复位阶段,所述复位电路44在复位控制信号的控制下,将复位电压端I3提供的复位电压Vi3写入发光元件E0的第一极,第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一充电阶段,所述数据写入电路43将数据线D1提供的数据电压写入所述驱动电路11的第一端,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一重置阶段,所述第一初始化子电路131在第一初始控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vi1写入驱动电路11的第二端;所述驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
在第一发光阶段,所述第一发光控制电路41在第一发光控制信号的控制 下,控制电源电压端VDD与所述驱动电路11的第一端之间连通;所述第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述驱动电路11在其控制端的电位的控制下,驱动所述发光元件E0发光。
本公开如图4所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;
在所述保持帧,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间断开;
在所述第二初始化阶段,所述第一初始化子电路131在第一初始控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vi1写入驱动电路11的第二端;
在所述第二复位阶段,所述复位电路44在复位控制信号的控制下,将复位电压端I3提供的复位电压Vi3写入发光元件E0的第一极,第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;
在所述第二重置阶段,所述第一初始化子电路131在第一初始控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vi1写入驱动电路11的第二端;所述驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
在第二发光阶段,所述第一发光控制电路41在第一发光控制信号的控制下,控制电源电压端VDD与所述驱动电路11的第一端之间连通;所述第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述驱动电路11在其控制端的电位的控制下,驱动所述发光元件E0发光。
本公开如图4所示的像素电路的至少一实施例在工作时,所述保持帧还可以包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;
在所述保持置位阶段,所述数据写入电路43将数据线D1提供的电压信 号写入所述驱动电路11的第一端。
如图5所示,在图2所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还包括第一发光控制电路41、第二发光控制电路42、数据写入电路43和复位电路44;
所述第一发光控制电路41分别与第一发光控制端E1、电源电压端VDD和所述驱动电路11的第一端电连接,用于在所述第一发光控制端E1提供的第一发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路11的第一端之间连通;
所述第二发光控制电路42分别与第二发光控制端E2、所述驱动电路11的第二端和所述发光元件E0的第一极电连接,用于在所述第二发光控制端E2提供的第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述发光元件E0的第二极与第一电压端V1电连接;
所述数据写入电路43分别与写入控制端S0、数据线D1和所述驱动电路11的第一端电连接,用于在所述写入控制端S0提供的写入控制信号的控制下,控制所述数据线D1与所述驱动电路11的第一端之间连通;
所述复位电路44分别与复位控制端S3、复位电压端I3和所述发光元件E0的第一极电连接,用于在所述复位控制端S3提供的复位控制信号的控制下,控制将所述复位电压端I3提供的复位电压写入所述发光元件E0的第一极。
本公开如图5所示的像素电路的至少一实施例在工作时,所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;
在所述第一初始化阶段,所述第二初始化子电路132在第二初始控制信号的控制下,将第二初始电压端I2提供的第二初始电压Vi2写入驱动电路11的第一端;补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一复位阶段,所述复位电路44在复位控制信号的控制下,将复位电压端I3提供的复位电压Vi3写入发光元件E0的第一极;第二发光控制 电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一充电阶段,所述数据写入电路43将数据线D1提供的数据电压Vdata写入所述驱动电路11的第一端,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一重置阶段,所述第二初始化子电路132在第二初始控制信号的控制下,将第二初始电压端i2提供的第二初始电压Vi2写入驱动电路11的第一端;所述驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
在第一发光阶段,所述第一发光控制电路41在第一发光控制信号的控制下,控制电源电压端VDD与所述驱动电路11的第一端之间连通;所述第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述驱动电路11在其控制端的电位的控制下,驱动所述发光元件E0发光。
本公开如图5所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;
在所述保持帧,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间断开;
在所述第二初始化阶段,所述第二初始化子电路132在第二初始控制信号的控制下,将第二初始电压端I2提供的第二初始电压Vi2写入驱动电路11的第一端;
在所述第二复位阶段,所述复位电路44在复位控制信号的控制下,将复位电压端I3提供的复位电压Vi3写入发光元件E0的第一极;第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;
在所述第二重置阶段,所述第二初始化子电路132在第二初始控制信号的控制下,将第二初始电压端I2提供的第二初始电压Vi2写入驱动电路11的第一端;所述驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
在第二发光阶段,所述第一发光控制电路41在第一发光控制信号的控制下,控制电源电压端VDD与所述驱动电路11的第一端之间连通;所述第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述驱动电路11在其控制端的电位的控制下,驱动所述发光元件E0发光。
本公开如图5所示的像素电路的至少一实施例在工作时,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;
在所述保持置位阶段,所述数据写入电路43将数据线D1提供的电压信号写入所述驱动电路11的第一端。
如图6所示,在图3所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还包括第一发光控制电路41、第二发光控制电路42和数据写入电路43;
所述第一发光控制电路41分别与第一发光控制端E1、电源电压端VDD和所述驱动电路11的第一端电连接,用于在所述第一发光控制端E1提供的第一发光控制信号的控制下,控制所述电源电压端VDD与所述驱动电路11的第一端之间连通;
所述第二发光控制电路42分别与第二发光控制端E2、所述驱动电路11的第二端和所述发光元件E0的第一极电连接,用于在所述第二发光控制端E2提供的第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述发光元件E0的第二极与第一电压端V1电连接;
所述数据写入电路43分别与写入控制端S0、数据线D1和所述驱动电路11的第一端电连接,用于在所述写入控制端S0提供的写入控制信号的控制下,控制所述数据线D1与所述驱动电路11的第一端之间连通。
本公开如图6所示的像素电路的至少一实施例在工作时,所述刷新帧包括先后设置的第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;
在所述第一复位阶段,所述第一初始化子电路131在第一初始控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vi1写入所述驱动电路11的第二端,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一充电阶段,所述数据写入电路43将数据线D1提供的数据电压Vdata写入所述驱动电路11的第一端,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通;
在所述第一重置阶段,所述第二初始化子电路132在第二初始控制信号的控制下,将第二初始电压端I2提供的第二初始电压Vi2写入所述驱动电路11的第一端,所述驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
在第一发光阶段,所述第一发光控制电路41在第一发光控制信号的控制下,控制电源电压端VDD与所述驱动电路11的第一端之间连通;所述第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述驱动电路11在其控制端的电位的控制下,驱动所述发光元件E0发光。
本公开如图6所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;
在所述保持帧,补偿控制电路14在补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间断开;
在所述第二复位阶段,所述第一初始化子电路131在第一初始控制信号的控制下,将第一初始电压端I1提供的第一初始电压Vi1写入所述驱动电路11的第二端;
在所述第二重置阶段,所述第二初始化子电路132在第二初始控制信号 的控制下,将第二初始电压端I2提供的第二初始电压Vi2写入所述驱动电路11的第一端,所述驱动电路11在其控制端的电位的控制下,控制所述驱动电路11的第一端与所述驱动电路11的第二端之间连通,以控制所述驱动电路11包括的驱动晶体管处于偏压状态;
在第二发光阶段,所述第一发光控制电路41在第一发光控制信号的控制下,控制电源电压端VDD与所述驱动电路11的第一端之间连通;所述第二发光控制电路42在第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述发光元件E0的第一极之间连通;所述驱动电路11在其控制端的电位的控制下,驱动所述发光元件E0发光。
本公开如图6所示的像素电路的至少一实施例在工作时,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;
在所述保持置位阶段,所述数据写入电路43将数据线D1提供的电压信号写入所述驱动电路11的第一端。
如图7所示,在图6所示的像素电路的至少一实施例的基础上,本公开至少一实施例所述的像素电路还包括复位电路44;
所述复位电路44分别与复位控制端S3、复位电压端I3和所述发光元件E0的第一极电连接,用于在所述复位控制端S3提供的复位控制信号的控制下,控制将所述复位电压端I3提供的复位电压写入所述发光元件E0的第一极。
本公开如图7所示的像素电路的至少一实施例在工作时,
在所述第一重置阶段,所述复位电路44在复位控制信号的控制下,将复位电压端I3提供的复位电压Vi3写入发光元件E0的第一极;
在所述第二重置阶段,所述复位电路44在复位控制信号的控制下,将复位电压端I3提供的复位电压Vi3写入发光元件E0的第一极。
可选的,所述补偿控制电路包括第三晶体管,所述第一发光控制电路包括第四晶体管,所述第二发光控制电路包括第五晶体管,所述数据写入电路包括第六晶体管,所述驱动电路包括驱动晶体管;
所述第三晶体管的控制极与所述补偿控制端电连接,所述第三晶体管的第一极与所述驱动电路的控制端电连接,所述第三晶体管的第二极与所述驱 动电路的第二端电连接;
所述第四晶体管的控制极与所述第一发光控制端电连接,所述第四晶体管的第一极与所述电源电压端电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述第二发光控制端电连接,所述第五晶体管的第一极与所述驱动电路的第二端电连接,所述第五晶体管的第二极与所述发光元件的第一极电连接;
所述第六晶体管的控制极与写入控制端电连接,所述第六晶体管的第一极与所述数据线电连接,所述第六晶体管的第二极与所述驱动电路的第一端电连接;
所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述驱动电路的第一端电连接,所述驱动晶体管的第二极与所述驱动电路的第二端电连接。
在本公开至少一实施例中,所述第三晶体管为氧化物薄膜晶体管。
可选的,所述复位电路包括第七晶体管;
所述第七晶体管的控制极分别与复位控制端电连接,所述第七晶体管的第一极与所述复位电压端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接。
在本公开至少一实施例中,所述第七晶体管为氧化物薄膜晶体管。
如图8所示,在图4所示的像素电路的至少一实施例的基础上,所述第一初始化子电路131包括第一晶体管T1;所述驱动电路11包括驱动晶体管T0;所述发光元件为有机发光二极管O1;所述储能电路12包括存储电容C1;
所述第一晶体管T1的栅极与所述第一初始控制端S1电连接,所述第一晶体管T1的源极与所述第一初始电压端I1电连接,所述第一晶体管T1的漏极与所述驱动晶体管T0的漏极电连接;
所述补偿控制电路14包括第三晶体管T3,所述第一发光控制电路41包括第四晶体管T4,所述第二发光控制电路42包括第五晶体管T5,所述数据写入电路43包括第六晶体管T6;
所述第三晶体管T3的栅极与所述补偿控制端NG电连接,所述第三晶体 管T3的源极与所述驱动晶体管T0的栅极电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的漏极电连接;
所述第四晶体管T4的栅极与所述第一发光控制端E1电连接,所述第四晶体管T4的源极与所述电源电压端VDD电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;
所述第五晶体管T5的栅极与所述第二发光控制端E2电连接,所述第五晶体管T5的源极与所述驱动晶体管T0的漏极电连接,所述第五晶体管T5的漏极与所述有机发光二极管O1的阳极电连接;
所述第六晶体管T6的栅极与写入控制端S0电连接,所述第六晶体管T6的源极与所述数据线D1电连接,所述第六晶体管T6的漏极与所述驱动晶体管T0的源极电连接;
所述复位电路包括第七晶体管T7;
所述第七晶体管T7的栅极分别与复位控制端S3电连接,所述第七晶体管T7的源极与所述复位电压端I3电连接,所述第七晶体管T7的漏极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与电源电压端VDD电连接。
在图8所示的像素电路的至少一实施例中,T3和T7为氧化物薄膜晶体管,T1、T4、T5、T6和T0为LTPS(低温多晶硅)薄膜晶体管,T3和T7为n型晶体管,T1、T4、T5、T6和T0为p型晶体管,但不以此为限。
如图9所示,本公开如图8所示的像素电路的至少一实施例在工作时,所述刷新帧包括先后设置的第一初始化阶段S11、第一复位阶段S12、第一充电阶段S13、第一重置阶段S14和第一发光阶段S15;
在第一初始化阶段S11,E2提供高电压信号,E1提供高电压信号,S3提供低电压信号,NG提供高电压信号,S1提供低电压信号,S0提供高电压信号,I1提供第一初始电压Vi1,如图10A所示,T1打开,T3打开,以将第一初始电压Vi1写入T0的漏极与T0的栅极,以对T0的漏极电压和T0的栅极电压进行初始化;所述第一初始电压Vi1为正电压,例如,Vi1可以为5V电 压信号,但不以此为限;
在第一复位阶段S12,E2提供低电压信号,E1提供高电压信号,S3提供高电压信号,NG提供高电压信号,S1提供高电压信号,S0提供高电压信号,如图10B所示,T7打开,I3提供复位电压Vi3,T5打开,T3打开,T0打开,以将所述复位电压Vi3写入O1的阳极、T0的漏极、T0的栅极和T0的源极,以控制O1不发光,并清除O1的阳极残留的电荷,并对T0的栅极电压、T0的源极电压和T0的漏极电压进行复位,并使得在所述第一充电阶段S13开始时,T0能够导通;所述复位电压Vi3可以为负电压,例如,Vi3可以为-3V电压信号,但不以此为限;
在第一充电阶段S13,E2提供高电压信号,E1提供高电压信号,S3提供低电压信号,NG提供高电压信号,S1提供高电压信号,S0提供低电压信号,如图10C所示,T6打开,D1提供数据电压Vdata;T3打开;在所述第一充电阶段S13开始时,T0导通,所述数据电压Vdata通过T6、T0和T3为C1充电,以提升T0的栅极电压,直至T0关断,此时T0的栅极电压为Vdata+Vth,Vth为T0的阈值电压;
在第一重置阶段S14,E2提供高电压信号,E1提供高电压信号,S3提供低电压信号,NG提供低电压信号,S1提供低电压信号,S0提供高电压信号,I1提供第一初始电压Vi1,如图10D所示,T1打开,T0打开,以将T0的漏极电压和T0的源极电压重置为Vi1,以使得T0处于偏压状态,改善磁滞现象;
在第一发光阶段S15,E2提供低电压信号,E1提供低电压信号,S3提供低电压信号,NG提供低电压信号,S1提供高电压信号,S0提供高电压信号,如图10E所示,T4和T5打开,T0驱动O1发光。
本公开如图8所示的像素电路的至少一实施例在工作时,所述第一初始电压Vi1的电压值可以大于等于4V而小于等于7V,所述复位电压Vi3的电压值可以大于等于-4V而小于等于-2V,但不以此为限。
如图11所示,本公开如图8所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二初始化阶段S21、第二复位阶段S22、保持置位阶段S23、第二重置阶段S24和第二发光阶段S25;
在所述保持帧,NG提供低电压信号,T3关断,以控制T0的栅极与T0的漏极之间断开,以维持T0的栅极电压;
在所述第二初始化阶段S21,E2提供高电压信号,E1提供高电压信号,S3提供低电压信号,S1提供低电压信号,S0提供高电压信号,I1提供第一初始电压Vi1,T1打开,以将第一初始电压Vi1写入T0的漏极,以对T0的漏极电压进行初始化;所述第一初始电压Vi1为正电压,例如,Vi1可以为5V电压信号,但不以此为限;
在第二复位阶段S22,E2提供低电压信号,E1提供高电压信号,S3提供高电压信号,S1提供高电压信号,S0提供高电压信号,T7打开,I3提供复位电压Vi3,T5打开,以将所述复位电压Vi3写入O1的阳极和T0的漏极,以控制O1不发光,并清除O1的阳极残留的电荷,并对T0的漏极电压进行复位;所述复位电压Vi3可以为负电压,例如,Vi3可以为-3V电压信号,但不以此为限;
在保持置位阶段S23,E2提供高电压信号,E1提供高电压信号,S3提供低电压信号,S1提供高电压信号,S0提供低电压信号,T6打开,D1提供电压信号至T0的源极;
在所述保持置位阶段S23,D1提供的电压信号可以为正电压,以对T0的源极电压进行置位,从而向驱动晶体管T0提供偏置电压,使得T0处于偏压状态,以改善磁滞现象;
在第二重置阶段S24,E2提供高电压信号,E1提供高电压信号,S3提供低电压信号,S1提供低电压信号,S0提供高电压信号,I1提供第一初始电压Vi1,T1打开,T0打开,以将T0的漏极电压和T0的源极电压重置为Vi1,以使得T0处于偏压状态,改善磁滞现象;
在第二发光阶段S25,E2提供低电压信号,E1提供低电压信号,S3提供低电压信号,S1提供高电压信号,S0提供高电压信号,T4和T5打开,T0驱动O1发光。
在具体实施时,在所述保持重置阶段,所述数据线D1提供的电压信号可以为数据电压Vdata,所述数据电压Vdata为在第一充电阶段,所述数据线D1提供的数据电压,所述数据电压Vdata的电压值范围例如可以为大于等于 1V而小于等于6.5V;或者,
在保持重置阶段,所述数据线D1提供的电压信号可以为重置电压信号,所述重置电压信号的电压值范围可以为大于等于4.6V而小于等于7V;
但不以此为限。
本公开如图8所示的像素电路的至少一实施例在工作时,在低频显示时,显示周期包括刷新帧和保持帧,在保持帧中的第二重置阶段,本公开实施例对所述驱动电路包括的驱动晶体管进行偏置,使得在保持帧中的第二重置阶段,驱动电路中的驱动晶体管的源极的电位和驱动晶体管的漏极的电位与刷新帧一致,能够改善闪烁现象。
如图12所示,在图5所示的像素电路的至少一实施例的基础上,所述第二初始化子电路132包括第二晶体管T2;所述驱动电路11包括驱动晶体管T0;所述发光元件为有机发光二极管O1;所述储能电路12包括存储电容C1;
所述第二晶体管T2的栅极与所述第二初始控制端S2电连接,所述第二晶体管T2的源极与所述第二初始电压端I2电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的源极电连接;
所述补偿控制电路14包括第三晶体管T3,所述第一发光控制电路41包括第四晶体管T4,所述第二发光控制电路42包括第五晶体管T5,所述数据写入电路43包括第六晶体管T6;
所述第三晶体管T3的栅极与所述补偿控制端NG电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的栅极电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的漏极电连接;
所述第四晶体管T4的栅极与所述第一发光控制端E1电连接,所述第四晶体管T4的源极与所述电源电压端VDD电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;
所述第五晶体管T5的栅极与所述第二发光控制端E2电连接,所述第五晶体管T5的源极与所述驱动晶体管T0的漏极电连接,所述第五晶体管T5的漏极与所述有机发光二极管O1的阳极电连接;
所述第六晶体管T6的栅极与写入控制端S0电连接,所述第六晶体管T6的源极与所述数据线D1电连接,所述第六晶体管T6的漏极与所述驱动晶体 管T0的源极电连接;
所述复位电路44包括第七晶体管T7;
所述第七晶体管T7的栅极分别与复位控制端S3电连接,所述第七晶体管T7的源极与所述复位电压端I3电连接,所述第七晶体管T7的漏极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与电源电压端VDD电连接。
在图12所示的像素电路的至少一实施例中,T3为氧化物薄膜晶体管,T2、T4、T5、T6、T7和T0为LTPS(低温多晶硅)薄膜晶体管,T3为n型晶体管,T2、T4、T5、T6、T7和T0为p型晶体管,但不以此为限。
如图13所示,本公开图12所示的像素电路的至少一实施例在工作时,所述刷新帧包括先后设置的第一初始化阶段S11、第一复位阶段S12、第一充电阶段S13、第一重置阶段S14和第一发光阶段S15;
在第一初始化阶段S11,E2提供高电压信号,E1提供高电压信号,S2提供低电压信号,NG提供高电压信号,S3提供低电压信号,S0提供高电压信号,I2提供第二初始电压Vi2,I3提供复位电压Vi3,Vi2为正电压,Vi3为负电压;例如,Vi2可以为5V电压信号,Vi3可以为-3V电压信号;如图14A所示,T7打开,以将Vi3写入O1的阳极,使得O1不发光,并清除O1的阳极残留的电荷;T2打开,T0打开,T3打开,以对T0的源极电压、T0的漏极电压和T0的栅极电压进行初始化;
在第一复位阶段S12,E2提供低电压信号,E1提供高电压信号,S2提供高电压信号,NG提供高电压信号,S3提供低电压信号,S0提供高电压信号,I3提供复位电压Vi3;如图14B所示,T7打开,以将Vi3写入O1的阳极,使得O1不发光,并清除O1的阳极残留的电荷;T3打开,T0打开,以将Vi3写入T0的栅极、T0的漏极和T0的源极,使得在第一充电阶段S13开始时,T0能够导通;
在第一充电阶段S13,E2提供高电压信号,E1提供高电压信号,S2提供高电压信号,NG提供高电压信号,S3提供高电压信号,S0提供低电压信号, D1提供数据电压Vdata,如图14C所示,T6打开,T3打开;
在所述第一充电阶段S13开始时,T0导通,Vdata通过T6、T0和T3为C1充电,直至T0关断,此时T0的栅极电压为Vdata+Vth;
在第一重置阶段S14,E2提供高电压信号,E1提供高电压信号,S2提供低电压信号,NG提供低电压信号,S3提供低电压信号,S0提供高电压信号,I2提供第二初始电压Vi2,如图14D所示,T2打开,T0打开,T7打开,以将Vi2写入T0的源极和T0的漏极,以将T0的漏极电压和T0的源极电压重置为Vi2,以使得T0处于偏压状态,改善磁滞现象;并将Vi3写入O1的阳极,控制O1不发光,并清除O1的阳极残留的电荷;
在第一发光阶段S15,E2提供低电压信号,E1提供低电压信号,S2提供高电压信号,NG提供低电压信号,S3提供高电压信号,S0提供高电压信号,如图14E所示,T4和T5打开,T0驱动O1发光。
如图15所示,本公开图12所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二初始化阶段S21、第二复位阶段S22、保持置位阶段S23、第二重置阶段S24和第二发光阶段S25;
在所述保持帧,NG提供低电压信号,T3关断,以控制T0的栅极与T0的漏极之间断开,以维持T0的栅极电压;
在第二初始化阶段S21,E2提供高电压信号,E1提供高电压信号,S2提供低电压信号,S3提供低电压信号,S0提供高电压信号,I2提供第二初始电压Vi2,I3提供复位电压Vi3,Vi2为正电压,Vi3为负电压;例如,Vi2可以为5V电压信号,Vi3可以为-3V电压信号;T7打开,以将Vi3写入O1的阳极,使得O1不发光,并清除O1的阳极残留的电荷;T2打开,T0打开,以对T0的源极电压和T0的漏极电压进行初始化;
在第二复位阶段S22,E2提供低电压信号,E1提供高电压信号,S2提供高电压信号,S3提供低电压信号,S0提供高电压信号,I3提供复位电压Vi3;T7打开,以将Vi3写入O1的阳极,使得O1不发光,并清除O1的阳极残留的电荷;T0打开,以将Vi3写入T0的漏极和T0的源极;
在保持置位阶段S23,E2提供高电压信号,E1提供高电压信号,S2提供高电压信号,S3提供高电压信号,S0提供低电压信号,D1提供电压信号,T6 打开,D1提供电压信号至T0的源极;
在所述保持置位阶段S23,D1提供的电压信号可以为正电压,以对T0的源极电压进行置位,从而向驱动晶体管T0提供偏置电压,使得T0处于偏压状态,以改善磁滞现象;
在第二重置阶段S24,E2提供高电压信号,E1提供高电压信号,S2提供低电压信号,S3提供低电压信号,S0提供高电压信号,I2提供第二初始电压Vi2,T2打开,T0打开,T7打开,以将Vi2写入T0的源极和T0的漏极,以将T0的漏极电压和T0的源极电压重置为Vi2,以使得T0处于偏压状态,改善磁滞现象;并将Vi3写入O1的阳极,控制O1不发光,并清除O1的阳极残留的电荷;
在第二发光阶段S25,E2提供低电压信号,E1提供低电压信号,S2提供高电压信号,S3提供高电压信号,S0提供高电压信号,T4和T5打开,T0驱动O1发光。
在具体实施时,在所述保持重置阶段,所述数据线D1提供的电压信号可以为数据电压Vdata,所述数据电压Vdata为在第一充电阶段,所述数据线D1提供的数据电压,所述数据电压Vdata的电压值范围例如可以为大于等于1V而小于等于6.5V;或者,
在保持重置阶段,所述数据线D1提供的电压信号可以为重置电压信号,所述重置电压信号的电压值范围可以为大于等于4.6V而小于等于7V;
但不以此为限。
图16是本公开图12所示的像素电路的至少一实施例在保持帧的第二工作时序图。
图16与图15的区别在于:在保持帧,S0提供高电压信号,T6关断,停止将D1提供的电压信号写入T0的源极。
本公开如图12所示的像素电路的至少一实施例在工作时,所述第二初始电压Vi2的电压值可以大于等于4V而小于等于7V,所述复位电压Vi3的电压值可以大于等于-4V而小于等于-2V,但不以此为限。
本公开如图12所示的像素电路的至少一实施例在工作时,在低频显示时,显示周期包括刷新帧和保持帧,在保持帧中的第二重置阶段,本公开实施例 对所述驱动电路包括的驱动晶体管进行偏置,使得在保持帧中的第二重置阶段,驱动电路中的驱动晶体管的源极的电位和驱动晶体管的漏极的电位与刷新帧一致,能够改善闪烁现象。
如图17所示,在图6所示的像素电路的至少一实施例的基础上,所述第一初始化子电路131包括第一晶体管T1;所述第二初始化子电路132包括第二晶体管T2;所述驱动电路11包括驱动晶体管T0;所述发光元件为有机发光二极管O1;所述储能电路12包括存储电容C1;
所述第一晶体管T1的栅极与所述第一初始控制端S1电连接,所述第一晶体管T1的源极与所述第一初始电压端I1电连接,所述第一晶体管T1的漏极与所述驱动晶体管T0的漏极电连接;
所述第二晶体管T2的栅极与所述第二初始控制端S2电连接,所述第二晶体管T2的源极与所述第二初始电压端I2电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的源极电连接;
所述补偿控制电路14包括第三晶体管T3,所述第一发光控制电路41包括第四晶体管T4,所述第二发光控制电路42包括第五晶体管T5,所述数据写入电路43包括第六晶体管T6;
所述第三晶体管T3的栅极与所述补偿控制端NG电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的栅极电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的漏极电连接;
所述第四晶体管T4的栅极与所述第一发光控制端E1电连接,所述第四晶体管T4的源极与所述电源电压端VDD电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;
所述第五晶体管T5的栅极与所述第二发光控制端E2电连接,所述第五晶体管T5的源极与所述驱动晶体管T0的漏极电连接,所述第五晶体管T5的漏极与所述有机发光二极管O1的阳极电连接;
所述第六晶体管T6的栅极与写入控制端S0电连接,所述第六晶体管T6的源极与所述数据线D1电连接,所述第六晶体管T6的漏极与所述驱动晶体管T0的源极电连接;
所述有机发光二极管O1的阴极与低电压端VSS电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与电源电压端VDD电连接。
在图17所示的像素电路的至少一实施例的基础上,T3为氧化物薄膜晶体管,T1、T2、T4、T5、T6和T0为LTPS薄膜晶体管,T3为n型晶体管,T1、T2、T4、T5、T6和T0为p型晶体管,但不以此为限。
如图18所示,在图17所示的像素电路的至少一实施例的基础上,所述复位电路44包括第七晶体管T7;
所述第七晶体管T7的栅极分别与复位控制端S3电连接,所述第七晶体管T7的源极与所述复位电压端I3电连接,所述第七晶体管T7的漏极与所述有机发光二极管O1的阳极电连接。
在图18所示的像素电路的至少一实施例的基础上,T7为LTPS薄膜晶体管,T7为p型晶体管,但不以此为限。
如图19所示,本公开图18所示的像素电路的至少一实施例在工作时,所述刷新帧包括先后设置的第一复位阶段S12、第一充电阶段S13、第一重置阶段S14和第一发光阶段S15;
在第一复位阶段S12,S1提供低电压信号,S0提供高电压信号,NG提供高电压信号,S3提供高电压信号,E1和E2提供高电压信号,I1提供第一初始电压Vi1,如图20A所示,T1打开,以将Vi1写入T0的漏极,T3打开,以将Vi1写入T0的栅极,以使得在第一充电阶段S13开始时,T0能够导通;所述第一初始电压Vi1为负电压,例如,Vi1可以为-3V电压信号,但不以此为限;
在第一充电阶段S13,S1提供高电压信号,S0提供低电压信号,NG提供高电压信号,S3提供高电压信号,E1和E2提供高电压信号,D1提供数据电压Vdata,如图20B所示,T6打开,T3打开,以将Vdata写入T0的源极;
在所述第一充电阶段S13开始时,T0导通,Vdata通过T6、T0和T3为C1充电,直至T0关断,此时T0的栅极电压为Vdata+Vth,Vth为T0的阈值电压;
在第一重置阶段S14,S1提供高电压信号,S0提供高电压信号,NG提供低电压信号,S3提供低电压信号,E1和E2提供高电压信号,如图20C所示, T2打开,I2提供第二初始电压Vi2;Vi2为正电压;例如,Vi2可以为5V电压信号;T0打开,以将T0的漏极电压和T0的源极电压重置为Vi2,以使得T0处于偏压状态,改善磁滞现象;T7打开,I3提供复位电压Vi3,以控制O1不发光,并清除O1的阳极残留的电荷;Vi3为负电压,例如,Vi3可以为-3V电压信号;
在第一发光阶段S15,S1提供高电压信号,S0提供高电压信号,NG提供低电压信号,S3提供高电压信号,E1和E2提供低电压信号,如图20D所示,T4和T5打开,T0驱动O1发光。
本公开图18所示的像素电路的至少一实施例在工作时,Vi1可以大于等于-4V而小于等于-2V,Vi2可以大于等于4V而小于等于7V,Vi3可以大于等于-4V而小于等于-2V,但不以此为限。
如图21所示,本公开图18所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二复位阶段S22、第二重置阶段S24和第二发光阶段S25;
在保持帧,NG提供低电压信号,T3关断,控制T0的栅极与T0的漏极之间断开,以维持T0的栅极电压;
在保持帧,S0提供高电压信号,T6关断,停止向T0的源极写入D1提供的电压信号;
在第二复位阶段S22,S1提供低电压信号,S0提供高电压信号,S3提供高电压信号,E1和E2提供高电压信号,I1提供第一初始电压Vi1,T1打开,以将Vi1写入T0的漏极;
在第二重置阶段S24,S1提供高电压信号,S0提供高电压信号,S3提供低电压信号,E1和E2提供高电压信号,T2打开,I2提供第二初始电压Vi2;Vi2为正电压;例如,Vi2可以为5V电压信号;T0打开,以将T0的漏极电压和T0的源极电压重置为Vi2,以使得T0处于偏压状态,改善磁滞现象;T7打开,I3提供复位电压Vi3,以控制O1不发光,并清除O1的阳极残留的电荷;Vi3为负电压,例如,Vi3可以为-3V电压信号;
在第二发光阶段S25,S1提供高电压信号,S0提供高电压信号,S3提供高电压信号,E1和E2提供低电压信号,T4和T5打开,T0驱动O1发光。
如图22所示,本公开图18所示的像素电路的至少一实施例在工作时,所述保持帧包括先后设置的第二复位阶段S22、保持置位阶段S23、第二重置阶段S24和第二发光阶段S25;
在保持帧,NG提供低电压信号,T3关断,控制T0的栅极与T0的漏极之间断开,以维持T0的栅极电压;
在第二复位阶段S22,S1提供低电压信号,S0提供高电压信号,S3提供高电压信号,E1和E2提供高电压信号,I1提供第一初始电压Vi1,T1打开,以将Vi1写入T0的漏极;
在保持置位阶段S23,S1提供高电压信号,S0提供低电压信号,S3提供高电压信号,E1和E2提供高电压信号,T6打开,D1提供电压信号,将D1提供的电压信号写入T0的源极,
在所述保持置位阶段S23,D1提供的电压信号可以为正电压,以对T0的源极电压进行置位,从而向驱动晶体管T0提供偏置电压,使得T0处于偏压状态,以改善磁滞现象;
在第二重置阶段S24,S1提供高电压信号,S0提供高电压信号,S3提供低电压信号,E1和E2提供高电压信号,T2打开,I2提供第二初始电压Vi2;Vi2为正电压;例如,Vi2可以为5V电压信号;T0打开,以将T0的漏极电压和T0的源极电压重置为Vi2,以使得T0处于偏压状态,改善磁滞现象;T7打开,I3提供复位电压Vi3,以控制O1不发光,并清除O1的阳极残留的电荷;Vi3为负电压,例如,Vi3可以为-3V电压信号;
在第二发光阶段S25,S1提供高电压信号,S0提供高电压信号,S3提供高电压信号,E1和E2提供低电压信号,T4和T5打开,T0驱动O1发光。
在具体实施时,在所述保持重置阶段,所述数据线D1提供的电压信号可以为数据电压Vdata,所述数据电压Vdata为在第一充电阶段,所述数据线D1提供的数据电压,所述数据电压Vdata的电压值范围例如可以为大于等于1V而小于等于6.5V;或者,
在保持重置阶段,所述数据线D1提供的电压信号可以为重置电压信号,所述重置电压信号的电压值范围可以为大于等于4.6V而小于等于7V;
但不以此为限。
本公开如图17所示的像素电路的至少一实施例在工作时,在低频显示时,显示周期包括刷新帧和保持帧,在保持帧中的第二重置阶段,本公开实施例对所述驱动电路包括的驱动晶体管进行偏置,使得在保持帧中的重置阶段,驱动电路中的驱动晶体管的源极的电位和驱动晶体管的漏极的电位与刷新帧一致,能够改善闪烁现象。
本公开实施例所述的驱动方法,应用于上述的像素电路,所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;所述驱动方法包括:
在所述刷新帧和所述保持帧,至少在所述重置阶段,初始化电路在所述初始控制端提供的初始控制信号的控制下,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端。
在本公开实施例所述的驱动方法中,所述初始化电路在初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端,以向所述驱动电路包括的驱动晶体管提供偏置电压,使得所述驱动电路包括的驱动晶体管处于偏压状态,以能改善磁滞现象,提升显示效果。
可选的,所述初始化电路包括第一初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;本公开至少一实施例所述的驱动方法包括:
在所述第一初始化阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极,第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一重置阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以控制所述驱动电路包括的驱动晶体管处于偏压状态;
在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
在本公开至少一实施例中,所述初始化电路包括第一初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:
在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;
在所述第二初始化阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;
在所述第二复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极,第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
在所述第二重置阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以控制所述驱动电路包括的驱动晶体管处于偏压 状态;
在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
在本公开至少一实施例中,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:
在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
可选的,所述初始化电路包括第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;本公开至少一实施例所述的驱动方法包括:
在所述第一初始化阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极;第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱 动电路的第二端之间连通,以控制所述驱动电路包括的驱动晶体管处于偏压状态;
在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
在本公开至少一实施例中,所述初始化电路包括第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:
在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;
在所述第二初始化阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;
在所述第二复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极;第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
在所述第二重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以控制所述驱动电路包括的驱动晶体管处于偏压状态;
在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
在本公开至少一实施例中,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:
在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
可选的,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述刷新帧包括先后设置的第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;本公开至少一实施例所述的驱动方法包括:
在所述第一复位阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入所述驱动电路的第二端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
在所述第一重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以控制所述驱动电路包括的驱动晶体管处于偏压状态;
在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
在本公开至少一实施例中,所述像素电路还包括复位电路;所述驱动方法还包括:
在所述第一重置阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极。
可选的,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;本公开至少一实施例所述的驱动方法包括:
在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;
在所述第二复位阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入所述驱动电路的第二端;
在所述第二重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,以控制所述驱动电路包括的驱动晶体管处于偏压状态;
在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
可选的,所述像素电路还包括复位电路;本公开至少一实施例所述的驱动方法还包括:
在所述第二重置阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极。
在本公开至少一实施例中,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:
在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
本公开实施例所述的显示装置包括上述的像素电路。
本公开实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本公开的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本公开所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本公开的保护范围。
Claims (25)
- 一种像素电路,包括发光元件、驱动电路、储能电路、初始化电路和补偿控制电路;所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;所述储能电路与所述驱动电路的控制端电连接,用于储存电能;所述补偿控制电路分别与补偿控制端、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述补偿控制端提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;所述初始化电路分别与初始控制端和初始电压端电连接,所述初始化电路分别与所述驱动电路的第一端和/或所述驱动电路的第二端电连接,用于在所述初始控制端提供的初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端;所述驱动电路的第二端与所述发光元件电连接,用于在所述驱动电路的控制端的电位的控制下,驱动所述发光元件。
- 如权利要求1所述的像素电路,其中,所述驱动电路包括的驱动晶体管为p型晶体管,所述初始电压为正电压。
- 如权利要求1所述的像素电路,其中,所述初始化电路包括第一初始化子电路;所述初始控制端包括第一初始控制端,所述初始电压端包括第一初始电压端;所述第一初始化子电路分别与所述第一初始控制端、所述第一初始电压端和所述驱动电路的第二端电连接,用于在所述第一初始控制端提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的第二端。
- 如权利要求1所述的像素电路,其中,所述初始化电路包括第二初始化子电路;所述初始控制端包括第二初始控制端,所述初始电压端包括第二初始电压端;所述第二初始化子电路分别与所述第二初始控制端、第二初始电压端和 所述驱动电路的第一端电连接,用于在所述第二初始控制端提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的第一端。
- 如权利要求1所述的像素电路,其中,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述初始控制端包括第一初始控制端和第二初始控制端,所述初始电压端包括第一初始电压端和第二初始电压端;所述第一初始化子电路分别与所述第一初始控制端、所述第一初始电压端和所述驱动电路的第二端电连接,用于在所述第一初始控制端提供的第一初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的第二端;所述第二初始化子电路分别与所述第二初始控制端、第二初始电压端和所述驱动电路的第一端电连接,用于在所述第二初始控制端提供的第二初始控制信号的控制下,在所述刷新帧和所述保持帧,至少在所述重置阶段,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的第一端。
- 如权利要求3所述的像素电路,其中,所述第一初始化子电路包括第一晶体管;所述第一晶体管的控制极与所述第一初始控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接。
- 如权利要求4所述的像素电路,其中,所述第二初始化子电路包括第二晶体管;所述第二晶体管的控制极与所述第二初始控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
- 如权利要求5所述的像素电路,其中,所述第一初始化子电路包括第一晶体管,所述第二初始化子电路包括第二晶体管;所述第一晶体管的控制极与所述第一初始控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;所述第二晶体管的控制极与所述第二初始控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
- 如权利要求1至8中任一权利要求所述的像素电路,其中,还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述第一发光控制电路分别与第一发光控制端、电源电压端和所述驱动电路的第一端电连接,用于在所述第一发光控制端提供的第一发光控制信号的控制下,控制所述电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路分别与第二发光控制端、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在所述第二发光控制端提供的第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述发光元件的第二极与第一电压端电连接;所述数据写入电路分别与写入控制端、数据线和所述驱动电路的第一端电连接,用于在所述写入控制端提供的写入控制信号的控制下,控制所述数据线与所述驱动电路的第一端之间连通。
- 如权利要求9所述的像素电路,其中,还包括复位电路;所述复位电路分别与复位控制端、复位电压端和所述发光元件的第一极电连接,用于在所述复位控制端提供的复位控制信号的控制下,控制将所述复位电压端提供的复位电压写入所述发光元件的第一极。
- 如权利要求9所述的像素电路,其中,所述补偿控制电路包括第三晶体管,所述第一发光控制电路包括第四晶体管,所述第二发光控制电路包括第五晶体管,所述数据写入电路包括第六晶体管,所述驱动电路包括驱动晶体管;所述第三晶体管的控制极与所述补偿控制端电连接,所述第三晶体管的第一极与所述驱动电路的控制端电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;所述第四晶体管的控制极与所述第一发光控制端电连接,所述第四晶体管的第一极与所述电源电压端电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;所述第五晶体管的控制极与所述第二发光控制端电连接,所述第五晶体管的第一极与所述驱动电路的第二端电连接,所述第五晶体管的第二极与所述发光元件的第一极电连接;所述第六晶体管的控制极与写入控制端电连接,所述第六晶体管的第一极与所述数据线电连接,所述第六晶体管的第二极与所述驱动电路的第一端电连接;所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述驱动电路的第一端电连接,所述驱动晶体管的第二极与所述驱动电路的第二端电连接。
- 如权利要求11所述的像素电路,其中,所述第三晶体管为氧化物薄膜晶体管。
- 如权利要求10所述的像素电路,其中,所述复位电路包括第七晶体管;所述第七晶体管的控制极分别与复位控制端电连接,所述第七晶体管的第一极与所述复位电压端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接。
- 如权利要求13所述的像素电路,其中,所述第七晶体管为氧化物薄膜晶体管。
- 一种驱动方法,应用于如权利要求1至14中任一权利要求所述的像素电路,所述像素电路的显示周期包括刷新帧和保持帧;所述刷新帧和所述保持帧分别包括先后设置的重置阶段和发光阶段;所述驱动方法包括:在所述刷新帧和所述保持帧,至少在所述重置阶段,初始化电路在所述初始控制端提供的初始控制信号的控制下,控制将所述初始电压端提供的初始电压提供至所述驱动电路的第一端和/或所述驱动电路的第二端。
- 如权利要求15所述的驱动方法,其中,所述初始化电路包括第一初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;所述驱动方法包括:在所述第一初始化阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极,第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一重置阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
- 如权利要求15所述的驱动方法,其中,所述初始化电路包括第一初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;在所述第二初始化阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;在所述第二复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极,第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;在所述第二重置阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入驱动电路的第二端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光;所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
- 如权利要求15所述的驱动方法,其中,所述初始化电路包括第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述刷新帧包括先后设置的第一初始化阶段、第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;所述驱动方法包括:在所述第一初始化阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极;第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极 之间连通;补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
- 如权利要求15所述的驱动方法,其中,所述初始化电路包括第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路、数据写入电路和复位电路;所述保持帧包括先后设置的第二初始化阶段、第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;在所述第二初始化阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;在所述第二复位阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极;第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;在所述第二重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入驱动电路的第一端;所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱 动电路的第二端之间连通;在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光;所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入所述驱动电路的第一端。
- 如权利要求15所述的驱动方法,其中,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述刷新帧包括先后设置的第一复位阶段、第一充电阶段、第一重置阶段和第一发光阶段;所述驱动方法包括:在所述第一复位阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入所述驱动电路的第二端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一充电阶段,所述数据写入电路将数据线提供的数据电压写入所述驱动电路的第一端,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;在所述第一重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;在第一发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发 光元件发光。
- 如权利要求20所述的驱动方法,其中,所述像素电路还包括复位电路;所述驱动方法还包括:在所述第一重置阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极。
- 如权利要求15所述的驱动方法,其中,所述初始化电路包括第一初始化子电路和第二初始化子电路;所述像素电路还包括第一发光控制电路、第二发光控制电路和数据写入电路;所述保持帧包括先后设置的第二复位阶段、第二重置阶段和第二发光阶段;所述驱动方法包括:在所述保持帧,补偿控制电路在补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间断开;在所述第二复位阶段,所述第一初始化子电路在第一初始控制信号的控制下,将第一初始电压端提供的第一初始电压写入所述驱动电路的第二端;在所述第二重置阶段,所述第二初始化子电路在第二初始控制信号的控制下,将第二初始电压端提供的第二初始电压写入所述驱动电路的第一端,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;在第二发光阶段,所述第一发光控制电路在第一发光控制信号的控制下,控制电源电压端与所述驱动电路的第一端之间连通;所述第二发光控制电路在第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路在其控制端的电位的控制下,驱动所述发光元件发光。
- 如权利要求22所述的驱动方法,其中,所述像素电路还包括复位电路;所述驱动方法还包括:在所述第二重置阶段,所述复位电路在复位控制信号的控制下,将复位电压端提供的复位电压写入发光元件的第一极。
- 如权利要求22所述的驱动方法,其中,所述保持帧还包括设置于第二复位阶段和第二重置阶段之间的保持置位阶段;所述驱动方法还包括:在所述保持置位阶段,所述数据写入电路将数据线提供的电压信号写入 所述驱动电路的第一端。
- 一种显示装置,包括如权利要求1至14中任一权利要求所述的像素电路。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/102543 WO2024000325A1 (zh) | 2022-06-29 | 2022-06-29 | 像素电路、驱动方法和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117897761A true CN117897761A (zh) | 2024-04-16 |
Family
ID=89383489
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280002010.1A Pending CN117897761A (zh) | 2022-06-29 | 2022-06-29 | 像素电路、驱动方法和显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117897761A (zh) |
WO (1) | WO2024000325A1 (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20220022335A (ko) * | 2020-08-18 | 2022-02-25 | 엘지디스플레이 주식회사 | 구동 회로와 이를 이용한 표시장치 |
CN112908245B (zh) * | 2021-02-24 | 2022-09-23 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板 |
WO2022266874A1 (zh) * | 2021-06-23 | 2022-12-29 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN113838420B (zh) * | 2021-08-05 | 2022-03-18 | 京东方科技集团股份有限公司 | 像素电路、显示装置和驱动方法 |
CN114550653B (zh) * | 2022-02-17 | 2024-04-09 | 京东方科技集团股份有限公司 | 像素驱动电路以及显示装置 |
-
2022
- 2022-06-29 CN CN202280002010.1A patent/CN117897761A/zh active Pending
- 2022-06-29 WO PCT/CN2022/102543 patent/WO2024000325A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2024000325A1 (zh) | 2024-01-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109493795B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN109509428B (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN110648630B (zh) | 像素驱动电路、像素驱动方法、显示面板和显示装置 | |
CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
CN112885304B (zh) | 像素电路、显示面板和像素电路的驱动方法 | |
CN111524486A (zh) | 复位控制信号生成电路、方法、模组和显示装置 | |
CN113112964B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN113870786B (zh) | 像素电路、驱动发光和显示装置 | |
CN113990257B (zh) | 像素电路、驱动方法和显示装置 | |
CN114241978A (zh) | 像素电路及其驱动方法和显示面板 | |
CN113593475A (zh) | 像素电路、驱动方法和显示装置 | |
CN113053297A (zh) | 像素电路、像素驱动方法和显示装置 | |
WO2022226727A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
CN117897761A (zh) | 像素电路、驱动方法和显示装置 | |
CN113903308A (zh) | 像素电路、驱动方法和显示装置 | |
CN111681604A (zh) | 像素电路、像素驱动方法、显示面板和显示装置 | |
WO2023039891A1 (zh) | 像素电路、驱动方法和显示装置 | |
WO2023201616A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
WO2023039893A1 (zh) | 像素电路、驱动方法和显示装置 | |
WO2023178654A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
US11710452B2 (en) | Pixel circuit, pixel driving method, display panel, and display device | |
CN117461073A (zh) | 像素电路、驱动方法和显示装置 | |
WO2023245675A1 (zh) | 像素电路、驱动方法和显示装置 | |
WO2022226733A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
WO2023245603A1 (zh) | 像素电路、驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |