CN111681604A - 像素电路、像素驱动方法、显示面板和显示装置 - Google Patents

像素电路、像素驱动方法、显示面板和显示装置 Download PDF

Info

Publication number
CN111681604A
CN111681604A CN202010651662.0A CN202010651662A CN111681604A CN 111681604 A CN111681604 A CN 111681604A CN 202010651662 A CN202010651662 A CN 202010651662A CN 111681604 A CN111681604 A CN 111681604A
Authority
CN
China
Prior art keywords
control
circuit
light
transistor
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010651662.0A
Other languages
English (en)
Inventor
王铁石
秦纬
刘伟星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010651662.0A priority Critical patent/CN111681604A/zh
Publication of CN111681604A publication Critical patent/CN111681604A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本发明提供一种像素电路、像素驱动方法、显示面板和显示装置。像素电路包括发光元件、驱动电路、第一发光控制电路、第二发光控制电路、数据写入电路、补偿电路和储能电路;补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与发光元件之间连通;储能电路的第一端与驱动电路的控制端电连接,储能电路的第二端与数据写入节点电连接;驱动电路用于在其控制端的电位的控制下,控制产生驱动电流。本发明可以补偿由于驱动晶体管的阈值电压差异和电源电压线上的压降引起的亮度不均;本发明可以补偿发光元件随着时间的推移引起的阈值电压漂移,并能够改善晶体管特性磁滞引起的短期残像。

Description

像素电路、像素驱动方法、显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法、显示面板和显示装置。
背景技术
现有的像素电路在工作时,无法补偿由于驱动电路中的驱动晶体管的阈值电压差异和电源电压线上的IR压降(IR压降是指出现在集成电路中电源和地网络上电压下降或升高的一种现象)引起的亮度不均;并且,现有的像素电路不能补偿发光元件随着时间的推移引起的阈值电压漂移,现有的像素电路不能改善晶体管特性磁滞引起的短期残像。
发明内容
本发明的主要目的在于提供一种像素电路、像素驱动方法、显示面板和显示装置现有的像素电路在无法补偿由于驱动电路中的驱动晶体管的阈值电压差异和电源电压线上的IR压降引起的亮度不均的问题,以及,现有的像素电路不能补偿发光元件随着时间的推移引起的阈值电压漂移并不能改善晶体管特性磁滞引起的短期残像的问题。
为了达到上述目的,本发明提供了一种像素电路,包括发光元件、驱动电路、第一发光控制电路、第二发光控制电路、数据写入电路、补偿电路和储能电路,其中,
所述第一发光控制电路用于在第一发光控制线提供的第一发光控制信号的控制下,控制电源电压线与所述驱动电路的第一端之间连通;
所述第二发光控制电路用于在第二发光控制线提供的第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件之间连通;
所述补偿电路用于在补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通;
所述数据写入电路用于在相应行栅线提供的栅极驱动信号的控制下,控制将数据线上的数据电压写入所述数据写入节点;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述数据写入节点电连接,所述储能电路用于维持所述驱动电路的控制端的电位;
所述驱动电路用于在其控制端的电位的控制下,控制产生驱动电流。
可选的,本发明所述的像素电路还包括复位电路;
所述复位电路用于在复位控制线提供的复位控制信号的控制下,控制将初始化电压提供至所述驱动电路的控制端。
可选的,所述补偿电路包括第一补偿晶体管和第二补偿晶体管;
所述第一补偿晶体管的控制极与所述补偿控制线电连接,所述第一补偿晶体管的第一极与所述驱动电路的控制端电连接,所述第一补偿晶体管的第二极与所述驱动电路的第二端电连接;
所述第二补偿晶体管的控制极与所述补偿控制线电连接,所述第二补偿晶体管的第一极与所述数据写入节点电连接,所述第二补偿晶体管的第二极与所述发光元件的第一极电连接;所述发光元件的第二极与第一电压端电连接。
可选的,所述第一发光控制电路包括第一发光控制晶体管,所述第二发光控制电路包括第二发光控制晶体管;
所述第一发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述电源电压线电连接,所述第一发光控制晶体管的第二极与所述驱动电路的第一端电连接;
所述第二发光控制晶体管的控制极与所述第二发光控制线电连接,所述第二发光控制晶体管的第一极与所述驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接;所述发光元件的第二极与第一电压端电连接。
可选的,所述复位电路包括复位晶体管;
所述复位晶体管的控制极与所述复位控制线电连接,所述复位晶体管的第一极与初始化电压端电连接,所述复位晶体管的第二极与所述驱动电路的控制端电连接。
可选的,所述数据写入电路包括数据写入晶体管,所述驱动电路包括驱动晶体管,所述储能电路包括存储电容;
所述数据写入晶体管的控制极与所述相应行栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述数据写入节点电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述存储电容的第一端与所述驱动晶体管的控制极电连接,所述存储电容的第二端与所述数据写入节点电连接。
本发明还提供了一种像素驱动方法,用于驱动上述的像素电路,显示周期包括依次设置的补偿阶段、数据写入阶段和发光阶段,所述像素驱动方法包括:
在所述补偿阶段,第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通,驱动电路在其控制端的电位的控制下,控制驱动电路的第一端与驱动电路的二端之间连通,以对储能电路充电,以改变所述驱动电路的控制端的电位,直至所述驱动电路在其控制端的电位的控制下,控制驱动电路的第一端与驱动电路的二端之间断开;
在所述数据写入阶段,数据写入电路在相应行栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述数据写入节点,以相应改变所述驱动电路的控制端的电位;
在所述发光阶段,第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,第二发光控制电路在第二发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,驱动电路驱动发光元件发光。
可选的,显示周期还包括设置于所述补偿阶段之前的复位阶段;所述像素电路还包括复位电路;所述像素驱动方法还包括:
在所述复位阶段,复位电路在复位控制信号的控制下,控制将初始化电压提供至所述驱动电路的控制端;第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通,以将所述初始化电压提供至所述发光元件,以控制所述发光元件不发光。
本发明还提供一种显示面板,包括上述的像素电路。
本发明还提供了一种显示装置,包括上述的显示面板。
本发明实施例所述的像素电路、像素驱动方法、显示面板和显示装置可以补偿由于驱动电路中的驱动晶体管的阈值电压差异和电源电压线上的IR压降(IR压降是指出现在集成电路中电源和地网络上电压下降或升高的一种现象)引起的亮度不均;并且,本发明实施例所述的像素电路可以补偿发光元件随着时间的推移引起的阈值电压漂移,并能够改善晶体管特性磁滞引起的短期残像。
附图说明
图1是本发明实施例所述的像素电路的结构框图;
图2是本发明另一实施例所述的像素电路的结构框图;
图3是本发明所述的像素电路的一具体实施例的电路图;
图4是本发明如图3所示的像素电路的具体实施例的工作时序图;
图5A是本发明如图3所示的像素电路的具体实施例在复位阶段t1的工作状态示意图;
图5B是本发明如图3所示的像素电路的具体实施例在补偿阶段t2的工作状态示意图;
图5C是本发明如图3所示的像素电路的具体实施例在数据写入阶段t3的工作状态示意图;
图5D是本发明如图3所示的像素电路的具体实施例在发光阶段t4的工作状态示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
本发明实施例所述的像素电路包括发光元件、驱动电路、第一发光控制电路、第二发光控制电路、数据写入电路、补偿电路和储能电路,其中,
所述第一发光控制电路用于在第一发光控制线提供的第一发光控制信号的控制下,控制电源电压线与所述驱动电路的第一端之间连通;
所述第二发光控制电路用于在第二发光控制线提供的第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件之间连通;
所述补偿电路用于在补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通;
所述数据写入电路用于在相应行栅线提供的栅极驱动信号的控制下,控制将数据线上的数据电压写入所述数据写入节点;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述数据写入节点电连接,所述储能电路用于维持所述驱动电路的控制端的电位;
所述驱动电路用于在其控制端的电位的控制下,控制产生驱动电流。
在本发明实施例中,所述第二发光控制电路和所述补偿电路都与所述发光元件的第一极电连接,所述发光元件的第二极可以与第一电压端电连接;所述第一电压端可以为低电压端或地端,但不以此为限。
本发明实施例所述的像素电路可以补偿由于驱动电路中的驱动晶体管的阈值电压差异和电源电压线上的IR压降(IR压降是指出现在集成电路中电源和地网络上电压下降或升高的一种现象)引起的亮度不均;并且,本发明实施例所述的像素电路可以补偿发光元件随着时间的推移引起的阈值电压漂移;并且,本发明实施例所述的像素电路在工作时,在数据写入之前,驱动电路的控制端的电位始终为VDD+Vth(Vth为所述驱动晶体管的阈值电压),使得驱动晶体管处于off-bias(关态偏压)状态,改善因晶体管磁滞引起的残像。
在本发明实施例中,所述发光元件可以为有机发光二极管,但不以此为限。
如图1所示,本发明实施例所述的像素电路包括有机发光二极管OLED、驱动电路11、第一发光控制电路12、第二发光控制电路13、数据写入电路14、补偿电路15和储能电路16,其中,
所述第一发光控制电路12分别与第一发光控制线EM1、电源电压线和所述驱动电路11的第一端电连接,用于在第一发光控制线EM1提供的第一发光控制信号的控制下,控制电源电压线与所述驱动电路11的第一端之间连通;所述电源电压线用于提供电源电压VDD;
所述第二发光控制电路13分别与第二发光控制线EM2、所述驱动电路11的第二端和所述有机发光二极管OLED的阳极电连接,用于在第二发光控制线EM2提供的第二发光控制信号的控制下,控制所述驱动电路11的第二端与所述有机发光二极管OLED的阳极之间连通;
所述补偿电路15分别与补偿控制线S1、所述驱动电路11的控制端、所述驱动电路11的第二端、数据写入节点N2和所述有机发光二极管OLED的阳极电连接,用于在补偿控制线S1提供的补偿控制信号的控制下,控制所述驱动电路11的控制端与所述驱动电路11的第二端之间连通,并控制数据写入节点N2与所述有机发光二极管OLED的阳极之间连通;
所述数据写入电路14分别与相应行栅线Gate、数据线Data和数据写入节点N2电连接,用于在相应行栅线Gate提供的栅极驱动信号的控制下,控制将数据线Data上的数据电压写入所述数据写入节点N2;
所述储能电路16的第一端与所述驱动电路11的控制端电连接,所述储能电路16的第二端与所述数据写入节点N2电连接,所述储能电路16用于维持所述驱动电路11的控制端的电位;
所述驱动电路11用于在其控制端的电位的控制下,控制产生驱动电流;
所述有机发光二极管OLED的阴极与接入低电压VSS。
在图1中,N1为与所述驱动电路11的控制端电连接的控制节点。
本发明如图1所示的像素电路的实施例在工作时,显示周期包括依次设置的补偿阶段、数据写入阶段和发光阶段;
在所述补偿阶段,第一发光控制电路12在第一发光控制信号的控制下,控制电源电压线与驱动电路11的第一端之间连通,补偿电路15在补偿控制信号的控制下,控制驱动电路11的控制端与驱动电路11的第二端之间连通,并控制数据写入节点N2与所述有机发光二极管OLED之间连通,驱动电路11在其控制端的电位的控制下,控制驱动电路11的第一端与驱动电路11的二端之间连通,以对储能电路16充电,以改变所述驱动电路11的控制端的电位,直至所述驱动电路11在其控制端的电位的控制下,控制驱动电路11的第一端与驱动电路11的二端之间断开,以使得N1的电位为VDD+Vth,Vth为驱动电路11包括的驱动晶体管的阈值电压,并由于储能电路16的作用,N2的电位会被升高,但是由于有机发光二极管OLED的存在,N2的最高电位为VSS+OLED_Vth,其中,OLED_Vth为有机发光二极管OLED的阈值电压;
在所述数据写入阶段,数据写入电路14在相应行栅线Gate提供的栅极驱动信号的控制下,将数据线Data上的数据电压写入所述数据写入节点N2,以相应改变所述驱动电路11的控制端的电位;
在所述发光阶段,第一发光控制电路12在第一发光控制信号的控制下,控制电源电压线与驱动电路11的第一端之间连通,第二发光控制电路13在第二发光控制信号的控制下,控制驱动电路11的第二端与所述有机发光二极管OLED之间连通,驱动电路11驱动有机发光二极管OLED发光。
本发明如图1所示的像素电路的实施例在工作时,由于在补偿阶段的操作,使得在发光阶段,所述驱动电路11驱动OLED发光的驱动电流与驱动晶体管的阈值电压以及VDD无关,可以补偿由于驱动晶体管的阈值电压差异和电源电压线上的IR压降引起的亮度不均;并且,所述驱动电流的公式中包含OLED_Vth,可以补偿OLED随着时间的推移引起的阈值电压漂移;并且,在数据写入之前,N1的电位始终为VDD+Vth,使得驱动晶体管处于off-bias状态,改善因晶体管磁滞引起的残像。
在具体实施时,本发明实施例所述的像素电路还可以包括复位电路;
所述复位电路用于在复位控制线提供的复位控制信号的控制下,控制将初始化电压提供至所述驱动电路的控制端。
在本发明实施例中,所述像素电路还可以包括复位电路,以能够在设置于补偿阶段之前的复位阶段,对驱动电路的控制端的电位进行初始化,以使得在所述补偿阶段开始时,所述驱动电路包括的驱动晶体管能够导通。
如图2所示,在图1所示的像素电路的实施例的基础上,本发明实施例所述的像素电路还包括复位电路20;
所述复位电路20分别与复位控制线Reset、初始化电压端和所述驱动电路11的控制端电连接,用于在复位控制线Reset提供的复位控制信号的控制下,控制将初始化电压Vinit提供至所述驱动电路11的控制端;
所述初始化电压端用于提供所述初始化电压Vinit。
如图2所示的像素电路的实施例在工作时,所述显示周期还包括设置于补偿阶段之前的复位阶段;
在所述复位阶段,复位电路20在复位控制信号的控制下,控制将初始化电压Vinit提供至所述驱动电路11的控制端;第一发光控制电路12在第一发光控制信号的控制下,控制电源电压线与驱动电路11的第一端之间连通,补偿电路15在补偿控制信号的控制下,控制驱动电路11的控制端与驱动电路11的第二端之间连通,并控制数据写入节点N2与OLED的阳极之间连通,以将所述初始化电压Vinit提供至OLED的阳极,以控制OLED不发光。
可选的,所述补偿电路包括第一补偿晶体管和第二补偿晶体管;
所述第一补偿晶体管的控制极与所述补偿控制线电连接,所述第一补偿晶体管的第一极与所述驱动电路的控制端电连接,所述第一补偿晶体管的第二极与所述驱动电路的第二端电连接;
所述第二补偿晶体管的控制极与所述补偿控制线电连接,所述第二补偿晶体管的第一极与所述数据写入节点电连接,所述第二补偿晶体管的第二极与所述发光元件的第一极电连接;所述发光元件的第二极与第一电压端电连接。
可选的,所述第一发光控制电路包括第一发光控制晶体管,所述第二发光控制电路包括第二发光控制晶体管;
所述第一发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述电源电压线电连接,所述第一发光控制晶体管的第二极与所述驱动电路的第一端电连接;
所述第二发光控制晶体管的控制极与所述第二发光控制线电连接,所述第二发光控制晶体管的第一极与所述驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接;所述发光元件的第二极与第一电压端电连接。
在本发明实施例中,所述复位电路可以包括复位晶体管;
所述复位晶体管的控制极与所述复位控制线电连接,所述复位晶体管的第一极与初始化电压端电连接,所述复位晶体管的第二极与所述驱动电路的控制端电连接。
可选的,所述数据写入电路包括数据写入晶体管,所述驱动电路包括驱动晶体管,所述储能电路包括存储电容;
所述数据写入晶体管的控制极与所述相应行栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述数据写入节点电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述存储电容的第一端与所述驱动晶体管的控制极电连接,所述存储电容的第二端与所述数据写入节点电连接。
如图3所示,本发明所述的像素电路的一具体实施例包括有机发光二极管OLED、驱动电路11、第一发光控制电路12、第二发光控制电路13、数据写入电路14、补偿电路15、储能电路16和复位电路20,其中,
所述复位电路20包括复位晶体管T1;所述驱动电路11包括驱动晶体管T3;
所述复位晶体管T1的栅极与所述复位控制线Reset电连接,所述复位晶体管T1的源极与初始化电压端电连接,所述复位晶体管T1的漏极与所述驱动晶体管T3的栅极电连接;所述初始化电压端用于提供初始化电压Vinit;
所述第一发光控制电路12包括第一发光控制晶体管T7,所述第二发光控制电路13包括第二发光控制晶体管T4;
所述第一发光控制晶体管T7的栅极与所述第一发光控制线EM1电连接,所述第一发光控制晶体管T7的源极与所述电源电压线电连接,所述第一发光控制晶体管T7的漏极与所述驱动晶体管T3的源极电连接;所述电源电压线用于提供电源电压VDD;
所述第二发光控制晶体管T4的栅极与所述第二发光控制线EM2电连接,所述第二发光控制晶体管T4的源极与所述驱动晶体管T3的漏极电连接,所述第二发光控制晶体管T4的漏极与所述有机发光二极管OLED的阳极电连接;OLED的阴极接入低电压VSS;
所述补偿电路15包括第一补偿晶体管T2和第二补偿晶体管T5;
所述第一补偿晶体管T2的栅极与所述补偿控制线S1电连接,所述第一补偿晶体管T2的源极与所述驱动晶体管T3的栅极电连接,所述第一补偿晶体管T2的漏极与所述驱动晶体T3的漏极电连接;
所述第二补偿晶体管T5的栅极与所述补偿控制线S1电连接,所述第二补偿晶体管T5的源极与所述数据写入节点N2电连接,所述第二补偿晶体管T5的漏极与OLED的阳极电连接;OLED的阴极接入低电压VSS;
所述数据写入电路14包括数据写入晶体管T6,所述驱动电路11包括驱动晶体管T3,所述储能电路包括存储电容Cst;
所述数据写入晶体管T6的栅极与所述相应行栅线Gate电连接,所述数据写入晶体管T6的源极与所述数据线Data电连接,所述数据写入晶体管T6的漏极与所述数据写入节点N2电连接;
所述驱动晶体管T3的栅极为所述驱动电路11的控制端,所述驱动晶体管T3的源极为所述驱动电路11的第一端,所述驱动晶体管T3的漏极为所述驱动电路11的第二端;
所述存储电容Cst的第一端与所述驱动晶体管T3的栅极电连接,所述存储电容Cst的第二端与所述数据写入节点N2电连接。
在图3中,标号为N1的为与T3的栅极电连接的控制节点。
在图3中,各晶体管都为p型薄膜晶体管,但不以此为限。在具体实施时,各晶体管也可以为n型晶体管。
如图4所示,本发明如图3所示的像素电路的具体实施在工作时,显示周期包括依次设置的复位阶段t1、补偿阶段t2、数据写入阶段t3和发光阶段t4;
在复位阶段t1,Reset、S1和EM2都提供低电压,Gate和EM1提供高电压,如图5A所示,T6和T7关闭,T1、T2、T3和T4和T5都打开,N1的电位和N2的电位被复位为Vinit,OLED的阳极的电位也为Vinit,OLED不发光;
在补偿阶段t2,EM1和S1提供低电压,Gate、Reset和EM2提供高电压,如图5B所示,T2、T5和T7打开,T1、T4和T6关断,在t2开始时,T3打开,T3形成二极管连接,为Cst充电以提升N1的电位,直至N1的电位到达VDD+Vth,T3关闭;并且,由于Cst的作用,N2的电位升高,但是由于OLED的存在,N2的最高电位为VSS+OLED_Vth;其中,Vth为T3的阈值电压,OLED_Vth为OLED的阈值电压;
在数据写入阶段t3,Gate提供低电压,EM1、EM2、S1和Reset都提供高电压,如图5C所示,T3和T6打开,Data上的数据电压Vdata写入至N2,由于Cst的耦合作用,N1的电位被充电至VDD+Vth+Vdata-VSS-OLED_Vth;
在发光阶段t4,EM1和EM2提供低电压,S1、Gate和Reset都提供高电压,如图5D所示,T3、T4和T7打开,其他晶体管关闭,T3驱动OLED发光;
在发光阶段t4,T3驱动OLED发光的驱动电流Ioled的公式如下:
Ioled=K(Vdata-VSS-OLED_Vth)2
其中,K为电流系数。
由以上驱动电流的公式可以看出,Ioled与Vth和VDD无关,可以补偿由于Vth差异和电源电压线上的IR压降引起的亮度不均;并且,Ioled的公式中包含OLED_Vth,可以补偿OLED随着时间推移引起的阈值电压漂移;并且,在数据写入之前,N1的电位始终为VDD+Vth,使得T3处于off-bias状态,能够改善因晶体管磁滞引起的残像。
本发明实施例所述的像素驱动方法,用于驱动上述的像素电路,显示周期包括依次设置的补偿阶段、数据写入阶段和发光阶段,所述像素驱动方法包括:
在所述补偿阶段,第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通,驱动电路在其控制端的电位的控制下,控制驱动电路的第一端与驱动电路的二端之间连通,以对储能电路充电,以改变所述驱动电路的控制端的电位,直至所述驱动电路在其控制端的电位的控制下,控制驱动电路的第一端与驱动电路的二端之间断开;
在所述数据写入阶段,数据写入电路在相应行栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述数据写入节点,以相应改变所述驱动电路的控制端的电位;
在所述发光阶段,第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,第二发光控制电路在第二发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,驱动电路驱动发光元件发光。
在本发明实施例所述的像素驱动方法中,由于在补偿阶段的操作,使得在发光阶段,所述驱动电路驱动发光元件发光的驱动电流与驱动晶体管的阈值电压以及电源电压无关,可以补偿由于驱动晶体管的阈值电压差异和电源电压线上的IR压降引起的亮度不均;并且,所述驱动电流的公式中包含发光元件的阈值电压,可以补偿发光元件的阈值电压随着时间的推移引起的阈值电压漂移。
在具体实施时,显示周期还包括设置于所述补偿阶段之前的复位阶段;所述像素电路还包括复位电路;所述像素驱动方法还包括:
在所述复位阶段,复位电路在复位控制信号的控制下,控制将初始化电压提供至所述驱动电路的控制端;第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通,以将所述初始化电压提供至所述发光元件,以控制所述发光元件不发光。
在本发明实施例中,所述像素电路还可以包括复位电路,以能够在设置于补偿阶段之前的复位阶段,对驱动电路的控制端的电位进行初始化,以使得在所述补偿阶段开始时,所述驱动电路包括的驱动晶体管能够导通。
本发明实施例所述的显示面板包括上述的像素电路。
本发明实施例所述的显示装置包括上述的显示面板。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种像素电路,其特征在于,包括发光元件、驱动电路、第一发光控制电路、第二发光控制电路、数据写入电路、补偿电路和储能电路,其中,
所述第一发光控制电路用于在第一发光控制线提供的第一发光控制信号的控制下,控制电源电压线与所述驱动电路的第一端之间连通;
所述第二发光控制电路用于在第二发光控制线提供的第二发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件之间连通;
所述补偿电路用于在补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通;
所述数据写入电路用于在相应行栅线提供的栅极驱动信号的控制下,控制将数据线上的数据电压写入所述数据写入节点;
所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述数据写入节点电连接,所述储能电路用于维持所述驱动电路的控制端的电位;
所述驱动电路用于在其控制端的电位的控制下,控制产生驱动电流。
2.如权利要求1所述的像素电路,其特征在于,还包括复位电路;
所述复位电路用于在复位控制线提供的复位控制信号的控制下,控制将初始化电压提供至所述驱动电路的控制端。
3.如权利要求1所述的像素电路,其特征在于,所述补偿电路包括第一补偿晶体管和第二补偿晶体管;
所述第一补偿晶体管的控制极与所述补偿控制线电连接,所述第一补偿晶体管的第一极与所述驱动电路的控制端电连接,所述第一补偿晶体管的第二极与所述驱动电路的第二端电连接;
所述第二补偿晶体管的控制极与所述补偿控制线电连接,所述第二补偿晶体管的第一极与所述数据写入节点电连接,所述第二补偿晶体管的第二极与所述发光元件的第一极电连接;所述发光元件的第二极与第一电压端电连接。
4.如权利要求1所述的像素电路,其特征在于,所述第一发光控制电路包括第一发光控制晶体管,所述第二发光控制电路包括第二发光控制晶体管;
所述第一发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述电源电压线电连接,所述第一发光控制晶体管的第二极与所述驱动电路的第一端电连接;
所述第二发光控制晶体管的控制极与所述第二发光控制线电连接,所述第二发光控制晶体管的第一极与所述驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接;所述发光元件的第二极与第一电压端电连接。
5.如权利要求2所述的像素电路,其特征在于,所述复位电路包括复位晶体管;
所述复位晶体管的控制极与所述复位控制线电连接,所述复位晶体管的第一极与初始化电压端电连接,所述复位晶体管的第二极与所述驱动电路的控制端电连接。
6.如权利要求1所述的像素电路,其特征在于,所述数据写入电路包括数据写入晶体管,所述驱动电路包括驱动晶体管,所述储能电路包括存储电容;
所述数据写入晶体管的控制极与所述相应行栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述数据写入节点电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端;
所述存储电容的第一端与所述驱动晶体管的控制极电连接,所述存储电容的第二端与所述数据写入节点电连接。
7.一种像素驱动方法,用于驱动如权利要求1至6中任一权利要求所述的像素电路,其特征在于,显示周期包括依次设置的补偿阶段、数据写入阶段和发光阶段,所述像素驱动方法包括:
在所述补偿阶段,第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通,驱动电路在其控制端的电位的控制下,控制驱动电路的第一端与驱动电路的二端之间连通,以对储能电路充电,以改变所述驱动电路的控制端的电位,直至所述驱动电路在其控制端的电位的控制下,控制驱动电路的第一端与驱动电路的二端之间断开;
在所述数据写入阶段,数据写入电路在相应行栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述数据写入节点,以相应改变所述驱动电路的控制端的电位;
在所述发光阶段,第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,第二发光控制电路在第二发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,驱动电路驱动发光元件发光。
8.如权利要求7所述的像素驱动方法,其特征在于,显示周期还包括设置于所述补偿阶段之前的复位阶段;所述像素电路还包括复位电路;所述像素驱动方法还包括:
在所述复位阶段,复位电路在复位控制信号的控制下,控制将初始化电压提供至所述驱动电路的控制端;第一发光控制电路在第一发光控制信号的控制下,控制电源电压线与驱动电路的第一端之间连通,补偿电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通,并控制数据写入节点与所述发光元件之间连通,以将所述初始化电压提供至所述发光元件,以控制所述发光元件不发光。
9.一种显示面板,其特征在于,包括如权利要求1至6中任一权利要求所述的像素电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
CN202010651662.0A 2020-07-08 2020-07-08 像素电路、像素驱动方法、显示面板和显示装置 Pending CN111681604A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010651662.0A CN111681604A (zh) 2020-07-08 2020-07-08 像素电路、像素驱动方法、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010651662.0A CN111681604A (zh) 2020-07-08 2020-07-08 像素电路、像素驱动方法、显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN111681604A true CN111681604A (zh) 2020-09-18

Family

ID=72457443

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010651662.0A Pending CN111681604A (zh) 2020-07-08 2020-07-08 像素电路、像素驱动方法、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN111681604A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113851082A (zh) * 2021-08-05 2021-12-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101976545A (zh) * 2010-10-26 2011-02-16 华南理工大学 Oled显示器的像素驱动电路及其驱动方法
CN103578428A (zh) * 2013-10-25 2014-02-12 华南理工大学 一种有源有机电致发光显示器的像素电路的驱动方法
CN103606351A (zh) * 2013-11-29 2014-02-26 中国科学院上海高等研究院 有源矩阵有机发光二极管像素驱动电路及其驱动方法
CN104021762A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN104992674A (zh) * 2015-07-24 2015-10-21 上海和辉光电有限公司 一种像素补偿电路
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
US20170061868A1 (en) * 2015-08-26 2017-03-02 Everdisplay Optronics (Shanghai) Limited Pixel driving circuit, driving method thereof and display device using the same
CN109509428A (zh) * 2019-01-07 2019-03-22 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101976545A (zh) * 2010-10-26 2011-02-16 华南理工大学 Oled显示器的像素驱动电路及其驱动方法
CN103578428A (zh) * 2013-10-25 2014-02-12 华南理工大学 一种有源有机电致发光显示器的像素电路的驱动方法
CN103606351A (zh) * 2013-11-29 2014-02-26 中国科学院上海高等研究院 有源矩阵有机发光二极管像素驱动电路及其驱动方法
CN104021762A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN104992674A (zh) * 2015-07-24 2015-10-21 上海和辉光电有限公司 一种像素补偿电路
US20170061868A1 (en) * 2015-08-26 2017-03-02 Everdisplay Optronics (Shanghai) Limited Pixel driving circuit, driving method thereof and display device using the same
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN109509428A (zh) * 2019-01-07 2019-03-22 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113851082A (zh) * 2021-08-05 2021-12-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN113851082B (zh) * 2021-08-05 2022-07-29 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板

Similar Documents

Publication Publication Date Title
US11195463B2 (en) Pixel driving circuit, pixel driving method, display panel and display device
CN113838421B (zh) 像素电路及其驱动方法、显示面板
CN109509428B (zh) 像素驱动电路、像素驱动方法和显示装置
CN111540315B (zh) 像素驱动电路及其驱动方法、显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN112053661A (zh) 像素电路、像素驱动方法、显示面板和显示装置
CN113744683B (zh) 像素电路、驱动方法和显示装置
WO2020155902A1 (zh) 像素驱动电路、像素驱动方法和显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
US20220343842A1 (en) Pixel driving circuit, method for driving the same and display device
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN111933080A (zh) 像素电路、像素驱动方法和显示装置
CN113870786B (zh) 像素电路、驱动发光和显示装置
CN113593475A (zh) 像素电路、驱动方法和显示装置
CN113053297A (zh) 像素电路、像素驱动方法和显示装置
CN109036270B (zh) 像素电路、像素驱动方法和显示装置
CN111681604A (zh) 像素电路、像素驱动方法、显示面板和显示装置
CN111243492B (zh) 像素电路、像素驱动方法和显示装置
CN113808542B (zh) 像素电路、驱动方法和显示装置
US11710452B2 (en) Pixel circuit, pixel driving method, display panel, and display device
CN113140182A (zh) 像素电路、显示基板、显示面板和像素驱动方法
WO2023245603A1 (zh) 像素电路、驱动方法和显示装置
CN113077761B (zh) 像素电路、像素驱动方法和显示装置
CN111179835B (zh) 像素电路、像素驱动方法和显示装置
CN111508423B (zh) 像素驱动电路、阵列基板、显示面板与显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination