CN111179835B - 像素电路、像素驱动方法和显示装置 - Google Patents

像素电路、像素驱动方法和显示装置 Download PDF

Info

Publication number
CN111179835B
CN111179835B CN202010098794.5A CN202010098794A CN111179835B CN 111179835 B CN111179835 B CN 111179835B CN 202010098794 A CN202010098794 A CN 202010098794A CN 111179835 B CN111179835 B CN 111179835B
Authority
CN
China
Prior art keywords
control
transistor
circuit
electrically connected
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010098794.5A
Other languages
English (en)
Other versions
CN111179835A (zh
Inventor
许志财
刘国政
冯彬峰
陆旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010098794.5A priority Critical patent/CN111179835B/zh
Publication of CN111179835A publication Critical patent/CN111179835A/zh
Application granted granted Critical
Publication of CN111179835B publication Critical patent/CN111179835B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种像素电路、像素驱动方法和显示装置。像素电路包括数据控制电路、电压控制电路、驱动电路和发光元件,其中,所述数据控制电路用于根据数据线上的数据电压控制数据控制节点的电位;所述电压控制电路分别与所述数据控制节点、电压控制节点和电压控制端电连接,用于根据所述数据控制节点的电位和所述电压控制端的电位,控制所述电压控制节点的电位;所述驱动电路的控制端与所述电压控制节点电连接,用于根据所述电压控制节点的电位,控制驱动所述发光元件的驱动电流的大小。本发明可以实现对发光元件发光的直流调光控制。

Description

像素电路、像素驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。
背景技术
在目前的OLED(有机发光二极管)显示装置中,调光方式采用类似于PWM(脉宽调制)调光控制方式,即是在每帧画面显示时间中,通过PWM控制信号控制TFT(薄膜晶体管)开关,控制OLED是否发光。PWM控制信号的电位的高低控制OLED的亮暗,PWM调光控制方式会导致闪烁等问题。
发明内容
本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决现有技术中采用PWM调光控制模式导致的闪烁等问题。
为了达到上述目的,本发明提供了一种像素电路,包括数据控制电路、电压控制电路、驱动电路和发光元件,其中,
所述数据控制电路用于根据数据线上的数据电压控制数据控制节点的电位;
所述电压控制电路分别与所述数据控制节点、电压控制节点和电压控制端电连接,用于根据所述数据控制节点的电位和所述电压控制端的电位,控制所述电压控制节点的电位;
所述驱动电路的控制端与所述电压控制节点电连接,用于根据所述电压控制节点的电位,控制驱动所述发光元件的驱动电流的大小。
实施时,所述电压控制电路包括第一电阻、第二电阻、第一控制晶体管和第二控制晶体管;
所述第一电阻的第一端与所述电压控制端电连接,所述第一电阻的第二端与所述第一控制晶体管的第一极电连接;
所述第一控制晶体管的控制极与所述数据控制节点电连接,所述第一控制晶体管的第二极与所述第二电阻的第一端电连接;
所述第二控制晶体管的控制极与所述电压控制节点电连接,所述第二控制晶体管的第一极与所述第一控制晶体管的第一极电连接,所述第二控制晶体管的第二极与所述第一控制晶体管的第二极电连接;
所述第二电阻的第二端与基准控制电压端电连接。
实施时,所述第一控制晶体管和所述第二控制晶体管都为p型晶体管;或者,所述第一控制晶体管和所述第二控制晶体管都为n型晶体管。
实施时,所述像素电路还包括数据写入电路和储能电路,其中,
所述储能电路的第一端与所述数据控制节点电连接;
所述数据写入电路用于在栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述储能电路的第二端。
实施时,所述像素电路还包括初始化电路、补偿控制电路和发光控制电路;
所述驱动电路的第一端与电源电压端电连接;
所述初始化电路用于在初始化控制端提供的初始化控制信号的控制下,控制电源电压端与所述储能电路的第二端之间连通,并控制初始化电压端与所述储能电路的第一端之间连通;
所述补偿控制电路用于在所述栅极驱动信号的控制下,控制所述数据控制节点与所述驱动电路的第二端之间连通;
所述发光控制电路用于在发光控制线提供的发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,并控制参考电压端与所述储能电路的第二端之间连通。
实施时,所述数据写入电路包括数据写入晶体管,所述储能电路包括存储电容;
所述数据写入晶体管的控制极与所述栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述存储电容的第二端电连接;
所述存储电容的第一端为所述储能电路的第一端,所述存储电容的第二端为所述储能电路的第二端。
实施时,所述驱动电路包括驱动晶体管;所述补偿控制电路包括补偿控制晶体管;所述初始化电路包括第一初始化晶体管和第二初始化晶体管,所述发光控制电路包括发光控制晶体管和参考电压写入晶体管;
所述驱动晶体管的控制极与所述电压控制节点电连接,所述驱动晶体管的第一极与电源电压端电连接,所述驱动晶体管的第二极与所述发光控制晶体管的第一极电连接;
所述补偿控制晶体管的控制极与所述栅线电连接,所述补偿控制晶体管的第一极与所述数据控制节点电连接,所述补偿控制晶体管的第二极与所述驱动晶体管的第二极电连接;
所述第一初始化晶体管的控制极与所述初始化控制端电连接,所述第一初始化晶体管的第一极与所述电源电压端电连接,所述第一初始化晶体管的第二极与所述储能电路的第二端电连接;
所述第二初始化晶体管的控制极与所述初始化控制端电连接,所述第二初始化晶体管的第一极与初始化电压端电连接,所述第二初始化晶体管的第二极与所述储能电路的第一端电连接;
所述发光控制晶体管的控制极与所述发光控制线电连接,所述发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述发光控制晶体管的第二极与所述发光元件电连接;
所述参考电压写入晶体管的控制极与所述发光控制线电连接,所述参考电压写入晶体管的第一极与所述参考电压端电连接,所述参考电压写入晶体管的第二极与所述储能电路的第二端电连接。
本发明还提供了一种像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:
电压控制电路根据数据控制节点的电位和电压控制端的电位,控制电压控制节点的电位;
驱动电路根据所述电压控制节点的电位,控制驱动发光元件的驱动电流的大小。
本发明还提供了一种显示装置,包括上述的像素电路。
与现有技术相比,本发明所述的像素电路、像素驱动方法和显示装置通过电压控制电路根据数据控制节点的电位和电压控制端的电位,控制电压控制节点的电位,以在数据电压不变的情况下,根据所述电压控制端的电位控制所述电压控制节点的电位,进而控制驱动电路驱动发光元件的驱动电流的大小,从而可以实现对发光元件发光的直流调光控制,并同时能够防止由于PWM(脉宽调制)调光控制方式导致的闪烁等问题。
附图说明
图1是本发明实施例所述的像素电路的结构图;
图2是本发明另一实施例所述的像素电路的结构图;
图3是本发明又一实施例所述的像素电路的结构图;
图4是本发明所述的像素电路的一具体实施例的电路图;
图5是本发明所述的像素电路的该具体实施例的工作时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路包括数据控制电路11、电压控制电路12、驱动电路13和发光元件EL,其中,
所述数据控制电路11分别与数据线Data和数据控制节点N1电连接,用于根据数据线DATA上的数据电压控制数据控制节点N1的电位;
所述电压控制电路12分别与所述数据控制节点N1、电压控制节点N3和电压控制端V_DC1电连接,用于根据所述数据控制节点N1的电位和所述电压控制端V_DC1的电位,控制所述电压控制节点N3的电位;
所述驱动电路13的控制端与所述电压控制节点N3电连接,用于根据所述电压控制节点N3的电位,控制驱动所述发光元件EL的驱动电流的大小。
在本发明实施例中,所述发光元件可以为有机发光二极管,但不以此为限。
本发明实施例所述的像素电路在工作时,电压控制电路12可以根据数据控制节点N1的电位和电压控制端V_DC1的电位,控制电压控制节点N3的电位,其中,数据控制节点N1的电位与数据线DATA上的数据电压的大小相关,也即本发明实施例所述的像素电路中的电压控制电路12可以在数据电压不变的情况下,根据所述电压控制端V_DC1的电位控制所述电压控制节点N3的电位,进而控制驱动电路13驱动发光元件EL的驱动电流的大小,从而可以实现对发光元件发光的直流调光控制,并同时能够防止由于PWM(脉宽调制)调光控制方式导致的闪烁等问题。
在本发明实施例中,所述发光元件EL可以为有机发光二极管,但不以此为限。
根据一种具体实施方式,所述电压控制电路包括第一电阻、第二电阻、第一控制晶体管和第二控制晶体管;
所述第一电阻的第一端与所述电压控制端电连接,所述第一电阻的第二端与所述第一控制晶体管的第一极电连接;
所述第一控制晶体管的控制极与所述数据控制节点电连接,所述第一控制晶体管的第二极与所述第二电阻的第一端电连接;
所述第二控制晶体管的控制极与所述电压控制节点电连接,所述第二控制晶体管的第一极与所述第一控制晶体管的第一极电连接,所述第二控制晶体管的第二极与所述第一控制晶体管的第二极电连接;
所述第二电阻的第二端与基准控制电压端电连接。
在具体实施时,所述电压控制电路可以包括第一电阻、第二电阻、第一控制晶体管和第二控制晶体管,其中,所述第一控制晶体管和第二控制晶体管相当于一个电阻,该电阻的电阻值由第一控制晶体管的控制极接入的电位控制而改变。在本发明实施例中,所述电压控制电路的结构并不限于以上例举的结构。
具体的,所述第一控制晶体管和所述第二控制晶体管可以都为p型晶体管;或者,所述第一控制晶体管和所述第二控制晶体管可以都为n型晶体管。
如图2所示,在图1所示的像素电路的实施例的基础上,所述电压控制电路12可以包括第一电阻R1、第二电阻R2、第一控制晶体管M1和第二控制晶体管M2;
所述第一电阻R1的第一端与所述电压控制端V_DC1电连接,所述第一电阻R1的第二端与所述第一控制晶体管M1的源极电连接;
所述第一控制晶体管M1的栅极与所述数据控制节点N1电连接,所述第一控制晶体管M1的漏极与所述第二电阻R2的第一端电连接;
所述第二控制晶体管M2的栅极与所述第二控制晶体管M2的源极电连接;
所述第二控制晶体管M2的栅极与所述电压控制节点N3电连接,所述第二控制晶体管M2的源极与所述第一控制晶体管M1的源极电连接,所述第二控制晶体管M2的漏极与所述第一控制晶体管M1的漏极电连接;
所述第二电阻R2的第二端与基准控制电压端V_DC0电连接。
在图2所示的实施例中,M1和M2都为p型薄膜晶体管,但不以此为限。在实际操作时,M1和M2也可以都为n型薄膜晶体管。
M1和M2相当于电阻R0,R0的电阻值由N1的电位控制。
当M1和M2组合相当于电阻R0时,M1和M2可以都处于线性区。
本发明如图2所示的像素电路的实施例在工作时,可以通过修正R1的电阻值和R2的电阻值,来减少电压控制电路12带来的功耗损失。
在具体实施时,当R1的电阻值和R2的电阻值越大时,电压控制电路12的功耗越小。
在本发明实施例中,在优选情况下,M1和M2可以为相同的晶体管,以提升线性度,但不以此为限。
并且,本发明如图2所示的像素电路的实施例在工作时,可以通过优化不同颜色像素电路中的电压控制单元中的M1的尺寸和M2的尺寸,修正发光元件在Gamma(伽马)调整过程中的差异。
在具体实施时,红色像素电路中的红色发光元件、绿色像素电路中的绿色发光元件和蓝色像素电路中的蓝色发光元件在发光时,发光效率有差异,因此在伽马调整过程也存在差异,可以通过优化不同颜色像素电路中的电压控制单元中的M1的尺寸和M2的尺寸,修正发光元件在伽马调整过程中的差异。
可选的,所述像素电路还可以包括数据写入电路和储能电路,其中,
所述储能电路的第一端与所述数据控制节点电连接;
所述数据写入电路用于在栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述储能电路的第二端。
可选的,所述像素电路还可以包括初始化电路、补偿控制电路和发光控制电路;
所述驱动电路的第一端与电源电压端电连接;
所述初始化电路用于在初始化控制端提供的初始化控制信号的控制下,控制电源电压端与所述储能电路的第二端之间连通,并控制初始化电压端与所述储能电路的第一端之间连通;
所述补偿控制电路用于在所述栅极驱动信号的控制下,控制所述数据控制节点与所述驱动电路的第二端之间连通;
所述发光控制电路用于在发光控制线提供的发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,并控制参考电压端与所述储能电路的第二端之间连通。
可选的,所述数据写入电路可以包括数据写入晶体管,所述储能电路可以包括存储电容;
所述数据写入晶体管的控制极与所述栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述存储电容的第二端电连接;
所述存储电容的第一端为所述储能电路的第一端,所述存储电容的第二端为所述储能电路的第二端。
可选的,所述驱动电路可以包括驱动晶体管;所述补偿控制电路可以包括补偿控制晶体管;所述初始化电路可以包括第一初始化晶体管和第二初始化晶体管,所述发光控制电路可以包括发光控制晶体管和参考电压写入晶体管;
所述驱动晶体管的控制极与所述电压控制节点电连接,所述驱动晶体管的第一极与电源电压端电连接,所述驱动晶体管的第二极与所述发光控制晶体管的第一极电连接;
所述补偿控制晶体管的控制极与所述栅线电连接,所述补偿控制晶体管的第一极与所述数据控制节点电连接,所述补偿控制晶体管的第二极与所述驱动晶体管的第二极电连接;
所述第一初始化晶体管的控制极与所述初始化控制端电连接,所述第一初始化晶体管的第一极与所述电源电压端电连接,所述第一初始化晶体管的第二极与所述储能电路的第二端电连接;
所述第二初始化晶体管的控制极与所述初始化控制端电连接,所述第二初始化晶体管的第一极与初始化电压端电连接,所述第二初始化晶体管的第二极与所述储能电路的第一端电连接;
所述发光控制晶体管的控制极与所述发光控制线电连接,所述发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述发光控制晶体管的第二极与所述发光元件电连接;
所述参考电压写入晶体管的控制极与所述发光控制线电连接,所述参考电压写入晶体管的第一极与所述参考电压端电连接,所述参考电压写入晶体管的第二极与所述储能电路的第二端电连接。
如图3所示,在图2所示的像素电路的实施例的基础上,所述数据控制电路可以包括数据写入电路31和储能电路32,本发明实施例所述的像素电路还可以包括初始化电路33、补偿控制电路34和发光控制电路35;
所述储能电路32的第一端与所述数据控制节点N1电连接;
所述数据写入电路31分别与栅线GAT、数据线DATA和所述储能电路32的第二端电连接,用于在栅线GAT提供的栅极驱动信号的控制下,将数据线DATA上的数据电压写入所述储能电路32的第二端;
所述驱动电路13的第一端与电源电压端电连接;所述电源电压端用于提供电源电压VDD;
所述初始化电路33分别与初始化控制端RST、所述电源电压端、所述储能电路32的第二端、初始化电压端和所述储能电路32的第一端电连接,用于在初始化控制端RST提供的初始化控制信号的控制下,控制电源电压端与所述储能电路32的第二端之间连通,并控制初始化电压端与所述储能电路32的第一端之间连通;所述初始化电压端用于提供初始化电压Vint;
所述补偿控制电路34分别与所述栅线GAT、所述数据控制节点N1和所述驱动电路13的第二端电连接,用于在所述栅极驱动信号的控制下,控制所述数据控制节点N1与所述驱动电路13的第二端之间连通;
所述发光控制电路35分别与发光控制线EM、所述驱动电路13的第二端、所述发光元件EL、参考电压端和所述储能电路32的第二端电连接,用于在发光控制线EM提供的发光控制信号的控制下,控制驱动电路13的第二端与所述发光元件EL之间连通,并控制参考电压端与所述储能电路32的第二端之间连通;所述参考电压端用于提供参考电压Vref。
在图3中,标号为N2的为存储节点,标号为N3的为电压控制节点,存储节点N2与所述储能电路32的第二端电连接,电压控制节点N3与驱动电路13的控制端电连接。
本发明如图3所述的像素电路的实施例在工作时,显示周期可以包括依次设置的初始化阶段、数据写入阶段和发光阶段;
在初始化阶段,在初始化控制端RST提供的初始化控制信号的控制下,所述初始化电路33控制电源电压端与所述储能电路32的第二端之间连通,并控制初始化电压端与所述储能电路32的第一端之间连通,以对所述储能电路32的第一端的电位和所述储能电路32的第二端的电位进行初始化;
在数据写入阶段,所述数据写入电路31在栅线GAT提供的栅极驱动信号的控制下,将数据线DATA上的数据电压写入所述储能电路32的第二端,以相应改变数据控制节点N1的电位;所述补偿控制电路34在所述栅极驱动信号的控制下,控制所述数据控制节点N1与所述驱动电路13的第二端之间连通;
在数据写入阶段,电压控制电路12包括的M1和M2工作,等效为电阻R0,所述补偿控制电路34在所述栅极驱动信号的控制下,控制所述数据控制节点N1与所述驱动电路13的第二端之间连通,以使得N3的电位相应改变;
在发光阶段,所述发光控制电路35在发光控制线EM提供的发光控制信号的控制下,控制驱动电路13的第二端与所述发光元件EL之间连通,并控制参考电压端与所述储能电路32的第二端之间连通,使得参考电压端提供的参考电压写入存储节点N2,使得N2的电位突变,以相应改变N1的电位,将数据电压写入N1,电压控制电路12根据N1的电位控制N3的电位,驱动电路13根据N3的电位驱动发光元件发光;
在发光阶段,电压控制电路12包括的M1和M2工作,等效为电阻R0。
在数据写入阶段和发光阶段,M1和M2都工作于线性区。
在具体实施时,N1的电位Vn1等于I(Rz0+Rz2)+V0,其中,I等于流过R1的电流值,I等于(V1-V0)/(Rz0+Rz1+Rz2),其中,Rz0等于R0的电阻值,R1z为R1的电阻值,R2z为R2的电阻值,V1为V_DC1提供的电压,V0为V_DC0提供的电压。
如图4所示,在图3所示的像素电路的实施例的基础上,在本发明所述的像素电路的一具体实施例中,所述数据写入电路包括数据写入晶体管T4,所述储能电路包括存储电容Cst;所述驱动电路包括驱动晶体管DTFT;所述补偿控制电路包括补偿控制晶体管T2;所述初始化电路包括第一初始化晶体管T1和第二初始化晶体管T7,所述发光控制电路包括发光控制晶体管T6和参考电压写入晶体管T5;所述发光元件为有机发光二极管OLED;
所述数据写入晶体管T4的栅极与所述栅线GAT电连接,所述数据写入晶体管T的源极与所述数据线DATA电连接,所述数据写入晶体管T4的漏极与所述存储电容Cst的第二端电连接;
所述存储电容Cst的第一端为所述储能电路的第一端,所述存储电容Cst的第二端为所述储能电路的第二端;
所述驱动晶体管DTFT的栅极与所述电压控制节点N3电连接,所述驱动晶体管DTFT的源极与电源电压端电连接,所述驱动晶体管DTFT的漏极与所述发光控制晶体管T6的源极电连接;所述电源电压端用于提供电源电压VDD;
所述补偿控制晶体管T2的栅极与所述栅线GAT电连接,所述补偿控制晶体管T2的源极与所述数据控制节点N1电连接,所述补偿控制晶体管T2的漏极与所述驱动晶体管DTFT的漏极电连接;
所述第一初始化晶体管T1的栅极与所述初始化控制端RST电连接,所述第一初始化晶体管T1的源极与所述电源电压端电连接,所述第一初始化晶体管T1的漏极与所述存储电容Cst的第二端电连接;
所述第二初始化晶体管T7的栅极与所述初始化控制端RST电连接,所述第二初始化晶体管T7的源极与初始化电压端电连接,所述第二初始化晶体管T7的漏极与所述存储电容Cst的第一端电连接;所述初始化电压端用于提供初始化电压Vint;
所述发光控制晶体管T6的栅极与所述发光控制线EM电连接,所述发光控制晶体管T6的源极与所述驱动晶体管DTFT的漏极电连接,所述发光控制晶体管EM的漏极与所述有机发光二极管OLED的阳极电连接;OLED的阴极接入低电压VSS;
所述参考电压写入晶体管T5的栅极与所述发光控制线EM电连接,所述参考电压写入晶体管T5的源极与所述参考电压端电连接,所述参考电压写入晶体管T5的漏极与所述存储电容Cst的第二端电连接;
所述存储电容Cst的第二端与存储节点N2电连接。
在图4所示的具体实施例中,所有的晶体管都为p型晶体管,但不以此为限。
如图5所示,本发明所述的像素电路的具体实施例在工作时,显示周期可以包括依次设置的初始化阶段S1、数据写入阶段S2和发光阶段S3;
在初始化阶段S1,EM提供高电平,RST提供低电平,GAT提供高电平,T1和T7打开,以控制N2的电位为VDD,N1的电位为Vint,防止由于初始化阶段S1开始前的电荷的影响,而导致的驱动晶体管DTFT的阈值电压Vth无法正常写入N1和N3的问题;
在数据写入阶段S2,EM提供高电平,RST提供高电平,GAT提供低电平,T1和T7关断,T4和T2打开,以控制数据电压Vdata写入N2,并N1与DTFT的漏极之间连通,以使得N1的电位Vn1变为VDD+Vth,以相应改变N3的电位;此时N3的电位等于-K×Vn1×Rz1+V_DC1,K为M1工作于线性区时,M1的I-V曲线(电流-电压曲线)的斜率;在M1的I-V曲线中,纵轴是M1的源漏电流,横轴是M1的源极的电压;Rz1为R1的电阻值;
在数据写入阶段S2,包括R1、R2、M1和M2的电压控制单元12工作,以相当于一个电阻R0;
在发光阶段S3,EM提供低电平,RST提供高电平,GAT提供高电平,T2和T4关断,T5、DTFT和T6打开,N2的电位变为Vref,N1的电位Vn1变为(VDD+Vth)-(Vdata-Vref),N3的电位变为-K×Vn1×R1+V_DC1。
本发明实施例像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:
电压控制电路根据数据控制节点的电位和电压控制端的电位,控制电压控制节点的电位;
驱动电路根据所述电压控制节点的电位,控制驱动发光元件的驱动电流的大小。
本发明实施例所述的显示装置包括上述的像素电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (8)

1.一种像素电路,其特征在于,包括数据控制电路、电压控制电路、驱动电路和发光元件,其中,
所述数据控制电路用于根据数据线上的数据电压控制数据控制节点的电位;
所述电压控制电路分别与所述数据控制节点、电压控制节点和电压控制端电连接,用于根据所述数据控制节点的电位和所述电压控制端的电位,控制所述电压控制节点的电位;
所述驱动电路的控制端与所述电压控制节点电连接,用于根据所述电压控制节点的电位,控制驱动所述发光元件的驱动电流的大小;
所述电压控制电路包括第一电阻、第二电阻、第一控制晶体管和第二控制晶体管;
所述第一电阻的第一端与所述电压控制端电连接,所述第一电阻的第二端与所述第一控制晶体管的第一极电连接;
所述第一控制晶体管的控制极与所述数据控制节点电连接,所述第一控制晶体管的第二极与所述第二电阻的第一端电连接;
所述第二控制晶体管的控制极与所述电压控制节点电连接,所述第二控制晶体管的第一极与所述第一控制晶体管的第一极电连接,所述第二控制晶体管的第二极与所述第一控制晶体管的第二极电连接;
所述第二电阻的第二端与基准控制电压端电连接。
2.如权利要求1所述的像素电路,其特征在于,所述第一控制晶体管和所述第二控制晶体管都为p型晶体管;或者,所述第一控制晶体管和所述第二控制晶体管都为n型晶体管。
3.如权利要求1或2所述的像素电路,其特征在于,所述像素电路还包括数据写入电路和储能电路,其中,
所述储能电路的第一端与所述数据控制节点电连接;
所述数据写入电路用于在栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述储能电路的第二端。
4.如权利要求3所述的像素电路,其特征在于,所述像素电路还包括初始化电路、补偿控制电路和发光控制电路;
所述驱动电路的第一端与电源电压端电连接;
所述初始化电路用于在初始化控制端提供的初始化控制信号的控制下,控制电源电压端与所述储能电路的第二端之间连通,并控制初始化电压端与所述储能电路的第一端之间连通;
所述补偿控制电路用于在所述栅极驱动信号的控制下,控制所述数据控制节点与所述驱动电路的第二端之间连通;
所述发光控制电路用于在发光控制线提供的发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,并控制参考电压端与所述储能电路的第二端之间连通。
5.如权利要求3所述的像素电路,其特征在于,所述数据写入电路包括数据写入晶体管,所述储能电路包括存储电容;
所述数据写入晶体管的控制极与所述栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述存储电容的第二端电连接;
所述存储电容的第一端为所述储能电路的第一端,所述存储电容的第二端为所述储能电路的第二端。
6.如权利要求4所述的像素电路,其特征在于,所述驱动电路包括驱动晶体管;所述补偿控制电路包括补偿控制晶体管;所述初始化电路包括第一初始化晶体管和第二初始化晶体管,所述发光控制电路包括发光控制晶体管和参考电压写入晶体管;
所述驱动晶体管的控制极与所述电压控制节点电连接,所述驱动晶体管的第一极与电源电压端电连接,所述驱动晶体管的第二极与所述发光控制晶体管的第一极电连接;
所述补偿控制晶体管的控制极与所述栅线电连接,所述补偿控制晶体管的第一极与所述数据控制节点电连接,所述补偿控制晶体管的第二极与所述驱动晶体管的第二极电连接;
所述第一初始化晶体管的控制极与所述初始化控制端电连接,所述第一初始化晶体管的第一极与所述电源电压端电连接,所述第一初始化晶体管的第二极与所述储能电路的第二端电连接;
所述第二初始化晶体管的控制极与所述初始化控制端电连接,所述第二初始化晶体管的第一极与初始化电压端电连接,所述第二初始化晶体管的第二极与所述储能电路的第一端电连接;
所述发光控制晶体管的控制极与所述发光控制线电连接,所述发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述发光控制晶体管的第二极与所述发光元件电连接;
所述参考电压写入晶体管的控制极与所述发光控制线电连接,所述参考电压写入晶体管的第一极与所述参考电压端电连接,所述参考电压写入晶体管的第二极与所述储能电路的第二端电连接。
7.一种像素驱动方法,应用于如权利要求1至6中任一权利要求所述的像素电路,其特征在于,所述像素驱动方法包括:
电压控制电路根据数据控制节点的电位和电压控制端的电位,控制电压控制节点的电位;
驱动电路根据所述电压控制节点的电位,控制驱动发光元件的驱动电流的大小。
8.一种显示装置,其特征在于,包括如权利要求1至6中任一权利要求所述的像素电路。
CN202010098794.5A 2020-02-18 2020-02-18 像素电路、像素驱动方法和显示装置 Active CN111179835B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010098794.5A CN111179835B (zh) 2020-02-18 2020-02-18 像素电路、像素驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010098794.5A CN111179835B (zh) 2020-02-18 2020-02-18 像素电路、像素驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN111179835A CN111179835A (zh) 2020-05-19
CN111179835B true CN111179835B (zh) 2021-05-25

Family

ID=70651342

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010098794.5A Active CN111179835B (zh) 2020-02-18 2020-02-18 像素电路、像素驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN111179835B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106652915A (zh) * 2017-02-09 2017-05-10 鄂尔多斯市源盛光电有限责任公司 一种像素电路、显示面板、显示装置及驱动方法
CN208014348U (zh) * 2018-04-24 2018-10-26 合肥京东方光电科技有限公司 一种像素驱动电路及显示装置
CN108711400A (zh) * 2018-05-31 2018-10-26 京东方科技集团股份有限公司 像素电路及显示装置
CN109036288A (zh) * 2018-09-28 2018-12-18 昆山国显光电有限公司 像素电路及其控制方法
CN109036269A (zh) * 2018-08-10 2018-12-18 京东方科技集团股份有限公司 像素电路、像素驱动方法和有机电致发光显示装置
CN110473497A (zh) * 2018-05-09 2019-11-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106652915A (zh) * 2017-02-09 2017-05-10 鄂尔多斯市源盛光电有限责任公司 一种像素电路、显示面板、显示装置及驱动方法
CN208014348U (zh) * 2018-04-24 2018-10-26 合肥京东方光电科技有限公司 一种像素驱动电路及显示装置
CN110473497A (zh) * 2018-05-09 2019-11-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN108711400A (zh) * 2018-05-31 2018-10-26 京东方科技集团股份有限公司 像素电路及显示装置
CN109036269A (zh) * 2018-08-10 2018-12-18 京东方科技集团股份有限公司 像素电路、像素驱动方法和有机电致发光显示装置
CN109036288A (zh) * 2018-09-28 2018-12-18 昆山国显光电有限公司 像素电路及其控制方法

Also Published As

Publication number Publication date
CN111179835A (zh) 2020-05-19

Similar Documents

Publication Publication Date Title
US11688319B2 (en) Driving method of a pixel circuit, display panel, and display device
US10978002B2 (en) Pixel circuit and driving method thereof, and display panel
CN109272940B (zh) 像素驱动电路及其驱动方法、显示基板
US11620942B2 (en) Pixel circuit, driving method thereof and display device
US20210097931A1 (en) Pixel driving circuit, pixel driving method, display panel and display device
US8698854B2 (en) Organic light emitting diode display device and low power driving method thereof
CN109509428B (zh) 像素驱动电路、像素驱动方法和显示装置
CN111477166B (zh) 像素电路、像素驱动方法和显示装置
KR101323493B1 (ko) 유기발광다이오드 표시소자
US9508287B2 (en) Pixel circuit and driving method thereof, display apparatus
WO2017117940A1 (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
JP2020519925A (ja) 画素の駆動回路、画素の駆動方法及び表示装置
US11620950B2 (en) Pixel driving circuit, driving method, display panel and display device
CN113744683B (zh) 像素电路、驱动方法和显示装置
US20220319432A1 (en) Pixel circuit, method for driving the same, display panel and display device
CN104933993A (zh) 像素驱动电路及其驱动方法、显示装置
US20210233470A1 (en) Pixel driving circuit, display panel and driving method thereof, and display device
CN107369410B (zh) 像素电路、驱动方法和显示装置
US11620939B2 (en) Pixel driving circuit and driving method therefor, display panel, and display apparatus
CN108735145B (zh) 像素电路、像素驱动方法和显示装置
CN109712570B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN109147673B (zh) 像素电路及其驱动方法、显示装置
US11955073B2 (en) Pixel compensation circuit, driving method thereof and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant