CN117790531A - 一种功率mosfet及其制备方法 - Google Patents

一种功率mosfet及其制备方法 Download PDF

Info

Publication number
CN117790531A
CN117790531A CN202211144941.3A CN202211144941A CN117790531A CN 117790531 A CN117790531 A CN 117790531A CN 202211144941 A CN202211144941 A CN 202211144941A CN 117790531 A CN117790531 A CN 117790531A
Authority
CN
China
Prior art keywords
layer
source
trench
source electrode
body region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211144941.3A
Other languages
English (en)
Inventor
李平
马荣耀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Resources Microelectronics Chongqing Ltd
Original Assignee
China Resources Microelectronics Chongqing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Resources Microelectronics Chongqing Ltd filed Critical China Resources Microelectronics Chongqing Ltd
Priority to CN202211144941.3A priority Critical patent/CN117790531A/zh
Priority to PCT/CN2023/107982 priority patent/WO2024060811A1/zh
Publication of CN117790531A publication Critical patent/CN117790531A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/07Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明提供一种功率MOSFET及其制备方法,该功率MOSFET包括半导体结构、栅极结构、源极沟槽结构、体区、源区、接触区、势垒层、源极及漏极,其中,半导体层包括衬底、漂移区及电流传输层;栅极结构嵌于电流传输层中;源极沟槽结构位于相邻两个栅极结构之间且上方设有上沟槽;体区位于电流传输层上表层,上沟槽底部显露出体区;源区与接触区位于体区上表层且相互邻接;势垒层位于上沟槽底部且覆盖体区;源极与势垒层及源极沟槽结构电接触,漏极与衬底电接触。本发明通过于相邻两个栅极结构之间设置源极沟槽结构及位于源极沟槽结构上方且显露体区的上沟槽,并于上沟槽底部设置势垒层,降低器件正向导通损耗并提升器件反向电流导通能力。

Description

一种功率MOSFET及其制备方法
技术领域
本发明属于半导体集成电路制造领域,涉及一种功率MOSFET及其制备方法。
背景技术
碳化硅金属氧化物半导体场效应晶体管(SiC MOSFET)具有导通损耗小、开关速度快、开关损耗低、抗辐照性能强、高温稳定性好等特点,成为备受关注的下一代功率半导体器件。因此,使用SiC功率器件的电源转换系统具有更高的转化效率、更小的封装体积和重量以及更低的系统成本。在电源转换系统中,需要在功率器件外部反向并联快恢复二极管作续流二极管使用,然而外接二极管无疑会增加系统的体积并引入额外的寄生电感。此外,由于SiC材料具有较大的禁带宽度,导致PN结体二极管也具有较大的开启电压(室温下接近3V),相较于硅基功率器件体二极管0.7V的开启电压,MOSFET体二极管作续流二极管使用会产生较大的导通损耗。且由于SiC晶体存在基底面位错,在双极运行期间,电子与空穴的复合会使堆垛层错从基底面位错处蔓延,从而增加器件的导通电阻、降低器件的可靠性。因此,在SiC MOSFET中,SiC寄生体二极管不宜作续流二极管使用。
目前,通常于SiC MOSFET集成结势垒二极管或肖特基势垒二极管,利用低开启电压的结势垒二极管或肖特基势垒二极管传输反向电流,但在器件关态时,这类二极管具有较大的漏电,尤其是高温情况下,较大的漏电严重影响器件的可靠性。也可以在SiC MOSFET中集成异质结二极管,抑制SiC体二极管的同时保持较小的关态漏电流,但器件内部制作异质结会增加工艺复杂度和成本。而在SiC MOSFET中集成内建金属氧化物半导体(MOS)沟道二极管的方案虽然不会显著增加器件的关态漏电和工艺成本,但为了使集成的MOS沟道二极管具有更低的开启电压,通常在MOS沟道一侧处降低栅氧化层的厚度或采用外延浓度较低的N型层,这也会影响器件的可靠性。
因此,亟需寻找一种可靠性高且具有低开启电压的集成体二极管的功率SiCMOSFET。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种功率MOSFET及其制备方法,用于解决现有技术中功率MOSFET中集成体二极管的开启电压高、器件的可靠性差的问题。
为实现上述目的及其他相关目的,本发明提供了一种功率MOSFET,包括:
半导体结构,包括依次层叠的第一导电类型衬底及第一导电类型外延层,所述外延层包括依次层叠的第一导电类型漂移区及第一导电类型电流传输层;
多个间隔设置的栅极结构,嵌于所述电流传输层中;
源极沟槽结构,位于相邻两个所述栅极结构之间,所述源极沟槽结构的侧壁与所述栅极结构的侧壁间隔预设距离,所述源极沟槽结构的上方设有预设深度的上沟槽,所述上沟槽的侧壁沿朝向所述栅极结构的方向突出于所述源极沟槽结构的侧壁;
第二导电类型体区,位于所述源极沟槽结构与所述栅极结构之间的所述电流传输层的上表层,所述上沟槽的底部显露出所述体区;
多个第一导电类型源区及第二导电类型接触区,所述源区与所述接触区均位于所述体区的上表层,且位于所述栅极结构与所述上沟槽之间的所述源区与所述接触区邻接,所述源区远离所述接触区的侧壁与所述栅极结构的侧壁邻接;
势垒层,位于所述上沟槽的底部,所述势垒层覆盖所述上沟槽底部的所述体区的显露表面,所述势垒层与所述体区、所述源极沟槽结构及所述电流传输层组成MOS沟道二极管;
源极及漏极,所述源极与所述势垒层、所述源区、所述接触区及所述源极沟槽结构电连接,所述漏极与所述衬底电连接。
可选地,所述栅极结构包括栅极沟槽、第一介电层及栅导电层,所述第一介电层位于所述栅极沟槽的内壁及底面且包裹所述栅导电层;所述源极沟槽结构包括源极沟槽、第二介电层及源导电层,所述第二介电层位于所述源极沟槽的内壁及底面并包裹所述源导电层的侧壁及底面。
可选地,所述栅极结构及所述源极沟槽结构正下方的所述电流传输层中设有第二导电类型电场屏蔽层,所述电场屏蔽层的底面与所述电流传输层的底面间隔预设距离,所述电场屏蔽层的上表面与所述栅极结构及所述源极沟槽结构的底面接触,相邻两个所述电场屏蔽层间隔设置。
可选地,通过调整所述上沟槽的底面的深度来调整所述MOS沟道二极管的导电沟道长度。
可选地,所述势垒层包括第一导电类型掺杂层及金属势垒接触层中的一种。
可选地,所述势垒层为所述金属势垒接触层,所述上沟槽的底面低于所述接触区的底面。
可选地,所述势垒层覆盖所述上沟槽底部的所述源极沟槽结构显露表面。
可选地,所述势垒层为所述第一导电类型掺杂层,所述势垒层的下表面低于所述接触区的下表面且与所述体区的底面间隔预设距离,所述势垒层的侧壁与所述源极沟槽结构的侧壁邻接。
可选地,所述势垒层的掺杂浓度高于所述电流传输层的掺杂浓度。
本发明还提供了一种功率MOSFET的制备方法,包括以下步骤:
提供一半导体层,所述半导体层包括第一导电类型衬底及第一导电类型外延层,所述外延层包括依次层叠的第一导电类型漂移区及第一导电类型电流传输层;
于所述电流传输层的上表层形成预设厚度的第二导电类型体区,于所述体区上表层形成多个交替设置的第一导电类型源区和第二导电类型接触区,且所述源区与所述接触区的侧壁相互邻接;
于所述电流传输层中形成多个交替设置且间隔预设距离的栅极结构和源极沟槽结构,所述栅极结构贯穿所述源区及所述体区,所述源极沟槽结构贯穿所述体区及所述接触区;
刻蚀所述源极沟槽结构以得到位于源极沟槽结构上方的沟槽,所述上沟槽的侧壁沿朝向所述栅极结构的方向突出于所述源极沟槽结构的侧壁,所述上沟槽的底部显露出所述体区;
于所述上沟槽的底部形成势垒层,所述势垒层覆盖所述上沟槽底部的所述体区的显露表面,所述势垒层与所述体区、所述源极沟槽结构及所述电流传输层组成MOS沟道二极管;
形成与所述势垒层、所述源区、所述接触区及所述源极沟槽结构电连接的源极,形成与所述衬底电连接的漏极。
如上所述,本发明的功率MOSFET及其制备方法通过于相邻两个所述栅极结构之前设置所述源极沟槽结构及位于所述源极沟槽结构上方的所述上沟槽,且所述上沟槽的侧壁朝向所述栅极结构方向延伸至距离所述源极沟槽结构侧壁预设距离处,并于所述上沟槽的底部形成所述势垒层,所述势垒层的覆盖所述沟道底面的所述体区的显露表面,通过调整所述上沟槽的深度,减小所述势垒层底面到所述体区底面之间的距离,以减小由所述势垒层、所述体区、所述源极沟槽结构构成的所述MOS二极管结构中的导电沟道长度,由于漏诱生势垒降低效应,使电子穿过器件的所述体区,进入所述势垒层的势垒随着导电沟道长度的减小而降低,继而降低了二极管的开启电压,继而降低器件的导通损耗;在器件反向导通时,由于与所述源极沟槽结构电连接的所述源极连接高电压,导致所述体区中所述MOS沟道二极管的导电沟道打开,使器件中的反向电流通过所述MOS沟道二极管中的导电沟道传输,减小了流经所述体区15的反向电流,抑制了器件中的体二极管的开启,消除了双极退化。此外,形成所述源极沟槽、所述第二介电层及所述导电层的工艺与形成所述栅极结构的工艺兼容,无需复杂的工艺,制备工艺简单,具有高度产业利用价值。
附图说明
图1显示为本发明的功率MOSFET的一种剖面结构示意图。
图2显示为本发明的功率MOSFET的另一种剖面结构示意图。
图3显示为几种不同沟道长度的图1所示的功率MOSFET中MOS沟道二极管的势垒高度变化曲线。
图4显示为本发明的功率MOSFET的制备方法的工艺流程图。
图5显示为本发明的功率MOSFET的制备方法的半导体结构的剖面结构示意图。
图6显示为本发明的功率MOSFET的制备方法的形成源区及接触区后的剖面结构示意图。
图7显示为本发明的功率MOSFET的制备方法的形成电场屏蔽层后的剖面结构示意图。
图8显示为本发明的功率MOSFET的制备方法的形成栅极结构后的剖面结构示意图。
图9显示为本发明的功率MOSFET的制备方法的形成势垒层后的一种剖面结构示意图。
图10显示为本发明的功率MOSFET的制备方法的形成势垒层后的另一种剖面结构示意图。
元件标号说明
1 半导体结构
11 衬底
12 外延层
121 漂移区
122 电流传输层
13 栅极结构
131 栅极沟槽
132 第一介电层
133 栅导电层
14 源极沟槽结构
141 源极沟槽
142 第二介电层
143 源导电层
15 体区
151 源区
152 接触区
16 势垒层
161 第一导电类型掺杂层
162 金属势垒接触层
17 上沟槽
18 电场屏蔽层
2 源极
3 漏极
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1至图10。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
实施例一
本实施例提供一种功率MOSFET,如图1及图2所示,分别为一种所述功率MOSFET的剖面结构示意图及另一种功率MOSFET的剖面结构示意图,包括半导体结构1、栅极结构13、源极沟槽结构14、第二导电类型体区15、第一导电类型源区151、第二导电类型接触区152、势垒层16、源极2及漏极3,其中,所述半导体结构1包括依次层叠的第一导电类型衬底11及第一导电类型外延层12,所述外延层12包括依次层叠的第一导电类型漂移区121及第一导电类型电流传输层122;多个所述栅极结构13间隔设置,且所述栅极结构13嵌于所述电流传输层122中;所述源极沟槽结构14位于相邻两个所述栅极结构13之间,所述源极沟槽结构14的侧壁与所述栅极结构13的侧壁间隔预设距离,所述源极沟槽结构14的上方设有预设深度的上沟槽17,所述上沟槽17的侧壁沿朝向所述栅极结构13的方向突出于所述源极沟槽结构14的侧壁;所述体区15位于所述源极沟槽结构14与所述栅极结构13之间的所述电流传输层122的上表层,所述上沟槽17的底部显露出所述体区15;多个所述源区151与多个所述接触区152均位于所述体区15的上表层,且位于所述栅极结构13与所述上沟槽17之间的所述源区151与所述接触区152邻接,所述源区151远离所述接触区152的侧壁与所述栅极结构13的侧壁邻接;所述势垒层16位于所述上沟槽17的底部,所述势垒层16覆盖所述上沟槽17底部的所述体区15的显露表面,所述势垒层16与所述体区15、所述源极沟槽结构14及所述电流传输层122组成MOS沟道二极管;所述源极2与所述势垒层16、所述源区151、所述接触区152及所述源极沟槽结构14电连接,所述漏极3与所述衬底11电连接。
具体的,所述第一导电类型包括N型或者P型中的一种,所述第二导电类型包括N型或者P型中的一种,且所述第一导电类型与所述第二导电类型的导电类型相反。本实施例中,所述第一导电类型为N型,所述第二导电类型为P型。
具体的,所述衬底11的材质包括碳化硅、硅锗、硅或者其他适合的半导体材料。本实施例中,所述衬底11的材质为碳化硅。
具体的,所述外延层12的材质包括碳化硅、硅锗、硅或者其他适合的半导体材料。本实施例中,所述外延层12的材质为碳化硅。
作为示例,所述栅极结构13包括栅极沟槽131、第一介电层132及栅导电层133,所述第一介电层132位于所述栅极沟槽131的内壁及底面且包裹所述栅导电层133。
具体的,在保证器件性能的情况下,所述栅极沟槽131的深度及开口尺寸可以根据实际情况进行设置,这里不再限制,这里的深度是指所述栅极沟槽131的底面到所述外延层12上表面的距离。
具体的,所述第一介电层132包括栅介质层(未图示)及位于所述栅极沟槽131上方的层间介质层(未图示),在保证器件性能的情况下,所述栅介质层的厚度可以根据实际情况进行设置,这里不再限制;所述层间介质层的厚度可以根据实际情况进行设置,这里不再限制。本实施例中,所述栅介质层的厚度为50nm,且由于功率器件中与所述栅导电层133电连接的电压低于所述源极2的电压,所述栅介质层的厚度小于所述层间介质层的厚度,以防止器件击穿,继而保证器件的性能。
具体的,所述栅介质层的材质包括氧化硅、氮化硅或者其他适合的介电材料;所述层间介质层的材质包括氧化硅、氮化硅或者其他适合的介电材料。
具体的,所述栅导电层133的材质包括多晶硅或者其他适合的导电材料。
作为示例,所述源极沟槽结构14包括源极沟槽141、第二介电层142及源导电层143,所述第二介电层142位于所述源极沟槽141的内壁及底面且包裹所述源导电层143的侧壁及底面。
具体的,在保证器件性能的情况下,所述源极沟槽141的深度及开口尺寸可以根据实际情况进行设置,这里不再限制,这里的深度是指所述源极沟槽141的底面到所述外延层12的上表面之间的距离。
具体的,在保证器件性能的情况下,所述第二介电层142的厚度可以根据实际情况进行设置,这里不再限制。本实施例中,所述第二介电层142的厚度为50nm。
具体的,所述第二介电层142的材质包括氧化硅、氮化硅或者其他适合的介电材料。
具体的,所述源导电层143的材质包括多晶硅或者其他适合的导电材料。
作为示例,所述栅极结构13及所述源极沟槽结构14正下方的所述电流传输层122中设有第二导电类型电场屏蔽层18,所述电场屏蔽层18的底面与所述电流传输层122的底面间隔预设距离,所述电场屏蔽层18的上表面与所述栅极结构13及所述源极沟槽结构14的底面接触,相邻两个所述电场屏蔽层18间隔设置,即位于所述栅极结构13正下方的所述电场屏蔽层18的上表面与所述栅极结构13的下表面接触,位于所述源极沟槽结构14正下方的所述电场屏蔽层18的上表面与所述源极沟槽结构14的下表面接触。
具体的,所述电场屏蔽层18用于降低所述栅极结构13底部的所述第一介电层131及所述源极沟槽结构14底部的所述第二介电层142中的电场强度,以保护所述第一介电层132及所述第二介电层142。
具体的,在保证器件性能的情况下,所述电场屏蔽层18的尺寸及厚度可以根据实际情况进行设置,这里不再限制,这里的厚度是指所述电场屏蔽层18的底面到所述电场屏蔽层18的上表面之间的距离。本实施例中,所述电场屏蔽层18的厚度为0.4μm。
具体的,所述电场屏蔽层18的掺杂浓度大于所述电流传输层122的掺杂浓度,在保证器件性能及所述电场屏蔽层18的掺杂浓度高于所述电流传输层122的掺杂浓度的情况下,所述电场屏蔽层18的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述电场屏蔽层18的掺杂浓度为1.0×1019cm-3
具体的,在保证器件性能的情况下,所述体区15的厚度及尺寸可以根据实际情况进行设置,这里不再限制,所述体区15的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述体区15的厚度为0.7μm,掺杂浓度为1.4×1017cm-3
具体的,在保证器件性能的情况下,所述源区151的尺寸及厚度可以根据实际情况进行设置,这里不再限制,这里的厚度是指所述源区151上表面到所述源区151下表面之间的距离。本实施例中,所述源区151的厚度为0.2μm。
具体的,在保证器件性能及所述源区151与所述源极2形成欧姆接触区的情况下,所述源区151的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述源区151的掺杂浓度为1.0×1019cm-3
具体的,在保证器件性能的情况下,所述接触区152的尺寸及厚度可以根据实际情况进行设置,这里不再限制,这里的厚度是指所述接触区152上表面到所述接触区152下表面之间的距离。本实施例中,所述接触区152的厚度为0.2μm。
具体的,在保证器件性能及所述接触区152与所述源极2形成欧姆接触的情况下,所述接触区152的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述接触区152的掺杂浓度为1.0×1019cm-3
具体的,所述上沟槽17的设置用于减小器件中的所述MOS沟道二极管的导电沟道长度。
作为示例,通过调整所述上沟槽17的底面的深度来调整所述MOS沟道二极管的导电沟道长度。
具体的,所述MOS沟道二极管由所述势垒层16与所述体区15、所述源极沟槽结构14及所述电流传输层122组成,所述上沟槽17的底面与所述体区15之间的距离即为所述MOS沟道二极管的导电沟道长度,通过调整所述上沟槽17的底面深度就可以调整所述上沟槽17的底面到所述体区15的底面之间的距离,继而可以调整所述MOS沟道二极管的导电沟道长度。
具体的,在保证器件性能的情况下,所述上沟槽17的深度可以根据实际情况进行设置,这里不再限制。
作为示例,所述势垒层16包括第一导电类型掺杂层161及金属势垒接触层162中的一种,也可以是其他适合的势垒结构。
具体的,利用所述势垒层16与所述体区15接触形成势垒,继而使器件的内部形成由所述势垒层16、所述体区15、所述源极沟槽结构14及所述电流传输层122组成的所述MOS沟道二极管结构。
作为示例,所述势垒层16为所述金属势垒接触层162,所述上沟槽17的底面低于所述接触区152的底面,以便于减小所述MOS沟道二极管的导电沟道长度,利用漏诱生势垒降低效应降低所述MOS沟道二极管的势垒高度,继而降低所述MOS沟道二极管的开启电压,降低器件的导通损耗。
具体的,在保证器件性能的情况下,所述金属势垒接触层162的厚度可以根据实际情况进行设置,这里不再限制,这里的厚度是指所述金属势垒接触层162的上表面到所述金属势垒接触层162与所述体区15的接触面之间的距离。
具体的,在保证所述MOS沟道二极管具有足够低的开启电压的情况下,所述势垒层16的上表面到所述体区15的底面之间的距离可以根据实际情况进行设置,这里不再限制。
具体的,在保证所述金属势垒接触层162与所述体区15形成肖特基接触的情况下,所述金属势垒接触层162的材质可以根据实际情况进行选择,这里不再限制。
作为示例,所述势垒层16覆盖所述上沟槽17底部的所述源极沟槽结构14显露表面。
具体的,由于所述势垒层16为所述金属势垒接触层162,所述势垒层16覆盖所述源极沟槽结构14的上表面可以使所述源极2与所述源导电层143电连接,继而利用所述源极2控制器件中所述MOS沟道二极管中导电沟道的开启,即控制与所述源极沟槽结构14侧壁接触所述体区15中的导电沟道的开启,同时也可以减少的器件的制备工艺步骤,降低制作成本。
具体的,所述金属势垒接触层161也可以不与所述源极沟槽结构14电连接,所述源极2直接与所述源极沟槽结构14中所述源导电层143电连接,可以降低所述源极2与所述源导电层143之间电连接的电阻值。
作为示例,所述势垒层16为所述第一导电类型掺杂层162,所述势垒层16的下表面低于所述接触区152的下表面且与所述体区15的底面间隔预设距离,所述势垒层16的侧壁与所述源极沟槽结构14的侧壁邻接。
具体的,在保证所述势垒层16的下表面低于所述接触区152的下表面,且所述势垒层16覆盖所述上沟槽17底部的所述体区15显露表面的情况下,所述势垒层16的上表面的位置可以根据实际情况进行设置,这里不再限制。
具体的,在保证器件性能的情况下,所述第一导电类型掺杂层161的厚度及尺寸可以根据实际情况进行设置,这里不再限制。本实施例中,所述第一导电类型掺杂层161的厚度及宽度均为0.2μm,这里的宽度是指所述第一导电类型掺杂层161分别靠近所述栅极结构13与所述源极沟槽结构14的两个侧壁之间的距离。
作为示例,所述势垒层16的掺杂浓度高于所述电流传输层122的掺杂浓度,即所述第一导电类型掺杂层161的掺杂浓度高于所述电流传输层122的掺杂浓度。本实施例中,所述第一导电类型掺杂层161的掺杂浓度为1.0×1019cm-3
具体的,所述第一导电类型掺杂层161与所述源极2形成欧姆接触,以降低器件的器件中的所述MOS沟道二极管的接触电阻。
具体的,在保证器件性能及所述第一导电类型掺杂层161与所述源极2形成欧姆接触的情况下,所述第一导电类型掺杂层161的掺杂浓度可以根据实际情况进行设置,这里不再限制。
具体的,所述源极2的材质包括钛、氮化钛、银、金、铜、铝及钨中的一种,也可以是其他适合的导电材料。
具体的,所述漏极3的材质包括钛、氮化钛、银、金、铜、铝及钨中的一种,也可以是其他适合的导电材料。
具体的,由于所述上沟槽17的设置,缩小了器件中所述MOS沟道二极管的导电沟道长度,根据漏诱生势垒降低效应,随着导电沟道长度的减小,电子穿过所述体区进入所述势垒层16的势垒高度降低,继而使器件中所述MOS沟道二极管的开启电压降低,在器件在反向导通时,由于与所述源极沟槽结构14电连接的所述源极2接高压,导致所述体区15中所述MOS沟道二极管的导电沟道打开,使器件中的反向电流通过所述MOS沟道二极管中的导电沟道传输,使流过所述体区15的电流减小;同时由于所述体区15中流过电流的减小,使器件中的体二极管的开启被抑制,消除双极退化现象,提升器件反向导通能力的同时提升器件的可靠性。
具体的,由于所述MOS沟道二极管及所述电场屏蔽层18的设置,提升器件反向导通能力的同时使器件具有更大的击穿电压和更低的栅电荷特性,且不会降低器件的其他电学性能。
具体的,如图3所示,为几种不同沟道长度的图1结构中所述MOS沟道二极管的势垒高度变化曲线,其中,器件中所述衬底11的掺杂浓度为1.0×1019cm-3,厚度为2μm;所述漂移区121的掺杂浓度为8.0×1015cm-3,厚度为10μm;所述电流传输层122的掺杂浓度为6.0×1016cm-3,厚度为2μm;所述电场屏蔽层18的掺杂浓度为1.0×1019cm-3,厚度为0.4μm;所述栅介质层及所述第二介电层142的厚度为50nm;所述体区15的掺杂浓度为1.4×1017cm-3,厚度为0.7μm,宽度为0.8μm(这里的宽度是指所述栅极结构13侧壁到所述源极沟槽结构侧壁14之间的所述体区15的长度);所述源区151及所述接触区152的掺杂浓度均为1.0×1019cm-3,厚度均为0.2μm,宽度均为0.3μm;所述第一导电类型掺杂区161的掺杂浓度为1.0×1019cm-3,厚度及宽度均为0.2μm,图中的LChd表示所述MOS沟道二极管的导电沟道长度,横轴Y为所述第一导电类型掺杂层161的上表面朝向所述外延层12延伸的距离,0μm处为所述第一导电类型掺杂层161上表面的位置,0.7μm处为所述体区15下表面的位置,从图3中可以看出,当所述MOS沟道二极管的导电沟道的长度从0.5μm降低到0.2μm,电子的势垒高度降低了1eV,意味着所述MOS沟道二极管的开启电压降低了1V,即随着所述MOS二极管的导电沟道长度的减小,电子的势垒高度逐渐降低,所述MOS沟道二极管的开启电压也逐渐降低。
本实施例的功率MOSFET通过在相邻两个所述栅极结构13之间设置一所述源极沟槽结构14,且所述栅极结构13的侧壁与所述源极沟槽结构14的侧壁间隔预设距离,所述源极沟槽结构14包括所述源极沟槽141、所述第二介电层142及所述源导电层143,并于所述源极沟槽结构14的上方设置所述上沟槽17,所述上沟槽17的侧壁向所述栅极结构13延伸至距离所述源极沟槽结构14的侧壁预设距离处,且所述上沟槽17的底面显露出所述体区15,于所述上沟槽17的底部设置所述势垒层16,以形成由所述势垒层16、所述体区15、所述源极沟槽结构14及所述电流传输层122组成的所述MOS沟道二极管,通过加深所述上沟槽17的深度来减小所述MOS沟道二极管的导电沟道长度,由于漏势垒降低效应,导致电子穿过所述体区15进入所述势垒层16的势垒高度降低,继而降低所述MOS沟道二极管的开启电压。此外,由于所述源极沟槽结构14中的所述源导电层143与所述源极2电连接,在器件反向导通时,所述源导电层143接高压,导致所述源极沟槽结构14与所述体区15邻接处导电沟道开启,继而使器件通过所述MOS沟道二极管传输反向电流,同时使流过所述体区15中的电流减小,抑制所述体区15与所述电流传输层122构成的体二极管的开启,消除器件的双极退化。
实施例二
本实施例提供一种功率MOSFET的制备方法,如图4所示,为所述功率MOSFET的制备方法的工艺流程图,包括以下步骤:
S1:提供一半导体层,所述半导体层包括第一导电类型衬底及第一导电类型外延层,所述外延层包括依次层叠的第一导电类型漂移区及第一导电类型电流传输层;
S2:于所述电流传输层的上表层形成预设厚度的第二导电类型体区,于所述体区上表层形成多个交替设置的第一导电类型源区和第二导电类型接触区,且所述源区与所述接触区的侧壁相互邻接;
S3:于所述电流传输层中形成多个交替设置且间隔预设距离的栅极结构和源极沟槽结构,所述栅极结构贯穿所述源区及所述体区,所述源极沟槽结构贯穿所述体区及所述接触区;
S4:刻蚀所述源极沟槽结构以得到位于源极沟槽结构上方的上沟槽,所述上沟槽的侧壁沿朝向所述栅极结构的方向突出于所述源极沟槽结构的侧壁,所述上沟槽的底部显露出所述体区;
S5:于所述上沟槽的底部形成势垒层,所述势垒层覆盖所述上沟槽底部的所述体区的显露表面,所述势垒层与所述体区、所述源极沟槽结构及所述电流传输层组成MOS沟道二极管;
S6:形成与所述势垒层、所述源区、所述接触区及所述源极沟槽结构电连接的源极,形成与与所述衬底电连接的漏极。
请参阅图5至图6,执行所述步骤S1及所述步骤S2:提供一半导体结构1,所述半导体结构1包括第一导电类型衬底11及第一导电类型外延层12,所述外延层12包括依次层叠的第一导电类型漂移区121及第一导电类型电流传输层122;于所述电流传输层122的上表层形成预设厚度的第二导电类型体区15,于所述体区15上表层形成多个交替设置的第一导电类型源区151和第二导电类型接触区152,且所述源区151与所述接触区152的侧壁相互邻接。
具体的,如图5所示,为所述半导体结构1剖面结构示意图,在保证器件性能的情况下,所述衬底11的厚度可以根据实际情况进行设置,这里不再限制;所述衬底11的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述衬底11的掺杂浓度为1.0×1019cm-3,厚度为2μm。
具体的,在保证器件性能的情况下,所述漂移区121的厚度可以根据实际情况进行设置,这里不再限制;所述漂移区121的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述漂移区121的掺杂浓度为8.0×1015cm-3,厚度为10μm。
具体的,在保证器件性能的情况下,所述电流传输层122的厚度可以根据实际情况进行设置,这里不再限制;所述电流传输层122的掺杂浓度可以根据实际情况进行设置,这里不再限制。本实施例中,所述电流传输层122的掺杂浓度为6.0×1016cm-3,厚度为2μm。
具体的,如图6所示,为形成所述体区15、所述源区151及所述接触区152后的剖面结构示意图,形成所述体区15的方法包括离子注入或者其他适合的方法。
具体的,形成所述源区151的方法包括离子注入或者其他适合的方法。
具体的,形成所述接触区152的方法包括离子注入或者其他适合的方法。
再请参阅图7至图10,执行所述步骤S3、所述步骤S4及所述步骤S5:于所述电流传输层中形成多个交替设置且间隔预设距离的栅极结构13和源极沟槽结构14,所述栅极结构13贯穿所述源区151及所述体区15,所述源极沟槽结构14贯穿所述体区15及所述接触区152;刻蚀所述源极沟槽结构14以得到位于源极沟槽结构14上方的上沟槽17,所述上沟槽17的侧壁沿朝向所述栅极结构13的方向突出于所述源极沟槽结构14的侧壁,所述上沟槽17的底部显露出所述体区15;于所述上沟槽17的底部形成势垒层16,所述势垒层16覆盖所述上沟槽17底部的所述体区15的显露表面,所述势垒层16与所述体区15、所述源极沟槽结构14及所述电流传输层122组成MOS沟道二极管。
具体的,所述栅极结构13包括栅极沟槽131、第一介电层132及栅导电层133,所述第一介电层132位于所述栅极沟槽131的内壁及底面且包裹所述栅导电层133。
具体的,所述第一介电层132包括位于所述栅极沟槽131内壁及底面的栅介质层和覆盖所述栅介质层及所述栅导电层上表面的层间介质层。
具体的,所述源极沟槽结构14包括源极沟槽141、第二介电层142及源导电层143,所述第二介质层142位于所述源极沟槽141的内壁及底面并包裹所述源导电层143的侧壁及底面。
具体的,如图8所示,为形成所述栅极结构13后的剖面结构示意图,形成所述栅极结构13包括以下步骤:于所述外延层12的上表面形成一层图案化的光刻胶层,并基于图案化的所述光刻胶层形成所述栅极沟槽131;于所述栅极沟槽131的内壁及底面形成一层栅介质层,并形成填充所述栅极沟槽131的栅导电层133;于所述外延层12的上表面形成覆盖所述栅介质层及所述栅导电层133上表面的层间介质层,以得到所述栅极结构13。
具体的,所述源极沟槽141可以和所述栅极沟槽131同步形成,也可以在形成所述栅极结构13之后形成,或者在形成所述栅极结构13之前形成所述源极沟槽141,且当所述源极沟槽形成于所述栅极结构之前,需要形成所述源极沟槽141、所述第二介电层142及所述源导电层143之后再形成所述栅极沟槽131。本实施例中,为了减少工艺步骤,节省成本,刻蚀所述外延层12同步形成所述栅极沟槽131及所述源极沟槽141。
具体的,在保证器件性能的情况下,所述栅介质层与所述第二介电层142可以同步形成,也可以分步形成。本实施例中,为了减少工艺步骤,同步形成所述栅介质层与所述第二介电层142。
具体的,所述栅导电层133与所述源导电层143可以同步形成,也可以分步形成。本实施例中,所述栅导电层133与所述源导电层14同步形成,以减少工艺步骤,节省成本。
具体的,由于形成图案化的所述光刻胶层的方法为常用方法,这里不再赘述。
具体的,形成所述栅极沟槽131的方法包括干法刻蚀、湿法刻蚀或者其他适合的刻蚀方法。
具体的,形成所述栅介质层的方法包括化学气相沉积、物理气相沉积、热氧化法或者其他适合的方法;形成所述第二介电层142的方法包括化学气相沉积、物理气相沉积、热氧化法或者其他适合的方法。
具体的,形成所述栅导电层133的方法包括化学气相沉积、物理气相沉积或者其他适合的方法;形成所述源导电层143的方法包括化学气相沉积、物理气相沉积或者其他适合的方法。
具体的,所述层间介质层还覆盖所述外延层(所述源区及所述接触区)的上表面。
具体的,形成所述层间介质层的方法包括化学气相沉积、物理气相沉积或者其他适合的方法。
具体的,形成所述源极沟槽141的方法包括干法刻蚀、湿法刻蚀或者其他适合的刻蚀方法。
具体的,如图7所示,为形成所述电场屏蔽层18后的剖面结构示意图,形成所述栅极沟槽13及所述源极沟槽14之后,形成所述第一介电层132及所述第二介电层142之前,还包括于所述栅极沟槽131及所述源极沟槽141的底面正下方的所述电流传输层122中形成第二导电类型电场屏蔽层18的步骤。
具体的,形成所述电场屏蔽层18的方法包括离子注入或者其他适合的方法。
具体的,形成所述上沟槽17的方法包括干法刻蚀、湿法刻蚀或者其他适合的方法。
具体的,如图9及图10所示,分别为形成所述势垒层16后的一种剖面结构示意图及形成所述势垒层16后的另一种剖面结构示意图,所述势垒层16包括第一导电类型掺杂层161及金属势垒接触层162。
具体的,所述势垒层16为所述第一导电类型掺杂层161时,形成所述势垒层16的方法包括离子注入、化学气相沉积、物理气相沉积或者其他适合的方法。本实施例中,为了简化工艺步骤,采用离子注入的方法于所述上沟槽17底部的所述体区15中形成所述势垒层16。
具体的,所述势垒层16为所述金属势垒接触层162时,形成所述势垒层16的方法包括溅射法、物理气相沉积、化学气相沉积法、金属化合物气相沉积法、分子束外延法、原子气相沉积法、原子层沉积法或者其他适合的方法。
请参阅图1及图2,执行所述步骤S6:形成与所述势垒层16、所述源区151、所述接触区152及所述源极沟槽结构14电连接的源极2,形成与与所述衬底11电连接的漏极3。
具体的,形成所述源极2的方法包括溅射法、物理气相沉积、化学气相沉积法、金属化合物气相沉积法、分子束外延法、原子气相沉积法、原子层沉积法或者其他适合的方法。
具体的,所述源极2填充所述上沟槽17,并直接或者通过导电材料与所述源导电层143电连接。
具体的,如图1及图2所示,分别为形成所述漏极3后的一种剖面结构示意图及形成所述漏极3后的另一种剖面结构示意图,形成所述漏极3的方法包括溅射法、物理气相沉积、化学气相沉积法、金属化合物气相沉积法、分子束外延法、原子气相沉积法、原子层沉积法或者其他适合的方法。
具体的,由于所述源极沟槽141、所述第二介电层142及所述源导电层143可以与述栅极沟槽131、所述栅介质层及所述栅导电层133同步形成,相对于形成双槽MOSFET的工艺仅增加形成所述上沟槽17及形成所述势垒层16的步骤,且形成所述上沟槽17及所述势垒层16的工艺简单。
具体的,由于所述上沟槽17、所述势垒层16及所述源极沟槽结构14的形成,使器件中形成一个由所述上沟槽17的深度来控制导电沟道长度的所述MOS沟道二极管,继而可以降低器件中所述势垒层16与所述体区15之间的势垒高度,降低所述MOS沟道二极管的开启电压,继而降低器件的导通损耗,同时,在器件反向导通时,所述源导电层143与所述源极2电连接,导致与所述源极沟槽结构14邻接的所述体区15中的导电沟道开启,利用导电沟道传输反向电流,抑制器件中体二极管的开启的同时,提升器件反向电流导通能力,且制备工艺简单。
本实施例的功率MOSFET的制备方法通过于所述源极沟槽结构14的上方形成一个预设深度的所述上沟槽17,并于所述上沟槽17中形成覆盖所述体区15的所述势垒层16,利用所述势垒层16、所述体区15、所述源极沟槽结构14及所述电流传输层122形成一个所述MOS沟道二极管,通过加大所述上沟槽17的深度,以减小所述MOS沟道二极管中的导电沟道长度,继而降低所述MOS沟道二极管的开启电压,降低器件的导通损耗,且无需增加复杂的工艺步骤,制备方法简单。
综上所述,本发明的功率MOSFET及其制备方法通过于相邻两个栅极结构之间设置与栅极结构间隔预设距离的源极沟槽结构,且源极沟槽结构的上方设置有上沟槽,上沟槽的侧壁朝向栅极结构突出且与源极沟槽结构的侧壁间隔预设距离,上沟槽的底面显露出体区,于上沟槽的底部形成势垒层,以得到由势垒层、体区、电流传输层及源极沟槽结构组成的MOS沟道二极管,利用上沟槽的深度控制MOS沟道二极管的导电沟道长度,通过减小MOS沟道二极管的导电沟道长度来降低电子穿过体区进入势垒层的势垒高度,降低MOS沟道二极管的开启电压,继而降低器件的导通损耗;在器件反向导通时,由于源极与源导电层电连接,导致靠近源极沟槽结构的体区中的导电沟道开启,器件中的反向电流从MOS沟道二极管的导电沟道传输,通过体区的反向电流减小,抑制了器件中体二极管的开启,消除了双极退化,提升了器件的反向电流传输能力,且形成源极沟槽、第二介电层及源导电层的工艺与形成栅极结构的工艺同步,形成上沟槽的及势垒层的工艺简单,无需复杂的工艺,工艺步骤简单。所以,本发明有效克服了现有技术中的种种缺点而具有高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (10)

1.一种功率MOSFET,其特征在于,包括:
半导体结构,包括依次层叠的第一导电类型衬底及第一导电类型外延层,所述外延层包括依次层叠的第一导电类型漂移区及第一导电类型电流传输层;
多个间隔设置的栅极结构,嵌于所述电流传输层中;
源极沟槽结构,位于相邻两个所述栅极结构之间,所述源极沟槽结构的侧壁与所述栅极结构的侧壁间隔预设距离,所述源极沟槽结构的上方设有预设深度的上沟槽,所述上沟槽的侧壁沿朝向所述栅极结构的方向突出于所述源极沟槽结构的侧壁;
第二导电类型体区,位于所述源极沟槽结构与所述栅极结构之间的所述电流传输层的上表层,所述上沟槽的底部显露出所述体区;
多个第一导电类型源区及第二导电类型接触区,所述源区与所述接触区均位于所述体区的上表层,且位于所述栅极结构与所述上沟槽之间的所述源区与所述接触区邻接,所述源区远离所述接触区的侧壁与所述栅极结构的侧壁邻接;
势垒层,位于所述上沟槽的底部,所述势垒层覆盖所述上沟槽底部的所述体区的显露表面,所述势垒层与所述体区、所述源极沟槽结构及所述电流传输层组成MOS沟道二极管;
源极及漏极,所述源极与所述势垒层、所述源区、所述接触区及所述源极沟槽结构电连接,所述漏极与所述衬底电连接。
2.根据权利要求1所述的功率MOSFET,其特征在于:所述栅极结构包括栅极沟槽、第一介电层及栅导电层,所述第一介电层位于所述栅极沟槽的内壁及底面且包裹所述栅导电层;所述源极沟槽结构包括源极沟槽、第二介电层及源导电层,所述第二介电层位于所述源极沟槽的内壁及底面并包裹所述源导电层的侧壁及底面。
3.根据权利要求1所述的功率MOSFET,其特征在于:所述栅极结构及所述源极沟槽结构正下方的所述电流传输层中设有第二导电类型电场屏蔽层,所述电场屏蔽层的底面与所述电流传输层的底面间隔预设距离,所述电场屏蔽层的上表面与所述栅极结构及所述源极沟槽结构的底面接触,相邻两个所述电场屏蔽层间隔设置。
4.根据权利要求1所述的功率MOSFET,其特征在于:通过调整所述上沟槽的底面的深度来调整所述MOS沟道二极管的导电沟道长度。
5.根据权利要求1所述的功率MOSFET,其特征在于:所述势垒层包括第一导电类型掺杂层及金属势垒接触层中的一种。
6.根据权利要求5所述的功率MOSFET,其特征在于:所述势垒层为所述金属势垒接触层,所述上沟槽的底面低于所述接触区的底面。
7.根据权利要求6所述的功率MOSFET,其特征在于:所述势垒层覆盖所述上沟槽底部的所述源极沟槽结构显露表面。
8.根据权利要求5所述的功率MOSFET,其特征在于:所述势垒层为所述第一导电类型掺杂层,所述势垒层的下表面低于所述接触区的下表面且与所述体区的底面间隔预设距离,所述势垒层的侧壁与所述源极沟槽结构的侧壁邻接。
9.根据权利要求8所述的功率MOSFET,其特征在于:所述势垒层的掺杂浓度高于所述电流传输层的掺杂浓度。
10.一种功率MOSFET的制备方法,其特征在于,包括以下步骤:
提供一半导体层,所述半导体层包括第一导电类型衬底及第一导电类型外延层,所述外延层包括依次层叠的第一导电类型漂移区及第一导电类型电流传输层;
于所述电流传输层的上表层形成预设厚度的第二导电类型体区,于所述体区上表层形成多个交替设置的第一导电类型源区和第二导电类型接触区,且所述源区与所述接触区的侧壁相互邻接;
于所述电流传输层中形成多个交替设置且间隔预设距离的栅极结构和源极沟槽结构,所述栅极结构贯穿所述源区及所述体区,所述源极沟槽结构贯穿所述体区及所述接触区;刻蚀所述源极沟槽结构以得到位于源极沟槽结构上方的上沟槽,所述上沟槽的侧壁沿朝向所述栅极结构的方向突出于所述源极沟槽结构的侧壁,所述上沟槽的底部显露出所述体区;
于所述上沟槽的底部形成势垒层,所述势垒层覆盖所述上沟槽底部的所述体区的显露表面,所述势垒层与所述体区、所述源极沟槽结构及所述电流传输层组成MOS沟道二极管;
形成与所述势垒层、所述源区、所述接触区及所述源极沟槽结构电连接的源极,形成与所述衬底电连接的漏极。
CN202211144941.3A 2022-09-20 2022-09-20 一种功率mosfet及其制备方法 Pending CN117790531A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211144941.3A CN117790531A (zh) 2022-09-20 2022-09-20 一种功率mosfet及其制备方法
PCT/CN2023/107982 WO2024060811A1 (zh) 2022-09-20 2023-07-18 一种功率mosfet及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211144941.3A CN117790531A (zh) 2022-09-20 2022-09-20 一种功率mosfet及其制备方法

Publications (1)

Publication Number Publication Date
CN117790531A true CN117790531A (zh) 2024-03-29

Family

ID=90398595

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211144941.3A Pending CN117790531A (zh) 2022-09-20 2022-09-20 一种功率mosfet及其制备方法

Country Status (2)

Country Link
CN (1) CN117790531A (zh)
WO (1) WO2024060811A1 (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10777689B1 (en) * 2019-10-18 2020-09-15 Hong Kong Applied Science and Technology Research Institute Company, Limited Silicon-carbide shielded-MOSFET embedded with a trench Schottky diode and heterojunction gate
CN113990923B (zh) * 2021-10-20 2023-04-04 电子科技大学 一种集成沟道二极管的碳化硅双槽mosfet
CN114823911B (zh) * 2022-06-30 2022-10-04 成都蓉矽半导体有限公司 集成高速续流二极管的沟槽碳化硅mosfet及制备方法
CN114937693B (zh) * 2022-07-25 2022-10-28 深圳市威兆半导体股份有限公司 一种具有双沟道二极管的沟槽栅SiC MOSFET器件及其制备方法

Also Published As

Publication number Publication date
WO2024060811A1 (zh) 2024-03-28

Similar Documents

Publication Publication Date Title
JP4024503B2 (ja) 半導体装置及びその製造方法
KR200474421Y1 (ko) 반도체 소자 트렌치 구조
CN103311271B (zh) 电荷补偿半导体器件
TW201939616A (zh) 橫向擴散金屬氧化物半導體(ldmos)電晶體及其製造方法
US8835935B2 (en) Trench MOS transistor having a trench doped region formed deeper than the trench gate
CN115832058A (zh) 一种沟槽型碳化硅mosfet器件
CN108155230B (zh) 一种横向rc-igbt器件及其制备方法
CN114497201A (zh) 集成体继流二极管的场效应晶体管、其制备方法及功率器件
CN103531614A (zh) 电荷补偿半导体器件
CN219419037U (zh) 一种沟槽型碳化硅mosfet器件
US11322596B2 (en) Semiconductor device including junction material in a trench and manufacturing method
CN112466936A (zh) 一种高压igbt器件及其制备方法
CN107634094B (zh) 一种绝缘栅双极性晶体管结构及其制造方法
CN114551586B (zh) 集成栅控二极管的碳化硅分离栅mosfet元胞及制备方法
CN116314302A (zh) 一种沟槽型碳化硅mosfet器件的制造方法
JP5028749B2 (ja) 半導体装置の製造方法
CN111261702A (zh) 沟槽型功率器件及其形成方法
CN109390336B (zh) 一种新型宽禁带功率半导体器件及其制作方法
CN117790531A (zh) 一种功率mosfet及其制备方法
CN110534575B (zh) 一种vdmos器件
CN215183978U (zh) 一种功率开关器件结构
CN116825780B (zh) 半导体器件及其制作方法
CN112018162B (zh) 一种4H-SiC侧栅集成SBD MOSFET器件及其制备方法
CN214152912U (zh) 一种半导体功率器件结构
CN117995884A (zh) 一种ligbt器件及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination