CN116825778A - 一种sgt mos工艺tvs器件及其制造方法 - Google Patents

一种sgt mos工艺tvs器件及其制造方法 Download PDF

Info

Publication number
CN116825778A
CN116825778A CN202310580600.9A CN202310580600A CN116825778A CN 116825778 A CN116825778 A CN 116825778A CN 202310580600 A CN202310580600 A CN 202310580600A CN 116825778 A CN116825778 A CN 116825778A
Authority
CN
China
Prior art keywords
region
polysilicon
mos
tube
tvs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202310580600.9A
Other languages
English (en)
Other versions
CN116825778B (zh
Inventor
陈美林
张轩瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Jingyue Electronics Co ltd
Original Assignee
Shanghai Jingyue Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Jingyue Electronics Co ltd filed Critical Shanghai Jingyue Electronics Co ltd
Priority to CN202310580600.9A priority Critical patent/CN116825778B/zh
Publication of CN116825778A publication Critical patent/CN116825778A/zh
Application granted granted Critical
Publication of CN116825778B publication Critical patent/CN116825778B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供了一种SGT MOS工艺TVS器件及其制造方法,其中TVS器件包括:第一导电类型的衬底和形成在衬底上的同质外延层;元胞区中形成有MOS管,触发区中形成有TVS管,TVS管为多个串联的二极管,通过调节二极管的工作数量调节TVS管的触发电压;元胞区及元胞区至触发区包括:形成在外延层中的第二导电类型的基区,形成在基区的第一导电类型的源区、第二导电类型的体区,形成在外延层中的相互隔离的第一多晶硅和第二多晶硅;源区构成MOS管的源极,衬底作为MOS管的漏极,第二多晶硅构成MOS管的栅极和栅极结构,栅极结构与MOS管的栅极相连接;元胞区外的第一多晶硅构成栅极电阻,或者栅极电阻由基区构成。

Description

一种SGT MOS工艺TVS器件及其制造方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种SGT MOS工艺TVS器件及其制造方法。
背景技术
瞬态电压抑制器(TVS)被广泛应用于ESD保护领域,传统的TVS器件普遍采用二极管结构,存在箝位电压高,箝位系数大的缺点,难以有效保护电路。
现有技术中,提供一种SCR结构的TVS器件,能够有效地降低箝位系数,但是使用该结构的TVS器件存在触发电压高、易触发闩锁效应、ESD窗口难以优化等问题。
因此,如何在不影响器件其他性能的情况下降低箝位系数,是目前需要解决的问题。
发明内容
本发明的目的是提出一种SGT MOS工艺TVS器件及其制造方法,能够降低器件箝位系数,提高器件的静电防护及电流泄放能力。
为了实现上述目的,本发明提供了一种SGT MOS工艺TVS器件,包括:
基板主体,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层;
所述基板主体包括元胞区、触发区和终端区;所述元胞区中形成有MOS管,所述触发区中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;
所述元胞区及所述元胞区至所述触发区包括:形成在所述外延层中的第二导电类型的基区和第一导电类型的源区,以及位于所述基区中的重掺杂第二导电类型的体区,形成在所述外延层中的相互隔离的第一多晶硅和第二多晶硅;其中所述第二多晶硅位于所述第一多晶硅的上方;
所述源区构成所述MOS管的源极,所述衬底作为MOS管的漏极,所述第二多晶硅构成所述MOS管的栅极和栅极结构,所述栅极结构与所述MOS管的栅极相连接;所述元胞区外的所述第一多晶硅构成栅极电阻,或者所述栅极电阻由所述基区构成;
互连金属,使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连;使所述元胞区中的所述第一多晶硅与所述MOS管的源极相接。
可选方案中,所述终端区环绕于所述元胞区的外周;所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
可选方案中,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
可选方案中,所述触发区包括:形成在所述外延层中的第二导电类型的多个基区,形成在每个所述基区中的第一导电类型的源区,形成在所述基区的与所述互连金属相接的重掺杂第二导电类型的体区,所述源区和所述基区构成二极管,所述互连金属使多个所述二极管串联,以构成所述TVS管。
可选方案中,所述互连金属与所述体区、所述源区、所述第一多晶硅、所述第二多晶硅的表面相接触。
可选方案中,所述分压内环和所述分压外环均为环形的多晶硅柱。
本发明另一实施例还提供了一种SGT MOS工艺TVS器件的制造方法,包括:
提供基板主体,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层;
规划出元胞区、触发区和终端区,并在所述外延层中形成若干沟槽;
形成第一氧化层,覆盖所述沟槽的内壁,并在所述沟槽中形成第一多晶硅;
去除所述元胞区中所述沟槽上部分的所述第一多晶硅;
形成第二氧化层,覆盖所述第一多晶硅;
在所述元胞区的所述沟槽中的所述第一多晶硅上形成第二多晶硅;
利用光刻及注入工艺,在所述外延层中形成第二导电类型的基区,其中位于所述触发区中的所述基区相互隔离,在所述触发区的每个所述基区中以及所述元胞区形成重掺杂第一导电类型的源区;
利用薄膜工艺,形成表面氧化层,覆盖整个所述外延层;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第一接触孔,以暴露出所述第二多晶硅、所述元胞区和所述触发区中的所述基区;
通过所述第一接触孔利用注入工艺在所述基区形成体区;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第二接触孔,以暴露出所述源区和所述第一多晶硅;
在所述第一接触孔、所述第二接触孔中以及所述表面氧化层上形成正面金属;
背面减薄所述衬底,并形成背面金属;所述正面金属和所述背面金属构成互连金属;
所述元胞区中的所述源区构成MOS管的源极,所述衬底作为所述MOS管的漏极,所述第二多晶硅构成所述MOS管的栅极和栅极结构,所述栅极结构与所述MOS管的栅极相连接;所述元胞区外的所述第一多晶硅构成栅极电阻,或者所述栅极电阻由所述基区构成;所述触发区中的所述基区和所述源区构成二极管;
所述互连金属使多个所述二极管串联;使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连;使所述元胞区中的所述第一多晶硅与所述MOS管的源极相接。
可选方案中,所述基区的底面位于所述第二多晶硅的底面上方。
可选方案中,所述终端区环绕于所述元胞区的外周;
所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
可选方案中,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
本发明将TVS管的动态电阻转换为MOS管的跨导,MOS管具有负的温度系数,这两点使本发明与传统TVS器件相比具有更小的单位面积动态电阻,降低了器件箝位系数,提高了器件的静电防护及电流泄放能力。
附图说明
通过结合附图对本发明示例性实施例进行更详细的描述,本发明的上述以及其它目的、特征和优势将变得更加明显,在本发明示例性实施例中,相同的参考标号通常代表相同部件。
图1示出了根据本发明一实施例的SGT MOS工艺TVS器件各区分布图。
图2示出了根据本发明另一实施例的SGT MOS工艺TVS器件各区分布图。
图3示出了根据本发明一实施例的SGT MOS工艺TVS器件调压原理图。
图4至图10示出了根据本发明一实施例的SGT MOS工艺TVS器件制造过程中不同剖面对应的结构示意图。
附图标记说明:
100-衬底;110-外延层;200-元胞区; 201-终端区;210-触发区;202-栅极电阻;203-栅极结构; 30-表面氧化层;61-第一多晶硅;62-第二多晶硅;63-第一接触孔;64-第二接触孔;111-基区;112-体区;113-源区;91-正面金属;92-背面金属;20-第一氧化层;22-第二氧化层。
实施方式
以下结合附图和具体实施例对本发明作进一步详细说明。根据下面的说明和附图,本发明的优点和特征将更清楚,然而,需说明的是,本发明技术方案的构思可按照多种不同的形式实施,并不局限于在此阐述的特定实施例。附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该” 也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
实施例
参照图1至图3以及图7至图9,本实施例提供了一种SGT MOS工艺TVS器件,包括:
基板主体,所述基板主体包括第一导电类型的衬底100和形成在所述衬底100上的同质外延层110;
所述基板主体包括元胞区200、触发区210和终端区201;所述元胞区200中形成有MOS管,所述触发区210中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;
所述元胞区200及所述元胞区200至所述触发区210包括:形成在所述外延层110中的第二导电类型的基区111和第一导电类型的源区113,以及位于所述基区111中的重掺杂第二导电类型的体区112,形成在所述外延层110中的相互隔离的第一多晶硅61和第二多晶硅62;其中所述第二多晶硅62位于所述第一多晶硅61的上方;
所述源区113构成所述MOS管的源极,所述衬底100作为MOS管的漏极,所述第二多晶硅62构成所述MOS管的栅极和栅极结构203,所述栅极结构203与所述MOS管的栅极相连接;所述元胞区200外的所述第一多晶硅61构成栅极电阻202;
互连金属(包括正面金属91和背面金属92),使所述TVS管的阴极通过所述栅极结构203与所述MOS管的栅极相连接;使所述栅极电阻202并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连;使元胞区中的所述第一多晶硅61与所述MOS管的源极相接。
参照图1,本实施例中所述终端区201环绕于所述元胞区200的外周;所述终端区201包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区210。所述分压内环和所述分压外环均为环绕所述元胞区的环形多晶硅柱以及所述环形多晶硅柱外周的第一氧化层。
参照图2,在另一个实施例中,所述元胞区位于所述基板主体的中央,所述触发区210位于所述元胞区200的一侧边缘,所述终端区201为环形,将所述元胞区200和所述触发区210包围在内。
参照图10,本实施例中,所述触发区包括:形成在所述外延层110中的第二导电类型的多个基区111,形成在每个所述基区111中的第一导电类型的源区113,形成在所述基区111的与所述互连金属相接的重掺杂第二导电类型的体区112,所述源区113和所述基区111构成二极管,所述互连金属使多个所述二极管串联,以构成所述TVS管。
如图3左图,中间3个二极管短路,此时二极管的击穿电压约为2*0.7V。如图3右图,通过熔丝技术使得所有二极管串联,此时二极管的击穿电压约为5*0.7V。可见:通过熔丝技术调节二极管数量以达到需要的触发电压。
本实施例中,互连金属与所述体区112、所述源区113、所述第一多晶硅61、所述第二多晶硅62的表面相接触,不深入至各区的内部。
需要说明的是,本申请所说的第一导电类型和第二导电类型其中一个为N型,另一个为P型。
实施例
本实施例提供了一种SGT MOS工艺TVS器件的制造方法,能够制造实施例1的TVS器件,该制造方法包括:
提供基板主体,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层;
规划出元胞区、触发区和终端区,并在所述外延层中形成若干沟槽;
形成第一氧化层,覆盖所述沟槽的内壁,并在所述沟槽中形成第一多晶硅;
去除所述元胞区中所述沟槽上部分的所述第一多晶硅;
形成第二氧化层,覆盖所述第一多晶硅;
在所述元胞区的所述沟槽中的所述第一多晶硅上形成第二多晶硅;
利用光刻及注入工艺,在所述外延层中形成第二导电类型的基区,其中位于所述触发区中的所述基区相互隔离,在所述触发区的每个所述基区中以及所述元胞区形成重掺杂第一导电类型的源区;
利用薄膜工艺,形成表面氧化层,覆盖整个所述外延层;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第一接触孔,以暴露出所述第二多晶硅、所述元胞区和所述触发区中的所述基区;
通过所述第一接触孔利用注入工艺在所述基区形成体区;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第二接触孔,以暴露出所述源区和所述第一多晶硅;
在所述第一接触孔、所述第二接触孔中以及所述表面氧化层上形成正面金属;
背面减薄所述衬底,并形成背面金属;所述正面金属和所述背面金属构成互连金属;
所述元胞区中的所述源区构成MOS管的源极,所述衬底作为所述MOS管的漏极,所述第二多晶硅构成所述MOS管的栅极和栅极结构,所述栅极结构与所述MOS管的栅极相连接;所述元胞区外的所述第一多晶硅构成栅极电阻;所述触发区中的所述基区和所述源区构成二极管;
所述互连金属使多个所述二极管串联;使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连;使所述元胞区中的所述第一多晶硅与所述MOS管的源极相接。
元胞区、触发区和终端区的分布形式包括以下两种:
一、所述终端区环绕于所述元胞区的外周;所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
二、所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
参照图4至图10,下面以一个具体的实例描述本实施例的SGT MOS工艺TVS器件的制造方法:
步骤S1,在重掺杂第一导电类型的半导体基板硅衬底100上生长第一导电类型的外延层110;
步骤S2,利用热氧或薄膜工艺,在外延层110上形成硬掩模;
步骤S3,利用光刻+刻蚀工艺,刻蚀硬掩模及外延层110,形成若干沟槽;并同步形成元胞区、触发区及终端区;
步骤S4,利用刻蚀工艺,去除硬掩模;
步骤S5,利用热氧或薄膜工艺,形成第一氧化层20;
优选地,根据工艺需要可在形成第一氧化层前形成第一牺牲氧化层(与第一氧化层位置相同),再去除第一牺牲氧化层,之后再形成第一氧化层;
步骤S6,利用薄膜工艺,形成第一多晶硅61,
步骤S7,利用平坦化、光刻及刻蚀工艺,去除终端区沟槽外第一多晶硅和元胞区沟槽外及沟槽中上部分第一多晶硅;
优选地,终端区第一多晶硅61上表面低于外延上表面0-1000埃;
步骤S8,利用薄膜工艺,形成第二氧化层22,覆盖所述第一多晶硅61;
优选地,根据工艺需要,可在淀积第二氧化层之前,于第一多晶硅61上表面及沟槽表面形成第二牺牲氧化层,再去除第二牺牲氧化层,之后再形成第二氧化层;
步骤S9,利用平坦化或刻蚀工艺,去除外延层上的第二氧化层;
优选地,保留外延层110上0-3000埃的第二氧化层;
步骤S10,利用光刻+刻蚀工艺,保留终端区剩余第二氧化层22,去除元胞区第一多晶硅61顶部外第二氧化层;
步骤S11,利用薄膜或热氧工艺形成第三氧化层23;
步骤S12,利用薄膜工艺在元胞区的沟槽中的第一多晶硅上形成第二多晶硅62;
步骤S13,利用平坦化或刻蚀工艺,去除沟槽外第二多晶硅;
步骤S14,利用光刻及注入工艺,在所述外延层110中形成第二导电类型的基区111,其中位于所述触发区中的所述基区111相互隔离,在所述触发区的每个所述基区111中以及所述元胞区的基区中形成重掺杂第一导电类型的源区113;
步骤S15,利用薄膜工艺,形成表面氧化层30,覆盖整个所述外延层;
优选地,可以增加退火或平坦化工艺,提高表面平整度;
步骤S16,利用光刻及刻蚀工艺,在所述表面氧化层30中形成第一接触孔63,以暴露出所述第二多晶硅62、所述元胞区和所述触发区中的所述基区111;
步骤S17,利用注入工艺通过第一接触孔63在基区111中形成体区112;
步骤S18,利用光刻及刻蚀工艺,在所述表面氧化层30中形成第二接触孔,以暴露出所述源区113和所述第一多晶硅61;
步骤S19,在所述第一接触孔63、所述第二接触孔64中以及所述表面氧化层30上形成正面金属91,触发区中的基区111和源区113构成二极管,正面金属91使多个二极管串联;
步骤S20,利用减薄及薄膜工艺,减薄衬底100并于衬底100背面形成背面金属92,正面金属91和背面金属92构成互连金属。
以上两个实施例具有以下优点:
第一,利用了SGT MOS工艺,与现有工艺兼容;相较于传统Trench MOS工艺的TVS,SGT MOS工艺的TVS电容更低;
第二,利用熔丝技术和横向串联二极管,可以使用一套版图达到不同的触发电压,降低了工艺的复杂度。
实施例
本实施例与以上2个实施例的区别在于,前2个实施例中,栅极电阻由第一多晶硅形成,本实施例中,栅极电阻由设定位置处的基区111构成。
本发明将TVS管的动态电阻转换为MOS管的跨导,MOS管具有负的温度系数,这两点使本发明与传统TVS器件相比具有更小的单位面积动态电阻,降低了器件箝位系数,提高了器件的静电防护及电流泄放能力。
需要说明的是,本说明书实施例3只是描写了与实施例1不同的部分,其他结构参照实施例1即可。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

Claims (10)

1.一种SGT MOS工艺TVS器件,其特征在于,包括:
基板主体,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层;
所述基板主体包括元胞区、触发区和终端区;所述元胞区中形成有MOS管,所述触发区中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;
所述元胞区及所述元胞区至所述触发区包括:形成在所述外延层中的第二导电类型的基区和第一导电类型的源区,以及位于所述基区中的重掺杂第二导电类型的体区,形成在所述外延层中的相互隔离的第一多晶硅和第二多晶硅;其中所述第二多晶硅位于所述第一多晶硅的上方;
所述源区构成所述MOS管的源极,所述衬底作为MOS管的漏极,所述第二多晶硅构成所述MOS管的栅极和栅极结构,所述栅极结构与所述MOS管的栅极相连接;所述元胞区外的所述第一多晶硅构成栅极电阻,或者所述栅极电阻由所述基区构成;
互连金属,使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连;使所述元胞区中的所述第一多晶硅与所述MOS管的源极相接。
2.如权利要求1所述的SGT MOS工艺TVS器件,其特征在于,所述终端区环绕于所述元胞区的外周;
所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
3.如权利要求1所述的SGT MOS工艺TVS器件,其特征在于,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
4.如权利要求1所述的SGT MOS工艺TVS器件,其特征在于,所述触发区包括:形成在所述外延层中的第二导电类型的多个基区,形成在每个所述基区中的第一导电类型的源区,形成在所述基区的与所述互连金属相接的重掺杂第二导电类型的体区,所述源区和所述基区构成二极管,所述互连金属使多个所述二极管串联,以构成所述TVS管。
5.如权利要求4所述的SGT MOS工艺TVS器件,其特征在于,所述互连金属与所述体区、所述源区、所述第一多晶硅、所述第二多晶硅的表面相接触。
6.如权利要求1所述的SGT MOS工艺TVS器件,其特征在于,所述分压内环和所述分压外环均为环形的多晶硅柱。
7.一种SGT MOS工艺TVS器件的制造方法,其特征在于,包括:
提供基板主体,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层;
规划出元胞区、触发区和终端区,并在所述外延层中形成若干沟槽;
形成第一氧化层,覆盖所述沟槽的内壁,并在所述沟槽中形成第一多晶硅;
去除所述元胞区中所述沟槽上部分的所述第一多晶硅;
形成第二氧化层,覆盖所述第一多晶硅;
在所述元胞区的所述沟槽中的所述第一多晶硅上形成第二多晶硅;
利用光刻及注入工艺,在所述外延层中形成第二导电类型的基区,其中位于所述触发区中的所述基区相互隔离,在所述触发区的每个所述基区中以及所述元胞区形成重掺杂第一导电类型的源区;
利用薄膜工艺,形成表面氧化层,覆盖整个所述外延层;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第一接触孔,以暴露出所述第二多晶硅、所述元胞区和所述触发区中的所述基区;
通过所述第一接触孔利用注入工艺在所述基区形成体区;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第二接触孔,以暴露出所述源区和所述第一多晶硅;
在所述第一接触孔、所述第二接触孔中以及所述表面氧化层上形成正面金属;
背面减薄所述衬底,并形成背面金属;所述正面金属和所述背面金属构成互连金属;
所述元胞区中的所述源区构成MOS管的源极,所述衬底作为所述MOS管的漏极,所述第二多晶硅构成所述MOS管的栅极和栅极结构,所述栅极结构与所述MOS管的栅极相连接;所述元胞区外的所述第一多晶硅构成栅极电阻,或者所述栅极电阻由所述基区构成;所述触发区中的所述基区和所述源区构成二极管;
所述互连金属使多个所述二极管串联;使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连;使所述元胞区中的所述第一多晶硅与所述MOS管的源极相接。
8.如权利要求7所述的SGT MOS工艺TVS器件的制造方法,其特征在于,所述基区的底面位于所述第二多晶硅的底面上方。
9.如权利要求7所述的SGT MOS工艺TVS器件的制造方法,其特征在于,所述终端区环绕于所述元胞区的外周;
所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
10.如权利要求7所述SGT MOS工艺TVS器件的制造方法,其特征在于,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
CN202310580600.9A 2023-05-22 2023-05-22 一种sgt mos工艺tvs器件及其制造方法 Active CN116825778B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310580600.9A CN116825778B (zh) 2023-05-22 2023-05-22 一种sgt mos工艺tvs器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310580600.9A CN116825778B (zh) 2023-05-22 2023-05-22 一种sgt mos工艺tvs器件及其制造方法

Publications (2)

Publication Number Publication Date
CN116825778A true CN116825778A (zh) 2023-09-29
CN116825778B CN116825778B (zh) 2024-05-14

Family

ID=88117610

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310580600.9A Active CN116825778B (zh) 2023-05-22 2023-05-22 一种sgt mos工艺tvs器件及其制造方法

Country Status (1)

Country Link
CN (1) CN116825778B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110049618A1 (en) * 2009-08-31 2011-03-03 Alpha & Omega Semiconductor Incorporated Fabrication of trench dmos device having thick bottom shielding oxide
CN108962887A (zh) * 2017-05-25 2018-12-07 万国半导体(开曼)股份有限公司 高电容双向瞬态电压抑制器
CN108962989A (zh) * 2017-05-23 2018-12-07 中航(重庆)微电子有限公司 一种沟槽型mos器件及其制造方法
CN110690272A (zh) * 2019-11-07 2020-01-14 苏州凤凰芯电子科技有限公司 一种结合屏蔽栅的sj mos器件结构及其制作方法
CN111223930A (zh) * 2018-11-26 2020-06-02 深圳尚阳通科技有限公司 屏蔽栅沟槽mosfet
CN115295546A (zh) * 2022-08-22 2022-11-04 上海晶岳电子有限公司 一种tvs器件及制造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110049618A1 (en) * 2009-08-31 2011-03-03 Alpha & Omega Semiconductor Incorporated Fabrication of trench dmos device having thick bottom shielding oxide
CN108962989A (zh) * 2017-05-23 2018-12-07 中航(重庆)微电子有限公司 一种沟槽型mos器件及其制造方法
CN108962887A (zh) * 2017-05-25 2018-12-07 万国半导体(开曼)股份有限公司 高电容双向瞬态电压抑制器
CN111223930A (zh) * 2018-11-26 2020-06-02 深圳尚阳通科技有限公司 屏蔽栅沟槽mosfet
CN110690272A (zh) * 2019-11-07 2020-01-14 苏州凤凰芯电子科技有限公司 一种结合屏蔽栅的sj mos器件结构及其制作方法
CN115295546A (zh) * 2022-08-22 2022-11-04 上海晶岳电子有限公司 一种tvs器件及制造方法

Also Published As

Publication number Publication date
CN116825778B (zh) 2024-05-14

Similar Documents

Publication Publication Date Title
CN116884969B (zh) 一种半导体器件及其制造方法
JP4975944B2 (ja) 静電気放電保護のためのツェナーダイオードを備える二重拡散金属酸化膜半導体トランジスタ
US20090166721A1 (en) Quasi-vertical gated npn-pnp esd protection device
US8476672B2 (en) Electrostatic discharge protection device and method for fabricating the same
US7619280B2 (en) Current sense trench type MOSFET with improved accuracy and ESD withstand capability
KR100957069B1 (ko) 반도체 장치
US11710767B2 (en) Dielectric lattice with capacitor and shield structures
CN116825778B (zh) 一种sgt mos工艺tvs器件及其制造方法
CN116525608A (zh) 一种tvs器件及其制造方法
US9722035B2 (en) Method for manufacturing termination structure of semiconductor device
CN107481929B (zh) 一种半导体器件及其制造方法、电子装置
CN116564959B (zh) 一种sgt mos工艺tvs器件及其制造方法
CN116404004B (zh) 一种sgt mos工艺tvs器件及其制造方法
CN116666377A (zh) 一种sgt mos工艺tvs器件及其制造方法
US7632725B2 (en) Method of forming ESD protection device with thick poly film
CN116598306B (zh) 一种tvs器件及其制造方法
CN116487384A (zh) 一种sgt mos工艺tvs器件及其制造方法
CN116454084B (zh) 一种tvs器件及其制造方法
US11728331B2 (en) Dielectric lattice with passive component circuits
CN116404003A (zh) 一种tvs器件及其制造方法
CN111883530B (zh) 电容器及其制备方法
CN116487382B (zh) 一种ldmos工艺tvs器件及其制造方法
CN116487385A (zh) 一种tvs器件及其制造方法
CN116387363B (zh) 一种ldmos工艺tvs器件及其制造方法
US6890826B2 (en) Method of making bipolar transistor with integrated base contact and field plate

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant