CN116404003A - 一种tvs器件及其制造方法 - Google Patents

一种tvs器件及其制造方法 Download PDF

Info

Publication number
CN116404003A
CN116404003A CN202310579945.2A CN202310579945A CN116404003A CN 116404003 A CN116404003 A CN 116404003A CN 202310579945 A CN202310579945 A CN 202310579945A CN 116404003 A CN116404003 A CN 116404003A
Authority
CN
China
Prior art keywords
region
tube
tvs
grid
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310579945.2A
Other languages
English (en)
Inventor
张轩瑞
陈美林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Jingyue Electronics Co ltd
Original Assignee
Shanghai Jingyue Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Jingyue Electronics Co ltd filed Critical Shanghai Jingyue Electronics Co ltd
Priority to CN202310579945.2A priority Critical patent/CN116404003A/zh
Publication of CN116404003A publication Critical patent/CN116404003A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66121Multilayer diodes, e.g. PNPN diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供了一种TVS器件及其制造方法,其中TVS器件包括:基板主体,所述基板主体包括元胞区、触发区和终端区;所述元胞区中形成有MOS管,所述触发区中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;所述基板主体上形成有栅极电阻、栅极结构和互连金属;所述栅极结构与所述MOS管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS的阳极相连。

Description

一种TVS器件及其制造方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种TVS器件及其制造方法。
背景技术
瞬态电压抑制器(TVS)被广泛应用于ESD保护领域,传统的TVS器件普遍采用二极管结构,存在箝位电压高,箝位系数大的缺点,难以有效保护电路。
现有技术中,提供一种SCR结构的TVS器件,能够有效地降低箝位系数,但是使用该结构的TVS器件存在触发电压高、易触发闩锁效应、ESD窗口难以优化等问题。
因此,如何在不影响器件其他性能的情况下降低箝位系数,是目前需要解决的问题。
发明内容
本发明的目的是提出一种TVS器件及其制造方法,能够降低器件箝位系数,提高器件的静电防护及电流泄放能力。
为了实现上述目的,本发明提供了一种TVS器件,包括:
基板主体,所述基板主体包括元胞区、触发区和终端区;所述元胞区中形成有MOS管,所述触发区中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;
所述基板主体上形成有栅极电阻、栅极结构和互连金属;
所述栅极结构与所述MOS管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS的阳极相连。
可选方案中,所述终端区环绕于所述元胞区的外周;所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
可选方案中,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
可选方案中,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;
所述触发区包括:形成在所述外延层中的第二导电类型的多个基区,形成在每个所述基区中的第一导电类型的源区,形成在所述基区的与所述互连金属相接的重掺杂第二导电类型的体区,所述源区和所述基区构成二极管,所述互连金属使多个所述二极管串联,以构成所述TVS管。
可选方案中,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;
所述元胞区及所述元胞区至所述触发区还包括:形成在所述外延层中的多晶硅,形成在所述外延层中的第二导电类型的基区和第一导电类型的源区,以及位于所述基区中的重掺杂第二导电类型的体区;所述源区作为所述MOS管的源极,所述衬底作为所述MOS管的漏极,所述多晶硅构成所述MOS管的栅极、所述栅极结构和所述栅极电阻;或者所述栅极电阻由所述基区构成。
可选方案中,所述基板主体背面的所述衬底中形成有第二导电类型的背面掺杂区,使所述MOS管转变为IGBT管;所述栅极结构与所述IGBT管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述IGBT管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述IGBT管的发射极之间;使所述IGBT的集电极与所述TVS管的阳极相连。
可选方案中,所述互连金属与所述体区、所述源区、所述多晶硅的表面相接触。
本发明还提供了一种TVS器件的制造方法,包括:
提供基板主体,并规划出元胞区、触发区和终端区;
在所述元胞区形成MOS管;在所述触发区形成TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;在所述终端区形成分压内环和分压外环;在所述元胞区至所述触发区形成栅极电阻和栅极结构,所述栅极结构和所述MOS管的栅极相连接;
形成互连金属,使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连。
可选方案中,所述基板主体包括:第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;形成所述栅极电阻、所述栅极结构、所述分压内环和所述分压外环包括:
在所述外延层上形成栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽;
在所述栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽的内壁形成第一氧化层,之后再形成多晶硅,以形成所述栅极电阻、所述栅极结构、所述分压内环和所述分压外环。
可选方案中,形成所述TVS管和所述MOS管包括:在所述元胞区的所述外延层上形成栅极沟槽,且所述栅极沟槽和所述栅极结构沟槽相连通;在所述栅极沟槽的内壁形成第一氧化层,之后在所述栅极沟槽中形成多晶硅;
利用光刻、注入及扩散工艺,在所述外延层表面形成基区,其中形成在所述触发区的所述基区相互隔离;
利用光刻、注入及退火工艺,在所述元胞区的所述外延层中和所述触发区的所述基区中形成第一导电类型的源区;
利用薄膜工艺,形成表面氧化层,覆盖整个所述外延层;
在所述表面氧化层中形成第一接触孔,以暴露出所述元胞区和所述触发区中的基区;
利用注入工艺通过所述第一接触孔在所述基区中形成体区;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第二接触孔,以暴露出所述源区;
形成所述第一接触孔时或形成所述第二接触孔时,还暴露出所述多晶硅;
利用光刻及刻蚀工艺,在所述表面氧化层及所述第一接触孔、所述第二接触孔中以及所述表面氧化层上形成正面金属;
背面减薄所述衬底,并形成背面金属;
所述正面金属和所述背面金属构成所述互连金属;
所述触发区中的所述基区和所述源区构成二极管,所述互连金属使多个所述二极管串联;所述元胞区的所述源区作为所述MOS管的源极,所述衬底作为所述MOS管的漏极,所述栅极沟槽中的多晶硅构成所述MOS管的栅极。
可选方案中,所述方法还包括:在所述基板主体背面的所述衬底中形成第二导电类型的背面掺杂区,使所述栅极结构与所述IGBT管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述IGBT管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述IGBT管的发射极之间;使所述IGBT的集电极与所述TVS管的阳极相连。
可选方案中,所述栅极电阻沟槽、所述栅极结构沟槽、所述分压内环沟槽、所述分压外环沟槽和所述栅极沟槽在同一步骤中形成,以及在所述栅极电阻沟槽、栅极结构沟槽、分压内环沟槽、分压外环沟槽和所述栅极沟槽内同步形成所述第一氧化层和所述多晶硅。
可选方案中,所述终端区环绕于所述元胞区的外周;所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
可选方案中,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
本发明的有益效果在于:
本发明将TVS管的动态电阻转换为MOS管的跨导,MOS管具有负的温度系数,这两点使本发明与传统TVS器件相比具有更小的单位面积动态电阻,降低了器件箝位系数,提高了器件的静电防护及电流泄放能力。
附图说明
通过结合附图对本发明示例性实施例进行更详细的描述,本发明的上述以及其它目的、特征和优势将变得更加明显,在本发明示例性实施例中,相同的参考标号通常代表相同部件。
图1示出了根据本发明一实施例的TVS器件各区分布图。
图2示出了根据本发明另一实施例的TVS器件各区分布图。
图3示出了根据本发明一实施例的TVS器件调压原理图。
图4至图9示出了根据本发明一实施例的TVS器件制造过程中不同剖面对应的结构示意图。
图10至图12示出了根据本发明另一实施例的TVS器件不同剖面对应的结构示意图。
附图标记说明:
100-衬底;110-外延层;200-元胞区;201-终端区;210-触发区;202-栅极电阻;203-栅极结构;30-表面氧化层;60-多晶硅;63-第一接触孔;64-第二接触孔;111-基区;112-体区;113-源区;91-正面金属;92-背面金属;20-第一氧化层。
具体实施方式
以下结合附图和具体实施例对本发明作进一步详细说明。根据下面的说明和附图,本发明的优点和特征将更清楚,然而,需说明的是,本发明技术方案的构思可按照多种不同的形式实施,并不局限于在此阐述的特定实施例。附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
实施例1
参照图1至图3以及图7至图9,本实施例提供了一种TVS器件,包括:
基板主体,所述基板主体包括元胞区200、触发区210和终端区201;所述元胞区200中形成有MOS管,所述触发区210中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;
所述基板主体上形成有栅极电阻202、栅极结构203、互连金属(包括正面金属91和背面金属92);
所述栅极结构203与所述MOS管的栅极相连接;所述互连金属使所述TVS管的阴极极通过所述栅极结构203与所述MOS管的栅极相连接;使所述栅极电阻202并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连。
参照图1,本实施例中所述终端区201环绕于所述元胞区200的外周;所述终端区201包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区210。所述分压内环和所述分压外环均为环绕所述元胞区的环形多晶硅柱以及所述环形多晶硅柱外周的第一氧化层20。
参照图2,在另一个实施例中,所述元胞区200位于所述基板主体的中央,所述触发区210位于所述元胞区200的一侧边缘,所述终端区201为环形,将所述元胞区200和所述触发区210包围在内。
参照图7至图9,所述基板主体包括第一导电类型的衬底100和形成在所述衬底100上的同质外延层110,所述衬底100的掺杂浓度大于所述外延层110的掺杂浓度;所述元胞区200及所述元胞区200至所述触发区210还包括:形成在所述外延层110中的多晶硅60,形成在所述外延层110中的第二导电类型的基区111和第一导电类型的源区113,以及位于所述基区111中的重掺杂第二导电类型的体区112;所述源区113作为所述MOS管的源极,所述衬底100作为所述MOS管的漏极,所述多晶硅60构成所述MOS管的栅极、所述栅极结构203和所述栅极电阻202。
本实施例中,所述触发区包括:形成在所述外延层110中的第二导电类型的多个基区111,形成在每个所述基区111中的第一导电类型的源区113,形成在所述基区111的与所述互连金属相接的重掺杂第二导电类型的体区112,所述源区和所述基区构成二极管,所述互连金属使多个所述二极管串联,以构成所述TVS管。
需要说明的是,本申请所说的第一导电类型和第二导电类型其中一个为N型,另一个为P型。
本实施例中,所述互连金属与所述体区112、所述源区113、所述多晶硅60的表面相接触(即不伸入至各区的内部)。
如图3左图,中间3个二极管短路,此时二极管的击穿电压约为2*0.7V。如图3右图,通过熔丝技术使得所有二极管串联,此时二极管的击穿电压约为5*0.7V。可见:通过熔丝技术调节二极管数量以达到需要的触发电压。
实施例2
本实施例提供了一种TVS器件的制造方法,能够制造实施例1的TVS器件,该制造方法包括:
提供基板主体,并规划出元胞区、触发区和终端区;
在所述元胞区形成MOS管;在所述触发区形成TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;在所述终端区形成分压内环和分压外环;在所述元胞区至所述触发区形成栅极电阻和栅极结构,所述栅极结构和所述MOS管的栅极相连接;
形成互连金属,使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连。
具体地,元胞区、触发区和终端区的分布形式包括以下两种:
一、所述终端区环绕于所述元胞区的外周;所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
二、所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
本实施例中,所述基板主体包括:第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;形成所述栅极电阻、所述栅极结构、所述分压内环和所述分压外环包括:在所述外延层上形成栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽;在所述栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽的内壁形成第一氧化层,之后再形成多晶硅,以形成所述栅极电阻、所述栅极结构、所述分压内环和所述分压外环。
本实施例中,形成所述TVS管和所述MOS管包括:在所述元胞区的所述外延层上形成栅极沟槽,且所述栅极沟槽和所述栅极结构沟槽相连通;在所述栅极沟槽的内壁形成第一氧化层,之后在所述栅极沟槽中形成多晶硅;利用光刻、注入及扩散工艺,在所述外延层表面形成基区,其中形成在所述触发区的所述基区相互隔离;利用光刻、注入及退火工艺,在所述元胞区的所述外延层中和所述触发区的所述基区中形成第一导电类型的源区;利用薄膜工艺,形成表面氧化层,覆盖整个所述外延层;在所述表面氧化层中形成第一接触孔,以暴露出所述元胞区和所述触发区中的基区;利用注入工艺通过所述第一接触孔在所述基区中形成体区;利用光刻及刻蚀工艺,在所述表面氧化层中形成第二接触孔,以暴露出所述源区;形成所述第一接触孔时或形成所述第二接触孔时,还暴露出所述多晶硅;利用光刻及刻蚀工艺,在所述表面氧化层及所述第一接触孔、所述第二接触孔中以及所述表面氧化层上形成正面金属;背面减薄所述衬底,并形成背面金属;所述正面金属和所述背面金属构成所述互连金属;所述触发区中的所述基区和所述源区构成二极管,所述互连金属使多个所述二极管串联;所述元胞区的所述源区作为所述MOS管的源极,所述衬底作为所述MOS管的漏极,所述栅极沟槽中的多晶硅构成所述MOS管的栅极。
参照图4至图9,本实施例的MOS管通过Trench MOS工艺制造而成,下面以一个具体的实例描述本方法:
步骤S1,在重掺杂第一导电类型的半导体基板硅衬底100上生长一层轻掺杂第一导电类型的外延层110;
步骤S2,利用热氧或薄膜工艺,在外延层110上形成硬掩模;
步骤S3,利用光刻+刻蚀工艺,刻蚀硬掩模及外延层110,形成若干沟槽;并同步形成元胞区、触发区及终端区;沟槽包括栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽和MOS管的栅极沟槽;且栅极沟槽和栅极结构沟槽相连通;
步骤S4,利用刻蚀工艺,去除硬掩模;
步骤S5,利用热氧或薄膜工艺,在沟槽和外延层110上形成第一氧化层20;
优选地,根据工艺及截止栅电流需要可在形成第一氧化层前形成牺牲氧化层(与第一氧化层位置相同),再去除牺牲氧化层,之后再形成第一氧化层;
步骤S6,利用薄膜工艺,在沟槽中形成多晶硅60;
步骤S7,利用刻蚀或平坦化工艺,去除沟槽外多晶硅;此时,分压内环沟槽和分压外环沟槽中的多晶硅和第一氧化层形成了分压内环和分压外环,栅极电阻沟槽中的多晶硅形成栅极电阻,栅极结构沟槽中的多晶硅形成了栅极结构,元胞区中栅极沟槽中的多晶硅形成MOS管的栅极,且MOS管的栅极和栅极结构相连接。
步骤S8,利用光刻及注入工艺,在所述外延层110中形成第二导电类型的基区111,其中位于所述触发区中的所述基区111相互隔离;
步骤S9,在所述触发区的每个所述基区111中以及所述元胞区的基区中形成重掺杂第一导电类型的源区113;
步骤S10,利用薄膜工艺,形成表面氧化层30,覆盖整个外延层110;
优选地,可以增加退火或平坦化工艺,提高表面平整度;
步骤S11,利用光刻及刻蚀工艺,在所述表面氧化层30中形成第一接触孔63,以暴露出所述元胞区和所述触发区中的所述基区111;
步骤S12,利用注入工艺通过第一接触孔63在基区111中形成体区112;
步骤S13,利用光刻及刻蚀工艺,在所述表面氧化层30中形成第二接触孔,以暴露出所述源区113和所述多晶硅60;多晶硅60也可以在步骤11形成第一接触孔时,通过第一接触孔而暴露;
步骤S14,在所述第一接触孔63、所述第二接触孔64中以及所述表面氧化层30上形成正面金属91,触发区中的基区111和源区113构成二极管,正面金属91使多个二极管串联;
步骤S15,利用减薄及薄膜工艺,减薄衬底100;
步骤S16,于减薄后的衬底100背面形成背面金属92。
本实施例的互连金属为正面金属91和背面金属92的总称。
以上两个实施例具有以下优点:
第一,利用了Trench MOS工艺,与现有工艺兼容;
第二,传统TVS器件箝位系数普遍做到1.2-1.4,本实施例在现有的设备条件下,改进Trench MOS工艺,增加触发区,将箝位系数降低至1.1以下水平,提高了器件的静电防护、电流泄放能力及单位面积利用率;
第三,本实施例利用熔丝技术和横向串联二极管,可以使用一套版图达到不同的触发电压,降低了工艺的复杂度。
实施例3
参照图10至图12,本实施例与实施例1的区别在于:所述基板主体背面的所述衬底中形成有第二导电类型的背面掺杂区,使所述MOS管转变为IGBT管;所述栅极结构与所述IGBT管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述IGBT管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述IGBT管的发射极之间;使所述IGBT的集电极与所述TVS管的阳极相连。
本实施例TVS器件的制造方法与实施2的制造方法大致相同,不同之处在于:在步骤S15后,步骤S16前还包括:利用背面注入工艺于背面的衬底110中形成背面掺杂区80。
优选地,可以利用双面曝光工艺,使背面掺杂区80只在背面部分区域形成(可以成品字形周期排布),使IGBT可以内部集成体二极管,与常规Trench MOS一样无需在封装时合封并联续流二极管。
本实施例具有以下优点:
第一,本实施例利用了IGBT工艺,与现有工艺兼容;
第二,本实施例利用熔丝技术和横向串联二极管,可以使用一套版图达到不同的触发电压,降低了工艺的复杂度。
第三,传统TVS器件箝位系数普遍做到1.2-1.4,本实施例在现有的设备条件下,改进IGBT工艺,增加触发区,将箝位系数降低至1.1以下水平,提高了器件的静电防护、电流泄放能力及单位面积利用率;
第五,本发明利用了IGBT工艺,引入电导调整效应,相比Trench MOS工艺进一步提升了过流能力。
实施例4
本实施例与以上3个实施例的区别在于,前3个实施例中,栅极电阻都是由多晶硅形成,本实施例中,栅极电阻由设定位置处的基区111构成。
本发明将TVS管的动态电阻转换为MOS管的跨导,MOS管具有负的温度系数,这两点使本发明与传统TVS器件相比具有更小的单位面积动态电阻,降低了器件箝位系数,提高了器件的静电防护及电流泄放能力。
需要说明的是,本说明书中的后面的2个实施例只是描写了与实施例1和2的不同,与实施例1和2相同的部分参照实施例1和2即可。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

Claims (14)

1.一种TVS器件,其特征在于,包括:
基板主体,所述基板主体包括元胞区、触发区和终端区;所述元胞区中形成有MOS管,所述触发区中形成有TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;
所述基板主体上形成有栅极电阻、栅极结构和互连金属;
所述栅极结构与所述MOS管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS的阳极相连。
2.如权利要求1所述的TVS器件,其特征在于,所述终端区环绕于所述元胞区的外周;
所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
3.如权利要求1所述的TVS器件,其特征在于,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
4.如权利要求1所述的TVS器件,其特征在于,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;
所述触发区包括:形成在所述外延层中的第二导电类型的多个基区,形成在每个所述基区中的第一导电类型的源区,形成在所述基区的与所述互连金属相接的重掺杂第二导电类型的体区,所述源区和所述基区构成二极管,所述互连金属使多个所述二极管串联,以构成所述TVS管。
5.如权利要求1所述的TVS器件,其特征在于,所述基板主体包括第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;
所述元胞区及所述元胞区至所述触发区还包括:形成在所述外延层中的多晶硅,形成在所述外延层中的第二导电类型的基区和第一导电类型的源区,以及位于所述基区中的重掺杂第二导电类型的体区;所述源区作为所述MOS管的源极,所述衬底作为所述MOS管的漏极,所述多晶硅构成所述MOS管的栅极、所述栅极结构和所述栅极电阻;或者所述栅极电阻由所述基区构成。
6.如权利要求5所述的TVS器件,其特征在于,所述基板主体背面的所述衬底中形成有第二导电类型的背面掺杂区,使所述MOS管转变为IGBT管;所述栅极结构与所述IGBT管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述IGBT管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述IGBT管的发射极之间;使所述IGBT的集电极与所述TVS管的阳极相连。
7.如权利要求5所述的TVS器件,其特征在于,所述互连金属与所述体区、所述源区、所述多晶硅的表面相接触。
8.一种TVS器件的制造方法,其特征在于,包括:
提供基板主体,并规划出元胞区、触发区和终端区;
在所述元胞区形成MOS管;在所述触发区形成TVS管,所述TVS管为多个串联的二极管,通过调节二极管的工作数量调节所述TVS管的触发电压;在所述终端区形成分压内环和分压外环;在所述元胞区至所述触发区形成栅极电阻和栅极结构,所述栅极结构和所述MOS管的栅极相连接;
形成互连金属,使所述TVS管的阴极通过所述栅极结构与所述MOS管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述MOS管的源极之间;使所述MOS的漏极与所述TVS管的阳极相连。
9.如权利要求8所述的TVS器件的制造方法,其特征在于,所述基板主体包括:第一导电类型的衬底和形成在所述衬底上的同质外延层,所述衬底的掺杂浓度大于所述外延层的掺杂浓度;
形成所述栅极电阻、所述栅极结构、所述分压内环和所述分压外环包括:
在所述外延层上形成栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽;
在所述栅极电阻沟槽、栅极结构沟槽、分压内环沟槽和分压外环沟槽的内壁形成第一氧化层,之后再形成多晶硅,以形成所述栅极电阻、所述栅极结构、所述分压内环和所述分压外环。
10.如权利要求9所述的TVS器件的制造方法,其特征在于,形成所述TVS管和所述MOS管包括:
在所述元胞区的所述外延层上形成栅极沟槽,且所述栅极沟槽和所述栅极结构沟槽相连通;在所述栅极沟槽的内壁形成第一氧化层,之后在所述栅极沟槽中形成多晶硅;
利用光刻、注入及扩散工艺,在所述外延层表面形成基区,其中形成在所述触发区的所述基区相互隔离;
利用光刻、注入及退火工艺,在所述元胞区的所述外延层中和所述触发区的所述基区中形成第一导电类型的源区;
利用薄膜工艺,形成表面氧化层,覆盖整个所述外延层;
在所述表面氧化层中形成第一接触孔,以暴露出所述元胞区和所述触发区中的基区;
利用注入工艺通过所述第一接触孔在所述基区中形成体区;
利用光刻及刻蚀工艺,在所述表面氧化层中形成第二接触孔,以暴露出所述源区;
形成所述第一接触孔时或形成所述第二接触孔时,还暴露出所述多晶硅;
利用光刻及刻蚀工艺,在所述表面氧化层及所述第一接触孔、所述第二接触孔中以及所述表面氧化层上形成正面金属;
背面减薄所述衬底,并形成背面金属;
所述正面金属和所述背面金属构成所述互连金属;
所述触发区中的所述基区和所述源区构成二极管,所述互连金属使多个所述二极管串联;所述元胞区的所述源区作为所述MOS管的源极,所述衬底作为所述MOS管的漏极,所述栅极沟槽中的多晶硅构成所述MOS管的栅极。
11.如权利要求9所述的TVS器件的制造方法,其特征在于,所述方法还包括:在所述基板主体背面的所述衬底中形成第二导电类型的背面掺杂区,使所述MOS管转变为IGBT管;所述栅极结构与所述IGBT管的栅极相连接;所述互连金属使所述TVS管的阴极通过所述栅极结构与所述IGBT管的栅极相连接;使所述栅极电阻并联于所述TVS管的阴极与所述IGBT管的发射极之间;使所述IGBT的集电极与所述TVS管的阳极相连。
12.如权利要求10所述的TVS器件的制造方法,其特征在于,所述栅极电阻沟槽、所述栅极结构沟槽、所述分压内环沟槽、所述分压外环沟槽和所述栅极沟槽在同一步骤中形成,以及在所述栅极电阻沟槽、栅极结构沟槽、分压内环沟槽、分压外环沟槽和所述栅极沟槽内同步形成所述第一氧化层和所述多晶硅。
13.如权利要求8所述的TVS器件的制造方法,其特征在于,所述终端区环绕于所述元胞区的外周;
所述终端区包括分压内环和分压外环,所述分压内环和所述分压外环之间为所述触发区。
14.如权利要求8所述的TVS器件的制造方法,其特征在于,所述元胞区位于所述基板主体的中央,所述触发区位于所述元胞区的一侧边缘,所述终端区为环形,将所述元胞区和所述触发区包围在内。
CN202310579945.2A 2023-05-22 2023-05-22 一种tvs器件及其制造方法 Pending CN116404003A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310579945.2A CN116404003A (zh) 2023-05-22 2023-05-22 一种tvs器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310579945.2A CN116404003A (zh) 2023-05-22 2023-05-22 一种tvs器件及其制造方法

Publications (1)

Publication Number Publication Date
CN116404003A true CN116404003A (zh) 2023-07-07

Family

ID=87012549

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310579945.2A Pending CN116404003A (zh) 2023-05-22 2023-05-22 一种tvs器件及其制造方法

Country Status (1)

Country Link
CN (1) CN116404003A (zh)

Similar Documents

Publication Publication Date Title
CN116884969B (zh) 一种半导体器件及其制造方法
US8222115B2 (en) Method of forming a high capacitance diode
US8476672B2 (en) Electrostatic discharge protection device and method for fabricating the same
CN105655402A (zh) 低压超结mosfet终端结构及其制造方法
CN116525608A (zh) 一种tvs器件及其制造方法
CN114122112A (zh) 一种沟槽型功率器件及其制造方法
US9722035B2 (en) Method for manufacturing termination structure of semiconductor device
CN114843334B (zh) 一种平面式功率mosfet器件的闸汲端夹止结构
CN116454084B (zh) 一种tvs器件及其制造方法
CN116404003A (zh) 一种tvs器件及其制造方法
CN116598306B (zh) 一种tvs器件及其制造方法
CN211605156U (zh) 一种静电放电保护器件
CN116487382B (zh) 一种ldmos工艺tvs器件及其制造方法
CN116825778B (zh) 一种sgt mos工艺tvs器件及其制造方法
CN116387363B (zh) 一种ldmos工艺tvs器件及其制造方法
CN111192871B (zh) 用于静电防护的晶体管结构及其制造方法
CN114023823A (zh) 一种具有esd保护的mosfet结构及制造方法
CN116487385A (zh) 一种tvs器件及其制造方法
CN116404004B (zh) 一种sgt mos工艺tvs器件及其制造方法
CN116564959B (zh) 一种sgt mos工艺tvs器件及其制造方法
KR101407273B1 (ko) 서지 보호용 반도체 장치 및 그 제조방법
CN116487383A (zh) 一种tvs器件及其制造方法
CN116525609A (zh) 一种ldmos工艺tvs器件及其制造方法
CN116646352A (zh) 一种ldmos工艺tvs器件及其制造方法
CN116487384A (zh) 一种sgt mos工艺tvs器件及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination