CN116682377B - 像素电路及其驱动方法、显示面板 - Google Patents

像素电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN116682377B
CN116682377B CN202310748083.1A CN202310748083A CN116682377B CN 116682377 B CN116682377 B CN 116682377B CN 202310748083 A CN202310748083 A CN 202310748083A CN 116682377 B CN116682377 B CN 116682377B
Authority
CN
China
Prior art keywords
transistor
electrically connected
node
terminal
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310748083.1A
Other languages
English (en)
Other versions
CN116682377A (zh
Inventor
王�琦
刘杰
张晗
曾迎祥
肖丽娜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EverDisplay Optronics Shanghai Co Ltd
Original Assignee
EverDisplay Optronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EverDisplay Optronics Shanghai Co Ltd filed Critical EverDisplay Optronics Shanghai Co Ltd
Priority to CN202310748083.1A priority Critical patent/CN116682377B/zh
Publication of CN116682377A publication Critical patent/CN116682377A/zh
Application granted granted Critical
Publication of CN116682377B publication Critical patent/CN116682377B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供了一种像素电路及其驱动方法、显示面板。所述像素电路包括初始化单元、数据写入单元、驱动晶体管、阈值补偿单元和存储电容;其中,初始化单元将初始化电压传输至第一节点,以对存储电容进行充电;第一节点为存储电容的第二端、驱动晶体管的控制端以及阈值补偿单元之间的连接节点;阈值补偿单元与数据写入单元获取驱动晶体管的阈值电压以及数据线传输的数据电压,并将阈值电压以及数据电压写入至第一节点;耦合单元,与初始化单元、阈值补偿单元或驱动晶体管中至少一个电连接,使在发光阶段,减小所述第一节点电位的波动。本发明通过耦合单元,使第一节点在发光阶段的电位波动减小,进而改善屏幕在低刷显示时出现的闪烁问题。

Description

像素电路及其驱动方法、显示面板
技术领域
本发明涉及显示技术领域,具体涉及一种像素电路及其驱动方法、显示面板。
背景技术
有机发光显示器件(Organic Light Emitting Display,简称OLED)具有全固态、自发光、广视角、广色域、反应速度快、高发光效率、高亮度、高对比度、超薄、超轻、低功耗、工作温度范围广、可制作大尺寸与可挠曲的面板及制程简单等诸多优点,能够实现真正意义上的柔性显示,近年来越来越受到市场上的关注与重视。
具有OLED显示器件的设备具有长续航,低功耗是终端设备的主要需求之一。目前,通过在部分使用场景下使用低刷新频率,可以降低屏幕的功耗,从而达到增加续航的目的。图1示出了现有技术中的一种OLED器件的像素电路。如图1中所示,像素电路中包括多个晶体管,当发光控制信号EM’为低电平时,第五晶体管T5’至第八晶体管T8’导通,其余晶体管截止,使OLED器件发光。图1中第一晶体管T1’和第二晶体管T2’两个晶体管为双栅晶体管,两个双栅晶体管的中间节点相连,且与第八晶体管T8’的漏极相连接。在发光阶段时,第一节点N1’的电位通常在1.5V~4.5V之间变动(针对不同亮度的画面),ELVDD’的电位一般为4.6V左右。在发光阶段,第八晶体管T8’的导通可使第一晶体管T1’的中点T1m’和第二晶体管T2’的中点T2m’的电位被ELVDD’改写为4.6V,因此,在第一节点N1’与第一晶体管T1’的中点T1m’和第二晶体管T2’的中点T2m’的电位接近时,可降低第一晶体管T1’的中点T1m’与第一节点N1’的电位差,以及第二晶体管T2’的中点T2m’与第一节点N1’的电位差,从而达到改善OLED发光时的闪烁问题。但当第一节点N1’处于较低电位时,即与ELVDD’电位相差较大时,在发光阶段,由于T1m’和T2m’均与ELVDD’电位相同且恒定,所以T1m’和T2m’向N1’点的漏电可能会增强,且随着漏电持续时间会增加,反而会带来N1’点电位波动继续增加的可能。在低刷显示时,一帧的显示时间较长,会导致在一帧内的第一节点N1’电位变化幅度增大,进而导致发光电流变化幅度增加,使屏幕发生明显闪烁,影响显示画面的稳定性。
发明内容
针对现有技术中的问题,本发明的目的在于提供一种像素电路及其驱动方法、显示面板,解决屏幕在低刷新频率下显示时出现的明显闪烁问题。
本发明实施例提供一种像素电路,包括:初始化单元、数据写入单元、驱动晶体管、阈值补偿单元和存储电容;其中,
所述初始化单元配置为响应于第一扫描信号,将初始化电压传输至第一节点,以对所述存储电容进行充电;所述第一节点为所述存储电容的第二端、所述驱动晶体管的控制端以及阈值补偿单元之间的连接节点;
所述阈值补偿单元与所述数据写入单元配置为响应于第二扫描信号,获取驱动晶体管的阈值电压以及数据线传输的数据电压,并将所述阈值电压以及所述数据电压写入至第一节点;
耦合单元,与所述初始化单元、所述阈值补偿单元或所述驱动晶体管中至少一个电连接,减小第一节点在发光阶段时的电位波动。
在一些实施例中,所述初始化单元包括第一晶体管,所述第一晶体管的控制端与第一扫描线电连接,所述第一晶体管的第一端与第一初始化信号线电连接,所述第一晶体管的第二端与所述第一节点电连接。
在一些实施例中,所述第一晶体管为双栅晶体管,所述耦合单元包括第一电容,所述第一电容的第一端与所述第一扫描线电连接;所述第一电容的第二端与所述第一晶体管的第一端与第二端的中间节点电连接。
在一些实施例中,所述阈值补偿单元包括第二晶体管,所述第二晶体管的控制端与第二扫描线电连接,所述第二晶体管的第一端与所述第一节点电连接,所述第二晶体管的第二端与所述驱动晶体管的第二端电连接。
在一些实施例中,所述第二晶体管为双栅晶体管,还包括第一电源,所述耦合单元包括第二电容,所述第二电容的第一端与所述第一电源电连接,所述第二电容的第二端与所述第二晶体管的第一端和第二端的中间节点电连接。
在一些实施例中,所述数据写入单元包括第三晶体管,所述第三晶体管的控制端与所述第二扫描线电连接,所述第三晶体管的第一端与所述数据线电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接。
在一些实施例中,还包括重置单元和发光控制单元,所述重置单元响应于第三扫描信号,以重置发光器件的第一端的电位;所述发光控制单元配置为响应于发光控制信号,将所述驱动晶体管输出的驱动电流输出给所述发光器件,以使所述发光器件发光。
在一些实施例中,所述重置单元包括第四晶体管,所述第四晶体管的控制端与第三扫描线电连接,所述第四晶体管的第一端与第二初始化信号线电连接,所述第四晶体管的第二端与所述发光器件的第一端的电连接。
在一些实施例中,还包括第二电源,所述发光控制单元置于第一电源及所述第二电源之间,以驱动所述发光器件的发光。
在一些实施例中,所述发光控制单元包括第五晶体管和第六晶体管,所述第五晶体管的控制端与发光控制线电连接;所述第五晶体管的第一端与所述第一电源电连接,所述第五晶体管的第二端与所述驱动晶体管的第一端电连接;
所述第六晶体管的控制端与所述发光控制线电连接,所述第六晶体管的第一端与所述驱动晶体管的第二端电连接,所述第六晶体管的第二端与所述发光器件的第一端电连接。
在一些实施例中,所述耦合单元还包括第八晶体管,所述第八晶体管的控制端与第四扫描线电连接,所述第八晶体管的第一端与第三初始化信号线电连接,所述第八晶体管的第二端与所述驱动晶体管的第一端电连接。
本发明实施例还提供了一种像素电路的驱动方法,用于驱动如上所述的像素电路,所述方法包括如下步骤:
在初始化阶段,第一扫描信号为工作电平,第一初始化电压初始化所述第一节点的电位;
在数据写入阶段及阈值补偿阶段,第二扫描信号为工作电平,将所述数据电压及所述驱动晶体管的阈值电压传输至所述第一节点,并存储至所述存储电容中;
在发光阶段,发光控制信号为工作电平,通过所述像素电路为发光器件提供驱动电流,控制发光器件的发光显示;
其中,通过耦合单元降低所述第一节点在发光阶段的电位波动。
本发明实施例还提供了一种显示面板,包括如上所述的像素电路。
本发明所提供的像素电路及其驱动方法、显示面板具有如下优点:
通过耦合单元减小第一节点在发光阶段时的电位波动,第一节点电位波动减小,则亮度波动减小,改善屏幕在低刷新显示时出现的明显闪烁问题。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显。
图1是现有技术中的一像素电路的示意图;
图2是本发明实施例1的像素电路的示意图;
图3是本发明实施例1的像素电路对应的驱动时序图;
图4是与图3对应的驱动时序下N1节点的电位变化图;
图5是本发明实施例1中的不同电容值的Cm1下中间节点T1m的电位图;
图6是本发明实施例2的像素电路的示意图;
图7是本发明实施例2的像素电路对应的驱动时序图;
图8是在图7的驱动时序下本发明实施例2中有无第一电容Cm1时N1节点和T2m节点的电位变化图;
图9是本发明实施例2中不同电容值的第二电容Cm2下N1节点的电位变化图;
图10是本发明实施例2中不同电容值的第二电容Cm2下中间节点T2m电位变化图;
图11是本发明实施例3的像素电路的示意图;
图12是本发明实施例3的像素电路的驱动时序图。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本发明将全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的结构,因而将省略对它们的重复描述。说明书中的“或”、“或者”均可能表示“和”或者“或”。
在本申请的表示中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的表示意指结合该实施例或示例表示的具体特征、结构、材料或者特点包括于本申请的至少一个实施例或示例中。而且,表示的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本申请中表示的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于表示目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或隐含地包括至少一个该特征。在本申请的表示中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
本发明实施例中的所采用的晶体管可以为薄膜晶体管或场效应晶体管或其他特性相同的器件。按照晶体管的特性区分可以将晶体管分为N型和P型,以下实施例中是以P型晶体管进行说明的。本发明实施例中的控制端为源极,第一端为源极,第二端为漏极,当P型晶体管的栅极输入低电平时,源漏极导通。在此处需要说明的是,本发明实施例中以所有晶体管为采用P型晶体管为例,则工作电平是指P型晶体管开启工作的有效电平,即低电平,非工作电平则指高电平。
本发明实施例中的发光器件包括但不限于有机电致发光二极管OLED,以下发光器件以OLED为例进行说明,本发明实施例中,OLED的第一端指OLED的阳极,OLED的第二端指OLED的阴极。
为解决现有技术中显示面板在低刷新显示下出现的闪烁问题,本发明提供了一种像素电路,包括:初始化单元、数据写入单元、驱动晶体管、阈值补偿单元和存储电容;其中,
所述初始化单元配置为响应于第一扫描信号,将初始化电压传输至第第一节点,以对所述存储电容进行充电;所述第一节点为所述存储电容的第二端、所述驱动晶体管的控制端以及阈值补偿单元之间的连接节点;
所述阈值补偿单元配置为与所述数据写入单元配置为响应于第二扫描信号,获取驱动晶体管的阈值电压以及数据线传输的数据电压,并将所述阈值电压以所述数据电压写入至第一节点;
耦合单元,与所述初始化单元、所述阈值补偿单元、所述驱动晶体管中的至少一个电连接,减小第一节点在发光阶段时的电位波动。
通过耦合单元使第一节点在发光阶段时的电位波动减小,进而亮度变化小,使屏幕在低刷显示时无明显闪烁,解决屏幕低刷时的闪烁问题。
相应的,本发明实施例还提供了一种像素电路驱动方法,用于驱动如上所述的像素电路,所述方法包括如下步骤:
在初始化阶段,第一扫描信号为工作电平,第一初始化电压初始化所述第一节点的电位;
在数据写入阶段及阈值补偿阶段,第二扫描信号为工作电平,将所述数据电压及所述驱动晶体管的阈值电压传输至所述第一节点,并存储至所述存储电容中;
在发光阶段,发光控制信号为工作电平,通过所述像素电路为发光器件提供驱动电流,控制发光器件的发光显示;
其中,通过耦合单元降低所述第一节点在发光阶段的电位波动,改善屏幕在低刷时出现的明显闪烁问题。
本发明实施例还提供了一种显示面板,包括如上所述的像素电路,因此可取得上述像素电路的技术效果,此处不再赘述。
具体地,下面将结合具体实施例对本发明进行详细介绍。
【实施例1】
图2示出了实施例1提供的像素电路的示意图。如图2所示,所述像素电路包括初始化单元、数据写入单元、驱动晶体管T7、阈值补偿单元和存储电容Cst。具体地,所述初始化单元包括第一晶体管T1,所述第一晶体管T1的控制端与第一扫描线Sn-1电连接,所述第一晶体管T1的第一端与第一初始化信号线电连接,所述第一晶体管的第二端与所述第一节点N1连接。所述第一晶体管T1为双栅晶体管,所述耦合单元包括第一电容Cm1,所述第一电容Cm1的第一端与所述第一扫描线Sn-1电连接;所述第一电容Cm1的第二端与所述第一晶体管T1的第一端与第二端的中间节点T1m电连接。其中,所述第一初始化信号线提供第一初始化电压Vint1,所述第一扫描信号线提供第一扫描信号。
所述阈值补偿单元包括第二晶体管T2,所述第二晶体管T2的控制端与所述第二扫描线Sn电连接,所述第二晶体管T2的第一端T2a与所述第一节点N1电连接,所述第二晶体管T2的第二端T2b与所述驱动晶体管T7的第二端电连接。其中第二扫描线Sn提供第二扫描信号。所述数据写入单元包括第三晶体管T3,所述第三晶体管T3的控制端与所述第二扫描线Sn电连接,所述第三晶体管T3的第一端与数据线Data电连接,所述第三晶体管T3的第二端与所述驱动晶体管T7的第一端电连接。其中,所述数据线DATA提供数据电压Vdata。
所述像素电路还包括重置单元和发光控制单元,所述重置单元响应于第三扫描信号重置OLED的阳极电位;所述发光控制单元配置为响应于发光控制信号,将所述驱动晶体管T7输出的驱动电流输出给所述OLED,以使所述OLED发光。
其中,所述重置单元包括第四晶体管T4,所述第四晶体管T4的控制端与第三扫描线Sn+1电连接,所述第四晶体管T4的第一端与第二初始化信号线电连接,所述第四晶体管T4的第二端与OLED的阳极电连接。其中,第三扫描线Sn+1提供第三扫描信号。所述像素电路还包括第二电源ELVSS,所述发光控制单元置于所述第一电源ELVDD及所述第二电源ELVSS之间,第一电源ELVDD提供电源正压,第二电源ELVSS提供电源负压,以驱动OLED的发光。
所述发光控制单元包括第五晶体管T5和第六晶体管T6,所述第五晶体管T5的控制端与发光控制线Em电连接;所述第五晶体管T5的第一端与所述第一电源ELVDD电连接,所述第五晶体管T5的第二端与所述驱动晶体管T7的第一端电连接。其中,所述发光控制线Em提供发光控制信号。
所述第六晶体管T6的控制端与发光控制线Em电连接,所述第六晶体管T6的第一端与所述驱动晶体管T7的第二端电连接,所述第六晶体管T6的第二端与所述OLED的阳极电连接。
本发明实施例还提供了一种像素电路驱动方法,用于驱动如上所述的像素电路,结合图3所示的时序可得,所述驱动方法包括如下步骤:
在初始化阶段,第一扫描信号为工作电平,第一初始化电压Vint1初始化第一节点N1的电位;
在数据写入阶段及阈值补偿阶段,第二扫描信号为工作电平,将数据电压Vdata及驱动晶体管T7的阈值电压Vth传输至第一节点N1,并存储至存储电容Cst中;
在发光阶段,发光控制信号为工作电平,通过所述像素电路为OLED提供驱动电流,控制OLED发光显示;
其中,当第一扫描信号由低电平转变为高电平时,第一电容Cm1的第一端的电位被拉高,在第一电容Cm1的耦合作用下,中间节点T1m的电位被拉高,从而可降低中间节点T1m与第一节点N1处的电位差,从而使在发光阶段,减小第一节点N1的电位波动,从而使OLED在发光时减少低频闪烁,改善屏幕在低刷新频率下的闪烁问题。
图4对应图3中驱动时序的第一节点N1的电位变化图。如图4所示,在无第一电容Cm1时,在数据写入与阈值补偿阶段结束后,第一晶体管T1的中间节点T1m1与第一节点N1的电位差为△V1;而当像素电路中添加第一电容Cm1后,第一晶体管T1的中间节点T1m2与第一节点N1的电位差为△V2,△V2小于△V1。由于第一节点N1与中间节点T1m的电位差减小,因此在发光阶段,第一节点N1的电位波动减小,进而改善一帧内的电流和发光亮度的波动,使屏幕在低刷显示时无明显闪烁,可改善OLED在低刷显示时的闪烁问题。
相应的,本发明实施例1还提供了一种显示面板,包括如上所述的像素电路,因此所述显示面板可取得上述像素电路可取得的所有技术效果,可改善低刷显示时显示面板的闪烁问题。
进一步地,如图5所示,通过仿真实验探究不同电容值的Cm1下,节点T1m的电位提升情况。从图5中可得,在无第一电容Cm1时,T1m节点(normal点)的电位大约为0.3V;从Cm1=1fF到Cm1=5fF时,中间节点T1m的电位也逐渐升高,因此,随着电容值的增大,可进一步缩小T1m与第一节点N1的电位差,降低发光阶段时第一节点N1的波动,改善屏幕在一帧内发光时的电位与亮度波动,减小屏幕发光时的闪烁问题。本领域技术人员可根据实际显示需求,选择Cm1的电容值。
【实施例2】
图6示出了本发明实施例2的像素电路图。如图2所示,与实施例1中不同之处在于,所述耦合单元为第二电容Cm2,所述第二晶体管T2为双栅晶体管,所述第二电容Cm2的第一端与所述第一电源ELVDD电连接,所述第二电容Cm2的第二端与所述第二晶体管T2的第一端T2a和第二端T2b的中间节点T2m电连接。
相应的,本发明实施例2还提供了一像素电路的驱动方法,结合图7和图8所示,与实施例1中驱动方法不同之处在于,通过第二电容Cm2控制第一节点N1与中间节点T2m的电压差,使第一节点N1在发光阶段的电位波动及亮度波动减小,改善屏幕低刷时的闪烁问题。
当第二扫描信号由低电平转变为高电平时,由于电容耦合作用,第一节点N1与中间节点T2m的电位均会被拉高。而由于第一节点N1连接存储电容Cst,Cst的电容值相对较大,而T2m节点仅存在较小量的寄生电容,因此T2m提升节点电位相对较大,而N1节点提升的电位相对较小(此处可忽略不计),如图8所示,此时第一节点N1与中间节点T2m1被拉高后的电位差为△V3,△V3较大,即在T2a之间存在一个较大的Vds,在T2m和N1两点间会产生漏电,会使在发光阶段时N1节点波动大,导致屏幕在低刷时出现明显闪烁。
在电容耦合作用下,T2m处的电位变化如下公式:
其中ΔVT2m为T2m提升的电位;VGH为第二扫描线Sn的高电平信号电压,VGL为第二扫描线Sn的低电平信号电压,为第一扫描信号线与节点T2m间的寄生电容,/>为节点T2m处的耦合电容。
而当添加耦合单元C2m时,增加了CT2m,降低了第二扫描线Sn由低到高过程中电容耦合作用所造成的T2m节点的电位提升,从而可缩小与N1点的电位差。如图8所示,当添加耦合单元C2m,在完成数据写入与阈值补偿之后,第一节点N1与中间节点Cm2的电位差为△V4,△V4小于△V3,T2m与N1间的电位差降低。因此在发光阶段时,通过第二耦合电容C2m可减少N1节点的电位波动,进而减少OLED发生低频闪烁。
进一步地,通过仿真实验探究不同电容值的Cm2下,节点N1和T2m的电位提升情况。图9和图10分别示出了第二电容Cm2的容量从1fF到40fF时N1节点和T2m节点的电位变化图。从图9和图10中可得,随着Cm2容量的增大,第一节点N1和中间节点T2m的电位逐渐减小。
当Cm2=1fF时,两节点的电位差为△V3=4.4197-2.5183=1.9014V。
当Cm2=40fF时,两节点的电位差为△V4=2.4575-2.2384=0.2191V。
由此可得,随着第二电容Cm2电容值的增大,T2m和N1节点间的压差被减小,即T2a的Vds下降,漏电下降,因此在发光阶段时,第一节点N1的电位波动可得到改善,进而可减少低刷时屏幕发生的闪烁问题。
相应的,本发明实施例2还提供了一种显示面板,包括如上所述的像素电路,因此所述显示面板可取得上述像素电路可取得的所有技术效果,可改善低刷显示时显示面板的闪烁问题。
【实施例3】
如图11所示,本发明还提供了实施例3的像素电路,除添加第一电容Cm1和第二电容Cm2外,与实施例1和实施例2中不同之处在于,实施例3中在第二节点N2处添加了一第八晶体管T8,第八晶体管T8的第一端与第三初始化信号线电连接,其第二端与第二节点N2电连接,其控制端与第四扫描线Sn+2电连接。
如图12所示,在数据写入与阈值补偿结束后,第一节点N1使第七晶体管T7打开,第四扫描线Sn+2提供的第四扫描信号由高电平转换为低电平,第三初始化电压Vint3依次通过所述第八晶体管T8、第七晶体管T7传输至第三节点N3,其中,Vint3为正电位。在Vint3作用下N3节点电位拉高,减弱T2b漏电导致的T2m电位的变化,使T2m与N1点的电位差进一步降低,进而改善在发光阶段时,N1节点电位的波动,降低OLED发光时在闪烁。
在实施例3中T1m和T2m并未连接在一起,因此不会出现同时由T1m和T2m向第一节点N1漏电,且T1m的漏电方向为至第一节点N1至T1m,而T2m的漏电方向为T2m至第一节点N1,漏电方向不同具有一定的相互抵消作用,进一步降低一帧时第一节点N1的电位波动。
相应的,本发明实施例3还提供了一种显示面板,包括如上所述的像素电路,因此所述显示面板可取得上述像素电路可取得的所有技术效果,可改善低刷显示时显示面板的闪烁问题。
本发明所提供的像素电路及其驱动方法、显示面板具有如下优点:
本发明通过耦合单元减小第一节点在发光阶段时的电位波动,使在发光阶段时发光器件的亮度波动降低,进而减少屏幕在低刷时出现的闪烁问题。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (11)

1.一种像素电路,其特征在于,包括:初始化单元、数据写入单元、驱动晶体管、阈值补偿单元和存储电容;其中,
所述初始化单元配置为响应于第一扫描信号,将初始化电压传输至第一节点,以对所述存储电容进行充电;所述第一节点为所述存储电容的第二端、所述驱动晶体管的控制端以及阈值补偿单元之间的连接节点;所述初始化单元包括第一双栅晶体管;
所述阈值补偿单元与所述数据写入单元配置为响应于第二扫描信号,获取驱动晶体管的阈值电压以及数据线传输的数据电压,并将所述阈值电压以及所述数据电压写入至第一节点;所述阈值补偿单元包括第二双栅晶体管;
耦合单元,与所述初始化单元、所述阈值补偿单元或所述驱动晶体管电连接,减小所述第一节点在发光阶段时的电位波动;所述耦合单元包括第一电容、第二电容和第八晶体管,所述第一电容的第一端与第一扫描线电连接;所述第一电容的第二端与所述第一双栅晶体管的第一端与第二端的中间节点电连接;所述第二电容的第一端与第一电源电连接,所述第二电容的第二端与所述第二双栅晶体管的第一端和第二端的中间节点电连接;所述第八晶体管的控制端与扫描线电连接,所述第八晶体管的第一端与第三初始化信号线电连接,所述第八晶体管的第二端与所述驱动晶体管的第一端电连接;所述第八晶体管配置为响应于所述扫描信号线提供的扫描信号,以将所述第三初始化信号线提供的第三初始化电压传输至所述驱动晶体管的第二端,进而拉高所述驱动晶体管的第二端的电位,减弱所述第二双栅晶体管的第一端和第二端的中间节点的电位变化,使第一节点与所述第二双栅晶体管的第一端和第二端的中间节点的电位差降低;
第一电容的电容值大于等于1fF,且小于等于5fF;第二电容的电容值大于等于1fF,且小于等于40fF。
2.根据权利要求1所述的像素电路,其特征在于,所述第一双栅晶体管的控制端与第一扫描线电连接,所述第一双栅晶体管的第一端与第一初始化信号线电连接,所述第一双栅晶体管的第二端与所述第一节点电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述第二双栅晶体管的控制端与第二扫描线电连接,所述第二双栅晶体管的第一端与所述第一节点电连接,所述第二双栅晶体管的第二端与所述驱动晶体管的第二端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述数据写入单元包括第三晶体管,所述第三晶体管的控制端与所述第二扫描线电连接,所述第三晶体管的第一端与所述数据线电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接。
5.根据权利要求4所述的像素电路,其特征在于,还包括重置单元和发光控制单元,所述重置单元响应于第三扫描信号,以重置发光器件的第一端的电位;所述发光控制单元配置为响应于发光控制信号,将所述驱动晶体管输出的驱动电流输出给所述发光器件,以使所述发光器件发光。
6.根据权利要求5所述的像素电路,其特征在于,所述重置单元包括第四晶体管,所述第四晶体管的控制端与第三扫描线电连接,所述第四晶体管的第一端与第二初始化信号线电连接,所述第四晶体管的第二端与所述发光器件的第一端的电连接。
7.根据权利要求6所述的像素电路,其特征在于,还包括第二电源,所述发光控制单元置于第一电源及所述第二电源之间,以驱动所述发光器件的发光。
8.根据权利要求7所述的像素电路,其特征在于,所述发光控制单元包括第五晶体管和第六晶体管,所述第五晶体管的控制端与发光控制线电连接;所述第五晶体管的第一端与所述第一电源电连接,所述第五晶体管的第二端与所述驱动晶体管的第一端电连接;
所述第六晶体管的控制端与所述发光控制线电连接,所述第六晶体管的第一端与所述驱动晶体管的第二端电连接,所述第六晶体管的第二端与所述发光器件的第一端电连接。
9.根据权利要求4所述的像素电路,其特征在于,所述第八晶体管的控制端与第四扫描线电连接。
10.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求1-9中任一项所述的像素电路,所述方法包括如下步骤:
在初始化阶段,第一扫描信号为工作电平,第一初始化电压初始化所述第一节点的电位;
在数据写入阶段及阈值补偿阶段,第二扫描信号为工作电平,将所述数据电压及所述驱动晶体管的阈值电压传输至所述第一节点,并存储至所述存储电容中;
在发光阶段,发光控制信号为工作电平,通过所述像素电路为发光器件提供驱动电流,控制发光器件的发光显示;
其中,通过耦合单元降低所述第一节点在发光阶段的电位波动。
11.一种显示面板,其特征在于,包括如权利要求1-9任一项所述的像素电路。
CN202310748083.1A 2023-06-21 2023-06-21 像素电路及其驱动方法、显示面板 Active CN116682377B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310748083.1A CN116682377B (zh) 2023-06-21 2023-06-21 像素电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310748083.1A CN116682377B (zh) 2023-06-21 2023-06-21 像素电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN116682377A CN116682377A (zh) 2023-09-01
CN116682377B true CN116682377B (zh) 2024-04-09

Family

ID=87783621

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310748083.1A Active CN116682377B (zh) 2023-06-21 2023-06-21 像素电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN116682377B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113192460A (zh) * 2021-05-17 2021-07-30 厦门天马微电子有限公司 一种显示面板和显示装置
CN113314073A (zh) * 2021-05-17 2021-08-27 上海天马微电子有限公司 显示面板及显示装置
WO2021184192A1 (zh) * 2020-03-17 2021-09-23 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
CN114023260A (zh) * 2021-12-07 2022-02-08 云谷(固安)科技有限公司 像素驱动电路
CN114170959A (zh) * 2021-11-25 2022-03-11 云谷(固安)科技有限公司 像素驱动电路及显示面板
CN114582283A (zh) * 2022-03-30 2022-06-03 云谷(固安)科技有限公司 一种像素电路和显示面板
CN115083335A (zh) * 2022-06-08 2022-09-20 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
CN115497423A (zh) * 2022-10-31 2022-12-20 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114038420B (zh) * 2021-11-30 2023-04-07 上海天马微电子有限公司 一种显示面板和显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021184192A1 (zh) * 2020-03-17 2021-09-23 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
CN113192460A (zh) * 2021-05-17 2021-07-30 厦门天马微电子有限公司 一种显示面板和显示装置
CN113314073A (zh) * 2021-05-17 2021-08-27 上海天马微电子有限公司 显示面板及显示装置
CN114170959A (zh) * 2021-11-25 2022-03-11 云谷(固安)科技有限公司 像素驱动电路及显示面板
CN114023260A (zh) * 2021-12-07 2022-02-08 云谷(固安)科技有限公司 像素驱动电路
CN114582283A (zh) * 2022-03-30 2022-06-03 云谷(固安)科技有限公司 一种像素电路和显示面板
CN115083335A (zh) * 2022-06-08 2022-09-20 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
CN115497423A (zh) * 2022-10-31 2022-12-20 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
CN116682377A (zh) 2023-09-01

Similar Documents

Publication Publication Date Title
CN107424563B (zh) 有机发光二极管显示装置
CN110751927B (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
TWI498873B (zh) 有機發光二極體電路及其驅動方法
US9084331B2 (en) Active matrix organic light emitting diode circuit and operating method of the same
WO2020052287A1 (zh) 像素电路及其驱动方法、显示装置
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
CN111696473B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
US11217177B2 (en) Emission driver and display device including the same
CN113744683B (zh) 像素电路、驱动方法和显示装置
CN110782838A (zh) 像素驱动电路、驱动方法、显示面板及显示装置
CN114005400A (zh) 像素电路和显示面板
CN112908245B (zh) 像素电路及其驱动方法、显示面板
CN106952618A (zh) 显示装置以及像素电路及其控制方法
US11238806B2 (en) Display device
CN114495822A (zh) 像素电路及其驱动方法和显示面板
CN112885304A (zh) 像素电路、显示面板和像素电路的驱动方法
CN115565493B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN112102782A (zh) 像素驱动电路、显示面板和显示装置
WO2022156078A1 (zh) 一种μLED单元电路、其发光控制方法和像素装置
KR20220061345A (ko) 표시 장치
CN101140733A (zh) 有机电激发光二极体的驱动电路及其驱动方法
CN116682377B (zh) 像素电路及其驱动方法、显示面板
CN109147670B (zh) 一种像素补偿电路及其驱动方法、显示装置
CN104599635A (zh) 主动矩阵有机发光二极管显示器的像素补偿电路
KR101699045B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant