CN115909963A - 像素电路和包括该像素电路的显示装置 - Google Patents

像素电路和包括该像素电路的显示装置 Download PDF

Info

Publication number
CN115909963A
CN115909963A CN202211165520.9A CN202211165520A CN115909963A CN 115909963 A CN115909963 A CN 115909963A CN 202211165520 A CN202211165520 A CN 202211165520A CN 115909963 A CN115909963 A CN 115909963A
Authority
CN
China
Prior art keywords
voltage
gate
node
electrode connected
switching element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211165520.9A
Other languages
English (en)
Inventor
尚于圭
郑纹须
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN115909963A publication Critical patent/CN115909963A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

提供了一种像素电路和包括该像素电路的显示装置。像素电路包括电容器,连接在第一节点和第二节点之间;驱动元件,包括连接到第二节点的栅电极、被施加有像素驱动电压的第一电极、以及连接到第三节点的第二电极;发光元件,包括连接到第四节点的阳极电极和被施加有低电位电源电压的阴极电极;第一开关元件,被配置为通过第一扫描脉冲的栅极导通电压而导通以将数据电压施加到第一节点;第二开关元件,被配置为通过第二扫描脉冲的栅极导通电压而导通以将第二节点连接到第三节点;第三开关元件,被配置为通过发光控制脉冲的栅极导通电压而导通以将参考电压施加到第一节点,参考电压低于像素驱动电压和低电位电源电压;第四开关元件,被配置为通过发光控制脉冲的栅极导通电压而导通以将第三节点连接到第四节点;以及第五开关元件,被配置为通过第二扫描脉冲的栅极导通电压而导通,以将参考电压施加到第四节点。在生成第一扫描脉冲之前,将高于或等于像素驱动电压的电压施加到第三节点。

Description

像素电路和包括该像素电路的显示装置
相关申请的交叉引用
本申请要求享有于2021年9月30日提交的韩国专利申请No.10-2021-0130007的优先权和权益,该申请的公开内容通过引用的方式整体并入本文。
技术领域
本公开内容涉及一种像素电路和包括该像素电路的显示装置。
背景技术
根据发射层的材料,电致发光显示装置可以包括无机发光显示装置和有机发光显示装置。有源矩阵型有机发光显示装置包括自身发光的有机发光二极管(在下文中,称为“OLED”),并且具有响应速度快、发光效率高、亮度高和视角宽的优点。在有机发光显示装置中,OLED(有机发光二极管)形成在每个像素中。有机发光显示装置具有快的响应速度、优异的发光效率、亮度和视角,并且还具有优异的对比度和颜色再现性,因为黑色灰度级可以表现为全黑。
场发射显示装置的像素电路包括用作发光元件的有机发光二极管(OLED)和用于驱动OLED的驱动元件。
当像素数据的灰度级值变化很大时,由于改变驱动元件的滞后特性所需的时间,在开始再现输入图像的第一帧时段中响应时间可能会增加。因此,第一帧响应(FFR)可能恶化。
发明内容
本公开内容提供了一种用于改善像素的响应特性的像素电路和包括该像素电路的显示装置。
本公开内容的各方面不限于此,并且本领域的普通技术人员从以下描述将清楚地理解此处未描述的其他方面。
根据本公开内容的实施例的像素电路包括:电容器,连接在第一节点和第二节点之间;驱动元件,包括连接到第二节点的栅电极、被施加有像素驱动电压的第一电极、以及连接到第三节点的第二电极;发光元件,包括连接到第四节点的阳极电极和被施加有低电位电源电压的阴极电极;第一开关元件,被配置为通过第一扫描脉冲的栅极导通电压而导通,以将数据电压施加到第一节点;第二开关元件,被配置为通过第二扫描脉冲的栅极导通电压而导通,以将第二节点连接到第三节点;第三开关元件,被配置为通过发光控制脉冲的栅极导通电压而导通,以将参考电压施加到第一节点,参考电压低于像素驱动电压和低电位电源电压;第四开关元件,被配置为通过发光控制脉冲的栅极导通电压而导通,以将第三节点连接到第四节点;以及第五开关元件,被配置为通过第二扫描脉冲的栅极导通电压而导通,以将参考电压施加到第四节点。
在生成第一扫描脉冲之前,将高于或等于像素驱动电压的电压施加到第三节点。
根据本公开内容的实施例的显示装置包括:显示面板,在所述显示面板中设置了多条数据线、多条栅极线、多条电源线和多个像素;数据驱动器,被配置为将数据电压施加到多条数据线;以及栅极驱动器,被配置为向多条栅极线提供栅极信号。
栅极信号包括第一扫描脉冲、第二扫描脉冲和第三扫描脉冲。
每个像素包括像素电路。
附图说明
通过参考附图详细描述本公开内容的示例性实施例,本公开内容的上述和其他目的、特征和优点对本领域的普通技术人员来说将变得更加明显,其中:
图1是根据本公开内容第一实施例的像素电路的电路图;
图2A和图2B是示出根据本公开内容第一实施例的像素电路的第一步骤的视图;
图3A和图3B是示出根据本公开内容第一实施例的像素电路的第二步骤的视图;
图4A和图4B是示出根据本公开内容第一实施例的像素电路的第三步骤的视图;
图5A和图5B是示出根据本公开内容第一实施例的像素电路的第四步骤的视图;
图6A和图6B是示出根据本公开内容第二实施例的像素电路的第一步骤的视图;
图7A和图7B是示出根据本公开内容第二实施例的像素电路的第二步骤的视图;
图8A和图8B是示出根据本公开内容第二实施例的像素电路的第三步骤的视图;
图9A和图9B是示出根据本公开内容第二实施例的像素电路的第四步骤的视图;
图10A和图10B是示出根据本公开内容第三实施例的像素电路的第一步骤的视图;
图11A和图11B是示出根据本公开内容第三实施例的像素电路的第二步骤的视图;
图12A和图12B是示出根据本公开内容第三实施例的像素电路的第三步骤的视图;
图13A和图13B是示出根据本公开内容第三实施例的像素电路的第四步骤的视图;
图14A和图14B是示出根据本公开内容第三实施例的像素电路的第五步骤的视图;
图15A和图15B是示出根据本公开内容第四实施例的像素电路的第一步骤的视图;
图16A和图16B是示出根据本公开内容第四实施例的像素电路的第二步骤的视图;
图17A和图17B是示出根据本公开内容第四实施例的像素电路的第三步骤的视图;
图18A和图18B是示出根据本公开内容第四实施例的像素电路的第四步骤的视图;
图19A和图19B是示出根据本公开内容第四实施例的像素电路的第五步骤的视图;
图20是示出驱动元件的平衡状态转移曲线和非平衡状态转移曲线的视图;
图21是示出当处于截止状态的驱动元件导通时的栅极-源极电压的视图;
图22是示出当处于截止状态的驱动元件导通时,在驱动元件从平衡状态变为非平衡状态并最终变为平衡状态期间漏极-源极电流的绝对值的变化的视图;
图23是示出当驱动元件从平衡状态变为非平衡状态并最终变为平衡状态时驱动元件的阈值电压的视图;
图24是示出在像素电路的第二步骤中当第三节点的电压为3V、4V和6V时驱动元件的栅极-源极电压和阈值电压的变化的视图;
图25是示出本公开内容的第一帧响应(FFR)的改进效果的视图;
图26A和图26B是示出根据本公开内容第五实施例的像素电路的第一步骤的视图;
图27A和图27B是示出根据本公开内容第五实施例的像素电路的第二步骤的视图;
图28A和图28B是示出根据本公开内容第五实施例的像素电路的第三步骤的视图;
图29A和图29B是示出根据本公开内容第五实施例的像素电路的第四步骤的视图;
图30是示出根据本公开内容第五实施例的施加到像素电路的参考电压脉冲的偏移的波形图;
图31是根据本公开内容的实施例的显示装置的框图;
图32是图31的显示面板的截面图;
图33是示出根据本公开内容第一实施例的栅极驱动器的电路图;
图34是示出根据本公开内容第二实施例的栅极驱动器的电路图;
图35是根据本公开内容第一实施例的选择性驱动像素的方法的流程图;
图36是根据本公开内容第二实施例的选择性驱动像素的方法的流程图;
图37是示出仅当帧之间存在图案或场景的改变时设置补偿步骤的示例的视图;
图38是示出仅当像素行之间的灰度级的变化率大时或当存在图案改变时设置补偿步骤的示例的视图;以及
图39是示出栅极驱动器的对其设置了补偿步骤的输出信号和栅极驱动器的没有对其设置补偿步骤的输出信号的示例的视图。
具体实施方式
根据下面参考附图描述的实施例,将更清楚地理解本公开内容的优点和特征以及用于实现本公开内容的优点和特征的方法。然而,本公开内容不限于以下实施例,而是可以以各种不同的形式来实现。相反,本实施例将使本公开内容的公开内容完整,并允许本领域技术人员完全理解本公开内容的范围。本公开内容仅限定在所附权利要求的范围内。
在用于描述本公开内容的实施例的附图中示出的形状、尺寸、比率、角度、数量等仅仅是示例,并且本公开内容不限于此。在整个说明书中,相同的附图标记通常表示相同的元件。此外,在描述本公开内容时,可以省略对已知相关技术的详细描述,以避免不必要地使本公开内容的主题难以理解。
本文所使用的术语(例如“包括”、“包含”、“具有”和“由……组成”)通常旨在允许添加其他部件,除非这些术语与术语“仅”一起使用。除非另有明确说明,否则任何单数引用都可以包括复数。
即使没有明确说明,部件也被解释为包括普通的误差范围。
当使用诸如“上”、“上方”、“下方”和“下一个”的术语描述两个部件之间的位置关系时,一个或多个部件可以定位在两个部件之间,除非这些术语与术语“紧接着”或“直接”一起使用。
术语“第一”、“第二”等可以用于将部件彼此区分开,但是部件的功能或结构不受部件前面的序号或部件名称的限制。
以下实施例可以部分或全部地彼此结合或组合,并且可以以技术上各种方式链接和操作。实施例可以彼此独立地或相关联地执行。
每个像素可以包括具有不同颜色的多个子像素,以便在显示面板的屏幕上再现图像的颜色。每个子像素包括用作开关元件或驱动元件的晶体管。这种晶体管可以实现为TFT(薄膜晶体管)。
显示装置的驱动电路将输入图像的像素数据写到显示面板上的像素。为此,显示装置的驱动电路可以包括被配置为向数据线提供数据信号的数据驱动电路、被配置为向栅极线提供栅极信号的栅极驱动电路等。
在本公开内容的显示装置中,像素电路可以包括多个晶体管。晶体管可以被实现为薄膜晶体管(TFT),并且可以是包括氧化物半导体的氧化物TFT或包括低温多晶硅(LTPS)的LTPS TFT。在本公开内容中,每个像素的驱动元件采用实现为氧化物TFT的n沟道氧化物TFT来实现。在像素中,除驱动元件之外的开关元件不限于氧化物TFT。
晶体管是包括栅极、源极和漏极的三电极元件。源极是通过其将载流子提供给晶体管的电极。在晶体管中,载流子从源极开始流动。漏极是载流子通过其离开晶体管的电极。在晶体管中,载流子从源极流向漏极。在n沟道晶体管的情况下,由于载流子是电子,所以源极电压低于漏极电压,使得电子可以从源极流向漏极。在n沟道晶体管中,电流从漏极流向源极。在p沟道晶体管的情况下,由于载流子是空穴,所以源极电压高于漏极电压,使得空穴可以从源极流向漏极。在p沟道晶体管中,由于空穴从源极流向漏极,所以电流从源极流向漏极。应当注意,晶体管的源极和漏极不是固定的。例如,源极和漏极可以根据施加的电压而改变。因此,本公开内容不受晶体管的源极和漏极的限制。在以下描述中,晶体管的源极和漏极将被称为第一电极和第二电极。
栅极脉冲可以在栅极导通电压和栅极截止电压之间摆动。晶体管响应于栅极导通电压而导通,并且响应于栅极截止电压而截止。在n沟道晶体管的情况下,栅极导通电压可以是栅极高电压VGH和VEH,并且栅极截止电压可以是栅极低电压VGL和VEL。
在下文中,将参考附图详细描述本公开内容的各种实施例。在以下实施例中,将主要作为有机发光显示装置来描述显示装置,但是本公开内容不限于此。
参考图1,根据本公开内容第一实施例的像素电路包括发光元件EL、多个开关元件T1至T5、驱动元件DT、电容器Cst等。开关元件T1至T5与驱动元件DT可以一起具体体现为p沟道晶体管,但实施例不限于此。
将数据电压Vdata和栅极信号SCAN1、SCAN2和EM提供给像素电路。栅极信号SCAN1、SCAN2和EM包括在栅极导通电压VGL和VEL与栅极截止电压VGH和VEH之间摆动的脉冲。此外,将诸如像素驱动电压VDD、低电位电源电压VSS和参考电压Vref的恒定电压(或直流(DC)电压)施加到像素电路。施加到像素电路的恒定电压被设置为VDD>Vref>VSS的顺序。栅极截止电压VGH和VEH可以被设置为高于像素驱动电压VDD,并且栅极导通电压VGL和VEL可以被设置为低于低电位电源电压VSS。数据电压Vdata处于高于低电位电压VSS并低于像素驱动电压VDD的范围内。参考电压Vref可以被设置为在数据电压范围内的特定电压。
发光元件EL可以具体体现为OLED。OLED包括在阳极电极和阴极电极之间的有机化合物层。有机化合物层可以包括但不限于空穴注入层(HIL)、空穴传输层(HTL)、发射层(EML)、电子传输层(ETL)和电子注入层(EIL)。发光元件(EL)的阳极电极连接到第四节点D。OLED的阴极电极连接到VSS线42或被施加有低电位电源电压VSS的VSS电极。
驱动元件DT将根据栅极-源极电压Vgs生成的电流提供给发光元件EL,从而驱动发光元件EL。驱动元件DT包括连接到第二节点B的栅电极、连接到被施加有像素驱动电压VDD的VDD线41的第一电极、以及连接到第三节点C的第二电极。
电容器Cst连接在第一节点A和第二节点B之间。第一节点A连接到第一开关元件T1的第二电极、第三开关元件T3的第一电极、和电容器Cst的第一电极。第二节点B连接到电容器Cst的第二电极、驱动元件DT的栅电极、和第二开关元件T2的第一电极。电容器Cst被充入由驱动元件DT的采样阈值电压Vth补偿的数据电压Vdata。因此,在每个子像素中,数据电压Vdata由驱动元件DT的阈值电压Vth补偿,从而可以补偿驱动元件DT的特性的偏差,以根据一致的驱动特性来驱动子像素。
开关元件T1至T5通过施加到其栅电极的栅极导通电压VGL和VEL而导通,并且通过栅极截止电压VGH和VEH而截止。
第一开关元件T1响应于第一扫描脉冲SCAN1将数据电压Vdata施加到第一节点A。第一开关元件T1包括连接到第一栅极线31的栅电极、连接到数据线21的第一电极、和连接到第一节点A的第二电极。第一扫描脉冲SCAN1可以被生成为栅极导通电压VGL的脉冲。第一扫描脉冲SCAN1的脉冲宽度可以被设置为大约一个水平时段1H。
第二开关元件T2响应于第二扫描脉冲SCAN2连接第二节点B和第三节点C,从而将驱动元件DT作为二极管操作。第二开关元件T2包括连接到第二栅极线32的栅电极、连接到第二节点B的第一电极和连接到第三节点C的第二电极。第二扫描脉冲SCAN2通过第二栅极线32施加到像素电路。
第三开关元件T3响应于发射控制脉冲(以下称为“EM脉冲”)将参考电压Vref施加到第一节点A。第三开关元件T3包括连接到第三栅极线33的栅电极、连接到第一节点A的第一电极、和连接到Vref线43的第二电极。EM脉冲EM被生成为具有比一个水平时段长的脉冲宽度的栅极截止电压VEH的脉冲。当被施加有EM脉冲EM的第三栅极线33的电压是栅极导通电压VEL时,可以在像素驱动电压VDD和发光元件EL之间形成电流路径。
第四开关元件T4响应于EM脉冲EM来切换发光元件EL的电流路径。第四开关元件T4的栅电极连接到第三栅极线33。第四开关元件T4的第一电极连接到第三节点C,并且其第二电极连接到第四节点D。
第五开关元件T5响应于第二扫描脉冲SCAN2将参考电压Vref施加到第四节点D。第五开关元件T5包括连接到第二栅极线32的栅电极、连接到Vref线43的第一电极、和连接到第四节点D的第二电极。
在图1的像素电路中,在生成第一扫描脉冲SCAN1之前,即,在采样驱动元件DT的阈值电压Vth之前,可以将高于或等于像素驱动电压VDD的电压施加到第三节点C,使得可以由栅极-源极电压Vgs预先形成源极-漏极沟道,以采样驱动元件DT的阈值电压Vth而不受先前数据电压的影响,并且利用栅极-源极电压来驱动驱动元件DT。
将参考图2A至图5B详细描述像素电路的驱动方法。如图2A至图5B所示,可以通过执行初始化像素电路的第一步骤(或初始化步骤)INI、在采样驱动元件DT的阈值电压Vth之前形成驱动元件DT的漏极-源极沟道的第二步骤(或补偿步骤)OBS、将像素数据写入像素电路并采样驱动元件DT的阈值电压Vth的第三步骤(或采样步骤)SAM、以及驱动发光元件EL的第四步骤(或驱动发光元件的步骤)EMI来驱动像素电路。
图2A和图2B是示出图1的像素电路的第一步骤INI的视图。图2A是示出在第一步骤INI中像素电路中的电流流动和主节点的电压的电路图。图2B是在第一步骤INI中提供给像素电路的栅极信号的波形图。
参考图2A和图2B,在第一步骤INI中,将栅极导通电压VGL的第二扫描脉冲SCAN2施加到第二栅极线32。在这种情况下,第一栅极线31的电压是栅极截止电压VGH,并且第三栅极线33的电压是栅极导通电压VEL。因此,在第一步骤INI中,第二开关元件T2至第五开关元件T5导通,以初始化主节点A至D和电容器Cst。
在第一步骤INI中,将第一节点A到第四节点D初始化为参考电压Vref。在第一步骤INI中,驱动元件DT导通,并且发光元件EL截止。在第一步骤INI中,施加到发光元件EL的阳极电极的参考电压Vref和施加到其阴极电极的低电位电源电压VSS之间的差低于发光元件EL的阈值电压Vth。
图3A和图3B是示出图1的像素电路的第二步骤OBS的视图。图3A是示出在第二步骤OBS中像素电路中的电流流动和主节点的电压的电路图。图3B是在第二步骤OBS中提供给像素电路的栅极信号的波形图。
参考图3A和图3B,在第二步骤OBS中,可以将像素驱动电压VDD施加到驱动元件DT的第一电极和第二电极,以在第三步骤SAM之前形成驱动元件DT的漏极-源极沟道,使得当像素数据的灰度级值较大程度地改变时,例如,从黑灰度级变为白灰度级时,可以降低改变或反转驱动元件DT的栅极-源极电压Vgs所必需的阈值电压Vth。通过第二步骤OBS,当采样驱动元件DT的阈值电压Vth时,驱动元件DT可以由固定的栅极-源极电压Vgs驱动,而不受由于由先前数据电压引起的栅极-源极电压Vgs而导致的阈值电压Vth的影响,从而利用相同阈值电压Vth形成沟道。
驱动元件DT可以形成由固定的栅极-源极电压Vgs确定的漏极-源极沟道,而不受电容器Cst中所充的先前数据电压的影响。
在第二步骤OBS中,第二扫描脉冲SCAN2可以被反转为栅极截止电压VGH,并且生成栅极截止电压VEH的EM脉冲。在这种情况下,第一至第三栅极线31、32和33的电压是栅极截止电压VGH和VEH。因此,在第二步骤OBS中,第一开关元件T1至第五开关元件T5截止,并且驱动元件DT保持在导通状态。
驱动元件DT在第一步骤INI中导通,并且在第二步骤OBS中也保持在导通状态。因此,在第二步骤OBS中,第三节点C的电压变为像素驱动电压VDD,并因此利用负绝对值增加的栅极-源极电压Vgs驱动驱动元件DT。第二步骤OBS被设置在每帧的相同时间点,并因此对于每个帧时段,可以在第二步骤OBS中以固定的或相同的栅极-源极电压Vgs驱动驱动元件DT。
在第二步骤OBS中,可以将高于像素驱动电压VDD的电压施加到驱动元件DT的第一电极和第二电极。在这种情况下,可以改善第二步骤OBS的效果。例如,在第二步骤OBS中,像素驱动电压VDD可以增加。
图4A和图4B是示出图1的像素电路的第三步骤SAM的视图。图4A是示出在第三步骤SAM中像素电路中的电流流动和主节点的电压的电路图。图4B是在第三步骤SAM中提供给像素电路的栅极信号的波形图。
参考图4A与图4B,在第三步骤SAM中,像素数据被写入像素电路,且驱动元件DT的阈值电压Vth被采样并被储存在电容器Cst中。
在第三步骤SAM中,与像素数据的数据电压Vdata同步的第一扫描脉冲SCAN1和第二扫描脉冲SCAN2被生成为具有栅极导通电压VGL。在这种情况下,EM脉冲EM保持在栅极截止电压VEH。因此,在第三步骤SAM中,第一开关元件T1、第二开关元件T2和第五开关元件T5导通,但是第三开关元件T3和第四开关元件T4处于截止状态。
在第三步骤SAM中,将像素数据的数据电压Vdata施加到第一节点A,并且第二节点B的电压改变为VDD-Vth。此处,“Vth”表示驱动元件DT的阈值电压。在第三步骤SAM中,第三节点C的电压从VDD变为VDD-Vth。
保持时段HOLD可以设置在第三步骤SAM和第四步骤EMI之间。在保持时段HOLD期间,扫描信号SCAN1和SCAN2反转为栅极截止电压VGH。在这种情况下,因为栅极线31、32和33的电压是栅极截止电压VGH和VEH,所以所有开关元件T1到T5可以截止,并且第一节点A、第二节点B和第四节点D可以浮置。
图5A和图5B是示出图1的像素电路的第四步骤EMI的视图。图5A是示出在第四步骤EMI中像素电路中的电流流动和主节点的电压的电路图。图5B是在第四步骤EMI中提供给像素电路的栅极信号的波形图。
参考图5A和图5B,在第四步骤EMI中,EM脉冲EM被反转为栅极导通电压VEL。在第四步骤EMI中,第一栅极线31和第二栅极线32的电压是栅极截止电压VGH,并且第三栅极线33的电压是栅极导通电压VEL。因此,在第四步骤EMI中,第一开关元件T1、第二开关元件T2和第五开关元件T5截止,而第三开关元件T3和第四开关元件T4导通。
在第四步骤EMI中,将参考电压Vref施加到第一节点A,以通过电容器耦合将数据电压Vdata传送到第二节点B。在这种情况下,第二节点B的电压变为VDD-Vth-Vdata+Vref,并且第四节点D的电压是由驱动元件DT的沟道电流确定的发光元件EL的阳极电压VOLED。在第四步骤EMI中,发光元件EL可以根据来自驱动元件DT的电流发光。
图6A和图6B是示出根据本公开内容第二实施例的像素电路的第一步骤INI的视图。图6A是示出在第一步骤INI中像素电路中的电流流动和主节点的电压的电路图。图6B是在第一步骤INI中提供给像素电路的栅极信号的波形图。
在根据本公开内容第二实施例的像素电路中,参考电压Vref可以至少包括第一参考电压Vref1和第二参考电压Vref2。第一参考电压Vref1可以被设置为与上述第一实施例中的基本相同,以防止像素的黑色亮度的改变,而第二参考电压Vref2可以被设置为低于第一参考电压Vref1,以改善第二步骤OBS的效果。第二参考电压Vref2可以被设置为低于第一参考电压Vref1并且高于低电位电源电压VSS的电压。在本实施例中,如图6A所示,可以增加被施加有第二参考电压Vref2的第二Vref线432。如图6A、7A、8A和9A所示,第二实施例与第一实施例的不同之处在于,连接到第三开关元件T32和第五开关元件T52的Vref线431和432彼此分开,并且第二实施例的其他部件与第一实施例的那些部件基本相同。
在根据本公开内容第二实施例的像素电路中,将相同的附图标记分配给与第一实施例的部件基本相同的部件,并且在此省略其详细描述。提供给根据第二实施例的像素电路的栅极信号与上述第一实施例中的栅极信号基本相同。
在根据本公开内容第二实施例的像素电路中,第三开关元件T32包括连接到第三栅极线33的栅电极、连接到第一节点A的第一电极、以及连接到被施加有第一参考电压Vref1的第一Vref线431的第二电极。第五开关元件T52包括连接到第二栅极线32的栅电极、连接到被施加有第二参考电压Vref2的第二Vref线432的第一电极、以及连接到第四节点D的第二电极。
下面将参考图6A和图6B详细描述像素电路的驱动方法。可通过执行第一步骤INI、第二步骤OBS、第三步骤SAM和第四步骤EMI来驱动像素电路。
在第一步骤INI中,将栅极导通电压VGL的第二扫描脉冲SCAN2施加到第二栅极线32。在这种情况下,第一栅极线31的电压是栅极截止电压VGH,并且第三栅极线33的电压是栅极导通电压VEL。因此,在第一步骤INI中,第二开关元件T2至第五开关元件T52导通,以初始化主节点A至D和电容器Cst。
在第一步骤INI中,将第一节点A初始化为第一参考电压Vref1,并将第二至第四节点B、C和D初始化为低于第一参考电压Vref1的第二参考电压Vref2。在第一步骤INI中,驱动元件DT导通,并且发光元件EL截止。
图7A和图7B是示出根据本公开内容第二实施例的像素电路的第二步骤OBS的视图。图7A是示出在第二步骤OBS中像素电路中的电流流动和主节点的电压的电路图。图7B是在第二步骤OBS中提供给像素电路的栅极信号的波形图。
参考图7A和图7B,在第二步骤OBS中,将像素驱动电压VDD施加到驱动元件DT的第一电极和第二电极,以预先形成驱动元件DT的漏极-源极沟道。在第二步骤OBS中,当像素数据的灰度级以较大程度地改变时,例如,从黑灰度级变为白灰度级,可以降低改变或反转驱动元件DT的栅极-源极电压Vgs所必需的阈值电压Vth。通过第二步骤OBS,驱动元件DT可以形成由固定的栅极-源极电压Vgs确定的漏极-源极沟道,而不受电容器Cst中所充入的先前数据电压的影响。
在第二步骤OBS中,将第二扫描脉冲SCAN2反转为栅极截止电压VGH,并且生成栅极截止电压VEH的EM脉冲。在这种情况下,第一至第三栅极线31、32和33的电压是栅极截止电压VGH和VEH。因此,在第二步骤OBS中,第一开关元件T1至第五开关元件T52截止,并且驱动元件DT保持在导通状态。
在第二步骤OBS中,第一节点A的电压是第一参考电压Vref1,并且第二节点B的电压是第二参考电压Vref2。第三节点C的电压是像素驱动电压VDD。
驱动元件DT在第一步骤INI中导通,并且在第二步骤OBS中也保持在导通状态。因此,在第二步骤OBS中,第三节点C的电压变为像素驱动电压VDD,并因此利用负绝对值增加的栅极-源极电压Vgs驱动驱动元件DT。第二步骤OBS被设置在每帧的相同时间点,并因此对于每个帧时段,可以在第二步骤OBS中以固定的或相同的栅极-源极电压Vgs驱动驱动元件DT。
在第二步骤OBS中,可以将高于像素驱动电压VDD的电压施加到驱动元件VDD的第一电极和第二电极。在这种情况下,可以进一步改善第二步骤OBS的效果。
图8A和图8B是示出根据本公开内容第二实施例的像素电路的第三步骤SAM的视图。图8A是示出在第三步骤SAM中像素电路中的电流流动和主节点的电压的电路图。图8B是在第三步骤SAM中提供给像素电路的栅极信号的波形图。
参考图8A和图8B,在第三步骤SAM中,像素数据被写入像素电路,且驱动元件DT的阈值电压Vth被采样并被储存在电容器Cst中。
在第三步骤SAM中,将与像素数据的数据电压Vdata同步的第一扫描脉冲SCAN1和第二扫描脉冲SCAN2生成为具有栅极导通电压VGL。在这种情况下,EM脉冲EM保持在栅极截止电压VEH。因此,在第三步骤SAM中,第一开关元件T1、第二开关元件T2和第五开关元件T52导通,而第三开关元件T32和第四开关元件T4处于截止状态。
在第三步骤SAM中,将像素数据的数据电压Vdata施加到第一节点A,并且第二节点B的电压改变为VDD-Vth。在第三步骤SAM中,第三节点C的电压从VDD变为VDD-Vth。
保持时段HOLD可以设置在第三步骤SAM和第四步骤EMI之间。在保持时段HOLD期间,扫描信号SCAN1和SCAN2被反转为栅极截止电压VGH。在这种情况下,因为栅极线31、32和33的电压是栅极截止电压VGH和VEH,所以所有开关元件T1至T52可以截止,并且第一节点A、第二节点B和第四节点D可以浮置。
图9A和图9B是示出根据本公开内容第二实施例的像素电路的第四步骤EMI的视图。图9A是示出在第四步骤EMI中像素电路中的电流流动和主节点的电压的电路图。图9B是在第四步骤EMI中提供给像素电路的栅极信号的波形图。
参考图9A和图9B,在第四步骤EMI中,EM脉冲EM被反转为栅极导通电压VEL。在第四步骤EMI中,第一栅极线31和第二栅极线32的电压是栅极截止电压VGH,并且第三栅极线33的电压是栅极导通电压VEL。因此,在第四步骤EMI中,第一开关元件T1、第二开关元件T2和第五开关元件T52截止,而第三开关元件T32和第四开关元件T4导通。
在第四步骤EMI中,将第一参考电压Vref1施加到第一节点A,以通过电容器耦合将数据电压Vdata传送到第二节点B。在这种情况下,第二节点B的电压变为VDD-Vth-Vdata+Vref1,并且第四节点D的电压是由驱动元件DT的沟道电流确定的发光元件EL的阳极电压VOLED。在第四步骤EMI中,发光元件EL可以根据来自驱动元件DT的电流发光。
如图10A至图14B所示,可以通过执行初始化像素电路的第一步骤(或初始化步骤)INI、在采样驱动元件DT的阈值电压Vth之前形成驱动元件DT的漏极-源极沟道的第二步骤(或第一补偿步骤)OBS1、将像素数据写入像素电路并采样驱动元件DT的阈值电压Vth的第三步骤(采样步骤)SAM、在不干扰发光元件EL的阳极电压的情况下形成驱动元件DT的沟道的第四步骤(或第二补偿步骤)OBS2、以及驱动发光元件EL的第五步骤(或驱动发光元件的步骤)EMI来驱动根据本公开内容第三实施例的像素电路。
在根据本公开内容第三实施例的像素电路中,将相同的附图标记分配给与第一实施例的部件基本相同的部件,并且在此省略其详细描述。
如图10A所示,在根据本公开内容第三实施例的像素电路中,第三开关元件T33包括连接到被提供有第一EM脉冲EM1的第三栅极线331的栅电极、连接到第一节点A的第一电极、以及连接到被施加有参考电压Vref的Vref线43的第二电极。第四开关元件T43包括连接到被提供有第二EM脉冲EM2的第四栅极线332的栅电极、连接到第三节点C的第一电极、和连接到第四节点D的第二电极。
第一EM脉冲EM1被生成为在第二步骤OBS1开始时的时刻具有栅极截止电压VEH,并且在第四步骤OBS2开始时的时刻被反转为栅极导通电压VEL。在第五步骤EMI的至少一些部分中,第一EM脉冲EM1的电压是栅极导通电压VEL。第二EM脉冲EM2与第一EM脉冲EM1同时上升,并在第一EM脉冲EM1之后下降。第二EM脉冲EM2被生成为在第二步骤OBS1开始时的时刻具有栅极截止电压VEH,被保持在栅极截止电压VEH,并且在第五步骤EMI中被反转为栅极导通电压VEL。
图10A和图10B是示出根据本公开内容第三实施例的像素电路的第一步骤INI的视图。图10A是示出在第一步骤INI中像素电路中的电流流动和主节点的电压的电路图。图10B是在第一步骤INI中提供给像素电路的栅极信号的波形图。
参考图10A和图10B,在第一步骤INI中,将栅极导通电压VGL的第二扫描脉冲SCAN2提供给第二栅极线32。在此情况下,第一栅极线31的电压是栅极截止电压VGH,并且第三栅极线331的电压是栅极导通电压VEL。因此,在第一步骤INI中,第二开关元件T2至第五开关元件T5导通,以初始化主节点A至D和电容器Cst。
在第一步骤INI中,将第一节点A到第四节点D初始化为参考电压Vref。在第一步骤INI中,驱动元件DT导通,并且发光元件EL截止。
图11A和图11B是示出根据本公开内容第三实施例的像素电路的第二步骤OBS1的视图。图11A是示出在第二步骤OBS1中像素电路中的电流流动和主节点的电压的电路图。图11B是在第二步骤OBS1中提供给像素电路的栅极信号的波形图。
参考图11A和图11B,在第二步骤OBS1中,将像素驱动电压VDD施加到驱动元件DT的第一电极和第二电极,以预先形成驱动元件DT的漏极-源极沟道。在第二步骤OBS1中,当像素数据的灰度级较大程度地改变时,例如,从黑灰度级变为白灰度级,可以降低改变或反转驱动元件DT的栅极-源极电压Vgs所必需的阈值电压Vth。通过第二步骤OBS1,驱动元件DT可以形成由固定的栅极-源极电压Vgs确定的漏极-源极沟道,而不受电容器Cst中所充入的先前数据电压的影响。
在第二步骤OBS1中,第二扫描脉冲SCAN2可以被反转为栅极截止电压VGH,并且生成栅极截止电压VEH的第一EM脉冲EM1和第二EM脉冲EM2。在这种情况下,第一栅极线31至第四栅极线332的电压是栅极截止电压VGH和VEH。因此,在第二步骤OBS1中,第一开关元件T1至第五开关元件T5被截止,并且驱动元件DT保持在导通状态。
在第二步骤OBS1中,第一节点A和第二节点B的电压是参考电压Vref,并且第三节点C的电压是像素驱动电压VDD。
在第二步骤OBS1中,可以将高于像素驱动电压VDD的电压施加到驱动元件VDD的第一电极和第二电极。在这种情况下,可以进一步改善第二步骤OBS1的效果。
图12A和图12B是示出根据本公开内容第三实施例的像素电路的第三步骤SAM的视图。图12A是示出在第三步骤SAM中像素电路中的电流流动和主节点的电压的电路图。图12B是在第三步骤SAM中提供给像素电路的栅极信号的波形图。
参考图12A和图12B,在第三步骤SAM中,像素数据被写入像素电路,且驱动元件DT的阈值电压Vth被采样并被储存在电容器Cst中。
在第三步骤SAM中,与像素数据的数据电压Vdata同步的第一扫描脉冲SCAN1和第二扫描脉冲SCAN2被生成为具有栅极导通电压VGL。在这种情况下,第一EM脉冲EM1和第二EM脉冲EM2保持在栅极截止电压VEH。因此,在第三步骤SAM中,第一开关元件T1、第二开关元件T2和第五开关元件T5导通,而第三开关元件T33和第四开关元件T43处于截止状态。
在第三步骤SAM中,将像素数据的数据电压Vdata施加到第一节点A,并且第二节点B的电压改变为VDD-Vth。在第三步骤SAM中,第三节点C的电压从VDD变为VDD-Vth。
保持时段HOLD可以设置在第三步骤SAM和第四步骤EMI之间。在保持时段HOLD期间,扫描信号SCAN1和SCAN2被反转为栅极截止电压VGH。在此情况下,因为栅极线31、32和331的电压是栅极截止电压VGH和VEH,所以所有开关元件T1至T5可以截止,并且第一节点A、第二节点B和第四节点D可以浮置。
图13A和图13B是示出根据本公开内容第三实施例的像素电路的第四步骤OBS2的视图。图13A是示出在第四步骤OBS2中像素电路中的电流流动和主节点的电压的电路图。图13B是在第四步骤OBS2中提供给像素电路的栅极信号的波形图。
参考图13A和图13B,在第四步骤OBS2中,通过将像素驱动电压VDD施加到驱动元件DT的第一和第二电极,同时通过将参考电压Vref施加到第一节点A而将数据电压Vdata传送到第二节点B,来形成驱动元件DT的漏极-源极沟道。在第四步骤OBS2中,在第五步骤EMI之前,驱动元件DT的阈值电压Vth可以被设置为与第三步骤SAM中的阈值电压Vth相似,而不干扰第四节点D的电压,即阳极电压VOLED,以防止当像素数据的灰度级较大程度地改变时,例如在开始再现输入图像的第一帧时,亮度衰减。
在第四步骤OBS2中,第一EM脉冲EM1被反转为栅极导通电压VEL。在这种情况下,被施加有扫描脉冲SCAN1和SCAN2以及第二EM脉冲EM2的栅极线31、32和332的电压是栅极截止电压VGH和VEH。因此,在第四步骤OBS2中,第三开关元件T33和驱动元件DT导通,并且第一开关元件T1、第二开关元件T2、第四开关元件T43和第五开关元件T5截止。
在第四步骤OBS2中,第一节点A的电压是参考电压Vref,并且第二节点B的电压是VDD-Vth-Vdata+Vref。在这种情况下,第三节点C的电压是像素驱动电压VDD。
在第四步骤OBS2中,可以将高于像素驱动电压VDD的电压施加到驱动元件VDD的第一电极和第二电极。
图14A和图14B是示出根据本公开内容第三实施例的像素电路的第五步骤EMI的视图。图14A是示出在第五步骤EMI中像素电路中的电流流动和主节点的电压的电路图。图14B是在第五步骤EMI中提供给像素电路的栅极信号的波形图。
参考图14A和图14B,在第五步骤EMI中,第二EM脉冲EM2被反转为栅极导通电压VEL。在第五步骤EMI中,被施加有扫描脉冲SCAN1和SCAN2的栅极线31和32的电压是栅极截止电压VGH,并且被施加有EM脉冲EM1和EM2的栅极线331和332的电压是栅极导通电压VEL。因此,在第五步骤EMI中,第一开关元件T1、第二开关元件T2和第五开关元件T5截止,而第三开关元件T33和第四开关元件T43导通。
在第五步骤EMI中,将参考电压Vref施加到第一节点A,以将数据电压Vdata传送到第二节点B。在这种情况下,第二节点B的电压是VDD-Vth-Vdata+Vref,并且第四节点D的电压是发光元件EL的阳极电压VOLED。在第五步骤EMI中,发光元件EL可以根据来自驱动元件DT的电流发光。
根据本公开内容第四实施例的像素电路与上述第二实施例的像素电路基本相同,并且由在第三实施例中设置的栅极信号来驱动。将参考图15A至图19B描述根据本公开内容第四实施例的像素电路,其中与第二和第三实施例中的部件基本相同的部件被分配相同的附图标记,并且省略其详细描述。
如图15A所示,在根据本公开内容第四实施例的像素电路中,第三开关元件T33包括连接到被提供有第一EM脉冲EM1的第三栅极线331的栅电极、连接到第一节点A的第一电极、以及连接到被施加有第一参考电压Vref1的Vref线431的第二电极。第四开关元件T43包括连接到被提供有第二EM脉冲EM2的第四栅极线332的栅电极、连接到第三节点C的第一电极、和连接到第四节点D的第二电极。第五开关元件T52包括连接到第二栅极线32的栅电极、连接到被施加有第二参考电压Vref2的第二Vref线432的第一电极、以及连接到第四节点D的第二电极。第二参考电压Vref2可以被设置为低于第一参考电压Vref1的电压。
图15A和图15B是示出根据本公开内容第四实施例的像素电路的第一步骤INI的视图。图15A是示出在第一步骤INI中像素电路中的电流流动和主节点的电压的电路图。图15B是在第一步骤INI中提供给像素电路的栅极信号的波形图。
参考图15A和图15B,在第一步骤INI中,将栅极导通电压VGL的第二扫描脉冲SCAN2提供给第二栅极线32。在这种情况下,第一栅极线31的电压是栅极截止电压VGH,并且第三栅极线331和第四栅极线332的电压是栅极导通电压VEL。因此,在第一步骤INI中,第二开关元件T2至第五开关元件T52导通,以初始化主节点A至D和电容器Cst。
在第一步骤INI中,将第一节点A初始化为第一参考电压Vref1,并且将第二节点B至第四节点D初始化为第二参考电压Vref2。在第一步骤INI中,驱动元件DT导通,并且发光元件EL截止。
图16A和图16B是示出根据本公开内容第四实施例的像素电路的第二步骤OBS1的视图。图16A是示出在第二步骤OBS1中像素电路中的电流流动和主节点的电压的电路图。图16B是在第二步骤OBS1中提供给像素电路的栅极信号的波形图。
参考图16A和图16B,在第二步骤OBS1中,将像素驱动电压VDD施加到驱动元件DT的第一电极和第二电极,以预先形成驱动元件DT的漏极-源极沟道。
在第二步骤OBS1中,第二扫描脉冲SCAN2可以被反转为栅极截止电压VGH,并且生成栅极截止电压VEH的第一EM脉冲EM1和第二EM脉冲EM2。在这种情况下,第一栅极线31至第四栅极线332的电压是栅极截止电压VGH和VEH。因此,在第二步骤OBS1中,第一开关元件T1至第五开关元件T52截止,并且驱动元件DT保持在导通状态。
在第二步骤OBS1中,第一节点A的电压是第一参考电压Vref1,并且第二节点B的电压是第二参考电压Vref2。在这种情况下,第三节点C的电压是像素驱动电压VDD。
在第二步骤OBS1中,可以将高于像素驱动电压VDD的电压施加到驱动元件VDD的第一电极和第二电极。在这种情况下,可以进一步改善第二步骤OBS1的效果。
图17A和图17B是示出根据本公开内容第四实施例的像素电路的第三步骤SAM的视图。图17A是示出在第三步骤SAM中像素电路中的电流流动和主节点的电压的电路图。图17B是在第三步骤SAM中提供给像素电路的栅极信号的波形图。
参考图17A和图17B,在第三步骤SAM中,像素数据被写入像素电路,且驱动元件DT的阈值电压Vth被采样并被储存在电容器Cst中。
在第三步骤SAM中,将与像素数据的数据电压Vdata同步的第一扫描脉冲SCAN1和第二扫描脉冲SCAN2生成为具有栅极导通电压VGL。在这种情况下,第一EM脉冲EM1和第二EM脉冲EM2保持在栅极截止电压VEH。因此,在第三步骤SAM中,第一开关元件T1、第二开关元件T2和第五开关元件T52导通,而第三开关元件T33和第四开关元件T43处于截止状态。
在第三步骤SAM中,将像素数据的数据电压Vdata施加到第一节点A,并且第二节点B的电压改变为VDD-Vth。在第三步骤SAM中,第三节点C的电压从VDD变为VDD-Vth。
保持时段HOLD可以设置在第三步骤SAM和第四步骤EMI之间。在保持时段HOLD期间,扫描信号SCAN1和SCAN2被反转为栅极截止电压VGH。
图18A和图18B是示出根据本公开内容第四实施例的像素电路的第四步骤OBS2的视图。图18A是示出在第四步骤OBS2中像素电路中的电流流动和主节点的电压的电路图。图18B是在第四步骤OBS2中提供给像素电路的栅极信号的波形图。
参考图18A和图18B,在第四步骤OBS2中,通过将像素驱动电压VDD施加到驱动元件DT的第一电极和第二电极,同时通过将第一参考电压Vref1施加到第一节点A而将数据电压Vdata传送到第二节点B,来形成驱动元件DT的漏极-源极沟道。
在第四步骤OBS2中,第一EM脉冲EM1被反转为栅极导通电压VEL。在这种情况下,被施加有扫描脉冲SCAN1和SCAN2以及第二EM脉冲EM2的栅极线31、32和332的电压是栅极截止电压VGH和VEH。因此,在第四步骤OBS2中,第三开关元件T33和驱动元件DT导通,并且第一开关元件T1、第二开关元件T2、第四开关元件T43和第五开关元件T52截止。
在第四步骤OBS2中,第一节点A的电压是参考电压Vref,并且第二节点B的电压是VDD-Vth-Vdata+Vref1。在这种情况下,第三节点C的电压是像素驱动电压VDD。
在第四步骤OBS2中,可以将高于像素驱动电压VDD的电压施加到驱动元件VDD的第一电极和第二电极。
图19A和图19B是示出根据本公开内容第四实施例的像素电路的第五步骤EMI的视图。图19A是示出在第五步骤EMI中像素电路中的电流流动和主节点的电压的电路图。图19B是在第五步骤EMI中提供给像素电路的栅极信号的波形图。
参考图19A和图19B,在第五步骤EMI中,第二EM脉冲EM2被反转为栅极导通电压VEL。在第五步骤EMI中,被施加有扫描脉冲SCAN1和SCAN2的栅极线31和32的电压是栅极截止电压VGH,并且被施加有EM脉冲EM1和EM2的栅极线331和332的电压是栅极导通电压VEL。因此,在第五步骤EMI中,第一开关元件T1、第二开关元件T2和第五开关元件T52截止,而第三开关元件T33和第四开关元件T43导通。
在第五步骤EMI中,将参考电压Vref施加到第一节点A,以将数据电压Vdata传送到第二节点B。在这种情况下,第二节点B的电压是VDD-Vth-Vdata+Vref1,并且第四节点D的电压是发光元件EL的阳极电压VOLED。在第五步骤EMI中,发光元件EL可以根据来自驱动元件DT的电流发光。
下面将参考图20至图24详细描述像素电路的第二步骤OBS。
图20示出了驱动元件DT的平衡转移曲线
Figure BDA0003861198510000111
和非平衡转移曲线
Figure BDA0003861198510000112
。在图20中,水平轴代表驱动元件DT的栅极-源极电压Vgs,并且垂直轴代表驱动元件DT的漏极-源极电流Ids。图21示出了当处于截止状态的驱动元件DT被导通时的栅极-源极电压Vgs。图22是示出当处于截止状态的驱动元件DT被导通时,在驱动元件DT从平衡状态变为非平衡状态并最终变为平衡状态期间的漏极-源极电流的绝对值|Ids|的视图。图23是示出当驱动元件DT从平衡状态变为非平衡状态并最终变为平衡状态时驱动元件DT的阈值电压Vth的视图。
参考图20至图24,当处于截止状态的驱动元件DT被导通时,例如,当在显示装置被通电之后输入图像的再现立即开始的第一帧处驱动元件DT被导通时,驱动元件DT从平衡转移曲线
Figure BDA0003861198510000121
的电流Ids生成非平衡转移曲线
Figure BDA0003861198510000122
的电流Ids。在非平衡转移曲线
Figure BDA0003861198510000123
,驱动元件DT在各自具有唯一时间常数的电子(e-)和空穴(h+)在俘获位置被俘获或解俘获时返回到平衡状态③。
在显示装置通电之后输入图像的再现立即开始的第一帧,像素数据可以从黑灰度级变为白灰度级。在这种情况下,可能发生驱动元件DT的栅极-源极电压Vgs的反转,并且由于在非平衡状态下发生栅极-源极电压Vgs的反转,所以由于驱动元件DT的滞后特性而导致阈值电压Vth可能较大程度地改变。当阈值电压Vth较大程度地改变时,驱动元件DT的阈值电压Vth可以在第一帧的数据电压Vdata的影响下改变。当像素数据的灰度级从黑灰度级变为白灰度级,并且此后在随后的连续帧保持白灰度级时,驱动元件DT的栅极-源极电压Vgs的变化率ΔVgs对于每一帧可以不同,并且与黑灰度级变为白灰度级的第一帧相比,在一定时间之后的帧处可以非常低。由于与第一帧相比,在一定时间之后的帧,例如第四帧,驱动元件DT的阈值电压Vth的变化率ΔVth不同,所以第一帧的亮度可能低于第四帧的亮度,从而降低了第一帧响应(FFR)。
在第二步骤OBS中,增加在采样驱动元件DT的阈值电压Vth之前的相同栅极-源极电压Vgs的负(-)绝对值。因此,驱动元件DT的阈值电压Vgs可以不受为前一帧设置的数据电压Vdata的影响,并且当对每一帧执行第二步骤OBS时,可以由相同的栅极-源极电压Vgs形成驱动元件DT的漏极-源极沟道。因此,在第一帧和在一定时间之后的帧的驱动元件DT的栅极-源极电压之间的差ΔVgs可以减小,并且因此驱动元件DT的阈值电压Vth的变化率ΔVth减小,从而改善FFR特性。
在第二步骤OBS中,随着施加到第三节点C的电压增加,当完成驱动元件DT的采样时,驱动元件DT的阈值电压Vth可以减小。在第二步骤OBS中,当第三节点C的电压高于特定电压时,在完成驱动元件DT的采样时驱动元件DT的阈值电压Vth可以等于平衡状态下的阈值电压Vth。图24示出了仿真结果,该仿真结果展示出在第二步骤OBS中当第三节点C的电压为3V、4V和6V时驱动元件DT的栅极-源极电压Vgs[V]和阈值电压Vth[V]的变化。
图25示出了当假设在第一帧F1的先前状态中为像素电路设置的数据电压是黑灰度级电压并且在第一帧F1到第六帧F6的写入像素电路的像素数据的电压是白灰度级电压时,本公开内容的实施例中的FFR的改进效果与对照例之间的比较。在图25中,左图示出不包括第一和第二实施例中的第二步骤OBS、以及第三和第四实施例中的第二步骤OBS1和第四步骤OBS2的对照例的FFR特性。在第一和第二实施例中的第二步骤OBS或第三和第四实施例中的第二步骤OBS1和第四步骤OBS2中,第二开关元件T2和第四开关元件T4可以截止,并且可以将高于或等于像素驱动电压VDD的电压施加到第三节点C。在图25中,中间的图示出了由于在第一和第二实施例中设置的第二步骤OBS而改善的FFR特性。在图25中,右图示出了由于在第三和第四实施例中设置的第二步骤OBS1和第四步骤OBS2而改善的FFR特性。如图25所示,在本公开内容的像素电路的驱动方法中额外设置的补偿步骤OBS、OBS1和OBS2中,当像素数据的灰度级急剧变化时,通过减少第一帧FR1中的亮度衰减来改善FFR特性。
当施加到像素电路的参考电压Vref降低时,随着第二节点B的初始化电压降低,驱动元件DT的栅极-源极电压Vgs增加,并因此阈值电压Vth降低,从而改善FFR特性。然而,当参考电压Vref降低时,第二节点B的电压是VDD-Vth-Vdata+Vref,并因此黑色灰度级的亮度可增加。因此,像素的亮度变化受到在驱动OLED的步骤EMI中施加到第一节点A的参考电压Vref的影响。考虑到当参考电压Vref降低时黑色灰度级的亮度的增加,在上述实施例中,将高于或等于像素驱动电压VDD的电压施加到第三节点C。
在本公开内容的第五实施例中,在初始化像素的第一步骤INI和驱动OLED的步骤EMI中,可以不同地设置参考电压Vref的电压,以增加补偿步骤OBS、OBS1和OBS2的效果,而不引起黑色灰度级的亮度变化。在本实施例中,可以在不将像素驱动电压VDD增加到高于所需的情况下增加补偿步骤的效果,从而降低功耗。在本实施例中,参考电压Vref可以在初始化步骤INI中被设置为低初始化电压以增加补偿步骤OBS、OBS1和OBS2的效果,并且可以在驱动发光元件EL的步骤EMI中被设置为高于初始化电压。施加到根据本公开内容第五实施例的像素电路的参考电压Vref也适用于上述所有实施例。现在将关于应用于第一实施例的像素电路的示例来描述本公开内容的第五实施例,但是本公开内容的第五实施例不限于此。
下面将参考图26A至图30详细描述根据本公开内容第五实施例的像素电路的驱动方法。像素电路可以由第一步骤(或初始化步骤)INI、第二步骤(或补偿步骤)OBS、第三步骤(或采样步骤)SAM和第四步骤(驱动发光元件的步骤)EMI来驱动。像素电路中与第一实施例的部件基本相同的部件被分配相同的附图标记,并且在此省略其详细描述。
图26A和图26B是示出根据本公开内容第五实施例的像素电路的第一步骤INI的视图。图26A是示出在第一步骤INI中像素电路中的电流流动和主节点的电压的电路图。图26B是在第一步骤INI中提供给像素电路的栅极信号的波形图。在本实施例中,参考电压Vref通过单条Vref线43施加到第三开关元件T3。参考电压Vref包括在第一步骤INI中设置为初始化电压的第二电压Vr2和在第二至第四步骤OBS、SAM和EMI中设置的第一电压Vr1之间摆动的脉冲(以下称为“参考电压脉冲”)。
参考图26A和图26B,在第一步骤INI中,将栅极导通电压VGL的第二扫描脉冲SCAN2施加到第二栅极线32。在这种情况下,第一栅极线31的电压是栅极截止电压VGH,并且第三栅极线33的电压是栅极导通电压VEL。在第一步骤INI中,生成第二电压Vr2的参考电压脉冲REF。在第一步骤INI中,第二开关元件T2至第五开关元件T5导通,以初始化主节点A至D和电容器Cst。
在第一步骤INI中,将第一节点A至第四节点D初始化为参考电压脉冲REF的第二电压Vr2。在第一步骤INI中,驱动元件DT导通,并且发光元件EL截止。
图27A和图27B是示出根据本公开内容第五实施例的像素电路的第二步骤OBS的视图。图27A是示出在第二步骤OBS中像素电路中的电流流动和主节点的电压的电路图。图27B是在第二步骤OBS中提供给像素电路的栅极信号的波形图。
参考图27A和图27B,在第二步骤OBS中,第二扫描脉冲SCAN2被反转为栅极截止电压VGH,并且生成栅极截止电压VEH的EM脉冲。在这种情况下,第一至第三栅极线31、32和33的电压是栅极截止电压VGH和VEH。因此,在第二步骤OBS中,第一开关元件T1至第五开关元件T5截止,并且驱动元件DT保持在导通状态。
驱动元件DT在第一步骤INI中导通,并且在第二步骤OBS中保持在导通状态。因此,在第二步骤OBS中,第三节点C的电压变为像素驱动电压VDD,并因此驱动元件DT由负绝对值增加的栅极-源极电压Vgs驱动,从而降低阈值电压Vth。
在第二步骤OBS中,可以将高于像素驱动电压VDD的电压施加到驱动元件VDD的第一电极和第二电极。
图28A和图28B是示出根据本公开内容第五实施例的像素电路的第三步骤SAM的视图。图28A是示出第三步骤SAM中像素电路中的电流流动和主节点的电压的电路图。图28B是在第三步骤SAM中提供给像素电路的栅极信号的波形图。
参考图28A和图28B,在第三步骤SAM中,将与像素数据的数据电压Vdata同步的第一扫描脉冲SCAN1和第二扫描脉冲SCAN2生成为具有栅极导通电压VGL。在这种情况下,EM脉冲EM保持在栅极截止电压VEH。因此,在第三步骤SAM中,第一开关元件T1、第二开关元件T2和第五开关元件T5导通,而第三开关元件T3和第四开关元件T4处于截止状态。
在第三步骤SAM中,将像素数据的数据电压Vdata施加到第一节点A,并且第二节点B的电压改变为VDD-Vth。在第三步骤SAM中,第三节点C的电压从VDD变为VDD-Vth。
保持时段HOLD可以设置在第三步骤SAM和第四步骤EMI之间。在保持时段HOLD期间,扫描信号SCAN1和SCAN2被反转为栅极截止电压VGH。
图29A和图29B是示出根据本公开内容第五实施例的像素电路的第四步骤EMI的视图。图29A是示出第四步骤EMI中像素电路中的电流流动和主节点的电压的电路图。图29B是在第四步骤EMI中提供给像素电路的栅极信号的波形图。
参考图29A和图29B,在第四步骤EMI中,EM脉冲EM被反转为栅极导通电压VEL。在第四步骤EMI中,第一栅极线31和第二栅极线32的电压是栅极截止电压VGH,并且第三栅极线33的电压是栅极导通电压VEL。因此,在第四步骤EMI中,第一开关元件T1、第二开关元件T2和第五开关元件T5截止,而第三开关元件T3和第四开关元件T4导通。
在第四步骤EMI中,将第一电压Vr1施加到第一节点A以通过电容器耦合将数据电压Vdata传送到第二节点B。在这种情况下,第二节点B的电压变为VDD-Vth-Vdata+Vr1,并且第四节点D的电压是由驱动元件DT的沟道电流确定的发光元件EL的阳极电压VOLED。在第四步骤EMI中,发光元件EL可以根据来自驱动元件DT的电流发光。
借助通过移位寄存器顺序地移位栅极信号SCAN1、SCAN2和EM,以像素行为单位顺序地扫描显示面板的像素,从而充入像素数据的数据电压。因此,如图30所示,参考电压脉冲REF可以在扫描像素的方向SCAN SHIFT上移位。在图30中,“Li”表示显示面板的第i个像素行(i为自然数),并且“Li+1”表示显示面板的第(i+1)个像素行。
图31是根据本公开内容的实施例的显示装置的框图。图32是图31的显示面板的截面图。
参考图31和图32,根据本公开内容的实施例的显示装置包括显示面板100、用于将像素数据写入显示面板100的像素的显示面板驱动器、以及用于生成驱动像素和显示面板驱动器所需的电力的电源140。
显示面板100可以具有矩形结构,该矩形结构具有X轴方向上的长度、Y轴方向上的宽度和Z轴方向上的厚度。显示面板100包括在屏幕上显示输入图像的像素阵列。像素阵列包括多条数据线102、与多条数据线102交叉的多条栅极线103、以及以矩阵布置的像素。显示面板100还可以包括共同连接到像素的电源线。电源线包括施加有像素驱动电压VDD的VDD线41、施加有参考电压Vref的Vref线43、施加有低电位电源电压VSS的VSS线42等。电源线共同连接到像素。
像素阵列包括多个像素行L1至Ln。像素行L1至Ln中的每一行包括在行的方向(X轴方向)上布置在显示面板100的像素阵列上的第一行中的像素。布置在第一像素行中的像素共享栅极线103。在列方向Y和数据线方向上排列的子像素共享相同的数据线102。一个水平时段1H是通过将一帧时段除以像素行L1到Ln的总数而计算的时间。
显示面板100可以具体体现为非透射显示面板或透射显示面板。透射显示面板适用于透明显示装置,在该透明显示装置中,图像显示在屏幕上,并且透过该透明显示装置,透射显示面板外部的真实对象是可见的。
显示面板100可以被制造为柔性显示面板。柔性显示面板可以具体体现为使用塑料基板的OLED面板。在柔性显示面板中,电路层12、发光元件层14和封装层16可以设置在粘附到柔性背板上的有机薄膜上。
每个像素101可以包括红色子像素、绿色子像素和蓝色子像素以实现颜色。每个像素101还可以包括白色子像素。每个子像素包括上述每个实施例的像素电路。在下文中,像素可以被理解为具有与子像素相同的含义。每个像素电路连接到数据线102、栅极线103和电源线41、42和43。
像素可以以实色像素和Pentile像素的形式排列。在Pentile像素的情况下,使用预定的像素渲染算法将不同颜色的两个子像素驱动为一个像素101,以实现比真实颜色像素的分辨率高的分辨率。像素渲染算法可以使用从相邻像素发射的光的颜色来补偿每个像素的不充分的颜色表现。
触摸传感器可以设置在显示面板100的屏幕上。触摸传感器包括:设置在显示面板100的屏幕上的单元上型或附加型触摸传感器;或者被包括在像素阵列AA中的单元内型触摸传感器。
当观察显示面板100的截面结构时,显示面板可以包括堆叠在基板10上的电路层12、发光元件层14和封装层16,如图32所示。
电路层12可以包括连接到诸如数据线、栅极线和电源线之类的互连的像素电路、连接到栅极线的栅极驱动器(GIP)、解复用器阵列112、用于自动探针检查的电路(未示出)等。电路层12的互连和电路元件可以包括多个绝缘层、其间具有绝缘层的彼此分离的两个或更多个金属层、以及包括半导体材料的有源层。
发光元件层14可以包括由像素电路驱动的发光元件EL。发光元件EL可以包括红色(R)发光元件、绿色(G)发光元件和蓝色(B)发光元件。发光元件层14可以包括白色发光元件和滤色器。发光元件层14的发光元件EL可以用保护层覆盖。
封装层16覆盖发光元件层14,以密封电路层12与发光元件层14。封装层16可以是其中交替地堆叠有机膜和无机膜的多绝缘膜结构。无机膜阻挡湿气或氧气的渗透。有机膜使无机膜的表面平坦化。当有机膜和无机膜以多层堆叠时,湿气或氧气的移动路径比单层的移动路径长,并因此可以有效地阻挡可能影响发光元件层14的湿气和氧气的渗透。
触摸传感器层可以设置在封装层16上。触摸传感器层可以包括基于在输入触摸输入之前和之后的电容变化来感测触摸输入的电容触摸传感器。触摸传感器层可以包括形成触摸传感器的电容的金属互连图案和绝缘膜。可以在金属互连图案之间形成触摸传感器的电容。偏振片可以设置在触摸传感器层上。偏振片可以转换从触摸传感器层和电路层12的金属反射的外部光的偏振,以改善可视性和对比度。偏振片可以具体体现为其中线性偏振片和相位延迟膜彼此粘合的偏振片或圆偏振片。可以将覆盖玻璃胶合到偏振片上。
显示面板100还可以包括堆叠在封装层16上的触摸传感器层和滤色器层。滤色器层可以包括红色、绿色和蓝色滤色器以及黑矩阵图案。滤色器层可吸收从电路层和触摸传感器层而不是从偏振片反射的光的波长的一部分,并增加颜色纯度。在本实施例中,具有比偏振片的透射率高的透射率的滤色器层被应用于显示面板100以提高透光率,从而改进显示面板100的厚度和柔性。可以将覆盖玻璃胶合到滤色器层上。
电源140使用DC-DC转换器生成驱动显示面板100的像素阵列和显示面板驱动器所需的恒定电压(或直流(DC)电压)功率。DC-DC转换器可以包括电荷泵、调节器、降压转换器、升压转换器等。电源140可调整由主机系统(未示出)所施加的输入DC电压的电平,以生成固定电压,例如伽玛参考电压VGMA、栅极截止电压VGH与VEH、栅极导通电压VGL与VEL、像素驱动电压VDD、低电位电源电压VSS、或参考电压Vref。将伽马参考电压VGMA施加到数据驱动器110。将栅极截止电压VGH与VEH以及栅极导通电压VGL与VEL施加到栅极驱动器120。
显示面板驱动器在定时控制器TCON 130的控制下将输入图像的像素数据写入显示面板100的像素。
显示面板驱动器包括数据驱动器110和栅极驱动器120。显示面板驱动器还可以包括在数据驱动器110和数据线102之间的解复用器阵列112。
解复用器阵列112使用多个解复用器(DEMUX)将从数据驱动器110的通道输出的数据电压顺序地施加到数据线102。DEMUX可以包括显示面板100上的多个开关元件。当DEMUX设置在数据驱动器110的输出端和数据线102之间时,数据驱动器110的通道的数量可以减少。可以省略解复用器阵列112。
显示面板驱动器还可以包括用于驱动触摸传感器的触摸传感器驱动器。在图31中省略了触摸传感器驱动器。数据驱动器和触摸传感器驱动器可以集成到一个驱动集成电路(IC)中。在移动装置或可穿戴装置中,定时控制器130、电源140、数据驱动器110、触摸传感器驱动器等可以集成到一个驱动IC中。
显示面板驱动器可以在定时控制器130的控制下以低速驱动模式操作。当输入图像在预定时间内没有变化时,可以设置低速驱动模式以分析输入图像并降低显示装置的功耗。在低速驱动模式中,当静止图像被输入一定时间段或更长时间时,可以降低像素的刷新率以降低显示面板驱动器和显示面板100的功耗。低速驱动模式不限于输入静止图像的情况。例如,当显示装置在待机模式下操作时,或者当在一定时间内没有用户命令或输入图像输入到显示面板驱动电路时,显示面板驱动电路可以在低速驱动模式下操作。
数据驱动器110通过使用数模转换器(DAC)将输入图像的像素数据转换为伽马补偿电压来生成数据电压,其中,该输入图像的像素数据是以数字信号的形式在每个帧时段从定时控制器130接收的。借助通过分压器电路划分为用于每个灰度级的伽马补偿电压,将伽马参考电压VGMA施加到DAC。数据电压通过输出缓冲器从数据驱动器110的每个通道输出。
栅极驱动器120可以具体体现为直接形成在显示面板100的电路层12上的面板内栅极(GIP)电路、以及TFT阵列和像素阵列的互连。GIP电路可以设置在作为显示面板100的非显示区域的边框区域BZ上,或者可以分布地设置在再现输入图像的像素阵列中。栅极驱动器120在定时控制器130的控制下顺序地将栅极信号输出到栅极线103。栅极驱动器120可通过使用移位寄存器移位栅极信号SCAN1、SCAN2和EM,来顺序地向栅极线103提供栅极信号SCAN1、SCAN2和EM。栅极信号可以包括扫描脉冲SCAN1和SCAN2、EM脉冲EM、参考电压脉冲等。
栅极驱动器120可以包括多个移位寄存器,如图32和图33所示。每个移位寄存器响应于来自定时控制器130的起始脉冲和移位时钟输出栅极信号的脉冲,并与移位时钟的定时同步地移位栅极信号的脉冲。
定时控制器130从主机系统接收输入图像的数字视频数据DATA和与数字视频数据DATA同步的定时信号。定时信号可包括垂直同步信号Vsync、水平同步信号Hsync、时钟CLK、数据使能信号DE等。垂直时段和水平时段可以通过对数据使能信号DE计数的方法来识别,并因此可以省略垂直同步信号Vsync和水平同步信号Hsync。数据使能信号DE具有一个水平时段1H的时段。
主机系统可以是电视系统、平板计算机、膝上型计算机、导航系统、个人计算机(PC)、家庭影院系统、移动装置、可穿戴装置、或车辆系统。主机系统可以缩放来自视频源的图像信号以匹配显示面板100的分辨率,并将得到的图像信号和定时信号传送到定时控制器130。
在正常驱动模式下,定时控制器130可以将输入帧频率乘以i(i是自然数),并且利用帧频率来控制显示面板驱动器的操作定时,该帧频率是输入帧频率Xi Hz。输入帧频率按照国家电视标准委员会(NTSC)标准为60Hz,或者逐行倒相(PAL)标准为50Hz。定时控制器130可通过将帧频率减小到1Hz到30Hz之间来减小显示面板驱动器的驱动频率,并在低速驱动模式中降低像素的刷新率。
定时控制器130可以基于从主机系统接收的定时信号Vsync、Hsync和DE,生成用于控制数据驱动器110的操作定时的数据定时控制信号、用于控制解复用器阵列112的操作定时的控制信号、以及用于控制栅极驱动器120的操作定时的栅极定时控制信号。栅极定时控制信号可以包括起始脉冲和移位时钟。定时控制器130控制显示面板驱动器的操作定时,以由此使数据驱动器110、解复用器阵列112、触摸传感器驱动器和栅极驱动器120同步。
定时控制器130可以根据栅极驱动器120的输出信号SCAN1、SCAN2、EM和REF控制栅极驱动器120以驱动像素,其中为每一帧针对所述栅极驱动器120的输出信号SCAN1、SCAN2、EM和REF设置补偿步骤OBS、OBS1和OBS2。在另一实施例中,定时控制器130可通过基于分析输入图像的结果确定是否设置补偿步骤OBS、OBS1和OBS2,来控制栅极驱动器120。栅极驱动器120可以在定时控制器130的控制下输出信号SCAN1、SCAN2、EM和REF,其中,仅在设置补偿步骤OBS、OBS1和OBS2的条件下,才针对所述输出信号SCAN1、SCAN2、EM和REF添加这些补偿步骤。
从定时控制器130输出的栅极定时控制信号的电压可以借助通过电平移位器(未示出)被转换为栅极截止电压VGH和VEH以及栅极导通电压VGL和VEL而被施加到栅极驱动器120。电平移位器将栅极定时控制信号的低电平电压转换为栅极导通电压VGL和VEL,并将栅极定时控制信号的高电平电压转换为栅极截止电压VGH和VEH。
在另一实施例中,定时控制器130可以将栅极定时信号的参考时钟输入到电平移位器,并且电平移位器可以采样来自定时控制器130的参考时钟,以生成要输入到栅极驱动器120的移位寄存器的移位时钟。
图33是示出根据本公开内容第一实施例的栅极驱动器120的电路图。
参考图33,栅极驱动器120包括顺序地输出第一扫描脉冲SCAN1(1)至(n)的第一移位寄存器SR11、顺序地输出第二扫描脉冲SCAN2(1)至(n)的第二移位寄存器SR12、以及顺序地输出EM脉冲EM(1)至(n)的第三移位寄存器SR13。
SCAN1(i)是施加到第i像素行中的像素的第一扫描脉冲SCAN1。SCAN2(i)是施加到第i像素行中的像素的第二扫描脉冲SCAN2。EM(i)是施加到第i像素行中的像素的EM脉冲EM。将栅极截止电压VGH和VEH以及栅极导通电压VGL和VEL施加到移位寄存器SR11、SR12以及SR13中的每一个。
在图33中,“GST1、GST2和EST”分别是输入到移位寄存器SR11、SR12和SR13的起始脉冲。“GCLK1、GCLK2和ECLK”分别是输入到移位寄存器SR11、SR12和SR13的移位时钟。移位时钟GCLK1、GCLK2和ECLK中的每一个可以是j相时钟(j是大于或等于2的自然数)。
移位寄存器SR11、SR12和SR13可分别接收起始脉冲GST1、GST2和EST,输出第一栅极信号SCAN1(1)、SCAN2(1)和EM(1),并在移位时钟GCLK1、GCLK2和ECLK的上升沿或下降沿将前一级的栅极信号移位到后一级。为了减小边框区域BZ,可以在像素阵列中分布式地布置连接到移位寄存器SR11、SR12和SR13的互连和电路元件中的至少一些。
第一移位寄存器SR11和第二移位寄存器SR12可由共同起作用的控制器共享,且通过分离在控制器的控制下输出输出的输出缓冲器而统一为一个移位寄存器。在韩国公开专利公开No.10-2021-0082904(2021年7月6日)中公开了这种统一移位寄存器的示例。
图33所示的栅极驱动器120可以顺序地输出施加到根据上述第一至第四实施例的像素电路的栅极信号SCAN1、SCAN2和EM。
图34是示出根据本公开内容第二实施例的栅极驱动器120的电路图。
参考图34,栅极驱动器120包括顺序地输出第一扫描脉冲SCAN1(1)至(n)的第一移位寄存器SR21、顺序地输出第二扫描脉冲SCAN2(1)至(n)的第二移位寄存器SR22、顺序地输出EM脉冲EM(1)至(n)的第三移位寄存器SR23、以及顺序地输出参考电压脉冲REF(1)至(n)的第四移位寄存器SR24。
SCAN1(i)是施加到第i像素行中的像素的第一扫描脉冲SCAN1。SCAN2(i)是施加到第i像素行中的像素的第二扫描脉冲SCAN2。EM(i)是施加到第i像素行中的像素的EM脉冲EM。REF(i)是施加到第i像素行中的像素的参考电压脉冲REF。将栅极截止电压VGH和VEH以及栅极导通电压VGL和VEL施加到移位寄存器SR21、SR22以及SR23中的每一个。将参考电压Vref的第一电压Vr1和第二电压Vr2施加到第四移位寄存器SR24。
在图34中,“GST1、GST2、EST和RST”分别是输入到移位寄存器SR21、SR22、SR23和SR24的起始脉冲。“GCLK1、GCLK2、ECLK和RCLK”分别是输入到移位寄存器SR21、SR22、SR23和SR24的移位时钟。移位时钟GCLK1、GCLK2、ECLK和RCLK中的每一个可以是j相时钟。
第一到第三移位寄存器SR21、SR22和SR23可分别接收起始脉冲GST1、GST2和EST,输出第一栅极信号SCAN1(1)、SCAN2(1)和EM(1),并在移位时钟GCLK1、GCLK2和ECLK的上升沿或下降沿处将栅极信号移位到后一级。为了减小边框区域BZ,可以在像素阵列中分布式地布置连接到移位寄存器SR21、SR22、SR23和SR24的互连和电路元件中的至少一些。
第一移位寄存器SR21和第二移位寄存器SR22可统一为一个移位寄存器。第四移位寄存器SR24接收起始脉冲RST,输出第一参考电压脉冲REF(1),并在移位时钟GCLK1、GCLK2和ECLK的上升沿或下降沿将从前一级输出的参考脉冲移位到后一级。
图34的栅极驱动器120可输出将被施加到根据本公开内容第五实施例的像素电路的栅极信号SCAN1、SCAN2和EM以及参考电压脉冲REF。
如图35至图39所示,在本公开内容的显示装置中,可以基于分析输入图像的结果,仅当像素数据的灰度级的变化率大时或者当图像图案改变或发生场景改变时,才添加补偿步骤OBS、OBS1和OBS2。在本实施例中,定时控制器130可根据分析输入图像的结果仅在上述条件下实现补偿步骤的设置,以控制栅极驱动器120输出对其增加了补偿步骤OBS、OBS1和OBS2的信号SCAN1、SCAN2、EM和REF。
图35是根据本公开内容第一实施例的选择性驱动像素的方法的流程图。
参考图35,在选择性驱动像素的方法中,分析输入图像以识别写入像素的像素数据的灰度级的变化率ΔG(S351和S352)。
像素数据的灰度级的变化率ΔG可以以帧或行为单位来计算。例如,定时控制器130可以通过比较各个帧的像素数据的灰度级值之和或者各个帧的灰度级值的平均值,来以一帧为单位识别变化率ΔG。定时控制器130可通过计算每帧的平均图像电平(APL)并比较帧的APL,来以一帧为单位识别变化率ΔG。
定时控制器130可以通过比较各个帧的像素数据的灰度级值之和或者各个帧的灰度级值的平均值,来以一个像素行为单位识别变化率ΔG。
在选择性驱动像素的方法中,将灰度级的变化率ΔG与预定参考值GREF进行比较,并且当灰度级的变化率ΔG大于参考值GREF时,通过栅极驱动器120的对其设置了补偿步骤OBS、OBS1和OBS2的输出信号来驱动像素(S353和S354)。可以基于以帧或像素行为单位的像素数据的灰度级的变化率ΔG与参考值GREF的比较结果,仅当像素数据的灰度级的变化率ΔG大于参考值GREF时,定时控制器130才启动补偿步骤。因此,补偿步骤OBS、OBS1和OBS2可以仅针对像素数据的灰度级的变化率ΔG高的帧时段或像素行来设置。
在选择性驱动像素的方法中,当像素数据的灰度级的变化率ΔG小于或等于参考值GREF时,通过栅极驱动器120的未对其设置补偿步骤OBS、OBS1和OBS2的输出信号来驱动像素(S355)。
图36是根据本公开内容第二实施例的选择性驱动像素的方法的流程图。
参考图36,在选择性驱动像素的方法中,分析输入图像以确定图像图案是否改变或是否发生场景改变(S361和S362)。此处,图像图案改变的示例包括在前一帧中显示黑色图像的屏幕上的后一帧中显示白色图像或者反之亦然的情况。作为图像图案改变的另一个示例,在前一帧中在屏幕上再现的颜色或图案可以在后一帧中被改变为不同的颜色或图案。场景改变可以理解为表示通过分析帧的图像而发现的在后一帧中改变屏幕上显示的图像的至少一部分。在静止图像的情况下,在帧之间不存在场景改变。定时控制器130可基于帧之间的像素数据的灰度级的变化率来识别图像中的图像图案改变或场景改变。
在选择性驱动像素的方法中,当存在图像图案改变或场景改变时,通过栅极驱动器120的对其设置了补偿步骤OBS、OBS1和OBS2的输出信号来驱动像素(S363)。定时控制器130可仅在图像图案改变或场景改变时通过启动补偿步骤OBS、OBS1和OBS2来控制栅极驱动器120。因此,栅极驱动器120可以仅在图像图案改变或场景改变时,输出对其添加了补偿步骤OBS、OBS1和OBS2的信号SCAN1、SCAN2、EM和REF。
在选择性驱动像素的方法中,当图像图案没有改变且场景没有改变时,通过栅极驱动器120的未对其设置补偿步骤OBS、OBS1和OBS2的输出信号来驱动像素(S364)。
图37是示出仅当帧之间存在图像图案的改变或场景改变时设置补偿步骤OBS、OBS1和OBS2的示例的视图。如图37所示,在选择性驱动像素的方法中,可以仅在发生图像图案改变或场景改变的帧(例如,第二帧F2)中,通过栅极驱动器120的对其设置了补偿步骤OBS、OBS1和OBS2的输出信号来驱动像素。在图37中,“OBS ON”表示对其设置了补偿步骤OBS、OBS1和OBS2的帧,并且“OBS OFF”表示没有对其设置补偿步骤OBS、OBS1和OBS2的帧。
图38是示出仅当像素行之间的灰度级的变化率大时或当存在图案改变时设置补偿步骤的示例的视图。如图38所示,在选择性驱动像素的方法中,可以仅在灰度级的变化率ΔG大或出现图像图案的改变的像素行处,例如第三像素行L3和第四像素行L4处,通过对其设置了补偿步骤OBS、OBS1和OBS2的栅极驱动器120的输出信号来驱动像素。在图38中,“OBSON”表示对其设置了补偿步骤OBS、OBS1和OBS2的像素行,并且“OBS OFF”表示没有对其设置补偿步骤OBS、OBS1和OBS2的像素行。
图39是示出栅极驱动器120的对其设置了补偿步骤的输出信号和栅极驱动器120的没有对其设置补偿步骤的输出信号的示例的视图。在没有对其设置补偿步骤OBS、OBS1和OBS2的栅极信号的情况下,初始化步骤INI和采样步骤SAM在没有补偿步骤OSB、OSB1和OSB2的情况下被顺序设置,并且在采样步骤SAM之后设置驱动发光元件的步骤EMI。
根据本公开内容,添加了在对设置在每个像素上的驱动元件的阈值电压进行采样之前通过增加栅极-源极电压来降低阈值电压的补偿步骤,以在不受先前充电的电压的影响的情况下驱动驱动元件。因此,根据本公开内容,可改善第一帧响应(FFR)特性。
根据本公开内容,通过在驱动发光元件的步骤之前添加补偿步骤,可以进一步改善FFR特性。
根据本公开内容,在像素的初始化期间可以降低要施加到像素的参考电压,以进一步改善FFR特性而不引起黑灰度级亮度的改变,并降低功耗。
根据本公开内容,可以通过仅当像素数据的灰度级的变化率大时或者在图像图案改变或场景改变发生时设置补偿步骤,来改善FFR特性。
本公开内容的效果不限于此,并且本领域的普通技术人员将根据所附权利要求清楚地理解此处没有描述的其他效果。
本公开内容要实现的目的、用于实现这些目的手段、以及上述本公开内容的效果不指定权利要求的必要特征,并因此,权利要求的范围不限于本公开内容的公开。
尽管已经参考附图更详细地描述了本公开内容的实施例,但是本公开内容不限于此,并且可以在不脱离本公开内容的技术构思的情况下以许多不同的形式来实施。因此,本公开内容中公开的实施例仅出于说明的目的而提供,并且不旨在限制本公开内容的技术构思。本公开内容的技术构思的范围不限于此。因此,应当理解,上述实施例在所有方面都是说明性的,并且不限制本公开内容。本公开内容的保护范围应当基于所附权利要求来解释,并且其等同范围中的所有技术构思应当被解释为落入本公开内容的范围内。

Claims (15)

1.一种像素电路,包括:
电容器,连接在第一节点和第二节点之间;
驱动元件,包括连接到所述第二节点的栅电极,被施加有像素驱动电压的第一电极、以及连接到第三节点的第二电极;
发光元件,包括连接到第四节点的阳极电极和被施加有低电位电源电压的阴极电极;
第一开关元件,被配置为通过第一扫描脉冲的栅极导通电压而导通,以将数据电压施加到所述第一节点;
第二开关元件,被配置为通过第二扫描脉冲的栅极导通电压而导通,以将所述第二节点连接到所述第三节点;
第三开关元件,被配置为通过发光控制脉冲的栅极导通电压而导通,以将参考电压施加到所述第一节点,所述参考电压低于所述像素驱动电压和所述低电位电源电压;
第四开关元件,被配置为通过所述发光控制脉冲的栅极导通电压而导通,以将所述第三节点连接到所述第四节点;以及
第五开关元件,被配置为通过所述第二扫描脉冲的栅极导通电压而导通,以将所述参考电压施加到所述第四节点,
其中,在生成所述第一扫描脉冲之前,将高于或等于所述像素驱动电压的电压施加到所述第三节点。
2.根据权利要求1所述的像素电路,其中,所述像素电路的驱动时段包括第一步骤、第二步骤、第三步骤和第四步骤,
其中,在所述第三步骤中将所述第一扫描脉冲生成为具有所述栅极导通电压,并且在所述第一步骤、所述第二步骤和所述第四步骤中将所述第一扫描脉冲生成为具有栅极截止电压,
在所述第一步骤和所述第三步骤中将所述第二扫描脉冲生成为具有所述栅极导通电压,并且在所述第二步骤和所述第四步骤中将所述第二扫描脉冲生成为具有所述栅极截止电压,
在所述第二步骤和所述第三步骤中将所述发光控制脉冲生成为具有所述栅极截止电压,并且在所述第一步骤和所述第四步骤中将所述发光控制脉冲生成为具有所述栅极导通电压,
所述第一开关元件、所述第二开关元件、所述第三开关元件、所述第四开关元件和所述第五开关元件通过所述栅极导通电压而导通,并通过所述栅极截止电压而截止,以及
在所述第二步骤中,所述第三节点的电压是所述像素驱动电压。
3.根据权利要求1所述的像素电路,其中,所述第一开关元件包括连接到被施加有所述第一扫描脉冲的第一栅极线的栅电极、连接到被施加有所述数据电压的数据线的第一电极、和连接到所述第一节点的第二电极,
所述第二开关元件包括连接到被施加有所述第二扫描脉冲的第二栅极线的栅电极、连接到所述第二节点的第一电极、和连接到所述第三节点的第二电极,
所述第三开关元件包括连接到被施加有所述发光控制脉冲的第三栅极线的栅电极、连接到所述第一节点的第一电极、和连接到被施加有所述参考电压的电源线的第二电极,
所述第四开关元件包括连接到所述第三栅极线的栅电极、连接到所述第三节点的第一电极、和连接到所述第四节点的第二电极,以及
所述第五开关元件包括连接到所述第二栅极线的栅电极、连接到所述电源线的第一电极、和连接到所述第四节点的第二电极。
4.根据权利要求2所述的像素电路,其中,所述参考电压包括:
要施加到所述第三开关元件的第一参考电压;以及
要施加到所述第五开关元件的第二参考电压,所述第二参考电压被设置为低于所述第一参考电压。
5.根据权利要求4所述的像素电路,其中,所述第一开关元件包括连接到被施加有所述第一扫描脉冲的第一栅极线的栅电极、连接到被施加有所述数据电压的数据线的第一电极、和连接到所述第一节点的第二电极,
所述第二开关元件包括连接到被施加有所述第二扫描脉冲的第二栅极线的栅电极、连接到所述第二节点的第一电极、和连接到所述第三节点的第二电极,
所述第三开关元件包括连接到被施加有所述发光控制脉冲的第三栅极线的栅电极、连接到所述第一节点的第一电极、以及连接到被施加有所述第一参考电压的第一电源线的第二电极,
所述第四开关元件包括连接到所述第三栅极线的栅电极、连接到所述第三节点的第一电极、和连接到所述第四节点的第二电极,以及
所述第五开关元件包括连接到所述第二栅极线的栅电极、连接到被施加有所述第二参考电压的第二电源线的第一电极、和连接到所述第四节点的第二电极。
6.根据权利要求1或4所述的像素电路,其中,所述像素电路的驱动时段包括第一步骤、第二步骤、第三步骤、第四步骤和第五步骤,
所述发光控制脉冲包括:
第一发光控制脉冲,用于控制所述第三开关元件;以及
第二发光控制脉冲,用于控制所述第四开关元件,
在所述第三步骤中将所述第一扫描脉冲生成为具有所述栅极导通电压,并且在所述第一步骤、所述第二步骤、所述第四步骤和所述第五步骤中将所述第一扫描脉冲生成为具有栅极截止电压,
在所述第一步骤和所述第三步骤中将所述第二扫描脉冲生成为具有所述栅极导通电压,并且在所述第二步骤、所述第四步骤和所述第五步骤中将所述第二扫描脉冲生成为具有所述栅极截止电压,
在所述第二步骤和所述第三步骤中将所述第一发光控制脉冲生成为具有所述栅极截止电压,并且在所述第一步骤、所述第四步骤和所述第五步骤中将所述第一发光控制脉冲生成为具有所述栅极导通电压,
在所述第二步骤、所述第三步骤和所述第四步骤中将所述第二发光控制脉冲生成为具有所述栅极截止电压,并且在所述第一步骤和所述第五步骤中将所述第二发光控制脉冲生成为具有所述栅极导通电压,
所述第一开关元件、所述第二开关元件、所述第三开关元件、所述第四开关元件和所述第五开关元件通过所述栅极导通电压而导通,并通过所述栅极截止电压而截止,以及
在所述第二步骤和所述第四步骤中,所述第三节点的电压是所述像素驱动电压。
7.根据权利要求6所述的像素电路,其中,所述第一开关元件包括连接到被施加有所述第一扫描脉冲的第一栅极线的栅电极、连接到被施加有所述数据电压的数据线的第一电极、和连接到所述第一节点的第二电极,
所述第二开关元件包括连接到被施加有所述第二扫描脉冲的第二栅极线的栅电极、连接到所述第二节点的第一电极、和连接到所述第三节点的第二电极,
所述第三开关元件包括连接到被施加有所述第一发光控制脉冲的第三栅极线的栅电极、连接到所述第一节点的第一电极、以及连接到被施加有所述参考电压的电源线的第二电极,
所述第四开关元件包括连接到被施加有所述第二发光控制脉冲的第四栅极线的栅电极、连接到所述第三节点的第一电极、和连接到所述第四节点的第二电极,以及
所述第五开关元件包括连接到所述第二栅极线的栅电极、连接到所述电源线的第一电极、和连接到所述第四节点的第二电极。
8.根据权利要求6所述的像素电路,其中,所述第一开关元件包括连接到被施加有所述第一扫描脉冲的第一栅极线的栅电极、连接到被施加有所述数据电压的数据线的第一电极、和连接到所述第一节点的第二电极,
所述第二开关元件包括连接到被施加有所述第二扫描脉冲的第二栅极线的栅电极、连接到所述第二节点的第一电极、和连接到所述第三节点的第二电极,
所述第三开关元件包括连接到被施加有所述第一发光控制脉冲的第三栅极线的栅电极、连接到所述第一节点的第一电极、以及连接到被施加有所述第一参考电压的第一电源线的第二电极,
所述第四开关元件包括连接到被施加有所述第二发光控制脉冲的第四栅极线的栅电极、连接到所述第三节点的第一电极、以及连接到所述第四节点的第二电极,以及
所述第五开关元件包括连接到所述第二栅极线的栅电极、连接到被施加有所述第二参考电压的第二电源线的第一电极、和连接到所述第四节点的第二电极。
9.根据权利要求1所述的像素电路,其中,在所述第一步骤中设置的所述参考电压低于在所述第二步骤至所述第四步骤中设置的所述参考电压。
10.一种显示装置,包括:
显示面板,在所述显示面板中设置了多条数据线、多条栅极线、多条电源线和多个像素;
数据驱动器,被配置为将数据电压施加到所述多条数据线;以及
栅极驱动器,被配置为向所述多条栅极线提供栅极信号,
其中,所述栅极信号包括第一扫描脉冲、第二扫描脉冲和第三扫描脉冲,
所述多个像素中的每一个像素包括:
电容器,连接在第一节点和第二节点之间;
驱动元件,包括连接到所述第二节点的栅电极、被施加有像素驱动电压的第一电极、以及连接到第三节点的第二电极;
发光元件,包括连接到第四节点的阳极电极和被施加有低电位电源电压的阴极电极;
第一开关元件,被配置为通过所述第一扫描脉冲的栅极导通电压而导通,以将数据电压施加到所述第一节点;
第二开关元件,被配置为通过所述第二扫描脉冲的栅极导通电压而导通,以将所述第二节点连接到所述第三节点;
第三开关元件,被配置为通过发光控制脉冲的栅极导通电压而导通,以将参考电压施加到所述第一节点,所述参考电压低于所述像素驱动电压和所述低电位电源电压;
第四开关元件,被配置为通过所述发光控制脉冲的栅极导通电压而导通,以将所述第三节点连接到所述第四节点;以及
第五开关元件,被配置为通过所述第二扫描脉冲的栅极导通电压而导通,以将所述参考电压施加到所述第四节点,以及
在生成所述第一扫描脉冲之前,将高于或等于所述像素驱动电压的电压施加到所述第三节点。
11.根据权利要求10所述的显示装置,其中,所述多个像素中的每个像素的驱动时段包括第一步骤、第二步骤、第三步骤和第四步骤,
在所述第三步骤中将所述第一扫描脉冲生成为具有所述栅极导通电压,并且在所述第一步骤、所述第二步骤和所述第四步骤中将所述第一扫描脉冲生成为具有栅极截止电压,
在所述第一步骤和所述第三步骤中将所述第二扫描脉冲生成为具有所述栅极导通电压,并且在所述第二步骤和所述第四步骤中将所述第二扫描脉冲生成为具有所述栅极截止电压,
在所述第二步骤和所述第三步骤中将所述发光控制脉冲生成为具有所述栅极截止电压,并且在所述第一步骤和所述第四步骤中将所述发光控制脉冲生成为具有所述栅极导通电压,
所述第一开关元件、所述第二开关元件、所述第三开关元件、所述第四开关元件和所述第五开关元件通过所述栅极导通电压而导通,并且通过所述栅极截止电压而截止,以及
在所述第二步骤中,所述第三节点的电压是所述像素驱动电压。
12.根据权利要求11所述的显示装置,其中,所述参考电压包括:
要施加到所述第三开关元件的第一参考电压;以及
要施加到所述第五开关元件的第二参考电压,所述第二参考电压被设置为低于所述第一参考电压。
13.根据权利要求10或12所述的显示装置,其中,所述像素电路的驱动时段包括第一步骤、第二步骤、第三步骤、第四步骤和第五步骤,
所述发光控制脉冲包括:
第一发光控制脉冲,用于控制所述第三开关元件;以及
第二发光控制脉冲,用于控制所述第四开关元件,
在所述第三步骤中将所述第一扫描脉冲生成为具有所述栅极导通电压,并且在所述第一步骤、所述第二步骤、所述第四步骤和所述第五步骤中将所述第一扫描脉冲生成为具有栅极截止电压,
在所述第一步骤和所述第三步骤中将所述第二扫描脉冲生成为具有所述栅极导通电压,并且在所述第二步骤、所述第四步骤和所述第五步骤中将所述第二扫描脉冲生成为具有所述栅极截止电压,
在所述第二步骤和所述第三步骤中将所述第一发光控制脉冲生成为具有所述栅极截止电压,并且在所述第一步骤、所述第四步骤和所述第五步骤中将所述第一发光控制脉冲生成为具有所述栅极导通电压,
在所述第二步骤、所述第三步骤和所述第四步骤中将所述第二发光控制脉冲生成为具有所述栅极截止电压,并且在所述第一步骤和所述第五步骤中将所述第二发光控制脉冲生成为具有所述栅极导通电压,
所述第一开关元件、所述第二开关元件、所述第三开关元件、所述第四开关元件和所述第五开关元件通过所述栅极导通电压而导通,并通过所述栅极截止电压而截止,以及
在所述第二步骤和所述第四步骤中,所述第三节点的电压是所述像素驱动电压。
14.根据权利要求10所述的显示装置,其中,在所述第一步骤中设置的所述参考电压低于在所述第二步骤至所述第四步骤中设置的所述参考电压。
15.根据权利要求10所述的显示装置,还包括定时控制器,所述定时控制器被配置为向所述数据驱动器提供像素数据,并且控制所述数据驱动器和所述栅极驱动器的步骤定时,
其中,仅当所述像素数据的灰度级的变化率大时或者当发生图像图案的改变或场景改变时,所述定时控制器才输出具有使能逻辑值的控制信号,
所述栅极驱动器响应于所述控制信号输出栅极信号,对所述栅极信号添加了补偿步骤,以及
响应于所述补偿步骤的使能逻辑值,将高于或等于所述像素驱动电压的电压施加到所述第三节点。
CN202211165520.9A 2021-09-30 2022-09-23 像素电路和包括该像素电路的显示装置 Pending CN115909963A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0130007 2021-09-30
KR1020210130007A KR20230046700A (ko) 2021-09-30 2021-09-30 픽셀 회로와 이를 포함한 표시장치

Publications (1)

Publication Number Publication Date
CN115909963A true CN115909963A (zh) 2023-04-04

Family

ID=83151778

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211165520.9A Pending CN115909963A (zh) 2021-09-30 2022-09-23 像素电路和包括该像素电路的显示装置

Country Status (6)

Country Link
US (1) US11935482B2 (zh)
EP (1) EP4160586A1 (zh)
JP (1) JP2023051763A (zh)
KR (1) KR20230046700A (zh)
CN (1) CN115909963A (zh)
TW (1) TWI827231B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023050791A (ja) * 2021-09-30 2023-04-11 セイコーエプソン株式会社 電気光学装置、電子機器および電気光学装置の駆動方法

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1848214A (zh) * 2005-04-14 2006-10-18 精工爱普生株式会社 单位电路、其控制方法、电子装置、电光学装置
CN101471032A (zh) * 2007-12-27 2009-07-01 乐金显示有限公司 发光显示器及其驱动方法
CN101479780A (zh) * 2006-06-29 2009-07-08 京瓷株式会社 图像显示装置的驱动方法
JP2012133207A (ja) * 2010-12-22 2012-07-12 Japan Display East Co Ltd 画像表示装置およびその駆動方法
KR20130030879A (ko) * 2011-09-20 2013-03-28 엘지디스플레이 주식회사 유기발광다이오드 표시장치
CN103597534A (zh) * 2011-05-28 2014-02-19 伊格尼斯创新公司 用于快速补偿显示器中的像素的编程的系统和方法
CN106847169A (zh) * 2015-09-25 2017-06-13 乐金显示有限公司 有机发光二极管显示面板、有机发光二极管显示装置及其驱动方法
CN107863069A (zh) * 2017-12-14 2018-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
EP3462437A1 (en) * 2017-09-28 2019-04-03 LG Display Co., Ltd. Organic light emitting display device and method for driving the same
KR20200020191A (ko) * 2018-08-16 2020-02-26 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20200055580A (ko) * 2018-11-13 2020-05-21 엘지디스플레이 주식회사 픽셀 회로와 이를 이용한 표시장치
CN112349241A (zh) * 2019-08-09 2021-02-09 乐金显示有限公司 显示装置及其驱动方法
CN112992049A (zh) * 2019-12-13 2021-06-18 乐金显示有限公司 具有像素驱动电路的电致发光显示装置
KR20210083818A (ko) * 2019-12-27 2021-07-07 엘지디스플레이 주식회사 표시 장치
CN113223461A (zh) * 2020-02-06 2021-08-06 三星显示有限公司 显示设备和驱动该显示设备的方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008134625A (ja) * 2006-10-26 2008-06-12 Semiconductor Energy Lab Co Ltd 半導体装置、表示装置及び電子機器
KR100889675B1 (ko) 2007-10-25 2009-03-19 삼성모바일디스플레이주식회사 화소 및 그를 이용한 유기전계발광표시장치
JP2009237068A (ja) 2008-03-26 2009-10-15 Toshiba Corp 表示装置およびその駆動方法
JP5434092B2 (ja) * 2009-01-27 2014-03-05 セイコーエプソン株式会社 発光装置及び電子機器
KR102263816B1 (ko) 2011-10-18 2021-06-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
JP6128738B2 (ja) 2012-02-28 2017-05-17 キヤノン株式会社 画素回路及びその駆動方法
JP6653551B2 (ja) * 2015-11-09 2020-02-26 株式会社ジャパンディスプレイ 表示装置及び表示装置の駆動方法
JP7175551B2 (ja) 2017-03-24 2022-11-21 シナプティクス インコーポレイテッド 電流駆動表示パネル及びパネル表示装置
KR102515027B1 (ko) 2017-04-12 2023-03-29 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
CN207352944U (zh) * 2017-10-31 2018-05-11 昆山国显光电有限公司 一种像素电路和显示装置
KR20200030415A (ko) 2018-09-12 2020-03-20 엘지디스플레이 주식회사 표시장치
CN109509428B (zh) * 2019-01-07 2021-01-08 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
KR20210001047A (ko) 2019-06-26 2021-01-06 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20210082904A (ko) 2019-12-26 2021-07-06 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 이용한 표시 장치
CN111312161B (zh) 2020-04-02 2021-03-16 武汉华星光电技术有限公司 像素驱动电路以及显示面板

Patent Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1848214A (zh) * 2005-04-14 2006-10-18 精工爱普生株式会社 单位电路、其控制方法、电子装置、电光学装置
CN101479780A (zh) * 2006-06-29 2009-07-08 京瓷株式会社 图像显示装置的驱动方法
CN101471032A (zh) * 2007-12-27 2009-07-01 乐金显示有限公司 发光显示器及其驱动方法
JP2012133207A (ja) * 2010-12-22 2012-07-12 Japan Display East Co Ltd 画像表示装置およびその駆動方法
CN103597534A (zh) * 2011-05-28 2014-02-19 伊格尼斯创新公司 用于快速补偿显示器中的像素的编程的系统和方法
KR20130030879A (ko) * 2011-09-20 2013-03-28 엘지디스플레이 주식회사 유기발광다이오드 표시장치
CN106847169A (zh) * 2015-09-25 2017-06-13 乐金显示有限公司 有机发光二极管显示面板、有机发光二极管显示装置及其驱动方法
EP3462437A1 (en) * 2017-09-28 2019-04-03 LG Display Co., Ltd. Organic light emitting display device and method for driving the same
CN109584791A (zh) * 2017-09-28 2019-04-05 乐金显示有限公司 有机发光显示装置及其驱动方法
CN107863069A (zh) * 2017-12-14 2018-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
KR20200020191A (ko) * 2018-08-16 2020-02-26 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20200055580A (ko) * 2018-11-13 2020-05-21 엘지디스플레이 주식회사 픽셀 회로와 이를 이용한 표시장치
CN112349241A (zh) * 2019-08-09 2021-02-09 乐金显示有限公司 显示装置及其驱动方法
CN112992049A (zh) * 2019-12-13 2021-06-18 乐金显示有限公司 具有像素驱动电路的电致发光显示装置
KR20210083818A (ko) * 2019-12-27 2021-07-07 엘지디스플레이 주식회사 표시 장치
CN113223461A (zh) * 2020-02-06 2021-08-06 三星显示有限公司 显示设备和驱动该显示设备的方法

Also Published As

Publication number Publication date
TWI827231B (zh) 2023-12-21
US20230097941A1 (en) 2023-03-30
TW202316405A (zh) 2023-04-16
US11935482B2 (en) 2024-03-19
EP4160586A1 (en) 2023-04-05
KR20230046700A (ko) 2023-04-06
JP2023051763A (ja) 2023-04-11

Similar Documents

Publication Publication Date Title
CN114550658B (zh) 显示装置及其驱动方法
US11735109B2 (en) Display panel and display device using the same
CN114360421B (zh) 显示面板及使用该显示面板的显示装置
US11935482B2 (en) Pixel circuit and display device including the same
US20230178033A1 (en) Data driving circuit and display device including the same
US20230096265A1 (en) Gate driving circuit and display device including the same
US20230074010A1 (en) Pixel circuit and display device including the same
EP4116962A1 (en) Pixel circuit and display device including the same
KR20200067584A (ko) 픽셀 회로와 이를 이용한 표시장치
US20220101798A1 (en) Display Panel and Display Device Using the Same
US11854480B2 (en) Pixel circuit, method for driving pixel circuit and display device
US11776476B2 (en) Pixel circuit and display device including the same
US11908405B2 (en) Pixel circuit and display device including the same
US20240144848A1 (en) Display device and method of compensating for deterioration thereof, and mobile terminal including the display device
KR20230034821A (ko) 픽셀 회로와 이를 포함한 표시장치
CN115881035A (zh) 像素电路及其驱动方法和包括该像素电路的显示装置
CN115881039A (zh) 像素电路和包括该像素电路的显示装置
KR20230009256A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230009257A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230054987A (ko) 감마 전압 발생회로와 이를 포함한 표시장치
GB2611619A (en) Pixel circuit and display device including the same
KR20230009261A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230102125A (ko) 표시장치와 그 구동 방법
CN117953817A (zh) 显示装置、其劣化补偿方法以及包括其的移动终端
CN115602104A (zh) 像素电路和包括该像素电路的显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination