CN112992049A - 具有像素驱动电路的电致发光显示装置 - Google Patents

具有像素驱动电路的电致发光显示装置 Download PDF

Info

Publication number
CN112992049A
CN112992049A CN202011400505.9A CN202011400505A CN112992049A CN 112992049 A CN112992049 A CN 112992049A CN 202011400505 A CN202011400505 A CN 202011400505A CN 112992049 A CN112992049 A CN 112992049A
Authority
CN
China
Prior art keywords
voltage
node
transistor
period
initialization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011400505.9A
Other languages
English (en)
Other versions
CN112992049B (zh
Inventor
金宰成
金起右
张成旭
金炯秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN112992049A publication Critical patent/CN112992049A/zh
Application granted granted Critical
Publication of CN112992049B publication Critical patent/CN112992049B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

具有像素驱动电路的电致发光显示装置。电致发光显示装置包括多个子像素,其被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路。像素驱动电路包括:发光二极管;驱动晶体管,其包括连接至第一节点的栅极、连接至第二节点的漏极、以及连接至第三节点的源极;第一开关电路,其在初始化时段导通,向第一节点提供初始化电压并向第三节点提供固定电压;第二开关电路,其在采样时段导通,使第一节点和第二节点电导通,向第三节点施加数据电压并向发光二极管的阳极提供初始化电压;以及发光控制电路,其由发光信号控制并在发光时段导通以向第三节点提供高电位电压并向发光二极管递送驱动电流。

Description

具有像素驱动电路的电致发光显示装置
技术领域
本公开涉及包括像素驱动电路的电致发光显示装置,更具体地,涉及对可变频率驱动有效的电致发光显示装置。
背景技术
随着信息技术的发展,作为用户与信息之间的连接媒介的显示装置的市场正在增长。除了用户之间的基于文本消息的信息传送以外,各种类型的通信都在积极进行中。随着信息类型的改变,用于显示信息的显示装置的性能已经发展。因此,越来越多地使用诸如有机发光显示装置、micro-LED装置、液晶显示(LCD)装置和量子点发光显示(QLED)装置之类的各种类型的显示装置,并且正在积极地进行用于增强信息的清晰度的高清晰度的显示装置的研究。
电致发光显示装置包括:显示面板,其包括多个子像素;驱动电路,其提供用于驱动显示面板的信号;以及电源,其向显示面板提供电力源。驱动电路包括用于将选通信号提供给显示面板的选通驱动电路和用于将数据信号提供给显示面板的数据驱动电路。
例如,如果将选通信号和数据信号提供给子像素,则电致发光显示装置可以显示图像,因为所选择的子像素的发光二极管发光。可以基于有机材料或无机材料来实施发光二极管。
由于电致发光显示装置基于从子像素内的发光二极管生成的光来显示图像,电致发光显示装置具有各种优点,但是需要提高用于控制子像素的发光的像素驱动电路的准确性以使提高图像质量。例如,可以补偿包括在像素驱动电路中的驱动晶体管的阈值电压,以提高像素驱动电路的准确性。
随着电致发光显示装置的分辨率提高并且功耗增加,正在开发用于降低电致发光显示装置的功耗的驱动技术。可以在特定时间段内降低帧速率以减少功耗,由此可以低速驱动像素。例如,在移动模型的情况下,在实际使用模式下,可以以60Hz、120Hz等的频率执行正常驱动,而在待机模式下,可以以1Hz的频率等执行低速驱动,由此可以降低功耗。
另外,如果将像素驱动电路中包括的晶体管实施为P型多晶硅晶体管,则在低速驱动期间可能发生驱动晶体管的栅极节点的漏电流。由于漏电流的出现使得发光二极管难于在一帧内保持相同的亮度并且增加了数据更新周期,因此可能会看到闪烁。
另外,在从黑屏切换到白屏期间,由于驱动晶体管的回滞而产生第一帧的亮度劣化。由于第一帧的亮度劣化引起在低速驱动期间的高可见度,因此电致发光显示装置的质量可能劣化。从黑屏切换到白屏是指电致发光显示装置的通电状态,或者实质上是指从低亮度的屏幕切换到高亮度的屏幕。在这种情况下,第一帧的亮度劣化可以以闪烁或运动模糊的形式表示。
发明内容
本公开的发明人已经认识到上述问题,然后发明了包括像素驱动电路的电致发光显示装置,该像素驱动电路可以防止在在应用了通过频率变化的驱动方法的电致发光显示装置中发生在以可变频率驱动显示面板期间可能发生的亮度不均匀的情况。
考虑到上述问题做出了本公开,并且本公开的一个目的是提供包括像素驱动电路的电致发光显示装置,其可以减小驱动晶体管的栅极节点的漏电流。
本公开的另一个目的是提供包括像素驱动电路的电致发光显示装置,其可以减少在显示面板的屏幕切换期间发生第一帧的亮度劣化。
除了上面提到的本公开的目的之外,本领域技术人员将从本公开的以下描述中清楚地理解本公开的其它目的和特征。
根据本公开的一个方面,上述和其它目的可以通过提供包括多个子像素的电致发光显示装置来实现,多个子像素被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路。在这种情况下,“n”是自然数。像素驱动电路包括:发光二极管;驱动晶体管,其包括连接至第一节点的栅极、连接至第二节点的漏极、以及连接至第三节点的源极;第一开关电路,其在初始化时段导通,向第一节点提供初始化电压并且向第三节点提供固定电压;第二开关电路,其在采样时段导通,使第一节点和第二节点电导通,向第三节点施加数据电压并且向发光二极管的阳极提供初始化电压;以及发光控制电路,其由发光信号控制并且在发光时段导通以向第三节点提供高电位电压并且向发光二极管递送驱动电流。在这种情况下,电容器被连接至第一节点和被提供以高电位电压的高电位电压线。因此,可以减少当以低速驱动能够以可变频率驱动的电致发光显示装置时发生的亮度劣化的发生。
根据本公开的另一方面,上述和其它目的可以通过提供包括多个子像素的电致发光显示装置来实现,多个子像素被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路,其中n是自然数,像素驱动电路包括发光二极管和驱动晶体管,并且被配置为在初始化时段期间初始化驱动晶体管的栅极的电压,在采样时段期间执行驱动晶体管的阈值电压补偿和数据电压充电,且在发光时段期间使发光二极管发光。像素驱动电路被配置为在初始化时段期间向驱动晶体管的源极提供固定电压。
其它实施方式的细节包括在详细描述和附图中。
根据本公开的实施方式,在像素驱动电路的驱动步骤当中的在感测驱动晶体管的阈值电压的步骤之前的步骤处将固定电压施加至驱动晶体管的源极,由此可以减少在屏幕切换期间在第一帧中可能发生的亮度劣化。
根据本公开的实施方式,连接至驱动晶体管的栅极的晶体管可以被实施为N型晶体管,由此可以减少可能发生在驱动晶体管的栅极中的漏电流。
除了如上所述的本公开的效果之外,本领域技术人员将从本公开的以上描述中清楚地理解本公开的其它优点和特征。
附图说明
通过以下结合附图的详细描述,将更清楚地理解本公开的上述和其它目的、特征以及其它优点,其中:
图1是例示根据本公开的一个实施方式的电致发光显示装置的框图。
图2A和图2B是例示根据比较例和本公开的实施方式的每帧的亮度比率的图表。
图3A和图3B是例示根据比较例和本公开的实施方式的在像素驱动电路中可以观察到的信号波形和电压变化的图表;
图4A是例示根据本公开的一个实施方式的像素驱动电路的图,并且图4B和图4C是例示输入/输出至像素驱动电路的信号的波形;
图5A、图6A和图7A是例示像素驱动电路的驱动步骤的图,并且图5B、图6B和图7B是例示在相应的驱动步骤期间输入/输出的信号的波形;以及
图8A是例示根据本公开的一个实施方式的像素驱动电路的图,并且图8B是例示输入/输出至像素驱动电路的信号的波形。
具体实施方式
将通过参照附图描述的以下实施方式来阐明本公开的优点和特征及其实现方法。然而,本公开可以以不同的形式实施,并且不应被解释为限于本文阐述的实施方式。相反,提供这些实施方式使得本公开将是透彻和完整的,并且将向本领域技术人员充分传达本公开的范围。此外,本公开仅由权利要求的范围限定。
在附图中公开的用于描述本公开的实施方式的形状、尺寸、比率、角度和数量仅是示例,因此,本公开不限于所例示的细节。在整个说明书中,相似的附图标记指代相似的元件。在以下描述中,当确定相关的已知功能或配置的详细描述不必要地使本公开的要点模糊时,将省略该详细描述。在使用本说明书中描述的“包括”、“具有”和“包含”的情况下,除非使用“仅~”,否则可以添加另一部件。除非相反地指出,否则单数形式的术语可以包括复数形式。
在解释元件时,尽管没有明确的描述,但是该元件被解释为包括误差范围。
在描述位置关系时,例如,当将位置关系描述为“在...上”,“在...之上”,“在...之下”和“挨着…”时,除非使用“正好”或“直接”,否则可以在两个其它部件之间布置一个或更多个部件。
在描述时间关系时,例如,当时间顺序被描述为“在…之后”,“随后~”,“接着~”和“在...之前”时,除非使用“正好”或“直接”,否则可以包括不连续的情况。
如本领域技术人员可以充分理解的,本公开的各个实施方式的特征可以部分或整体地彼此联接或组合,并且可以彼此不同地互操作且在技术上驱动。本公开的实施方式可以彼此独立地执行,或者可以以相互依赖的关系一起执行。
在本公开中,形成在显示面板的基板上的像素驱动电路和选通驱动电路可以被实施为N型或P型晶体管。例如,晶体管可以被实施为具有金属氧化物半导体场效应晶体管(MOSFET)结构的晶体管。晶体管可以是包括栅极、源极和漏极的三电极器件。源极是向晶体管提供载流子的电极。在晶体管中,载流子从源极移动至漏极。在N型晶体管中,由于载流子是电子,因此电子从源极移动至漏极,并且源极的电压低于漏极的电压。在N型晶体管中,由于电子从源极移动至漏极,因此电流从漏极移动至源极。在P型晶体管中,由于载流子是空穴,因此源极的电压高于漏极的电压,以使空穴从源极移动至漏极。在P型晶体管中,由于空穴从源极移动至漏极,因此电流从源极移动至漏极。晶体管的源极和漏极可以不固定,并且可以根据所施加的电压进行切换。
在下文中,选通导通电压可以是用于使晶体管导通的选通信号的电压。选通截止电压可以是用于使晶体管截止的电压。在P型晶体管中,选通截止电压可以是选通高电压(或截止电平脉冲),并且选通导通电压可以是选通低电压(或导通电平脉冲)。在N型晶体管中,选通截止电压可以是选通低电压(或截止电平脉冲),并且选通导通电压可以是选通高电压(或导通电平脉冲)。
在下文中,将参照附图描述根据本公开的实施方式的像素驱动电路和包括该像素驱动电路的电致发光显示装置。
图1是例示根据本公开的一个实施方式的电致发光显示装置的框图。
参照图1,电致发光显示装置100包括显示面板101、用于将信号提供给显示面板101的数据驱动电路102、选通驱动电路108、以及定时控制器110。
显示面板101可以分类为显示图像的显示区域DA和不显示图像的非显示区域NDA。用于显示图像的像素被设置在显示区域DA中。每个像素可以包括用于实施单独的颜色的多个子像素。每个子像素可被分类为红色子像素、绿色子像素和蓝色子像素。每个像素还可以包括白色子像素。根据减色法当所有子像素发光时,从一个像素中包括的子像素发出的光的颜色可以是白色。
每个像素与沿着Y轴(或列方向)形成的数据线连接,并与沿着X轴(或行方向)形成的选通线连接。沿着X轴布置的像素被连接至选通线并且被提供以相同的选通信号。
每个像素包括发光二极管和像素驱动电路,该像素驱动电路用于使发光二极管以预定的亮度发光。像素驱动电路通过被提供有数据信号、选通信号和电源信号而操作。数据信号通过数据线4a从数据驱动电路102被提供给像素,选通信号通过选通线2a和选通线2b从选通驱动电路108被提供给像素,并且电源信号通过电源线4b被提供给像素。电源线4b可以包括向像素提供高电位电压的高电位电压线、向像素提供低电位电压的低电位电压电极、向像素提供初始化电压的初始化电压线、以及其它电源线。高电位电压是高于低电位电压的电压。选通线2a和选通线2b可以包括被提供以扫描信号的多条扫描线2a和被提供以发光控制信号的多条发光线2b。
数据驱动电路102通过在定时控制器110的控制下将从定时控制器110接收的输入图像的数据转换为伽马补偿电压来生成数据电压,并将数据电压输出至数据线4a。数据驱动电路102可以以IC(集成电路)的形式形成在显示面板101的非显示区域NDA上,或者可以以膜上芯片(COF)的形式形成在显示面板101上。
选通驱动电路108包括扫描驱动电路103和发光驱动电路104。扫描驱动电路103在定时控制器110的控制下顺序地将扫描信号提供给扫描线2a。第n行选通线被布置在第n行。例如,施加至第n选通线的第n扫描信号可以与第m数据电压同步。在这种情况下,n和m是自然数。发光驱动电路104在定时控制器110的控制下生成发光信号。发光驱动电路104将发光信号顺序地提供给发光线2b。扫描驱动电路103和发光驱动电路104包括用于向选通线提供信号的多个级。
选通驱动电路108可以以IC(集成电路)的形式形成,或者可以以内置在显示面板101中的GIP(面板中选通)的形式形成。选通驱动电路108可以被布置在显示面板101的左侧和右侧中的每一侧,或者可以被布置在左侧和右侧中的一侧。此外,选通驱动电路108可以被布置在显示面板101的上侧或下侧。
定时控制器110从主机系统接收输入图像的数字视频数据以及与数字视频数据同步的定时信号。定时信号可以包括数据使能信号、垂直同步信号、水平同步信号和时钟信号。主机系统可以是电视(TV)系统、机顶盒、导航系统、DVD播放器、蓝光播放器、个人计算机、家庭影院系统或移动信息装置。
定时控制器110生成用于控制数据驱动电路102的操作定时的数据定时控制信号和用于控制选通驱动电路108的操作定时的选通定时控制信号。选通定时控制信号包括起始脉冲、移位时钟等。起始脉冲可以限定从发光驱动电路104和扫描驱动电路103的每个移位寄存器生成第一输出的起始定时。当输入起始脉冲时,移位寄存器开始被驱动,并在第一时钟定时生成第一输出信号。移位时钟控制移位寄存器的输出移位定时。
将选通信号和数据信号一次施加至显示区域DA中在列方向布置的所有像素的时段可以被称为一帧时段。一帧时段可以被分类为扫描时段和发光时段,在扫描时段中数据从与像素连接的每条选通线被扫描至像素以在每个像素中写入输入图像的数据,在发光时段中像素根据扫描时段之后的发光信号被点亮。在发光时段,像素可以重复点亮和熄灭。扫描时段可以包括初始化时段、采样时段等。采样时段可以包括编程时段。在扫描时段中执行像素驱动电路中包括的节点的初始化以及驱动晶体管的阈值电压补偿和数据电压充电,并且在发光时段中执行发光操作。扫描时段对应于若干水平扫描时间段,并且一帧时段的大部分被发光时段占据。
图2A和图2B是例示根据比较例和本公开的实施方式的每帧的亮度比率的图表。
如上所述,可以通过晶体管获得并且取决于先前状态变化而不由当前物理条件确定的结果被称为回滞(hysteresis)。由于根据由驱动晶体管提供的驱动电流在像素驱动电路中表示亮度,因此,由于驱动晶体管的回滞,可能会出现不均匀的亮度。
图2A是例示根据比较例的像素驱动电路中的每帧的亮度比率的图表。在图2A中示出了第一帧1F、第二帧2F、第三帧3F和第四帧4F的亮度图表。X轴指示时间,并且Y轴指示基于第四帧4F的亮度的相对值。
在图2A中,应注意,与第四帧4F相比,第一帧1F的开始处的亮度是对应于88%的值,并且亮度随着第一帧1F的进行而降低。还应注意,与第四帧4F相比,第二帧2F的亮度是降低的。应注意,在黑屏切换为白屏并且随着帧重复而恢复亮度时,亮度降低显著地发生。另外,在低速驱动期间亮度降低具有高可见度。因此,在旨在通过改变频率来降低功耗的电致发光显示装置的情况下,有必要开发可以减少亮度降低的像素驱动电路。
图2B是例示根据本公开的一个实施方式的像素驱动电路中的每帧的亮度比率的图表。在图2B中示出了第一帧1F、第二帧2F、第三帧3F和第四帧4F的亮度图表。X轴指示时间,并且Y轴指示基于第四帧4F的亮度的相对值。
在图2B中,应注意,第一帧1F的开始处的亮度几乎等于第四帧4F,并且从第二帧2F到第四帧4F保持相同的亮度。尽管在第一帧1F中亮度略有降低,但是由于在将黑屏切换为白屏时亮度降低最为明显,因此减少了在第一帧1F开始时发生的亮度降低。因此,应认为解决了问题。因此,包括根据本公开的一个实施方式的像素驱动电路的发光显示装置可以通过低速驱动来降低功耗。
图3A和图3B是例示根据比较例和本公开的实施方式的在像素驱动电路中可以观察到的信号波形和电压变化的图表。
图3A是例示根据比较例的在像素驱动电路中可以观察到的信号波形和电压变化的图表。图表(1-1)是第(n-1)扫描信号S(n-1)的波形,图表(1-2)是第n扫描信号S(n)的波形,并且图表(1-3)是第n发光信号EM(n)的波形。像素驱动电路以初始化时段①和采样时段②进行操作,其中,根据第(n-1)扫描信号S(n-1)控制初始化时段①,并且根据第n扫描信号S(n)控制采样时段②。在初始化时段①和采样时段②中,第n发光信号EM(n)是截止电平脉冲。
图表(2)、图表(3)和图表(4)各自例示了当显示面板从白屏切换到白屏和当从黑屏切换到白屏时可以由像素驱动电路测量的电压。当从白屏切换到白屏时,可能会发生灰度级差异。
像素驱动电路包括将驱动电流提供给发光二极管的驱动晶体管。根据驱动晶体管的源极电压和栅极电压确定驱动电流。
图表(2)例示了驱动晶体管的源极节点n3和驱动晶体管的栅极节点n1中的电压变化。参照源极节点n3的电压,应注意在初始化时段①中黑屏切换到白屏时生成的电压低于白屏切换到白屏时生成的电压。驱动晶体管的栅极节点n1的电压与屏幕切换条件无关。
图表(3)例示了驱动晶体管的栅极-源极电压Vgs。应注意,当将黑屏切换到白屏时生成的驱动晶体管的栅极-源极电压Vgs和当将白屏切换到白屏时生成的驱动晶体管的栅极-源极电压Vgs在初始化时段①和采样时段②彼此不同。在采样时段②结束时的时间SP,根据两个屏幕切换条件的驱动晶体管的栅极-源极电压之差Ggs大约为298mV。
图表(4)例示了驱动晶体管的阈值电压Vth。应注意,当黑屏切换到白屏时生成的驱动晶体管的阈值电压和当白屏切换到白屏时生成的驱动晶体管的阈值电压与在初始化时段①和采样时段②彼此不同。在采样时段②结束时的时间SP,根据屏幕切换条件的驱动晶体管的阈值电压之差Gvth约为500mV。
从图表(2)、(3)和(4)中注意到,在初始化时段①,驱动晶体管的源极节点n3中的电压差生成晶体管的栅极-源极电压中的差值Ggs和驱动晶体管的阈值电压中的差值Gvth。该结果表明,根据先前屏幕的状态,驱动晶体管的阈值电压Vth可能发生变化。这被称为驱动晶体管的回滞。由于驱动晶体管的回滞改变驱动晶体管的经采样的阈值电压和驱动电流,因此在屏幕切换时刻可能会引起亮度不均匀。
图3B是例示根据本公开的一个实施方式的在像素驱动电路中可以观察到的信号波形和电压变化的图表。图表(1-1)是第(n-1)扫描信号S(n-1)的波形,图表(1-2)是第n扫描信号S(n)的波形,并且图表(1-3)是第n发光信号EM(n)的波形。像素驱动电路以初始化时段①和采样时段②进行操作,其中,根据第(n-1)扫描信号S(n-1)来控制初始化时段①,并且根据第n扫描信号S(n)来控制采样时段②。在初始化时段①和采样时段②中,第n发光信号EM(n)是截止电平脉冲。
以与比较例相同的方式,图表(2)、图表(3)和图表(4)各自例示了当显示面板从白屏切换到白屏时和当黑屏切换到白屏时像素驱动电路可以测量的电压。当白屏切换到白屏时,可能会发生灰度级差异。
图表(2)例示了驱动晶体管的源极节点n3和驱动晶体管的栅极节点n1中的电压变化。参照源极节点n3的电压,应注意,不管屏幕切换条件如何,在包括初始化时段①和采样时段②的所有时段中保持相同的电压。由于两个图表在先前的发光时段中显示黑屏和白屏,因此应注意,驱动晶体管的栅极节点n1在除了先前的发光时段外的其它时段中具有相同的电压。
图表(3)例示了驱动晶体管的栅极-源极电压Vgs。应注意,基于初始化时段①和采样时段②中的屏幕切换条件,驱动晶体管的栅极-源极电压Vgs几乎没有差异。在采样时段②结束时的时间SP,根据两个屏幕切换条件的驱动晶体管的栅极-源极电压之差Ggs约为10mV,与比较例相比减小至约3%。
图表(4)例示了驱动晶体管的阈值电压Vth。应注意,在所有时段中,不管屏幕切换条件如何,驱动晶体管的阈值电压Vth几乎没有差异。确定驱动电流的驱动晶体管的阈值电压在采样时段②结束时确定。在采样时段②结束时的时间SP处的驱动晶体管的阈值电压Vth的值约为50.4mV,与比较例相比减小至约10%。
根据图3A和图3B,在初始化时段①,驱动晶体管的源极节点n3中的电压差生成了驱动晶体管的栅极-源极电压Vgs和阈值电压Vth中的每一个的差异。因此,可以在与屏幕切换定时相对应的第一帧的初始化时段①向驱动晶体管的源极节点n3施加一定电压,使得驱动晶体管的源极节点n3中不存在根据屏幕切换条件的差异。
在下文中,将描述可以实施图3B的像素驱动电路。
图4A是例示根据本公开的一个实施方式的像素驱动电路的图,并且图4B和图4C是例示输入/输出至像素驱动电路的信号的波形。图4A所示的像素驱动电路对应于被布置在第n行中的像素的描述。要注意的是,尽管图4A示出了根据本公开的一个实施方式的像素驱动电路的特定结构,但像素驱动电路的结构不限于此,并且像素驱动电路的其它结构也可以适用,只要在初始化时段期间向驱动晶体管的节点提供固定电压。
参照图4A,用于向发光二极管EL提供驱动电流的像素驱动电路包括多个晶体管和电容器。根据本公开的一个实施方式的像素驱动电路是内部补偿电路,其可以补偿驱动晶体管DT的阈值电压。
高电位电压VDD、低电位电压VSS和初始化电压Vini的电源电压被施加至像素驱动电路,并且第n扫描信号S(n)、第(n-1)扫描信号S(n-1)、第n发光信号EM(n)和数据电压Vdata的像素驱动信号被施加到其上。第n扫描信号S(n)是被施加至被布置在第n行的像素的扫描信号,第(n-1)扫描信号S(n-1)是被施加至被布置在第(n-1)行的像素的扫描信号,并且第n发光信号EM(n)是被施加至被布置在第n行中的像素的发光信号。
扫描信号S(n)和S(n-1)以及发光信号EM(n)中的每一个根据一定的时间间隔具有导通电平脉冲或截止电平脉冲。根据本公开的一个实施方式的晶体管可以被实施为PMOS和NMOS晶体管。PMOS晶体管的导通电压是选通低电压(或导通电平脉冲),并且其截止电压是选通高电压(或截止电平脉冲)。NMOS晶体管的导通电压是选通高电压(或导通电平脉冲),并且其截止电压是选通低电压(或截止电平脉冲)。
发光二极管EL使用由驱动晶体管DT根据数据电压Vdata控制的电流量发光,并表示与输入图像的数据灰度相对应的亮度。发光二极管EL可以包括阳极、阴极以及布置在阳极和阴极之间的有机化合物层。有机化合物层可以包括但不限于发光层、空穴注入层、空穴传输层、电子传输层和电子注入层。发光二极管EL的阳极可以被连接至驱动晶体管或控制发光二极管EL的发光的发光晶体管。发光二极管EL的阴极被连接至施加有低电位电压VSS的低电位电压电极。
驱动晶体管DT是用于根据栅极-源极电压Vgs控制在发光二极管EL中流动的电流的驱动器件并且可以是PMOS晶体管。然而,本公开不限于此,并且驱动晶体管DT也可以是NMOS晶体管。驱动晶体管DT包括连接至第一节点n1的栅极、连接到第二节点n2的漏极、以及连接至第三节点n3的源极。
第一晶体管T1通过第n扫描信号S(n)导通,并将驱动晶体管DT的栅极与驱动晶体管DT的漏极连接。第一晶体管T1被连接至第一节点n1和第二节点n2。
第二晶体管T2通过第n扫描信号S(n)导通,并将数据电压Vdata提供给第三节点n3。第二晶体管T2被连接至被提供以数据电压Vdata的数据电压线以及第三节点n3。
第三晶体管T3通过第n发光信号EM(n)导通,并且将高电位电压VDD提供给第三节点n3。第三晶体管T3被连接至被提供以高电位电压的高电位电压线以及第三节点n3。
第四晶体管T4通过第n发光信号EM(n)导通,并将由驱动晶体管DT提供的驱动电流提供给发光二极管EL的阳极。第四晶体管T4被连接至第二节点n2和第四节点n4。第四晶体管T4可以被称为发光晶体管。
第五晶体管T5通过第(n-1)扫描信号S(n-1)导通,并将初始化电压Vini提供给第一节点n1。第五晶体管T5被连接至第一节点n1和被提供以初始化电压的初始化电压线。
第六晶体管T6通过第n扫描信号S(n)导通,并将初始化电压Vini提供给第四节点n4。第六晶体管T6被连接至初始化电压线和第四节点n4。
第七晶体管T7通过第(n-1)扫描信号S(n-1)导通,并将电压V7提供给第三节点n3。第七晶体管T7连接到第三节点n3和被提供以电压V7的V7电压线。V7电压V7是固定电压并将在后面详细描述。
电容器Cst包括用于形成电容的两个电极,并且这两个电极分别被连接至第一节点n1和高电位电压线。
像素驱动电路可以被分类为第一开关电路、第二开关电路和发光控制电路。
根据本公开的一个实施方式的像素驱动电路的第一开关电路通过第(n-1)扫描信号S(n-1)导通以初始化驱动晶体管DT的栅极,并且通过在向驱动晶体管DT的源极施加电压之后将驱动晶体管DT导通一定时间,来减少第一帧的亮度劣化的发生。第一开关电路可以包括第五晶体管T5和第七晶体管T7。第一开关电路可以被实施为NMOS晶体管,第七晶体管T7可以视情况被实施为PMOS晶体管。
根据本公开的一个实施方式的像素驱动电路的第二开关电路通过第n扫描信号S(n)导通以将数据电压Vdata提供给第三节点n3,对驱动晶体管DT的阈值电压进行采样,并初始化发光二极管EL的阳极。第二开关电路可以被实施为NMOS晶体管,由此选通驱动电路可以不需要附加的扫描驱动电路。第二开关电路可以包括第一晶体管T1、第二晶体管T2和第六晶体管T6。第二开关电路可以被实施为NMOS晶体管,并且第二晶体管T2和第六晶体管T6可以被实施为PMOS晶体管。
根据本公开的一个实施方式的像素驱动电路的发光控制电路通过第n发光信号EM(n)导通,以向第三节点n3提供高电位电压VDD并向发光二极管EL提供驱动电流。发光控制电路被实施为PMOS晶体管,并且包括第三晶体管T3和第四晶体管T4。
被提供给第一开关电路和第二开关电路的第(n-1)扫描信号S(n-1)和第n扫描信号S(n)是从包括在同一扫描驱动电路中的它们各自的级输出的信号。
第一开关电路和第二开关电路中的与驱动晶体管DT的栅极连接的第一晶体管Tl和第五晶体管T5可被实施为NMOS晶体管,以减少可能在驱动晶体管DT的栅极中发生的漏电流,由此提高被提供给发光二极管EL的驱动电流的准确性。例如,NMOS晶体管的有源层可以是包括铟、镓和锌中的任何一种或更多种作为主要成分的氧化物半导体。由于第二晶体管T2、第六晶体管T6和第七晶体管T7可以被实施为NMOS晶体管,因此可以不额外提供选通线和扫描驱动电路,由此可以减少选通驱动电路的元件。
参照图4B和图4C,图4B例示了扫描信号S(n-1)和S(n)是一个水平扫描时间(1H时间)内的导通电平脉冲,并且图4C例示了扫描信号S(n-1)和S(n)是两个水平扫描时间(2H时间)内的导通电平脉冲。
图4B和图4C例示了初始化时段①、采样时段②、保持时段③和发光时段④。第(n-1)扫描信号S(n-1)在初始化时段①为导通电平脉冲,第n扫描信号S(n)在采样时段②为导通电平脉冲,并且发光信号EM(n)在发光时段④为导通电平脉冲。保持时段③和裕度时段M通过确保一个水平扫描时间(1H时间)来使扫描信号S(n-1)和S(n)不与发光信号EM(n)混合。在这种情况下,保持时段③和裕度时段M不限于一个水平扫描时间(1H时间)。如果将理想的扫描信号提供给像素驱动电路,则可以省略裕度时段M和保持时段③。
在图4C的情况下,采样时段②具有一个水平扫描时间(1H时间)的第(n-1)扫描信号S(n-1)和第n扫描信号S(n)的导通电平脉冲时段。如果扫描信号S(n-1)和S(n)对应于如图4C的图表所示的两个水平扫描时间(2H时间),则以通过彼此交叠来驱动第(n-1)扫描信号S(n-1)和扫描信号S(n),以确保采样时段多达两个水平扫描时间,由此可以更精确地感测驱动晶体管的阈值电压。
在下文中,将描述当图4B的信号被输入至本公开的像素驱动电路时,像素驱动电路的驱动步骤。
图5A、图6A和图7A是例示像素驱动电路的驱动步骤的图,并且图5B、图6B和图7B是例示在相应的驱动步骤期间输入/输出的信号的波形。图中的标记X指示晶体管是截止的。
图5A例示了初始化时段①,并且图5B是初始化时段①输入/输出的信号的波形。初始化时段①具有一个水平扫描时间(1H时间),并且由第(n-1)扫描信号S(n-1)控制。第(n-1)扫描信号S(n-1)在初始化时段①具有导通电平脉冲,并且在除初始化时段①以外的其它时段具有截止电平脉冲。虽然第(n-1)扫描信号S(n-1)具有导通电平脉冲,但是第n扫描信号S(n)和第n发光信号EM(n)具有截止电平脉冲。在这种情况下,为了防止发光二极管EL由于在像素驱动电路中彼此混合的第n发光信号EM(n)和第(n-1)扫描信号S(n-1)而发光,第n发光信号EM(n)在初始化时段①之前具有裕度时段M,并且被切换到截止电平脉冲的状态。例如,裕度时段M可以是但不限于一个水平扫描时间(1H时间)。
在初始化时段①中,第一开关电路(T5、T7)和驱动晶体管DT导通,并且第二开关电路(T1、T2、T6)和发光控制电路(T3、T4)截止。
在初始化时段①中,第五晶体管T5导通以将初始化电压Vini提供给驱动晶体管DT的栅极,并且第七晶体管T7导通以将电压V7提供给驱动晶体管DT的源极,由此导通驱动晶体管DT。从以上结果可以注意到,在采样时段②之前,在采样时段②中感测到的驱动晶体管的阈值电压受驱动晶体管DT的源极节点的状态的影响。因此,在初始化时段①中,将一定电压施加至驱动晶体管DT的源极节点,由此可以防止驱动晶体管的阈值电压改变。特别地,当当前帧之前的发光时段④'显示低灰度的黑屏并且当前帧显示高灰度的亮屏时,由于驱动晶体管的阈值电压的改变导致极大地发生亮度变化,在初始化时段①中应向驱动晶体管的源极施加一定电压。在这种情况下,被提供给驱动晶体管DT的源极的电压V7是固定电压,并且可以是高电位电压VDD、初始化电压Vini和第n发光电压EM(n)中的任何一个。由于从电源IC直接输入的信号(诸如高电位电压VDD或初始化电压Vini)比通过诸如发光驱动电路之类的缓冲器输入的信号(诸如第n发光电压EM(n))更精确,因此它可以主要被用作电压V7。因此,电压V7可以是通过电源线4b被提供给像素驱动电路的电源电压中的任何一个。
另外,在初始化时段①中,第一节点n1保持初始化电压Vini的状态以导通驱动晶体管DT并向驱动晶体管DT施加一定的应力。在这种情况下,要求初始化时段①不与采样时段②交叠。通过初始化时段①可以在一定时间内对驱动晶体管DT施加应力,由此可以减少由于驱动晶体管的回滞而导致发生的第一帧的亮度劣化的发生。如上所述,由于在低速驱动期间第一帧的亮度劣化显著地发生,因此可以向驱动晶体管DT施加一定的应力以减少亮度劣化的发生,由此可以实施能够以低速驱动的显示面板。与不能以低速驱动的显示面板相比,能够以低速驱动的显示面板可以减少功耗。
在初始化时段①,第五晶体管T5导通以向第一节点n1提供初始化电压Vini,由此将与高电位电压VDD与初始化电压Vini之差相对应的电容存储在电容器Cst中。
图6A例示了像素驱动电路的驱动步骤的采样时段②和保持时段③,并且图6B是在采样时段②输入/输出的信号的波形。采样时段②具有一个水平扫描时间(1H时间),并且由第n扫描信号S(n)控制。第n扫描信号S(n)在采样时段②具有导通电平脉冲,而在除采样时段②以外的其它时段具有截止电平脉冲。
在采样时段②,第二开关电路(T1、T2、T6)和驱动晶体管DT导通,并且第一开关电路(T5、T7)和发光控制电路(T3、T4)截止。
在采样时段②,第一晶体管T1导通以将驱动晶体管DT的栅极与驱动晶体管DT的漏极连接,由此驱动晶体管DT为二极管连接并且因此导通。作为导通的驱动晶体管DT的栅节点的第一节点n1的电压增加,直到栅极-源极电压Vgs变为驱动晶体管DT的阈值电压Vth为止。第二晶体管T2导通以将数据电压Vdata提供给第三节点n3。第六晶体管T6导通以将初始化电压Vini提供给发光二极管EL的阳极,由此将发光二极管EL的阳极放电至初始化电压Vini。由于初始化电压Vini低于低电位电压VSS,因此发光二极管EL不发光。
在采样时段②,第一节点n1的电压增加为数据电压Vdata和驱动晶体管DT的阈值电压Vth之和,并且电容器Cst感测驱动晶体管DT的阈值电压Vth。在这种情况下,作为数据电压Vdata和阈值电压Vth之和的电压被存储在电容器Cst的一个电极中,并且高电位电压VDD被存储在电容器Cst的另一个电极中。
由于从同一扫描驱动电路提供了用于控制初始化时段①和采样时段②的上述扫描信号S(n-1)和S(n),因此初始化时段①和采样时段②为彼此相同。然而,将应力施加至驱动晶体管DT的时间或用于感测驱动晶体管DT的阈值电压Vth的时间被设置为可控制,选通驱动电路可以被实施为使得用于控制第一开关的扫描信号和用于控制第二开关电路的扫描信号由它们各自的扫描驱动电路提供。
跟随在采样时段②之后的保持时段③具有一个水平扫描时间(1H时间),并且可以由第n发光信号EM(n)控制。在保持时段③,第(n-1)扫描信号S(n-1)、第n扫描信号S(n)和第n发光信号EM(n)是截止电平脉冲。保持时段③被保持直到第n发光信号EM(n)切换为导通电平脉冲为止。第n发光信号EM(n)在它与第(n-1)扫描信号S(n-1)和第n扫描信号S(n)交叠时的两个水平扫描时间中保持截止电平脉冲。
以与上述裕度时段M相同的方式,保持时段③可以使作为导通电平脉冲的第n发光信号EM(n)和扫描信号S(n)不彼此混合。图6B示出了保持时段③是但不限于一个水平扫描时段(1H时间)。
图7A例示了像素驱动电路的驱动步骤的发光时段④,并且图7B是发光时段④输入输出的信号的波形。发光时段④占据一帧时段的大部分,并由第n发光信号EM(n)控制。第n发光信号EM(n)在发光时段④具有导通电平脉冲,并且在除发光时段④以外的其它时段具有截止电平脉冲。在发光时段④,第(n-1)扫描信号S(n-1)和第n扫描信号S(n)全部是截止电平脉冲。
在发光时段④,第一开关电路(T5、T7)和第二开关电路(T1、T2、T6)截止,并且发光控制电路(T3、T4)和驱动晶体管DT导通。
在发光时段④,第三晶体管T3导通以将高电位电压VDD提供给第三节点n3。驱动晶体管DT由第一节点n1和第三节点n3导通,以将驱动电流提供给发光二极管EL的阳极。在这种情况下,驱动电流Ioled由以下等式1表示。
【等式1】
Ioled=K(Vgs-Vth)2=K(VDD-Vdata)2
在这种情况下,K是反映作为驱动晶体管DT的特性的沟道长度、沟道宽度、栅极与源极之间的寄生电容以及迁移率的常数。参照等式1,由于从驱动电流Ioled中去除了驱动晶体管DT的阈值电压Vth,因此驱动电流Ioled不取决于驱动晶体管DT的阈值电压Vth,并且不受阈值电压Vth的变化的影响。如果由于在初始化时段①未向驱动晶体管的源极节点施加一定电压而导致驱动晶体管的阈值电压Vth变化,则在驱动电流中也会发生与驱动晶体管的阈值电压之差相等的变化,由此可能发生不均匀的亮度。
图8A是例示根据本公开的一个实施方式的像素驱动电路的图,并且图8B是例示输入/输出至像素驱动电路的信号的波形。图8A所示的像素驱动电路涉及被布置在第n行中的像素。图8A的像素驱动电路是图4A的像素驱动电路的修改示例,因此其重复描述将被省略或简化。
参照图8A,用于将驱动电流提供给发光二极管EL的像素驱动电路包括多个晶体管和电容器。根据本公开的一个实施方式的像素驱动电路是内部补偿电路,其可以补偿驱动晶体管DT的阈值电压。
高电位电压VDD、低电势电压VSS以及初始化电压Vini的电源电压被施加至像素驱动电路,并且第一扫描信号S1、第二扫描信号S2、第三扫描信号S3、第四扫描信号S4、发光信号EM和数据电压Vdata的像素驱动信号被施加于其上。第一扫描信号S1至第四扫描信号S4是被施加至被布置在第n行的像素的扫描信号,并且发光信号EM是被施加至被布置在第n行的像素的发光信号。
扫描信号S1、S2、S3和S4以及发光信号EM中的每一个根据一定的时间间隔具有导通电平脉冲或截止电平脉冲。根据本公开的一个实施方式的晶体管可以被实施为PMOS和NMOS晶体管。
发光二极管EL的阳极可以被连接至用于控制发光二极管EL的发光的发光晶体管或驱动晶体管。发光二极管EL的阴极被连接至被施加以低电位电压VSS的低电位电压电极。
驱动晶体管DT是用于根据栅极-源极电压Vgs控制在发光二极管EL中流动的电流的驱动器件,并且可以是PMOS晶体管。然而,本公开不限于此,并且驱动晶体管DT也可以是NMOS晶体管。驱动晶体管DT包括被连接至第一节点n1的栅极、被连接到第二节点n2的漏极、以及被连接至第三节点n3的源极。
图8A中的像素驱动电路的元件的连接关系与图2A中的像素驱动电路的元件的连接关系相同。然而,在图2A与图8A之间,用于控制每个晶体管的扫描信号的类型和晶体管的类型可以不同。
第一晶体管T1通过第三扫描信号S3导通,并将驱动晶体管DT的栅极与驱动晶体管DT的漏极连接。第二晶体管T2通过第二扫描信号S2导通,并将数据电压Vdata提供给第三节点n3。第三晶体管T3通过发光信号EM导通并且将高电位电压VDD提供给第三节点n3。第四晶体管T4通过发光信号EM导通,并将由驱动晶体管DT提供的驱动电流提供给发光二极管EL的阳极。第五晶体管T5通过第一扫描信号S1导通,并将初始化电压Vini提供给第一节点n1。第六晶体管T6通过第四扫描信号S4导通,并将初始化电压Vini提供给第四节点n4。第七晶体管T7通过第一扫描信号S1导通并且将电压V7提供给第三节点n3。
电容器Cst包括用于形成电容的两个电极,并且这两个电极分别被连接至第一节点n1和高电位电压线。
像素驱动电路可以被分类为第一开关电路、第二开关电路和发光控制电路。
根据本公开的一个实施方式的像素驱动电路的第一开关电路通过第一扫描信号S1导通以初始化驱动晶体管DT的栅极,并且可以通过在向驱动晶体管DT的源极施加电压之后使驱动晶体管DT导通一定时间来减少第一帧的亮度劣化的发生。第一开关电路可以包括第五晶体管T5和第七晶体管T7。第一开关电路可以被实施为NMOS晶体管,并且第七晶体管T7可以视情况被实施为PMOS晶体管。
根据本公开的一个实施方式的像素驱动电路的第二开关电路通过第二扫描信号S2、第三扫描信号S3和第四扫描信号S4导通,以将数据电压Vdata提供给第三节点n3,采样驱动晶体管DT的阈值电压,并初始化发光二极管EL的阳极。第二开关电路可以包括第一晶体管T1、第二晶体管T2和第六晶体管T6。第二开关电路的第一晶体管T1可以被实施为NMOS晶体管,并且第二晶体管T2和第六晶体管T6可以被实施为PMOS晶体管。
根据本公开的一个实施方式的像素驱动电路的发光控制电路通过发光信号EM导通,以将高电位电压VDD提供给第三节点n3,并且将驱动电流提供给发光二极管EL。发光控制电路被实施为PMOS晶体管,并且包括第三晶体管T3和第四晶体管T4。
被提供给第一开关电路和第二开关电路的第一扫描信号S1和第三扫描信号S3是扫描信号A,并且第二扫描信号S2和第四扫描信号S4可以是相同的扫描信号B。在这种情况下,第一扫描信号S1是被提供给第(n-1)行的扫描信号A,并且第三扫描信号S3是被提供给第n行的扫描信号A。扫描信号A和扫描信号B是从它们各自的扫描驱动电路输出的信号。
第一开关电路和第二开关电路的与驱动晶体管DT的栅极连接的第一晶体管Tl和第五晶体管T5可被实施为NMOS晶体管,以减少可能在驱动晶体管DT的栅极中发生的漏电流,由此提高了被提供给发光二极管EL的驱动电流的准确性。
参照图8B,图8B例示了初始化时段①、采样时段②、保持时段③和发光时段④。第一扫描信号S1是在初始化时段①处的导通电平脉冲,第二扫描信号S2、第三扫描信号S3和第四扫描信号S4是在采样时段②处的导通电平脉冲,并且发光信号EM是在发光时段④处的导通电平脉冲。保持时段③和裕度时段M通过确保一个水平扫描时间(1H时间)以使扫描信号S1、S2、S3和S4不与发光信号EM混合。在这种情况下,保持时段③和裕度时段M不限于一个水平扫描时间(1H时间)。如果将理想的扫描信号提供给像素驱动电路,则可以省略裕度时段M和保持时段③。
初始化时段①具有一个水平扫描时间(1H时间),并且由第一扫描信号S1控制。第一扫描信号S1在初始化时段①具有导通电平脉冲,并且在除初始化时段①之外的其它时段具有截止电平脉冲。在这种情况下,为了防止发光二极管EL由于在像素驱动电路中彼此混合的发光信号EM和第一扫描信号S1而发光,发光信号EM具有在初始化时段①之前的裕度时段M,并切换到截止电平脉冲的状态。例如,裕度时段M可以是但不限于一个水平扫描时间(1H时间)。
在初始化时段①,第一开关电路(T5、T7)和驱动晶体管DT导通,并且第二开关电路(T1、T2、T6)和发光控制电路(T3、T4)截止。
在初始化时段①,第五晶体管T5导通以将初始化电压Vini提供给驱动晶体管DT的栅极,并且第七晶体管T7导通以将电压V7提供给驱动晶体管DT的源极,由此导通驱动晶体管DT。从以上结果可以注意到,在采样时段②之前,在采样时段②感测到的驱动晶体管的阈值电压受到驱动晶体管DT的源极节点的状态的影响。因此,在初始化时段①将一定电压施加至驱动晶体管DT的源极节点,由此可以防止驱动晶体管的阈值电压被改变。特别地,当在当前帧之前的发光时段④'中显示低灰度的黑屏并且在当前帧处显示高灰度的亮屏时,因为由于驱动晶体管的阈值电压的变化而导致亮度发生很大变化,因此在初始化时段①应向驱动晶体管的源极施加一定电压。在这种情况下,提供给驱动晶体管DT的源极的电压V7是固定电压,并且可以是高电位电压VDD、初始化电压Vini和发光电压EM中的任何一个。由于从电源IC直接输入的信号(诸如高电位电压VDD或初始化电压Vini)具有比通过诸如发光驱动电路之类的缓冲器输入的信号(诸如第n发光电压EM)更高的精确度,因此它可以主要被用作电压V7。因此,电压V7可以是通过电源线4b提供给像素驱动电路的电源电压中的任何一个。
另外,在初始化时段①,第一节点n1保持初始化电压Vini的状态以导通驱动晶体管DT并向驱动晶体管DT施加一定的应力。在这种情况下,要求初始化时段①不与采样时段②交叠。可以通过初始化时段①在一定时间内对驱动晶体管DT施加应力,由此可以减少由于驱动晶体管DT的回滞而导致发生的第一帧的亮度劣化。如上所述,由于在低速驱动期间第一帧的亮度劣化显著地发生,因此可以对驱动晶体管DT施加一定的应力以减少亮度劣化的发生,由此可以实施能够以低速驱动的显示面板。与不能以低速驱动的显示面板相比,能够以低速驱动的显示面板可以减少功耗。
在初始化时段①,第五晶体管T5导通以向第一节点n1提供初始化电压Vini,由此将与高电位电压VDD与初始化电压Vini之间的差相对应的电容存储在电容器Cst中。
初始化时段①之后的采样时段②具有一个水平扫描时间(1H时间),并且由第二扫描信号S2、第三扫描信号S3和第四扫描信号S4控制。第二扫描信号S2、第三扫描信号S3和第四扫描信号S4在采样时段②具有导通电平脉冲,而在除了采样时段②之外的其它时段具有截止电平脉冲。
在采样时段②,第二开关电路(T1、T2、T6)和驱动晶体管DT导通,并且第一开关电路(T5、T7)和发光控制电路(T3、T4)截止。
在采样时段②,第一晶体管T1导通以将驱动晶体管DT的栅极与驱动晶体管DT的漏极连接,由此驱动晶体管DT为二极管连接并因此导通。作为导通的驱动晶体管DT的栅极节点的第一节点n1的电压增加,直到栅极-源极电压Vgs变为驱动晶体管DT的阈值电压Vth为止。第二晶体管T2导通以将数据电压Vdata提供给第三节点n3。第六晶体管T6导通以将初始化电压Vini提供给发光二极管EL的阳极,由此将发光二极管EL的阳极放电至初始化电压Vini。由于初始化电压Vini低于低电位电压VSS,因此发光二极管EL不发光。
在采样时段②,第一节点n1的电压增加为数据电压Vdata和驱动晶体管DT的阈值电压Vth之和,并且电容器Cst感测驱动晶体管DT的阈值电压Vth。在这种情况下,作为数据电压Vdata和阈值电压Vth之和的电压被存储在电容器Cst的一个电极中,并且高电位电压VDD被存储在电容器Cst的另一个电极中。
跟随在采样时段②之后的保持时段③具有一个水平扫描时间(1H时间),并且可以由发光信号EM控制。在保持时段③,扫描信号S1、S2、S3和S4以及发光信号EM是截止电平脉冲。保持时段③被保持直到发光信号EM切换到导通电平脉冲为止。发光信号EM在它与扫描信号S1、S2、S3和S4交叠时的两个水平扫描时间中保持截止电平脉冲。
以与上述裕度时段M相同的方式,保持时段③可以使作为导通电平脉冲的发光信号EM和扫描信号S1、S2、S3和S4彼此不混合。保持时段③是但不限于如图所示的一个水平扫描时段(1H时间)。
根据在保持时段③之后的发光时段④占据一帧时段的大部分,并且通过发光信号EM控制。发光信号EM在发光时段④具有导通电平脉冲,而在发光时段④以外的其它时段具有截止电平脉冲。在发光时段④,扫描信号S1、S2、S3和S4都是截止电平脉冲。
在发光时段④,第一开关电路(T5、T7)和第二开关电路(T1、T2、T6)截止,并且发光控制电路(T3、T4)和驱动晶体管DT导通。
在发光时段④,第三晶体管T3导通以将高电位电压VDD提供给第三节点n3。驱动晶体管DT通过第一节点n1和第三节点n3导通,以将驱动电流提供给发光二极管EL的阳极。在这种情况下,驱动电流Ioled由等式1表示。尽管从驱动电流Ioled中去除了驱动晶体管DT的阈值电压Vth,但是如果由于在初始化时段①未向驱动晶体管的源极施加一定电压而导致驱动晶体管的阈值电压Vth变化,则在驱动电流中也会发生与驱动晶体管的阈值电压之差相等的变化,由此可能发生不均匀的亮度。
可以如下描述根据本公开的实施方式的包括像素驱动电路的电致发光显示装置。
根据本公开的一个实施方式的电致发光显示装置包括包括多个子像素,多个子像素被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路。在这种情况下,“n”是自然数。像素驱动电路包括:发光二极管;驱动晶体管,其包括连接至第一节点的栅极、连接至第二节点的漏极、以及连接至第三节点的源极;第一开关电路,其在初始化时段导通,向第一节点提供初始化电压并且向第三节点提供固定电压;第二开关电路,其在采样时段导通,使第一节点和第二节点电导通,向第三节点施加数据电压并且向发光二极管的阳极提供初始化电压;以及发光控制电路,其由发光信号控制并且在发光时段导通以向第三节点提供高电位电压并且向发光二极管递送驱动电流。在这种情况下,电容器被连接至第一节点和被提供以高电位电压的高电位电压线。因此,可以减少当以低速驱动能够以可变频率驱动的电致发光显示装置时发生的亮度劣化。
根据本公开的另一特性,第一开关电路可以由向布置在第(n-1)行中的子像素施加的第(n-1)扫描信号控制,并且第二开关电路可以由向布置在第n行中的所述子像素施加的第n扫描信号控制。在初始化时段之前,发光信号可以不与第(n-1)扫描信号的导通电平脉冲交叠,并且在采样时段之后,发光信号可以不与第n扫描信号的导通电平脉冲交叠。发光信号的导通电平脉冲可以与第(n-1)扫描信号的导通电平脉冲间隔开一个水平扫描时间,并且可以与第n扫描信号的导通电平脉冲间隔开一个水平扫描时间。
根据本公开的另一特性,初始化电压可以低于高电位电压,并且固定电压可以是初始化电压、高电位电压和发光信号中的任何一个。
根据本公开的另一特性,第一开关电路可以包括向第一节点提供初始化电压的第五晶体管,以及向第三节点提供固定电压的第七晶体管。第五晶体管可以是N型晶体管。
根据本公开的另一特性,第二开关电路可以包括:使第一节点和第二节点电导通的第一晶体管,将数据电压提供给第三节点的第二晶体管,以及向发光二极管的阳极提供初始化电压的第六晶体管。第一晶体管可以是N型晶体管。
根据本公开的另一特性,发光控制电路可以包括向第三节点提供高电位电压的第三晶体管,以及使第二节点和阳极电导通的第四晶体管。
根据本公开的另一特性,第一开关电路可以由第(n-1)扫描信号控制,并且第二开关电路可以由第(n-1)扫描信号和第n扫描信号控制。
根据本公开的一个实施方式的电致发光显示装置包括多个子像素,多个子像素被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路,其中n是自然数,像素驱动电路包括发光二极管和驱动晶体管,并且被配置为在初始化时段期间初始化驱动晶体管的栅极的电压,在采样时段期间执行驱动晶体管的阈值电压补偿和数据电压充电,且在发光时段期间使发光二极管发光。像素驱动电路被配置为在初始化时段期间向驱动晶体管的源极提供固定电压。
对于本领域技术人员将显而易见的是,上述本公开不限于上述实施方式和附图,并且可以在不脱离本公开的实质和范围的前提下对本公开进行各种替换、修改和变化。因此,本公开的范围由所附权利要求书限定,并且旨在从权利要求的含义、范围和等同概念推导出的所有变型或修改都落入本公开的范围内。
可以根据上述详细描述对实施方式进行这些和其它改变。通常,在以下权利要求书中,所使用的术语不应解释为将权利要求书限制为说明书和权利要求书中公开的特定实施方式,而是应该理解为包括所有可能的实施方式以及这些权利要求所享有的等同物的全部范围。因此,权利要求不受本公开的限制。

Claims (14)

1.一种电致发光显示装置,该电致发光显示装置包括多个子像素,所述多个子像素被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路,其中n是自然数,
其中,所述像素驱动电路包括:
发光二极管;
驱动晶体管,所述驱动晶体管包括连接至第一节点的栅极、连接至第二节点的漏极、以及连接至第三节点的源极;
第一开关电路,所述第一开关电路在所述初始化时段导通,向所述第一节点提供初始化电压并且向所述第三节点提供固定电压;
第二开关电路,所述第二开关电路在所述采样时段导通,使所述第一节点和所述第二节点电导通,向所述第三节点施加数据电压并且向所述发光二极管的阳极提供所述初始化电压;以及
发光控制电路,所述发光控制电路由发光信号控制并且在所述发光时段导通以向所述第三节点提供高电位电压并且向所述发光二极管递送驱动电流。
2.根据权利要求1所述的电致发光显示装置,其中,所述像素驱动电路还包括电容器,所述电容器被连接至所述第一节点和被提供以所述高电位电压的高电位电压线。
3.根据权利要求1所述的电致发光显示装置,其中,在所述初始化时段期间,预定应力被施加至所述驱动晶体管。
4.根据权利要求1所述的电致发光显示装置,其中,所述第一开关电路由向布置在第(n-1)行中的子像素施加的第(n-1)扫描信号控制,并且所述第二开关电路由向布置在所述第n行中的所述子像素施加的第n扫描信号控制。
5.根据权利要求4所述的电致发光显示装置,其中,所述发光信号在所述初始化时段之前不与所述第(n-1)扫描信号的导通电平脉冲交叠,并且在所述采样时段之后不与所述第n扫描信号的导通电平脉冲交叠。
6.根据权利要求4所述的电致发光显示装置,其中,所述发光信号的导通电平脉冲与所述第(n-1)扫描信号的导通电平脉冲间隔开一个水平扫描时间,并且与所述第n扫描信号的导通电平脉冲间隔开一个水平扫描时间。
7.根据权利要求1所述的电致发光显示装置,其中,所述初始化电压低于所述高电位电压,并且所述固定电压是所述初始化电压、所述高电位电压或所述发光信号中的任何一个。
8.根据权利要求1所述的电致发光显示装置,其中,所述第一开关电路包括:
第五晶体管,所述第五晶体管向所述第一节点提供所述初始化电压;以及
第七晶体管,所述第七晶体管向所述第三节点提供所述固定电压。
9.根据权利要求8所述的电致发光显示装置,其中,所述第五晶体管是N型晶体管。
10.根据权利要求1所述的电致发光显示装置,其中,所述第二开关电路包括:
第一晶体管,所述第一晶体管使所述第一节点和所述第二节点电导通;
第二晶体管,所述第二晶体管向所述第三节点提供所述数据电压;以及
第六晶体管,所述第六晶体管向所述发光二极管的所述阳极提供所述初始化电压。
11.根据权利要求10所述的电致发光显示装置,其中,所述第一晶体管是N型晶体管。
12.根据权利要求1所述的电致发光显示装置,其中,所述发光控制电路包括:
第三晶体管,所述第三晶体管向所述第三节点提供所述高电位电压;以及
第四晶体管,所述第四晶体管使所述第二节点和所述阳极电导通。
13.根据权利要求1所述的电致发光显示装置,其中,所述第一开关电路由第(n-1)扫描信号控制,并且所述第二开关电路由所述第(n-1)扫描信号和第n扫描信号控制。
14.一种电致发光显示装置,该电致发光显示装置包括多个子像素,所述多个子像素被包括在第n行中并且各自包括根据初始化时段、采样时段和发光时段进行驱动的像素驱动电路,其中n是自然数,
其中,所述像素驱动电路包括发光二极管和驱动晶体管,并且被配置为在所述初始化时段期间初始化所述驱动晶体管的栅极的电压,在所述采样时段期间执行所述驱动晶体管的阈值电压补偿和数据电压充电,且在所述发光时段期间使所述发光二极管发光,并且
其中,所述像素驱动电路被配置为在所述初始化时段期间向所述驱动晶体管的源极提供固定电压。
CN202011400505.9A 2019-12-13 2020-12-04 具有像素驱动电路的电致发光显示装置 Active CN112992049B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0166499 2019-12-13
KR1020190166499A KR102636598B1 (ko) 2019-12-13 2019-12-13 화소 구동 회로를 포함한 전계발광 표시장치

Publications (2)

Publication Number Publication Date
CN112992049A true CN112992049A (zh) 2021-06-18
CN112992049B CN112992049B (zh) 2024-02-13

Family

ID=76316271

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011400505.9A Active CN112992049B (zh) 2019-12-13 2020-12-04 具有像素驱动电路的电致发光显示装置

Country Status (3)

Country Link
US (1) US11380246B2 (zh)
KR (1) KR102636598B1 (zh)
CN (1) CN112992049B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113870771A (zh) * 2021-09-30 2021-12-31 京东方科技集团股份有限公司 显示面板、显示装置
CN114038418A (zh) * 2021-11-29 2022-02-11 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN114424280A (zh) * 2021-07-30 2022-04-29 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN114514573A (zh) * 2021-07-30 2022-05-17 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN115019733A (zh) * 2022-08-08 2022-09-06 惠科股份有限公司 像素驱动电路、方法以及显示面板
CN115909963A (zh) * 2021-09-30 2023-04-04 乐金显示有限公司 像素电路和包括该像素电路的显示装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111583872B (zh) * 2020-06-11 2021-03-12 京东方科技集团股份有限公司 像素补偿装置及像素补偿方法、显示装置
KR20230101507A (ko) * 2021-12-29 2023-07-06 엘지디스플레이 주식회사 표시 장치
KR102508385B1 (ko) 2022-09-13 2023-03-13 주식회사 웃샘 음압 및 양압 발생장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140333686A1 (en) * 2013-05-13 2014-11-13 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
US20170124954A1 (en) * 2015-10-28 2017-05-04 Samsung Display Co., Ltd. Pixel of an organic light emitting diode display device and organic light emitting diode display device
CN108510936A (zh) * 2017-02-28 2018-09-07 乐金显示有限公司 电致发光显示装置
CN110021266A (zh) * 2018-01-10 2019-07-16 三星显示有限公司 有机发光显示设备及其驱动方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120065137A (ko) * 2010-12-10 2012-06-20 삼성모바일디스플레이주식회사 화소, 이를 이용한 표시 장치, 및 그의 구동 방법
KR20130007065A (ko) * 2011-06-28 2013-01-18 삼성디스플레이 주식회사 박막 트랜지스터, 이를 구비하는 화소 및 유기 발광 표시 장치
US9576535B2 (en) * 2013-01-17 2017-02-21 Samsung Display Co., Ltd. Pixel and organic light emitting display using the same
KR20140141373A (ko) * 2013-05-31 2014-12-10 삼성디스플레이 주식회사 유기발광 디스플레이 장치 및 그 제조방법
KR102113650B1 (ko) * 2013-12-27 2020-06-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102189223B1 (ko) * 2014-07-10 2020-12-10 삼성디스플레이 주식회사 유기 발광 표시 장치, 그 구동 방법 및 제조 방법
KR102288351B1 (ko) * 2014-10-29 2021-08-11 삼성디스플레이 주식회사 표시장치 및 그 구동방법
KR102454982B1 (ko) * 2015-09-24 2022-10-17 삼성디스플레이 주식회사 화소 및 이를 포함하는 유기 발광 표시 장치
KR102607897B1 (ko) * 2016-11-18 2023-11-29 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102353894B1 (ko) * 2017-04-19 2022-01-21 삼성디스플레이 주식회사 유기발광 표시장치
KR102403226B1 (ko) * 2018-03-29 2022-05-30 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시장치
KR102167102B1 (ko) * 2018-06-12 2020-10-19 삼성디스플레이 주식회사 화소 및 이를 이용한 유기 발광 표시 장치
KR20200115767A (ko) * 2019-03-25 2020-10-08 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140333686A1 (en) * 2013-05-13 2014-11-13 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
US20170124954A1 (en) * 2015-10-28 2017-05-04 Samsung Display Co., Ltd. Pixel of an organic light emitting diode display device and organic light emitting diode display device
CN108510936A (zh) * 2017-02-28 2018-09-07 乐金显示有限公司 电致发光显示装置
CN110021266A (zh) * 2018-01-10 2019-07-16 三星显示有限公司 有机发光显示设备及其驱动方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114424280A (zh) * 2021-07-30 2022-04-29 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN114514573A (zh) * 2021-07-30 2022-05-17 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2023004812A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN113870771A (zh) * 2021-09-30 2021-12-31 京东方科技集团股份有限公司 显示面板、显示装置
CN115909963A (zh) * 2021-09-30 2023-04-04 乐金显示有限公司 像素电路和包括该像素电路的显示装置
CN114038418A (zh) * 2021-11-29 2022-02-11 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN115019733A (zh) * 2022-08-08 2022-09-06 惠科股份有限公司 像素驱动电路、方法以及显示面板

Also Published As

Publication number Publication date
KR20210075435A (ko) 2021-06-23
KR102636598B1 (ko) 2024-02-13
US11380246B2 (en) 2022-07-05
CN112992049B (zh) 2024-02-13
US20210183303A1 (en) 2021-06-17

Similar Documents

Publication Publication Date Title
CN112992049B (zh) 具有像素驱动电路的电致发光显示装置
CN109410831B (zh) 选通驱动器电路以及使用该选通驱动器电路的显示装置
CN112863435B (zh) 具有像素驱动电路的电致发光显示面板
CN109427293B (zh) 选通驱动器电路、显示装置和驱动显示装置的方法
CN113053281B (zh) 像素驱动电路以及包括像素驱动电路的电致发光显示装置
JP5611312B2 (ja) 有機発光ダイオード表示装置及びその駆動方法
KR100592646B1 (ko) 발광 표시장치 및 그의 구동방법
US10847090B2 (en) Electroluminescent display device and driving method of the same
US8514152B2 (en) Display device with improved luminance uniformity among pixels and driving method thereof
KR102626519B1 (ko) 유기발광소자표시장치
JP7466511B2 (ja) 有機発光表示装置
CN109727577B (zh) 有机发光显示装置及其驱动方法
US11114034B2 (en) Display device
KR101901757B1 (ko) 유기발광 다이오드 표시장치 및 그 구동방법
KR20190052822A (ko) 전계 발광 표시장치
US11205388B2 (en) Display device and related operating method
KR20200057530A (ko) 표시 장치
JP2010054788A (ja) El表示装置
US11935475B2 (en) Display device, driving circuit and display driving method
KR102618390B1 (ko) 표시장치와 그 구동 방법
KR100592645B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR20200076292A (ko) 전계발광 표시장치
KR20140041046A (ko) 유기발광 표시장치와 그 게이트 신호 전압 변조 방법
WO2020093633A1 (en) Pixel-driving circuit and driving method, a display panel and apparatus
KR20230099171A (ko) 화소 회로 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant