CN115440163B - 像素驱动电路、像素驱动方法及显示装置 - Google Patents

像素驱动电路、像素驱动方法及显示装置 Download PDF

Info

Publication number
CN115440163B
CN115440163B CN202211398611.7A CN202211398611A CN115440163B CN 115440163 B CN115440163 B CN 115440163B CN 202211398611 A CN202211398611 A CN 202211398611A CN 115440163 B CN115440163 B CN 115440163B
Authority
CN
China
Prior art keywords
transistor
level signal
connecting end
response
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211398611.7A
Other languages
English (en)
Other versions
CN115440163A (zh
Inventor
樊涛
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202211398611.7A priority Critical patent/CN115440163B/zh
Publication of CN115440163A publication Critical patent/CN115440163A/zh
Application granted granted Critical
Publication of CN115440163B publication Critical patent/CN115440163B/zh
Priority to PCT/CN2023/095261 priority patent/WO2024098712A1/zh
Priority to EP23864102.1A priority patent/EP4390906A1/en
Priority to US18/330,059 priority patent/US11842687B1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开涉及一种像素驱动电路、方法及显示装置,像素驱动电路包括发光元件、驱动晶体管、存储电容、补偿电容、第一至第三控制单元,驱动晶体管的控制端、第一端、第二端与G点、S点、D点对应连接,第一控制单元的第一响应端、接收端、输出端与第一控制线、电源线、S点对应连接;第二控制单元的第二响应端、接地端、数据信号端、第一至第三连接端与扫描线、接地线、数据线、G点、Q点、存储电容的第一端对应连接;存储电容的第二端与S点连接;第三控制单元的第三响应端、第四至第六连接端与第二控制线、Q点、D点、发光元件的阳极对应连接,发光元件的阴极与接地线连接;补偿电容的两端与G点和Q点对应连接。该方案提高显示效果。

Description

像素驱动电路、像素驱动方法及显示装置
技术领域
本公开属于显示技术领域,具体涉及一种像素驱动电路、像素驱动方法及显示装置。
背景技术
目前,OLED(有机发光二极体)显示器常采用LTPS(低温多晶硅)或Oxide(氧化物)TFT(薄膜晶体管)驱动技术,一般地,OLED的亮度主要取决于其驱动电流的大小,电流越大亮度越大,而驱动TFT的阈值电压以及载流子迁移率的变化都是影响OLED驱动电流的重要因素,LTPS和Oxide TFT器件都存在随着时间的延长,伴随着器件老化,其阈值电压和载流子迁移率都会发生变化,影响OLED的显示效果,甚至导致对比度变低、残像、闪烁等显示不良。
发明内容
本公开的目的在于提供一种像素驱动电路、像素驱动方法及显示装置,能够提高显示效果。
本公开第一方面提供了一种像素驱动电路,包括发光元件及驱动晶体管,所述驱动晶体管的控制端与G点连接,所述驱动晶体管的第一端与S点连接,所述驱动晶体管的第二端与D点连接,其中,所述像素驱动电路还包括存储电容、补偿电容、第一控制单元、第二控制单元及第三控制单元,
所述第一控制单元具有与第一控制线连接的第一响应端、与电源线连接的接收端、与所述S点连接的输出端,所述第一响应端用于响应第一控制线提供的电平信号控制接收端与输出端之间的通断状态;
所述第二控制单元具有与扫描线连接的第二响应端、与接地线连接的接地端、与数据线连接的数据信号端、与所述G点连接的第一连接端、与Q点连接的第二连接端、与所述存储电容的第一端连接的第三连接端,所述第二响应端用于响应扫描线提供的电平信号控制接地端、数据信号端、第一连接端、第二连接端、第三连接端之间的通断状态;
所述存储电容的第二端与所述S点连接;
所述第三控制单元具有与所述第二控制线连接的第三响应端、与所述Q点连接的第四连接端、与所述D点连接的第五连接端、与所述发光元件的阳极连接的第六连接端,所述第三响应端用于响应第二控制线提供的电平信号控制第四连接端、第五连接端、第六连接端之间的通断状态;
所述发光元件的阴极与接地线连接;
所述补偿电容的第一端与所述G点连接,所述补偿电容的第二端与所述Q点连接。
在本公开的一种示例性实施例中,所述第一控制单元还具有第一晶体管,所述第一晶体管的控制端与所述第一响应端连接,所述第一晶体管的第一端与所述接收端连接,所述第一晶体管的第二端与所述输出端连接。
在本公开的一种示例性实施例中,所述第一晶体管和所述驱动晶体管均为P型晶体管。
在本公开的一种示例性实施例中,所述第二控制单元还具有第二晶体管、第三晶体管、第四晶体管、第五晶体管,其中:
所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管的控制端均与所述第二响应端连接;
所述第二晶体管的第一端与所述接地端连接,第二端与所述第三连接端连接;
所述第三晶体管的第一端与所述第一连接端连接,第二端与所述第三连接端连接;
所述第四晶体管的第一端与所述数据信号端连接,第二端与所述第一连接端连接;
所述第五晶体管的第一端与所述第一连接端连接,第二端与所述第二连接端连接;
所述第二晶体管、所述第四晶体管和所述第五晶体管均为第一类型晶体管,所述第三晶体管为第二类型晶体管,所述第一类型晶体管和所述第二类型晶体管中的一者为P型晶体管,另一者为N型晶体管。
在本公开的一种示例性实施例中,所述第二晶体管、所述第四晶体管和所述第五晶体管均为N型晶体管,所述第三晶体管与所述驱动晶体管均为P型晶体管。
在本公开的一种示例性实施例中,所述第三控制单元还包括第六晶体管和第七晶体管,其中:
所述第六晶体管和所述第七晶体管的控制端均与所述第三响应端连接;
所述第六晶体管的第一端与所述第四连接端连接,第二端与所述第五连接端连接;
所述第七晶体管的第一端与所述第五连接端连接,第二端与所述第六连接端连接;
所述第六晶体管和所述第七晶体管中的一者为P型晶体管,另一者为N型晶体管。
在本公开的一种示例性实施例中,所述第六晶体管与所述驱动晶体管均为P型晶体管,所述第七晶体管为N型晶体管。
本公开第二方面提供了一种像素驱动方法,用于驱动上述所述的像素驱动电路,所述像素驱动方法包括:复位阶段、阈值电压补偿阶段、迁移率补偿阶段及显示发光阶段,其中,
在所述复位阶段:利用所述第一控制线向第一响应端提供第一电平信号,以使得第一控制单元的接收端与输出端之间导通,利用扫描线向第二响应端提供第二电平信号,以使得第二控制单元的接地端与第三连接端之间导通、第一连接端与第三连接端之间断开、数据信号端与第一连接端之间导通、第一连接端与第二连接端之间导通,利用第二控制线向第三响应端提供第三电平信号,以使得第三控制单元的第四连接端与第五连接端之间断开、第五连接端与第六连接端之间导通;
在所述阈值电压补偿阶段:利用所述第一控制线向第一响应端提供第四电平信号,以使得第一控制单元的接收端与输出端之间断开,利用扫描线向第二响应端提供第五电平信号,以使得第二控制单元的接地端与第三连接端之间导通、第一连接端与第三连接端之间断开、数据信号端与第一连接端之间导通、第一连接端与第二连接端之间导通,利用第二控制线向第三响应端提供第六电平信号,以使得第三控制单元的第四连接端与第五连接端之间断开、第五连接端与第六连接端之间导通;
在所述迁移率补偿阶段:利用所述第一控制线向第一响应端提供第七电平信号,以使得第一控制单元的接收端与输出端之间导通,利用扫描线向第二响应端提供第八电平信号,以使得第二控制单元的接地端与第三连接端之间断开、第一连接端与第三连接端之间导通、数据信号端与第一连接端之间断开、第一连接端与第二连接端之间断开,利用第二控制线向第三响应端提供第九电平信号,以使得第三控制单元的第四连接端与第五连接端之间导通、第五连接端与第六连接端之间断开;
在所述显示发光阶段,利用所述第一控制线向第一响应端提供第十电平信号,以使得第一控制单元的接收端与输出端之间导通,利用扫描线向第二响应端提供第十一电平信号,以使得第二控制单元的接地端与第三连接端之间断开、第一连接端与第三连接端之间导通、数据信号端与第一连接端之间断开、第一连接端与第二连接端之间断开,利用第二控制线向第三响应端提供第十二电平信号,以使得第三控制单元的第四连接端与第五连接端之间断开、第五连接端与第六连接端之间导通。
在本公开的一种示例性实施例中,所述像素驱动方法还包括基于显示参数信息调整所述像素驱动电路在迁移率补偿阶段的时长;和/或
所述电源线用于提供高电平直流信号,所述第一控制线提供的第一电平信号、第七电平信号、第十电平信号均为低电平信号,所述第一控制线提供的第四电平信号为高电平信号,所述扫描线提供的第二电平信号、第五电平信号均为高电平信号,所述扫描线提供的第八电平信号、第十一电平信号均为低电平信号,所述第二控制线提供的第三电平信号、第六电平信号、第十二电平信号均为高电平信号,所述第二控制线提供的第九电平信号为低电平信号,所述数据线在复位阶段和阈值电压补偿阶段提供的数据信号为高电平信号,所述数据线在迁移率补偿阶段和显示发光阶段提供的数据信号为低电平信号。
本公开第三方面提供了一种显示装置,所述显示装置包括显示面板和控制器,其中,所述显示面板具有如上述任一项所述的像素驱动电路,所述控制器用于实现上述任一项所述的像素驱动方法。
本公开方案的像素驱动电路、像素驱动方法及显示装置,可用于实现像素补偿。该像素驱动电路可包括发光元件、驱动晶体管、存储电容、补偿电容、第一至第三控制单元,此第一至第三控制单元可配合第一控制线、第二控制线、扫描线、数据线、电源线及接地线提供的信号,来实现像素驱动电路的复位阶段、阈值电压补偿阶段、迁移率补偿阶段及显示发光阶段,并在迁移率补偿阶段可以消除阈值电压Vth,电源电压(即:电源线提供的电压)等不良因子,但由于在迁移率补偿阶段驱动电流会优先给补偿电容充电,因此,可得出补偿电容处的补偿电压,这样在显示发光阶段,经计算流过驱动晶体管的电流驱动晶体管的阈值电压、电源电压均无关,与数据线提供的数据电压和迁移率补偿阶段的时长这些可控参数相关,本方案通过调整迁移率补偿阶段的时长可对补偿程度进行调节,也就是说,本方案的像素驱动电路对驱动晶体管的阈值电压Vth漂移以及载流子迁移率具有补偿作用,降低阈值电压和漏电流对驱动电流的影响,改善显示效果,以及增强显示均匀性。
本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出本公开实施例一所述的像素驱动电路的示意图。
图2示出了本公开实施例二所述的像素驱动方法的时序示意图。
图3示出了本公开实施例三所述的显示装置的示意图。
附图标记说明:
L、发光元件;DT、驱动晶体管;C1、存储电容;C2、补偿电容;K1、第一控制单元;K2、第二控制单元;K3、第三控制单元;K11、第一响应端;K12、接收端;K21、第二响应端;K22、接地端;K23、数据信号端;P1~P6、第一至第六连接端;K31、第三响应端;M1~M7、第一至第七晶体管;1、显示面板;2、控制器。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。
在本公开中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本公开的各方面。
实施例一
本公开实施例提供了一种像素驱动电路,参考图1所示,本公开的像素驱动电路可包括发光元件L、驱动晶体管DT、存储电容C1、补偿电容C2、第一控制单元K1、第二控制单元K2及第三控制单元K3,下面对各元件之间的连接关系进行详细阐述。
发光元件L可为电流驱动型发光元件,由流经驱动晶体管DT的电流控制其进行发光,例如:发光元件L可为有机发光二极管(OLED),也就是说,此像素驱动电路可应用于OLED显示产品中,具体可应用于AMOLED(有源矩阵有机发光二极体)产品中,AMOLED由于其自发光、低功耗、宽视角、高色域、高对比度、快速响应等优点。
驱动晶体管DT的控制端与G点连接,驱动晶体管DT的第一端与S点连接,驱动晶体管DT的第二端与D点连接;其中,驱动晶体管DT的控制端可用于响应G点处的电压,以控制驱动晶体管DT的第一端与第二端处于导通状态或断开状态,即:控制S点与D点之间导通或断开,在S点与D点之间导通时可供电流流过。
本实施例的驱动晶体管DT的控制端可理解为驱动晶体管DT的栅极,第一端和第二端中的一者可理解为驱动晶体管DT的源极,另一者可理解为驱动晶体管DT的漏极,视具体驱动晶体管DT的类型和在电路中的接入情况而定,在此不作过多限定。
举例而言,此驱动晶体管DT可为P型晶体管,即:驱动晶体管DT的控制端可响应低电平信号使得其第一端和第二端处于导通状态,但不限于此,此驱动晶体管DT也可为N型晶体管,即:驱动晶体管DT的控制端可响应高电平信号使得其第一端和第二端处于导通状态。
第一控制单元K1具有第一响应端K11、接收端K12、输出端,第一响应端K11与第一控制线连接,接收端K12与电源线连接,输出端与S点连接,应当理解的是,如图1所示,输出端与S点重合;其中,第一响应端K11可用于响应第一控制线提供的电平信号来控制接收端K12与输出端(S点)之间的通断状态,在接收端K12与输出端(S点)之间导通时,电源线提供至接收端K12的电源电压可写入至S点。
第二控制单元K2具有第二响应端K21、接地端K22、数据信号端K23、第一连接端P1、第二连接端P2、第三连接端P3,第二响应端K21与扫描线连接,接地端K22与接地线连接,数据信号端K23与数据线连接,第一连接端P1与G点连接,第二连接端P2与Q点连接,第三连接端P3与存储电容C1的第一端连接,存储电容C1的第二端与S点连接;其中,第二响应端K21可用于响应扫描线提供的电平信号来控制接地端K22、数据信号端K23、第一连接端P1、第二连接端P2、第三连接端P3之间的通断状态,具体地,第二响应端K21可用于响应扫描线提供的电平信号控制接地端K22与第三连接端P3之间呈导通或断开状态、第一连接端P1与第三连接端P3之间呈导通或断开状态、数据信号端K23与第一连接端P1之间呈导通或断开状态、第一连接端P1与第二连接端P2之间呈导通或断开状态,以控制存储电容C1、补偿电容C2、驱动晶体管DT及发光元件L在各个阶段的状态。
第三控制单元K3具有第三响应端K31、第四连接端P4、第五连接端P5及第六连接端P6,其中,第三响应端K31与第二控制线连接,第四连接端P4与Q点连接,第五连接端P5与D点连接,第六连接端P6与发光元件L的阳极,发光元件L的阴极与接地线连接;其中,第三响应端K31可用于响应第二控制线提供的电平信号来控制第四连接端P4、第五连接端P5及第六连接端P6之间的通断状态,具体地,第三响应端K31可用于响应第二控制线提供的电平信号控制第四连接端P4与第五连接端P5之间呈导通或断开状态、第五连接端P5与第六连接端P6之间呈导通或断开状态,以控制存储电容C1、补偿电容C2、驱动晶体管DT及发光元件L在各个阶段的状态。
补偿电容C2的第一端与G点连接,补偿电容C2的第二端与Q点连接。
在本方案中,第一控制单元K1、第二控制单元K2、第三控制单元K3可配合第一控制线提供的控制信号、第二控制线提供的控制信号、扫描线提供的扫描信号、数据线提供的数据信号、电源线提供的电源信号及接地线提供的地信号,来实现像素驱动电路的复位阶段、阈值电压补偿阶段、迁移率补偿阶段及显示发光阶段,并在迁移率补偿阶段可以消除阈值电压Vth,电源电压(即:电源线提供的电压)等不良因子,但由于在迁移率补偿阶段驱动电流会优先给补偿电容C2充电,因此,可得出补偿电容C2处的补偿电压,这样在显示发光阶段,经计算流过驱动晶体管DT的电流与驱动晶体管DT的阈值电压、电源电压均无关,与数据线提供的数据电压和迁移率补偿阶段的时长这些可控参数相关,本方案通过调整迁移率补偿阶段的时长可对补偿程度进行调节,也就是说,本方案的像素驱动电路对驱动晶体管DT的阈值电压Vth漂移以及载流子迁移率具有补偿作用,降低阈值电压和漏电流对驱动电流的影响,改善显示效果,以及增强显示均匀性。
举例而言,本实施例的第一控制线、第二控制线和扫描线之间相互独立,这样使得第一控制单元K1、第二控制单元K2及第三单元之间相互独立控制,这样在保证发光亮度的同时,还可降低本方案像素驱动电路的驱动难度。
在一可选实施方案中,第一控制单元K1还具有第一晶体管M1,第一晶体管M1的控制端与第一响应端K11连接,第一晶体管M1的第一端与接收端K12连接,第一晶体管M1的第二端与输出端连接,换个方式理解,第一晶体管M1可以相当于第一控制单元K1,即:第一晶体管M1的控制端相当于第一响应端K11,第一晶体管M1的第一端相当于接收端K12连接,第一晶体管M1的第二端相当于输出端,这样在方便控制接收端K12与输出端(S点)之间的通断状态的同时,还可简化第一控制单元K1的结构,便于减小像素驱动电路所占空间,从而可便于提高显示产品的像素密度。
应当理解的是,本公开提到的第一晶体管M1,以及后文中提到的第二至第七晶体管M2~M7的控制端可为晶体管的栅极,第一端和第二端中一者可为晶体管的源极,另一者可为晶体管的漏极,视具体各晶体管的类型和在电路中的接入情况而定,本文不作过多限定。
举例而言,此第一晶体管M1可为P型晶体管,即:第一晶体管M1的控制端可响应其控制端接收到的低电平信号,以使得其第一端和第二端处于导通状态,但不限于此,此第一晶体管M1也可为N型晶体管。
在一可选实施方案中,第一晶体管M1与驱动晶体管DT相邻设置,且第一晶体管M1的类型与驱动晶体管DT的类型相同,例如:在驱动晶体管DT为P型晶体管时,第一晶体管M1也可为P型晶体管,或者,驱动晶体管DT与第一晶体管M1均为N型晶体管,以降低掺杂难度,提高产品良率。
在一可选实施方案中,第二控制单元K2还具有第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5。
第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5的控制端均与第二响应端K21连接;第二晶体管M2的第一端与接地端K22连接,第二晶体管M2的第二端与第三连接端P3连接;第三晶体管M3的第一端与第一连接端P1连接,第三晶体管M3的第二端与第三连接端P3连接;第四晶体管M4的第一端与数据信号端K23连接,第四晶体管M4的第二端与第一连接端P1连接;第五晶体管M5的第一端与第一连接端P1连接,第五晶体管M5的第二端与第二连接端P2连接。
其中,第二晶体管M2、第四晶体管M4和第五晶体管M5均为第一类型晶体管,第三晶体管M3为第二类型晶体管,第一类型晶体管和第二类型晶体管中的一者为P型晶体管,另一者为N型晶体管;也就是说,在同一阶段:第二晶体管M2、第四晶体管M4和第五晶体管M5在响应第二响应端K21提供的信号处于导通状态时,第三晶体管M3处于断开状态,或者,第二晶体管M2、第四晶体管M4和第五晶体管M5在响应第二响应端K21提供的信号处于断开状态时,第三晶体管M3处于导通状态。
本实施例的第二控制单元K2通过设计四个晶体管可将其第二响应端K21、接地端K22、数据信号端K23、第一连接端P1、第二连接端P2、第三连接端P3连接起来,以在第二响应端K21响应来自扫描线提供的扫描信号时控制接地端K22、数据信号端K23、第一连接端P1、第二连接端P2、第三连接端P3之间的通断状态,这样在配合其他控制单元实现各阶段工作状态时,可减少控制线的数量,例如,此第二控制单元K2仅需要一条扫描线控制,从而可提高像素开口率。
在一具体实施方案中,第三晶体管M3相比于第二晶体管M2、第四晶体管M4和第五晶体管M5更靠近驱动晶体管DT设置,为了降低掺杂难度,可将第三晶体管M3与驱动晶体管DT的类型设置为相同,例如:在驱动晶体管DT为P型晶体管时,第三晶体管M3也可为P型晶体管,而第二晶体管M2、第四晶体管M4和第五晶体管M5则均为N型晶体管,或者,驱动晶体管DT与第三晶体管M3均为N型晶体管,第二晶体管M2、第四晶体管M4和第五晶体管M5则均为P型晶体管。
在一具体实施方案中,第三控制单元K3还包括第六晶体管M6和第七晶体管M7。
第六晶体管M6和第七晶体管M7的控制端均与第三响应端K31连接;第六晶体管M6的第一端与第四连接端P4连接,第二端与第五连接端P5连接;第七晶体管M7的第一端与第五连接端P5连接,第二端与第六连接端P6连接。
其中,第六晶体管M6和第七晶体管M7中的一者为P型晶体管,另一者为N型晶体管,也就是说,在同一阶段:第六晶体管M6在响应第三响应端K31提供的信号处于导通状态时,第七晶体管M7处于断开状态,或者,第六晶体管M6在响应第三响应端K31提供的信号处于断开状态时,第七晶体管M7处于导通状态。
本实施例的第三控制单元K3通过设计两个晶体管可将其第三响应端K31、第四连接端P4、第五连接端P5、第六连接端P6连接起来,以在第三响应端K31响应来自第二控制线提供的控制信号时控制第四连接端P4、第五连接端P5、第六连接端P6之间的通断状态,这样在配合其他控制单元实现各阶段工作状态时,可减少控制线的数量,例如,此第三控制单元K3仅需要一条第二控制线控制,从而可提高像素开口率。
在一具体实施方案中,第六晶体管M6相比于第七晶体管M7更靠近驱动晶体管DT设置,为了降低掺杂难度,可将第六晶体管M6与驱动晶体管DT的类型设置为相同,例如:在驱动晶体管DT为P型晶体管时,第六晶体管M6也可为P型晶体管,而第七晶体管M7则为N型晶体管,或者,驱动晶体管DT与第六晶体管M6均为N型晶体管,第七晶体管M7则为P型晶体管。
参考图1所示的像素驱动电路,驱动晶体管DT、第一晶体管M1、第三晶体管M3、第六晶体管M6均为P型晶体管,第二晶体管M2、第四晶体管M4、第五晶体管M5和第七晶体管M7均为N型晶体管,但不限于此,也可像素驱动电路,驱动晶体管DT、第一晶体管M1、第三晶体管M3、第六晶体管M6均为N型晶体管,第二晶体管M2、第四晶体管M4、第五晶体管M5和第七晶体管M7均为P型晶体管,只需要将图3中每条信号线在各阶段的高低电平进行转换就行,在此不作具体说明。
举例而言,本实施例提到的各晶体管,即:驱动晶体管DT、第一至第七晶体管M7均可为LTPS或Oxide TFT,以具有良好的稳定性和较好的载流子迁移率。
此外,各晶体管可为底栅型,即:晶体管的控制端位于有源层的下方(靠近玻璃基板的一侧),以能够适当减薄产品,但不限于此,各晶体管也可为顶栅型,视具体情况而定。
其中,各晶体管可为增强型或耗尽型晶体管,本公开实施例对此不做具体限定。
基于此,本公开实施例的像素驱动电路采用8T2C(8个晶体管、2个电容)结构来实现复位阶段、阈值电压补偿阶段、迁移率补偿阶段和显示发光阶段,这样设计在消除阈值电压Vth,OLED老化、电源信号VDD差异等因素对显示影响的同时,还可通过调整迁移率补偿阶段的时长可对补偿程度进行调节,从而可改善显示效果,增强显示均匀性,此外,还简化了电路结构的设计,从而可减小其占用面积,继而利于实现高PPI(Pixels Per Inch,像素密度)显示设计。
实施例二
本公开实施例二还提供了一种像素驱动方法,用于驱动实施例一中任一实施方案所提到的像素驱动电路。本实施例二的像素驱动方法可包括:复位阶段、阈值电压补偿阶段、迁移率补偿阶段及显示发光阶段,结合图1和图2,具体如下:
在复位阶段:利用第一控制线向第一响应端K11提供第一电平信号,以使得第一控制单元K1的接收端K12与输出端之间导通,利用扫描线向第二响应端K21提供第二电平信号,以使得第二控制单元K2的接地端K22与第三连接端P3之间导通、第一连接端P1与第三连接端P3之间断开、数据信号端K23与第一连接端P1之间导通、第一连接端P1与第二连接端P2之间导通,利用第二控制线向第三响应端K31提供第三电平信号,以使得第三控制单元K3的第四连接端P4与第五连接端P5之间断开、第五连接端P5与第六连接端P6之间导通;
在阈值电压补偿阶段:利用第一控制线向第一响应端K11提供第四电平信号,以使得第一控制单元K1的接收端K12与输出端之间断开,利用扫描线向第二响应端K21提供第五电平信号,以使得第二控制单元K2的接地端K22与第三连接端P3之间导通、第一连接端P1与第三连接端P3之间断开、数据信号端K23与第一连接端P1之间导通、第一连接端P1与第二连接端P2之间导通,利用第二控制线向第三响应端K31提供第六电平信号,以使得第三控制单元K3的第四连接端P4与第五连接端P5之间断开、第五连接端P5与第六连接端P6之间导通;
在迁移率补偿阶段:利用第一控制线向第一响应端K11提供第七电平信号,以使得第一控制单元K1的接收端K12与输出端之间导通,利用扫描线向第二响应端K21提供第八电平信号,以使得第二控制单元K2的接地端K22与第三连接端P3之间断开、第一连接端P1与第三连接端P3之间导通、数据信号端K23与第一连接端P1之间断开、第一连接端P1与第二连接端P2之间断开,利用第二控制线向第三响应端K31提供第九电平信号,以使得第三控制单元K3的第四连接端P4与第五连接端P5之间导通、第五连接端P5与第六连接端P6之间断开;
在显示发光阶段,利用第一控制线向第一响应端K11提供第十电平信号,以使得第一控制单元K1的接收端K12与输出端之间导通,利用扫描线向第二响应端K21提供第十一电平信号,以使得第二控制单元K2的接地端K22与第三连接端P3之间断开、第一连接端P1与第三连接端P3之间导通、数据信号端K23与第一连接端P1之间断开、第一连接端P1与第二连接端P2之间断开,利用第二控制线向第三响应端K31提供第十二电平信号,以使得第三控制单元K3的第四连接端P4与第五连接端P5之间断开、第五连接端P5与第六连接端P6之间导通。
下面结合图2所示的像素驱动电路的工作时序图对图1中的像素驱动电路对应的像素驱动方法进行详细说明。
图2所示的像素驱动电路的工作时序图绘示了第一响应端K11所接收的第一控制信号SEL1[n]、第二响应端K21所接收的扫描信号Scan[n]、第三响应端K31所接收的第二控制信号SEL2[n]、数据信号端K23所接收的数据信号Vdata在复位阶段T1、阈值电压补偿阶段T2、迁移率补偿阶段T3及显示发光阶段T4的电平状态。
在复位阶段T1:利用第一控制线向第一响应端K11提供低电平信号,以使得第一晶体管M1打开,利用扫描线向第二响应端K21提供高电平信号,以使得第二晶体管M2打开、第三晶体管M3断开、第四晶体管M4打开、第五晶体管M5打开,利用第二控制线向第三响应端K31提供高电平信号,以使得第六晶体管M6断开、第七晶体管M7打开。
其中,复位阶段T1主要对存储电容C1和补偿电容C2的电荷进行初始化,消除上一帧电荷的影响,此时扫描线和第二控制线提供的电平信号均为高电平,第一控制线提供的信号为低电平,故第一晶体管M1、第二晶体管M2、第四晶体管M4、第五晶体管M5、第七晶体管M7打开,第三晶体管M3和第六晶体管M6断开,则驱动晶体管DT的第一端,也可理解为S点电压Vs、存储电容C1的电压VC1被充电至电源线提供的电源电压VDD,即:Vs=VC1=VDD,补偿电容C2的两端通过第五晶体管M5短接,电荷清空,对应地,在复位阶段T1,数据线提供的数据电压为高电平信号。
在阈值电压补偿阶段T2:利用第一控制线向第一响应端K11提供高电平信号,以使得第一晶体管M1断开,利用扫描线向第二响应端K21提供高电平信号,以使得第二晶体管M2打开、第三晶体管M3断开、第四晶体管M4打开、第五晶体管M5打开,利用第二控制线向第三响应端K31提供高电平信号,以使得第六晶体管M6断开、第七晶体管M7打开;也就是说,此阶段是对驱动晶体管DT的阈值电压VTH进行补偿,在驱动晶体管DT的阈值电压补偿阶段T2,第一控制线、第二控制线和扫描线提供的信号均为高电平信号,故第二晶体管M2、第四晶体管M4、第五晶体管M5、第七晶体管M7打开,第一晶体管M1、第三晶体管M3和第六晶体管M6断开,由于第一晶体管M1断开,存储电容C1对地,S点电荷会逐渐释放直到Vs=VDATA-VTH达到稳定状态,VC1=Vs=VDATA-VTH,此阶段将VTH写入存储电容C1,补偿电容C2的两端通过第五晶体管M5短接。应当理解的是,VDATA为数据线提供的数据电压。
在迁移率补偿阶段T3:利用第一控制线向第一响应端K11提供高电平信号,以使得第一晶体管M1导通,利用扫描线向第二响应端K21提供低电平信号,以使得第二晶体管M2断开、第三晶体管M3打开、第四晶体管M4断开、第五晶体管M5断开,利用第二控制线向第三响应端K31提供低电平信号,以使得第六晶体管M6打开、第七晶体管M7断开;也就是说,此阶段为驱晶体管的载流子迁移率的补偿阶段,在迁移率补偿阶段T3,第一控制线、第二控制线和扫描线提供的信号均为低电平信号,故第二晶体管M2、第四晶体管M4、第五晶体管M5、第七晶体管M7断开,第一晶体管M1、第三晶体管M3和第六晶体管M6打开,此时,S点的电压Vs=VDD,存储电容C1的电压VC1= VDATA-VTH,则G点的电压VG=VTH-VDATA+VDD,流过驱动晶体管DT的电流可表达为:
Figure 641247DEST_PATH_IMAGE001
应当理解的是,前述公式中的μ为驱动晶体管DT的载流子迁移率,W为驱动晶体管DT的沟道宽度,L为驱动晶体管DT的沟道长度,CGI为驱动晶体管DT的栅极电容,VGS表示G点电压VG与S点电压VS之间的差值。
此外,由上述表达式可得出:IOLED与驱动晶体管DT的阈值电压VTH和电源线提供的电源电压VDD无关,但是载流子迁移率μ的变化仍然会影响驱动电流。
第二控制线切换到低电平时,第六晶体管M6打开,G点和D点通过第六晶体管M6连接,则驱动电流会优先给补偿电容C2充电,假定充电时间为t(即:迁移率补偿阶段的时长,或者指的是图中T3的宽度),按照电容充电模型可得出补偿电压Vμ=IOLED×t÷C2,有此可得出Vμ与IOLED成正比,即更小的载流子迁移率μ对应更小的Vμ
在显示发光阶段,利用第一控制线向第一响应端K11提供低电平信号,以使得第一 晶体管M1导通,利用扫描线向第二响应端K21提供低电平信号,第二晶体管M2断开、第三晶 体管M3打开、第四晶体管M4断开、第五晶体管M5断开,利用第二控制线向第三响应端K31提 供高电平信号,以使得第六晶体管M6断开、第七晶体管M7导通,在此阶段,流过驱动晶体管 DT的电流可表达为:
Figure 355125DEST_PATH_IMAGE002
,则当载流子迁移率发生变化时,会 有相应的Vμ对驱动电流进行补偿,降低载流子迁移率μ对驱动电流的影响,从而改善OLED发 光元件的显示效果。
整体来说,在这四个阶段,电源线用于提供高电平直流信号,第一控制线提供的第一电平信号、第七电平信号、第十电平信号均为低电平信号,第一控制线提供的第四电平信号为高电平信号,扫描线提供的第二电平信号、第五电平信号均为高电平信号,扫描线提供的第八电平信号、第十一电平信号均为低电平信号,第二控制线提供的第三电平信号、第六电平信号、第十二电平信号均为高电平信号,第二控制线提供的第九电平信号为低电平信号,数据线在复位阶段和阈值电压补偿阶段提供的数据信号为高电平信号,数据线在迁移率补偿阶段和显示发光阶段提供的数据信号为低电平信号。
此外,本实施例的像素驱动方法还包括基于显示参数信息调整像素驱动电路在迁移率补偿阶段的时长。
举例而言,在产品检测过程中,可利用CCD(电荷耦合器件)相机等产品对显示面板的显示画面进行采集;之后,对采集的显示画面进行解析得到显示参数信息,此显示参数信息可包括亮度、色调等;然后,在显示参数信息与不满足目标信息时,可调整像素驱动电路在迁移率补偿阶段的时长,以使得显示画面满足要求。
实施例三
本实施例三还提供了一种显示装置,其可为OLED显示装置。如图3所示,此显示装置可包括显示面板1和控制器2,其中,显示面板1具有实施例一中任一实施方案的像素驱动电路,控制器2用于实现实施例二中任一实施方案的像素驱动方法。
本公开实施例的显示装置可为AMOLED(Active-matrix organic light-emittingdiode,有源矩阵有机发光二极体)显示,具有机身薄、省电、色彩鲜艳,画质强等众多优点,得到了广泛的应用。如:OLED电视、移动电话、笔记本电脑屏幕等,在平板显示领域中逐渐占主导地位。
在本说明书的描述中,参考术语“一些实施例”、“示例地”、“在一些可选实施方案”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本公开的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本公开的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本公开的限制,本领域的普通技术人员在本公开的范围内可以对上述实施例进行变化、修改、替换和变型,故但凡依本公开的权利要求和说明书所做的变化或修饰,皆应属于本公开专利涵盖的范围之内。

Claims (10)

1.一种像素驱动电路,包括发光元件及驱动晶体管,所述驱动晶体管的控制端与G点连接,所述驱动晶体管的第一端与S点连接,所述驱动晶体管的第二端与D点连接,其特征在于,所述像素驱动电路还包括存储电容、补偿电容、第一控制单元、第二控制单元及第三控制单元,
所述第一控制单元具有与第一控制线连接的第一响应端、与电源线连接的接收端、与所述S点连接的输出端,所述第一响应端用于响应第一控制线提供的电平信号控制接收端与输出端之间的通断状态;
所述第二控制单元具有与扫描线连接的第二响应端、与接地线连接的接地端、与数据线连接的数据信号端、与所述G点连接的第一连接端、与Q点连接的第二连接端、与所述存储电容的第一端连接的第三连接端,所述第二响应端用于响应扫描线提供的电平信号控制接地端、数据信号端、第一连接端、第二连接端、第三连接端之间的通断状态;
所述存储电容的第二端与所述S点连接;
所述第三控制单元具有与第二控制线连接的第三响应端、与所述Q点连接的第四连接端、与所述D点连接的第五连接端、与所述发光元件的阳极连接的第六连接端,所述第三响应端用于响应第二控制线提供的电平信号控制第四连接端、第五连接端、第六连接端之间的通断状态;
所述发光元件的阴极与接地线连接;
所述补偿电容的第一端与所述G点连接,所述补偿电容的第二端与所述Q点连接。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一控制单元还具有第一晶体管,所述第一晶体管的控制端与所述第一响应端连接,所述第一晶体管的第一端与所述接收端连接,所述第一晶体管的第二端与所述输出端连接。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第一晶体管和所述驱动晶体管均为P型晶体管。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述第二控制单元还具有第二晶体管、第三晶体管、第四晶体管、第五晶体管,其中:
所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管的控制端均与所述第二响应端连接;
所述第二晶体管的第一端与所述接地端连接,第二端与所述第三连接端连接;
所述第三晶体管的第一端与所述第一连接端连接,第二端与所述第三连接端连接;
所述第四晶体管的第一端与所述数据信号端连接,第二端与所述第一连接端连接;
所述第五晶体管的第一端与所述第一连接端连接,第二端与所述第二连接端连接;
所述第二晶体管、所述第四晶体管和所述第五晶体管均为第一类型晶体管,所述第三晶体管为第二类型晶体管,所述第一类型晶体管和所述第二类型晶体管中的一者为P型晶体管,另一者为N型晶体管。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述第二晶体管、所述第四晶体管和所述第五晶体管均为N型晶体管,所述第三晶体管与所述驱动晶体管均为P型晶体管。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述第三控制单元还包括第六晶体管和第七晶体管,其中:
所述第六晶体管和所述第七晶体管的控制端均与所述第三响应端连接;
所述第六晶体管的第一端与所述第四连接端连接,第二端与所述第五连接端连接;
所述第七晶体管的第一端与所述第五连接端连接,第二端与所述第六连接端连接;
所述第六晶体管和所述第七晶体管中的一者为P型晶体管,另一者为N型晶体管。
7.根据权利要求6所述的像素驱动电路,其特征在于,所述第六晶体管与所述驱动晶体管均为P型晶体管,所述第七晶体管为N型晶体管。
8.一种像素驱动方法,用于驱动如权利要求1所述的像素驱动电路,所述像素驱动方法包括:复位阶段、阈值电压补偿阶段、迁移率补偿阶段及显示发光阶段,其特征在于,
在所述复位阶段:利用所述第一控制线向第一响应端提供第一电平信号,以使得第一控制单元的接收端与输出端之间导通,利用扫描线向第二响应端提供第二电平信号,以使得第二控制单元的接地端与第三连接端之间导通、第一连接端与第三连接端之间断开、数据信号端与第一连接端之间导通、第一连接端与第二连接端之间导通,利用第二控制线向第三响应端提供第三电平信号,以使得第三控制单元的第四连接端与第五连接端之间断开、第五连接端与第六连接端之间导通;
在所述阈值电压补偿阶段:利用所述第一控制线向第一响应端提供第四电平信号,以使得第一控制单元的接收端与输出端之间断开,利用扫描线向第二响应端提供第五电平信号,以使得第二控制单元的接地端与第三连接端之间导通、第一连接端与第三连接端之间断开、数据信号端与第一连接端之间导通、第一连接端与第二连接端之间导通,利用第二控制线向第三响应端提供第六电平信号,以使得第三控制单元的第四连接端与第五连接端之间断开、第五连接端与第六连接端之间导通;
在所述迁移率补偿阶段:利用所述第一控制线向第一响应端提供第七电平信号,以使得第一控制单元的接收端与输出端之间导通,利用扫描线向第二响应端提供第八电平信号,以使得第二控制单元的接地端与第三连接端之间断开、第一连接端与第三连接端之间导通、数据信号端与第一连接端之间断开、第一连接端与第二连接端之间断开,利用第二控制线向第三响应端提供第九电平信号,以使得第三控制单元的第四连接端与第五连接端之间导通、第五连接端与第六连接端之间断开;
在所述显示发光阶段,利用所述第一控制线向第一响应端提供第十电平信号,以使得第一控制单元的接收端与输出端之间导通,利用扫描线向第二响应端提供第十一电平信号,以使得第二控制单元的接地端与第三连接端之间断开、第一连接端与第三连接端之间导通、数据信号端与第一连接端之间断开、第一连接端与第二连接端之间断开,利用第二控制线向第三响应端提供第十二电平信号,以使得第三控制单元的第四连接端与第五连接端之间断开、第五连接端与第六连接端之间导通。
9.根据权利要求8所述的像素驱动方法,其特征在于,
所述像素驱动方法还包括基于显示参数信息调整所述像素驱动电路在迁移率补偿阶段的时长;和/或
所述电源线用于提供高电平直流信号,所述第一控制线提供的第一电平信号、第七电平信号、第十电平信号均为低电平信号,所述第一控制线提供的第四电平信号为高电平信号,所述扫描线提供的第二电平信号、第五电平信号均为高电平信号,所述扫描线提供的第八电平信号、第十一电平信号均为低电平信号,所述第二控制线提供的第三电平信号、第六电平信号、第十二电平信号均为高电平信号,所述第二控制线提供的第九电平信号为低电平信号,所述数据线在复位阶段和阈值电压补偿阶段提供的数据信号为高电平信号,所述数据线在迁移率补偿阶段和显示发光阶段提供的数据信号为低电平信号。
10.一种显示装置,所述显示装置包括显示面板和控制器,其特征在于,所述显示面板具有如权利要求1至7中任一项所述的像素驱动电路,所述控制器用于实现如权利要求8或9所述的像素驱动方法。
CN202211398611.7A 2022-09-11 2022-11-09 像素驱动电路、像素驱动方法及显示装置 Active CN115440163B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202211398611.7A CN115440163B (zh) 2022-11-09 2022-11-09 像素驱动电路、像素驱动方法及显示装置
PCT/CN2023/095261 WO2024098712A1 (zh) 2022-11-09 2023-05-19 像素驱动电路、像素驱动方法及显示装置
EP23864102.1A EP4390906A1 (en) 2022-11-09 2023-05-19 Pixel driving circuit, pixel driving method, and display apparatus
US18/330,059 US11842687B1 (en) 2022-09-11 2023-06-06 Pixel driving circuit, pixel driving method and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211398611.7A CN115440163B (zh) 2022-11-09 2022-11-09 像素驱动电路、像素驱动方法及显示装置

Publications (2)

Publication Number Publication Date
CN115440163A CN115440163A (zh) 2022-12-06
CN115440163B true CN115440163B (zh) 2023-01-03

Family

ID=84252682

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211398611.7A Active CN115440163B (zh) 2022-09-11 2022-11-09 像素驱动电路、像素驱动方法及显示装置

Country Status (4)

Country Link
US (1) US11842687B1 (zh)
EP (1) EP4390906A1 (zh)
CN (1) CN115440163B (zh)
WO (1) WO2024098712A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115440163B (zh) * 2022-11-09 2023-01-03 惠科股份有限公司 像素驱动电路、像素驱动方法及显示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102842283A (zh) * 2012-08-14 2012-12-26 北京大学深圳研究生院 一种像素电路、显示装置及其驱动方法
US8917225B2 (en) * 2010-01-05 2014-12-23 Samsung Display Co., Ltd. Pixel circuit, and organic light emitting display, and driving method thereof
WO2016146053A1 (zh) * 2015-03-19 2016-09-22 北京大学深圳研究生院 显示装置及其像素电路和驱动方法
CN110164378A (zh) * 2019-05-09 2019-08-23 南华大学 Amoled像素电路及其驱动方法
CN110223639A (zh) * 2019-06-17 2019-09-10 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示基板和显示装置
WO2019237472A1 (zh) * 2018-06-15 2019-12-19 中国科学院微电子研究所 像素补偿电路
CN113223458A (zh) * 2021-01-25 2021-08-06 重庆京东方显示技术有限公司 一种像素电路及其驱动方法、显示基板和显示装置
CN113487996A (zh) * 2021-07-22 2021-10-08 上海闻泰信息技术有限公司 像素驱动电路、显示面板及显示设备
CN114822413A (zh) * 2022-05-10 2022-07-29 绵阳惠科光电科技有限公司 像素电路、像素驱动方法及显示装置
CN115035854A (zh) * 2022-06-24 2022-09-09 惠科股份有限公司 像素驱动电路、驱动方法和显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104933993B (zh) * 2015-07-17 2017-12-08 合肥鑫晟光电科技有限公司 像素驱动电路及其驱动方法、显示装置
CN106803417A (zh) * 2017-03-02 2017-06-06 深圳市华星光电技术有限公司 像素补偿电路及驱动方法、显示装置
CN106782286B (zh) * 2017-03-06 2020-01-17 京东方科技集团股份有限公司 显示装置、显示面板和像素驱动电路
CN106991968B (zh) * 2017-05-27 2020-11-27 京东方科技集团股份有限公司 像素补偿电路及补偿方法、显示装置
KR102564356B1 (ko) * 2018-12-06 2023-08-08 엘지디스플레이 주식회사 화소회로, 유기발광표시장치 및 그의 구동방법
KR102662881B1 (ko) * 2018-12-31 2024-05-03 엘지디스플레이 주식회사 광학 지문 센싱 회로를 포함한 화소 회로, 화소 회로의 구동 방법, 및 유기 발광 표시 장치
KR20210085514A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 전계 발광 표시장치
KR20220042029A (ko) * 2020-09-25 2022-04-04 삼성디스플레이 주식회사 표시 장치
CN114093320A (zh) * 2021-11-26 2022-02-25 长沙惠科光电有限公司 像素电路、像素驱动方法及显示装置
CN114093319A (zh) * 2021-11-26 2022-02-25 长沙惠科光电有限公司 像素补偿电路、像素驱动方法及显示装置
CN115440163B (zh) * 2022-11-09 2023-01-03 惠科股份有限公司 像素驱动电路、像素驱动方法及显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8917225B2 (en) * 2010-01-05 2014-12-23 Samsung Display Co., Ltd. Pixel circuit, and organic light emitting display, and driving method thereof
CN102842283A (zh) * 2012-08-14 2012-12-26 北京大学深圳研究生院 一种像素电路、显示装置及其驱动方法
WO2016146053A1 (zh) * 2015-03-19 2016-09-22 北京大学深圳研究生院 显示装置及其像素电路和驱动方法
WO2019237472A1 (zh) * 2018-06-15 2019-12-19 中国科学院微电子研究所 像素补偿电路
CN110164378A (zh) * 2019-05-09 2019-08-23 南华大学 Amoled像素电路及其驱动方法
CN110223639A (zh) * 2019-06-17 2019-09-10 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示基板和显示装置
CN113223458A (zh) * 2021-01-25 2021-08-06 重庆京东方显示技术有限公司 一种像素电路及其驱动方法、显示基板和显示装置
CN113487996A (zh) * 2021-07-22 2021-10-08 上海闻泰信息技术有限公司 像素驱动电路、显示面板及显示设备
CN114822413A (zh) * 2022-05-10 2022-07-29 绵阳惠科光电科技有限公司 像素电路、像素驱动方法及显示装置
CN115035854A (zh) * 2022-06-24 2022-09-09 惠科股份有限公司 像素驱动电路、驱动方法和显示装置

Also Published As

Publication number Publication date
WO2024098712A1 (zh) 2024-05-16
EP4390906A1 (en) 2024-06-26
CN115440163A (zh) 2022-12-06
US11842687B1 (en) 2023-12-12

Similar Documents

Publication Publication Date Title
CN104871233B (zh) 显示设备、用于驱动显示设备的方法以及电子装置
CN104347031B (zh) 显示装置、用于驱动该显示装置的方法以及电子设备
CN110097848B (zh) 显示装置、用于显示装置的驱动方法和电子设备
US10984711B2 (en) Pixel driving circuit, display panel and driving method
CN111048044B (zh) 电压编程型amoled像素驱动电路及其驱动方法
CN110264957B (zh) 一种像素电路的补偿方法、装置、显示设备
US11568815B2 (en) Pixel driving circuit, manufacturing method thereof, and display device
US20100149153A1 (en) Display device, display device drive method, and electronic apparatus
US8570257B2 (en) Display device that sets a value of a power supply voltage to compensate for changes in light emitting element I/V characteristics
CN110189707A (zh) 一种像素驱动电路及其驱动方法、显示装置
US11942036B2 (en) Pixel circuit, pixel circuit driving method and display device
US20230230547A1 (en) Display panel and display device
CN114627817A (zh) 像素电路、像素驱动方法及显示装置
CN114093319A (zh) 像素补偿电路、像素驱动方法及显示装置
CN115440163B (zh) 像素驱动电路、像素驱动方法及显示装置
CN114822413A (zh) 像素电路、像素驱动方法及显示装置
CN114093321A (zh) 像素驱动电路、驱动方法、显示面板及显示装置
CN113593475A (zh) 像素电路、驱动方法和显示装置
CN115512657B (zh) 像素驱动电路及其驱动方法、显示面板
WO2023207057A1 (zh) 像素驱动电路、驱动方法及显示装置
CN114023261B (zh) 显示面板和显示装置
CN115294940A (zh) 像素电路及其驱动方法和显示面板
CN111179833B (zh) 像素电路及其驱动方法、显示装置
CN108831383B (zh) 像素电路及其驱动方法、显示面板及显示装置
KR20240096657A (ko) 화소 구동 회로, 화소 구동 방법 및 디스플레이 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant