CN115223651A - 一种计数电路、半导体存储器以及计数方法 - Google Patents

一种计数电路、半导体存储器以及计数方法 Download PDF

Info

Publication number
CN115223651A
CN115223651A CN202211141024.XA CN202211141024A CN115223651A CN 115223651 A CN115223651 A CN 115223651A CN 202211141024 A CN202211141024 A CN 202211141024A CN 115223651 A CN115223651 A CN 115223651A
Authority
CN
China
Prior art keywords
counting
signal
module
sub
count
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211141024.XA
Other languages
English (en)
Other versions
CN115223651B (zh
Inventor
黄泽群
孙凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Technology Group Co ltd
Original Assignee
Innotron Memory Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innotron Memory Co ltd filed Critical Innotron Memory Co ltd
Priority to CN202211141024.XA priority Critical patent/CN115223651B/zh
Priority to PCT/CN2022/124052 priority patent/WO2024060323A1/zh
Publication of CN115223651A publication Critical patent/CN115223651A/zh
Application granted granted Critical
Publication of CN115223651B publication Critical patent/CN115223651B/zh
Priority to US18/749,644 priority patent/US20240347124A1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/44Indication or identification of errors, e.g. for repair
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4078Safety or protection circuits, e.g. for preventing inadvertent or unauthorised reading or writing; Status cells; Test cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manipulation Of Pulses (AREA)
  • Dram (AREA)

Abstract

本公开实施例提供了一种计数电路、半导体存储器以及计数方法,该计数电路包括第一译码模块和第一计数模块,且第一译码模块与第一计数模块连接,其中:第一译码模块,用于接收第一模式信号,对第一模式信号进行译码处理,生成译码信号;第一计数模块包括至少一个子计数模块,用于根据译码信号从至少一个子计数模块中确定被选择的目标计数模块,以及接收计数信号,通过目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。这样,根据第一模式信号生成的译码信号来自适应选择目标计数模块,可以减小电路面积和连接线数量,降低电路复杂度,进而改善存储器的性能。

Description

一种计数电路、半导体存储器以及计数方法
技术领域
本公开涉及集成电路技术领域,尤其涉及一种计数电路、半导体存储器以及计数方法。
背景技术
随着半导体技术的不断发展,人们在制造和使用计算机等设备时,对数据的传输速度提出了越来越高的要求。为了获得更快的数据传输速度,应运而生了一系列数据可以双倍速率(Double Data Rate,DDR)传输的存储器等器件。
以动态随机存取存储器(Dynamic Random Access Memory,DRAM)为例,需要在至少每24小时对DRAM进行一次完整的错误检查与清除并且记录有多少错误数。然而,相关技术中的错误计数器(Error Counter,EC)存在较多的连接线和逻辑器件,导致电路面积大,而且实现的复杂度高。
发明内容
本公开实施例提供了一种计数电路、半导体存储器以及计数方法。
第一方面,本公开实施例提供了一种计数电路,包括第一译码模块和第一计数模块,且第一译码模块与第一计数模块连接,其中:
第一译码模块,用于接收第一模式信号,对第一模式信号进行译码处理,生成译码信号;
第一计数模块包括至少一个子计数模块,用于根据译码信号从至少一个子计数模块中确定被选择的目标计数模块,以及接收计数信号,通过目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。
在一些实施例中,第一模式信号表征计数阈值。
在一些实施例中,译码信号包括N位子译码信号,N为大于0的整数;第一译码模块,还用于在生成译码信号的过程中,若第i位子译码信号的电平值为第一值,则确定除第i位子译码信号之外的其他位子译码信号的电平值均为第二值;其中,第一值与第二值不同,而且i的不同取值对应不同的译码信号,不同的译码信号表征不同的计数阈值,i为大于0且小于或等于N的整数。
在一些实施例中,至少一个子计数模块的数量为N个,且至少一个子计数模块为级联关系,第i个子计数模块与第i位子译码信号之间具有对应关系;其中,第一计数模块,用于在第i位子译码信号的电平值为第一值时,将第i个子计数模块至第N个子计数模块确定为目标计数模块;以及通过第i个子计数模块至第N个子计数模块对计数信号进行计数,输出第一计数脉冲信号。
在一些实施例中,每一个子计数模块包括第一输入端、第二输入端和输出端;其中,每一个子计数模块的第一输入端均与计数信号连接;第1个子计数模块的第二输入端与第一电源信号连接,第j个子计数模块的第二输入端与第j-1个子计数模块的输出端连接,第N个子计数模块的输出端用于输出第一计数脉冲信号,j为大于1且小于或等于N的整数。
在一些实施例中,第i个子计数模块包括第i个选择单元和第i个计数单元,且第i个选择单元的第一输入端作为第i个子计数模块的第一输入端用于接收计数信号,第i个选择单元的第二输入端作为第i个子计数模块的第二输入端用于接收第一输入信号,第i个选择单元的输出端与第i个计数单元的时钟端连接,第i个计数单元的输出端作为第i个子计数模块的输出端用于输出第i中间信号;其中,第i个选择单元,用于接收第i个子译码信号,根据第i个子译码信号在计数信号和第一输入信号中选择输出第i选择信号;第i个计数单元,用于接收第i选择信号并进行计数,输出第i中间信号;其中,当i等于1时,第一输入信号为第一电源信号;当i大于1且小于或等于N时,第一输入信号为第i-1个计数单元输出的第i-1中间信号;以及,当i等于N时,第N中间信号为第一计数脉冲信号。
在一些实施例中,第i个计数单元为异步二进制计数器;其中,异步二进制计数器包括若干个依次级联的第一触发器,每一级第一触发器的输入端(D)与其自身的第二输出端(Q非)连接,且每一级第一触发器的第二输出端(Q非)与下一级第一触发器的时钟端(CLK)连接,第一级第一触发器的时钟端与第i个选择单元的输出端连接,最后一级第一触发器的第二输出端(Q非)作为第i个计数单元的输出端用于输出第i中间信号。
在一些实施例中,计数电路还包括计数信号生成模块,用于接收第二模式信号,响应于第二模式信号生成计数信号,第二模式信号指示执行的目标计数模式。
在一些实施例中,计数电路在执行错误检查与清除ECS操作时,其中:
若第二模式信号的电平值为第一值,则确定目标计数模式为码字计数模式,计数信号为第一计数信号;或者,若在第二模式信号的电平值为第二值,则确定目标计数模式为行计数模式,计数信号为第二计数信号。
在一些实施例中,计数信号生成模块包括错误检测模块和模式选择模块;其中,错误检测模块,用于根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块;以及根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块;模式选择模块,与错误检测模块连接,用于接收第二模式选择信号、第一检测信号和第二检测信号,以及响应于第二模式信号的控制,根据第一检测信号生成第一计数信号,或者,根据第二检测信号生成第二计数信号。
在一些实施例中,计数信号生成模块包括错误检测模块和模式选择模块;其中,错误检测模块,用于接收所述第二模式选择信号;响应于所述第二模式选择信号,在码字计数模式下检测码字错误,根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块;或者,在行计数模式下检测存在码字错误的行,根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块;模式选择模块,与错误检测模块连接,用于接收第一检测信号或第二检测信号,并根据第一检测信号生成第一计数信号,或者,根据第二检测信号生成第二计数信号。
在一些实施例中,译码信号的位数为
Figure 100002_DEST_PATH_IMAGE001
个;其中,x表示第一模式信号的位数。
第二方面,本公开实施例提供了一种半导体存储器,包括阈值计数电路、存储密度计数电路和目标计数电路,且阈值计数电路为第一方面所述的计数电路;其中:
阈值计数电路,用于接收计数信号,并通过内部的目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号;
存储密度计数电路,用于对第一计数脉冲信号进行计数,每当第一计数脉冲信号对应的计数值达到预设存储密度的整数倍时,输出第二计数脉冲信号;
目标计数电路,用于对第二计数脉冲信号进行计数,输出目标计数信号。
在一些实施例中,存储密度计数电路为异步二进制计数器;其中,异步二进制计数器包括若干个依次级联的第二触发器,每一级第二触发器的输入端(D)与其自身的第二输出端(Q非)连接,且每一级第二触发器的第二输出端(Q非)与下一级第二触发器的时钟端(CLK)连接,第一级第二触发器的时钟端与阈值计数电路的输出端连接,最后一级第二触发器的第二输出端(Q非)作为存储密度计数电路的输出端与目标计数电路的时钟端(CLK)连接。
在一些实施例中,第二触发器的数量与预设存储密度之间具有关联关系;其中,预设存储密度为
Figure 100002_DEST_PATH_IMAGE002
y表示第二触发器的数量。
在一些实施例中,目标计数电路为异步二进制计数器;其中,异步二进制计数器包括若干个依次级联的第三触发器,每一级第三触发器的输入端(D)与其自身的第二输出端(Q非)连接,且每一级第三触发器的第二输出端(Q非)与下一级第三触发器的时钟端(CLK)连接,第一级第三触发器的时钟端与存储密度计数电路的输出端连接。
在一些实施例中,第三触发器的数量为M个,且目标计数信号是由第0位至第M-1位目标计数子信号组成的二进制数;其中,第k+1级第三触发器的第一输出端(Q)用于输出第k位目标计数子信号,k为大于或等于0且小于M的整数。
在一些实施例中,半导体存储器还包括第二译码模块,用于根据接收到的ECS结束信号,对目标计数信号进行译码并存储到预设模式寄存器中。
在一些实施例中,预设模式寄存器至少包括M位,且每一位对应一个预设计数范围;其中,第二译码模块,还用于在目标计数结果满足第k预设计数范围时,将预设模式寄存器中第k位存储的数值设置为第一值,除第k位之外的其他位存储的数值设置为第二值。
在一些实施例中,目标计数结果为目标计数信号表征的计数值与预设值的乘积,预设值为计数阈值与预设存储密度的乘积值;其中,第k预设计数范围的最小值设置为预设值与
Figure 100002_DEST_PATH_IMAGE003
的乘积;第k预设计数范围的最大值设置为预设值与
Figure 100002_DEST_PATH_IMAGE004
的乘积和1之间的差值。
第三方面,本公开实施例提供了一种计数方法,应用于如第二方面所述的半导体存储器,该方法包括:
接收计数信号,通过阈值计数电路内部的目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号;
通过密度计数电路对第一计数脉冲信号进行计数,每当第一计数脉冲信号对应的计数值达到预设存储密度的整数倍时,输出第二计数脉冲信号;
通过目标计数电路对第二计数脉冲信号进行计数,输出目标计数信号。
本公开实施例提供了一种计数电路、半导体存储器以及计数方法,该计数电路包括第一译码模块和第一计数模块,且第一译码模块与第一计数模块连接;第一译码模块,用于接收第一模式信号,对第一模式信号进行译码处理,生成译码信号;第一计数模块包括至少一个子计数模块,用于根据译码信号从至少一个子计数模块中确定被选择的目标计数模块,以及接收计数信号,通过目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。这样,根据第一模式信号可以生成译码信号,而不同的译码信号可以表征不同的计数阈值等级,且根据不同的译码信号还能够选择不同的目标计数模块,从而能够满足不同计数阈值等级的计数统计;另外,根据译码信号的不同来自适应选择目标计数模块,还可以避免相关技术中使用大量的逻辑器件而导致连接线过多的问题,从而还能够减小电路面积和连接线数量,同时降低电路复杂度,进而改善存储器的性能。
附图说明
图1为一种错误计数器的组成结构示意图;
图2为一种错误计数器的逻辑电路结构示意图;
图3为本公开实施例提供的一种计数电路的组成结构示意图一;
图4为本公开实施例提供的一种计数电路的组成结构示意图二;
图5为本公开实施例提供的一种计数电路的组成结构示意图三;
图6为本公开实施例提供的一种计数单元的组成结构示意图;
图7为本公开实施例提供的一种计数电路的组成结构示意图四;
图8为本公开实施例提供的一种计数电路的组成结构示意图五;
图9为本公开实施例提供的一种计数电路的组成结构示意图六;
图10为本公开实施例提供的一种半导体存储器的组成结构示意图;
图11为本公开实施例提供的一种计数统计电路的组成结构示意图一;
图12为本公开实施例提供的一种存储密度计数电路的组成结构示意图;
图13为本公开实施例提供的一种目标计数电路的组成结构示意图;
图14为本公开实施例提供的一种计数统计电路的组成结构示意图二;
图15为本公开实施例提供的一种计数统计电路的详细结构示意图;
图16为本公开实施例提供的一种计数方法的流程示意图。
具体实施方式
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述。可以理解的是,此处所描述的具体实施例仅用于解释相关申请,而非对该申请的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与有关申请相关的部分。
除非另有定义,本文所使用的所有的技术和科学术语与属于本公开的技术领域的技术人员通常理解的含义相同。本文中所使用的术语只是为了描述本公开实施例的目的,不是旨在限制本公开。
在以下的描述中,涉及到“一些实施例”,其描述了所有可能实施例的子集,但是可以理解,“一些实施例”可以是所有可能实施例的相同子集或不同子集,并且可以在不冲突的情况下相互结合。
需要指出,本公开实施例所涉及的术语“第一\第二\第三”仅仅是区别类似的对象,不代表针对对象的特定排序,可以理解地,“第一\第二\第三”在允许的情况下可以互换特定的顺序或先后次序,以使这里描述的本公开实施例能够以除了在这里图示或描述的以外的顺序实施。
对本公开实施例进行进一步详细说明之前,先对本公开实施例中涉及的名词和术语进行说明,本公开实施例中涉及的名词和术语适用于如下的解释:
动态随机存取存储器(Dynamic Random Access Memory,DRAM);
同步动态随机存取存储器(Synchronous Dynamic Random Access Memory,SDRAM);
双倍速率(Double Data Rate,DDR);
第5代DDR标准(DDR5 Specification,DDR5 SPEC);
保留供将来使用(Reserved for Future Usage,RFU)
多用途指令(Multi-Purpose Command,MPC);
多路选择器(Multiplexer,MUX);
模式寄存器(Mode Register,MR);
模式寄存器设置(Mode Register Set,MRS);
错误检查与清除(Error Check and Scrub,ECS);
错误检查与纠正(Error Checking and Correcting,ECC)。
在本公开实施例中,ECS模式可以分为自动ECS操作模式和手动ECS操作模式。其中,在手动ECS操作模式下,利用内存控制器(Controller)发送的MPC命令来产生ECS命令信号;在自动ECS操作模式下,可以利用刷新(Refresh)或自刷新(Self-Refresh)来产生ECS命令信号;其中,ECS命令信号用于执行ECS操作。这里,需要至少在24小时内对DRAM进行一次完整的ECS操作。
可以理解地,以DDR5 DRAM为例,错误计数器(Error Counter,EC)通过模式寄存器MR14 OP[5]选择哪一种模式。其中,当OP[5]=0时,表示选择行计数模式(默认情况),该行计数模式用来计数有多少行至少有一个错误;当OP[5]=1时,表示选择码字计数模式,该码字计数模式用来计数有多少码字错误。在所有ECS操作全部完成一次时,EC结果将根据阈值滤波器(Threshold Filter)加载到模式寄存器中,EC结果在被转移到模式寄存器后会被重置。在这里,阈值滤波器用于掩盖小于阈值滤波器设定阈值的错误计数,具体可以使用模式寄存器MR15 OP[2:0]来设置,默认的设置是256/内存单元,OP[2:0]=011B。当执行完所有ECS操作后,EC最终记录的结果将会加载到模式寄存器MR20中,MR20 OP[7:0]对应的错误计数结果EC[7:0]表示在一定预设计数范围内的错误计数。例如,如果错误计数结果EC[0]的最小值大于阈值滤波器设定的错误计数阈值(Error Threshold Count,ETC),且EC[0]的最大值小于或等于2*ETC*存储密度(Density,单位为Gb)-1,那么EC[0]的值为1。在这里,EC[7:1]的最小值被定义为EC[𝑥]min=ETC*Density*2^𝑥,EC[7:1]的最大值被定义为EC[𝑥]max=2*(ETC*Density*2^𝑥)-1,即若EC[7:0]的值满足对应的预设计数范围,则MR20 OP[7:0]对应的位会被设置为1,否则被设置为0。其中,𝑥=0, 1, 2, …, 7。
示例性地,参见表1,其示出了MR15设定的每内存单元(Gb)对应的错误计数阈值(ETC)示意。在默认情况下,该错误计数阈值可以设定为256。
表1
Figure DEST_PATH_IMAGE005
参见表2,其示出了MR20中每个颗粒(DRAM Die)对应的码字数值或者行数值的存储示意。
表2
Figure DEST_PATH_IMAGE006
以码字计数模式为例,错误计数器可以用来计数有多少错误的码字。图1示出了一种错误计数器的组成结构示意图。在图1中,ECC_Error信号表示检测到错误码字信息时产生的脉冲信号,当每一次读取有ECC错误时,错误计数器将会递增。在DRAM完成一次完整的ECS操作之后,最终的错误计数结果会根据MR15译码出来的Code<N:0>来选择错误计数阈值(ETC)和预设存储密度(nGb),然后将符合当前计数标准的值加载到MR20中。
其中,根据MR15译码出来的Code<N:0>,可以决定当前的ETC,同时乘以芯片的预设存储密度(nGb),能够得到需要设定的阈值ETCD。以ETCD=64为例,这时候需要选择连接到MR20中最低位MR20[0]中的值应该时EC64;但如果ETCD=128,那么需要选择连接到MR20中最低位MR20[0]中的值应该时EC128,其他MR20[1:7]同理倍增选取。如此所设计的错误计数器,就会出现EC*信号和ETCD*信号非常多的连接线和逻辑电路(这里,“*”可以表示64、128、…、1024、2048等),具体如图2所示。在图2中,这里除了MR20译码模块之外,还需要很多个逻辑器件(例如MUX0、MUX1、...、MUX7等),而且每一个逻辑器件周围还存在很多个接口,分别与EC64、EC128、…、EC1024、...、ETCD64、ETCD128、…、ETCD1024等等很多个信号连接。这种计数方法的实现电路和连接线较多,不仅增大电路面积,而且复杂度高。因此,如何更好的设计一种计数电路是本公开所需解决的问题。
下面将结合附图对本公开各实施例进行详细说明。
本公开的一实施例中,参见图3,其示出了本公开实施例提供的一种计数电路30的组成结构示意图。如图3所示,该计数电路30可以包括第一译码模块301和第一计数模块302,且第一译码模块301与第一计数模块302连接,其中:
第一译码模块301,用于接收第一模式信号,对第一模式信号进行译码处理,生成译码信号;
第一计数模块302包括至少一个子计数模块,用于根据译码信号从至少一个子计数模块中确定被选择的目标计数模块,以及接收计数信号,通过目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。
需要说明的是,在本公开实施例中,该计数电路30可以应用于半导体存储器,具体可以是DRAM DDRR芯片中。更具体地,该计数电路30可以应用于执行ECS操作中错误计数的相关电路,但是并不局限于此,这里也可以适用于其他通过计数并且记录结果的电路。
还需要说明的是,在本公开实施例中,第一计数脉冲信号表征计数信号对应的计数值与计数阈值之间的倍数关系。示例性地,以计数阈值设置为4为例,当计数信号累计4个脉冲时,输出的第一计数脉冲信号包括1个脉冲;计数信号累计8个脉冲时,输出的第一计数脉冲信号包括2个脉冲;也就是说,在计数信号的第4、8、12、16、…个脉冲时,输出的第一计数脉冲信号会对应出现一个脉冲。简言之,第一计数脉冲信号表征的是计数信号对应的计数值为计数阈值的多少倍数。
还需要说明的是,在本公开实施例中,第一模式信号可以表征计数阈值。具体地,对于ECS操作过程中的错误计数,这里的计数阈值也可称为错误计数阈值。以前述的表1为例,第一模式信号可以用MR15 OP[2:0]表示。其中,如果第一模式信号为000,那么计数阈值可以为4;如果第一模式信号为001,那么计数阈值可以为16;如果第一模式信号为011,那么计数阈值可以为256等等。也就是说,不同的第一模式信号可以对应不同的计数阈值。
这样,通过第一译码模块301对第一模式信号进行译码处理之后,可以得到译码信号;根据译码信号能够从第一计数模块302中选择出对应的目标计数模块。如此,由于不同的第一模式信号对应不同的计数阈值,并且不同的第一模式信号经过译码得到的不同的译码信号,因而不同的译码信号可以表征不同的计数阈值等级,根据不同的译码信号还能够自适应选择目标计数模块,从而能够满足不同计数阈值等级的计数统计。
在本公开实施例中,具体参见图3,第一译码模块301接收第一模式信号,对第一模式信号进行译码以生成译码信号,该译码信号可以包括N位子译码信号,如图3中的子译码信号1、子译码信号2、…、子译码信号N。第一计数模块302包括至少一个子计数模块,这至少一个子计数模块的数量也为N个,如图3所示的子计数模块1、子计数模块2、…、子计数模块N,而且这至少一个子计数模块为级联关系。其中,N为大于0的整数。
进一步地,在本公开实施例中,无论是译码信号还是第一模式信号,其并非代表一个信号,这里的译码信号和第一模式信号均是多位信号,而且译码信号的位数与第一模式信号的位数之间具有关联关系。在一些实施例中,译码信号的位数为
Figure DEST_PATH_IMAGE007
个;其中,x表示第一模式信号的位数。
需要说明的是,译码信号可以是多位子译码信号。在这里,子译码信号的数量等于译码信号的位数,而且子译码信号的数量还等于子计数模块的数量;每一个子译码信号与对应的子计数模块连接。
示例性地,假定第一模式信号包括三位,那么译码信号可以包括八位,即译码信号可以是八位子译码信号组成。因此,在本公开实施例中,第一译码模块301也可以称为三八译码器。
在一些实施例中,译码信号可以包括N位子译码信号,N为大于0的整数;
第一译码模块301,还用于在生成译码信号的过程中,若第i位子译码信号的电平值为第一值,则确定除第i位子译码信号之外的其他位子译码信号的电平值均为第二值;其中,第一值与第二值不同,i为大于0且小于或等于N的整数。
需要说明的是,在本公开实施例中,i的取值与计数阈值具有关联关系。其中,这N位子译码信号中仅其中一位子译码信号的电平值为第一值,根据这一位子译码信号的位置变化(即i的取值变化),使得译码信号发生变化;而不同的译码信号对应不同的计数阈值,简言之,i的不同取值对应不同的译码信号,不同的译码信号表征不同的计数阈值。
还需要说明的是,在本公开实施例中,第一值可以为指示高电平的逻辑1,第二值可以为指示低电平的逻辑0;或者,第一值可以为指示低电平的逻辑0,第二值可以为指示高电平的逻辑1,对此并不作任何限定。
示例性地,假定第一值设置为逻辑1,第二值设置为逻辑0,以译码信号包括八位子译码信号为例,译码信号可以为0000 0001、0000 0010、0000 0100、0000 1000,也可以为0001 0000、0010 0000、0100 0000、1000 0000等。结合前述的表1,如果第一模式信号为000,那么对应的译码信号为0000 0001,此时的计数阈值可以为4;如果第一模式信号为001,那么对应的译码信号为0000 0010,此时的计数阈值可以为16;如果第一模式信号为010,那么对应的译码信号为0000 0100,此时的计数阈值可以为64;如果第一模式信号为011,那么对应的译码信号为0000 1000,此时的计数阈值可以为256等等。也就是说,不同的第一模式信号可以对应不同的译码信号。而且在这些不同的译码信号中,每一个译码信号中只有一位子译码信号的电平值等于1;根据电平值等于1的位置不同,可以对应不同的译码信号,不同的译码信号又可以表征不同的计数阈值。
在一些实施例中,在第一计数模块302中,这至少一个子计数模块的数量为N个,而且第i个子计数模块与第i位子译码信号之间具有对应关系,其中:
第一计数模块302,用于在第i位子译码信号的电平值为第一值时,将第i个子计数模块至第N个子计数模块确定为目标计数模块;以及通过第i个子计数模块至第N个子计数模块对计数信号进行计数,输出第一计数脉冲信号。
需要说明的是,在本公开实施例中,这N个子计数模块为级联关系,而且每一个子计数模块分别与对应的子译码信号连接。这样,在第i位子译码信号的电平值为第一值时,这时候计数信号作为第i个子计数模块的时钟输入,并且将第i个子计数模块及其之后的子计数模块(即第i个至第N个的子计数模块)作为目标计数模块,也即根据第i个子计数模块及其之后的子计数模块对计数信号进行计数。
对于第一计数模块302而言,参见图4,这里的N个子计数模块依次为:子计数模块1、子计数模块2、…、子计数模块N。其中,子计数模块i表示第i个子计数模块,i为大于0且小于或等于N的整数。
需要说明的是,在本公开实施例中,每一个子计数模块均可以包括第一输入端、第二输入端和输出端,其中,每一个子计数模块的第一输入端均与计数信号连接;以及第1个子计数模块的第二输入端与第一电源信号连接,第j个子计数模块的第二输入端与第j-1个子计数模块的输出端连接,第N个子计数模块的输出端用于输出第一计数脉冲信号,j为大于1且小于或等于N的整数。
在这里,第一电源信号可以是由第一电源提供的电源信号。其中,第一电源可以为一个恒定电源。例如,第一电源可以为VSS电源,用于提供恒定的低电平信号,故第一电源信号也可称为地信号。
还需要说明的是,在本公开实施例中,每一个子计数模块还可以包括控制端,用于接收对应的子译码信号。这样,根据接收到的子译码信号,可以从这N个子计数模块中确定出所需的目标计数模块。
具体来讲,当N等于1时,第一计数模块302只包括一个子计数模块,相应地,译码信号也可仅包括一个子译码信号,该子计数模块即为目标计数模块。这时候,该子计数模块的第一输入端与计数信号连接,该子计数模块的第二输入端与第一电源信号连接,同时该子计数模块的控制端用于接收唯一的子译码信号,该子计数模块的输出端用于输出第一计数脉冲信号。
在本公开实施例中,当N等于1时,实际上是只有一种目标计数模块的实现方式,无法满足多种计数阈值等级的需求。因此,在本公开实施例中,N通常大于1,也就是说,该计数电路30可以应用多种不同的计数阈值等级场景下,根据第一模式信号译码可以确定具体的计数阈值,然后选择相应数量的子计数模块作为目标计数模块,能够适用于不同计数阈值等级的计数场景(例如错误计数场景、其他计数场景等),灵活性和适配性更强。
示例性地,如图4所示,在N大于1时,每一个子计数模块的第一输入端均用于接收计数信号,每一个子计数模块的控制端均用于接收对应的子译码信号;以及第1个子计数模块(即子计数模块1)的第二输入端与第一电源(VSS)连接,第1个至第N-1个子计数模块的输出端与下一个子计数模块的第二输入端连接,最后一个(第N个)子计数模块(即子计数模块N)的输出端用于输出第一计数脉冲信号。
进一步地,在一些实施例中,在图4所示计数电路30的基础上,参见图5,第i个子计数模块可以包括第i个选择单元和第i个计数单元,且第i个选择单元的第一输入端作为第i个子计数模块的第一输入端用于接收计数信号,第i个选择单元的第二输入端作为第i个子计数模块的第二输入端用于接收第一输入信号,第i个选择单元的输出端与第i个计数单元的时钟端连接,第i个计数单元的输出端作为第i个子计数模块的输出端用于输出第i中间信号,其中:
第i个选择单元,用于接收第i个子译码信号,根据第i个子译码信号在计数信号和第一输入信号中选择输出第i选择信号;
第i个计数单元,用于接收第i选择信号并进行计数,输出第i中间信号。
在这里,当i等于1时,第一输入信号为第一电源信号;当i大于1且小于或等于N时,第一输入信号为第i-1个计数单元输出的第i-1中间信号;以及,当i等于N时,第N中间信号为第一计数脉冲信号。
需要说明的是,在本公开实施例中,如图5所示,每一个子计数模块均是由一个选择单元和一个计数单元组成,即:子计数模块1(第1个子计数模块)是由选择单元1(第1个选择单元)和计数单元1(第1个计数单元)组成,子计数模块2(第2个子计数模块)是由选择单元2(第2个选择单元)和计数单元2(第2个计数单元)组成,…,子计数模块N(第N个子计数模块)是由选择单元N(第N个选择单元)和计数单元N(第N个计数单元)组成。
在每一个子计数模块中,选择单元用于接收对应的子译码信号,即:选择单元1用于接收子译码信号1(第1个子译码信号),选择单元2用于接收子译码信号2(第2个子译码信号),…,选择单元N用于接收子译码信号N(第N个子译码信号)。
每一个选择单元可以包括第一输入端、第二输入端、控制端和输出端。其中,第i个选择单元的第一输入端即为第i个子计数模块的第一输入端,第i个选择单元的第二输入端即为第i个子计数模块的第二输入端,第i个选择单元的控制端即为第i个子计数模块的控制端,第i个选择单元的输出端与第i个计数单元的时钟端连接,第i个计数单元的输出端即为第i个子计数模块的输出端。
具体来讲,如图5所示,在子计数模块1中,选择单元1的输出端可以是从计数信号和第一电源信号中选择一者作为第1选择信号进行输出,计数单元1的时钟端用于接收第1选择信号,计数单元1的输出端用于输出第1中间信号;在子计数模块2中,选择单元2的输出端可以是从计数信号和第1中间信号中选择一者作为第2选择信号进行输出,计数单元2的时钟端用于接收第2选择信号,计数单元2的输出端用于输出第2中间信号;以此类推,在子计数模块N中,选择单元N的输出端可以是从计数信号和第N-1中间信号中选择一者作为第N选择信号进行输出,计数单元N的时钟端用于接收第N选择信号,计数单元N的输出端用于输出第N中间信号(即最终的第一计数脉冲信号)。
这样,根据N位子译码信号,如果第1位子译码信号(子译码信号1)的电平值为第一值,那么选择单元1将会输出计数信号作为第1选择信号,此时级联的子计数模块1至子计数模块N作为目标计数模块;如果第2位子译码信号(子译码信号2)的电平值为第一值,那么选择单元2将会输出计数信号作为第2选择信号,此时级联的子计数模块2至子计数模块N作为目标计数模块;以此类推,如果第N位子译码信号(子译码信号N)的电平值为第一值,那么选择单元N将会输出计数信号作为第N选择信号,此时仅有子计数模块N作为目标计数模块;如此,能够实现根据这N位子译码信号自适应选择目标计数模块,进而满足不同计数阈值等级的计数统计。
进一步地,对于第j个计数单元而言,在一些实施例中,第i个计数单元为异步二进制计数器,其中:
异步二进制计数器可以包括若干个依次级联的第一触发器,每一级第一触发器的输入端(D)与其自身的第二输出端(Q非)连接,且每一级第一触发器的第二输出端(Q非)与下一级第一触发器的时钟端(CLK)连接,第一级第一触发器的时钟端与第i个选择单元的输出端连接,最后一级第一触发器的第二输出端(Q非)作为第i个计数单元的输出端用于输出第i中间信号。
在本公开实施例中,对于计数单元i而言,以图6所示的异步二进制计数器为例,该计数单元i可以包括两个第一触发器。在这里,第一触发器可以为D型触发器,D型触发器(Data Flip-Flop或Delay Flip-Flop,DFF)是一个具有记忆功能的、具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。D型触发器具有两个稳定状态,即“0”和“1”,在该触发器的时钟端所接收的信号触发沿触发下,可以从一个稳定状态翻转到另一个稳定状态。
对于图6中的第一触发器(DFF11或DFF12)而言,第一触发器包括输入端(D)、时钟端(CLK)、第一输出端(Q)和第二输出端(Q非,用/Q表示)。在这里,每一级第一触发器的输入端(D)与自身的第二输出端(/Q)连接,而且每一级第一触发器的第二输出端(/Q)还与下一级第一触发器的时钟端(CLK)连接;另外,第一级第一触发器(即DFF11)的时钟端(CLK)与第i选择信号连接,最后一级第一触发器(即DFF12)的第二输出端(/Q)用于输出第i中间信号。
还需要说明的是,假定译码信号包括八位子译码信号,第一计数模块302包括八个子计数模块,每一个子计数模块中的计数单元均包括两个级联的第一触发器;这时候,若第1位子译码信号(子译码信号1)的电平值为第一值,则目标计数模块是由子计数模块1至子计数模块8级联得到,此时目标计数模块中包括级联的16个第一触发器;或者,若第7位子译码信号(子译码信号7)的电平值为第一值,则目标计数模块是由子计数模块7至子计数模块8级联得到,此时目标计数模块中包括级联的4个第一触发器;或者,若第8位子译码信号(子译码信号8)的电平值为第一值,则目标计数模块仅包括子计数模块8,此时目标计数模块中包括级联的2个第一触发器。
这样,第一译码模块301对第一模式信号译码得到八位子译码信号之后,根据这八位子译码信号不仅可以确定计数阈值等级,而且还可以选择将计数信号作为某一个计数单元(具体是指某一级第一触发器)的时钟输入,从而能够整体控制第一计数模块302的等级,以实现满足不同计数阈值等级的计数统计。
在一些实施例中,在图3所示计数电路30的基础上,参见图7,该计数电路30还可以包括计数信号生成模块303,其中:
计数信号生成模块303,用于接收第二模式信号,响应于所述第二模式信号生成所述计数信号,所述第二模式信号指示执行的目标计数模式。
需要说明的是,在本公开实施例中,第一模式信号和第二模式信号不同。其中,第一模式信号可以是模式寄存器MR15中的用于设定计数阈值的模式信号,第二模式信号可以是模式寄存器MR14中的用于设定计数模式的模式信号。
还需要说明的是,在本公开实施例中,这里的计数模式可以存在两种:码字计数模式和行计数模式。其中,码字计数模式用于计数有多少错误的码字数,行计数模式用于计数有多少至少有一个错误码字的行数。因此,在一些实施例中,计数电路30在执行ECS操作时,其中:
若第二模式信号的电平值为第一值,则确定目标计数模式为码字计数模式,计数信号为第一计数信号;或者,
若在第二模式信号的电平值为第二值,则确定目标计数模式为行计数模式,计数信号为第二计数信号。
在本公开实施例中,第一计数信号也可以称为码字错误计数信号,第二计数信号也可以称为码字错误行计数信号。
在本公开实施例中,第一值可以为指示高电平的逻辑1,第二值可以为指示低电平的逻辑0;或者,第一值可以为指示低电平的逻辑0,第二值可以为指示高电平的逻辑1,对此并不作任何限定。
示例性地,如果第一值为逻辑1,第二值为逻辑0,那么在第二模式信号等于逻辑1时,这时候为码字计数模式,对应的计数信号为第一计数信号(即码字错误计数信号);在第二模式信号等于逻辑0时,这时候为行计数模式,对应的计数信号为第二计数信号(即码字错误行计数信号)。这样,在计数电路30中,通过第二模式信号可以选择是执行行计数模式还是执行码字计数模式。
在一些实施例中,在图7所示计数电路30的基础上,参见图8,该计数信号生成模块303可以包括错误检测模块3031和模式选择模块3032,其中:
错误检测模块3031,用于根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块3032;以及根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块3032;
模式选择模块3032,与错误检测模块3031连接,用于接收第二模式选择信号、第一检测信号和第二检测信号,以及响应于第二模式信号的控制,根据第一检测信号生成第一计数信号,或者,根据第二检测信号生成第二计数信号。
在本公开实施例中,错误检测模块3031既可以检测到码字错误,以生成第一检测信号,同时又可以检测到存在码字错误的行,以生成第二检测信号;然后将第一检测信号和第二检测信号同时发送给模式选择模块3032;此时在模式选择模块3032中,根据接收到的第二模式选择信号来确定是码字计数模式还是行计数模式;然后如果是码字计数模式,那么可以根据第一检测信号来生成第一计数信号;或者,如果是行计数模式,那么可以根据第二检测信号来生成第二计数信号。
在一些实施例中,在图7所示计数电路30的基础上,参见图9,该计数信号生成模块303可以包括错误检测模块3033和模式选择模块3034,其中:
错误检测模块3033,用于接收第二模式选择信号;响应于第二模式选择信号,在码字计数模式下检测码字错误,根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块3034;或者,在行计数模式下检测存在码字错误的行,根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块3034;
模式选择模块3034,与错误检测模块3033连接,用于接收第一检测信号或第二检测信号,并根据第一检测信号生成第一计数信号,或者,根据第二检测信号生成第二计数信号。
在本公开实施例中,错误检测模块3033在接收到第二模式选择信号之后,可以用来确定是码字计数模式还是行计数模式;然后如果是码字计数模式,那么根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块3034;或者,如果是行计数模式,那么根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块3034;然后根据第一检测信号或第二检测信号来对应生成第一计数信号或第二计数信号。
还需要说明的是,在本公开实施例中,不同计数模式对应不同的检测信号;不同的检测信号对应不同的计数信号(如码字错误计数信号或者码字错误行计数信号)。在这里,不同的计数信号可以表征至少有一个码字错误的行数或者总共有多少码字错误数,从而根据计数电路30可以确定该计数信号表征的计数值与计数阈值之间的倍数关系,换言之,该计数值中包括多少倍的计数阈值。
示例性地,以码字计数模式为例,每检测到一个错误码字,就会对应产生一个脉冲,以此能够生成具有多个脉冲的计数信号。对于计数电路30而言,第一模式信号可以表征预设的计数阈值,而根据第一模式信号可以译码出至少一位子译码信号,这至少一位子译码信号可以确定出该计数阈值对应的目标计数模块;如此,通过该目标计数模块对计数信号进行计数,可以在每计数到计数阈值时会输出一个脉冲,以此生成第一计数脉冲信号。也就是说,第一计数脉冲信号表征计数信号对应的计数值与计数阈值之间的倍数关系。
本公开实施例提供了一种计数电路,不同的译码信号可以表征不同的计数阈值等级,且根据不同的译码信号还能够自适应选择不同的目标计数模块,从而不仅能够满足不同计数阈值等级的计数统计,而且还可以避免相关技术中使用大量的逻辑器件而导致连接线过多的问题,降低了电路复杂度,进而改善存储器的性能。
本公开的另一实施例中,参见图10,其示出了本公开实施例提供的一种半导体存储器的组成结构示意图。如图10所示,该半导体存储器100可以包括计数统计电路80。
在一些实施例中,图11示出了一种计数统计电路80的组成结构示意图。如图11所示,该计数统计电路80可以包括阈值计数电路801、存储密度计数电路802和目标计数电路803,其中:
阈值计数电路801,用于接收计数信号,并通过内部的目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号;
存储密度计数电路802,用于对第一计数脉冲信号进行计数,每当第一计数脉冲信号对应的计数值达到预设存储密度的整数倍时,输出第二计数脉冲信号;
目标计数电路803,用于对第二计数脉冲信号进行计数,输出目标计数信号。
需要说明的是,在本公开实施例中,阈值计数电路801可以为前述实施例任一项的计数电路30。
还需要说明的是,在本公开实施例中,第一计数脉冲信号可以表征计数信号对应的计数值与计数阈值之间的倍数关系,第二计数脉冲信号可以表征第一计数脉冲信号对应的计数值与预设存储密度之间的倍数关系,目标计数信号表征第二计数脉冲信号对应的计数值,而目标计数结果为目标计数信号表征的计数值、计数阈值和预设存储密度的乘积,这里的目标计数结果能够表示计数统计电路80针对当前错误数据总共统计出多少个错误数。如此,在得到目标计数结果之后,根据该目标计数结果可以进一步确定其对应的预设计数范围,以便将其加载到预设模式寄存器中。
还需要说明的是,在本公开实施例中,阈值计数电路801可以得到第一计数值,存储密度计数电路802可以得到第二计数值,目标计数电路803可以得到第三计数值。其中,第一计数值指示第一计数脉冲信号包括多少倍的计数阈值,第二计数值指示第二计数脉冲信号包括多少倍的预设存储密度,第三计数值即为目标计数信号表征的计数值。如此,目标计数结果可以是根据计数阈值、预设存储密度和第三计数值确定的,更具体地,假定预设值为计数阈值与预设存储密度的乘积值,那么目标计数结果为第三计数值与预设值的乘积。
在一些实施例中,对于存储密度计数电路802而言,存储密度计数电路802可以为异步二进制计数器,其中:
异步二进制计数器包括若干个依次级联的第二触发器,每一级第二触发器的输入端(D)与其自身的第二输出端(/Q)连接,且每一级第二触发器的第二输出端(/Q)与下一级第二触发器的时钟端(CLK)连接,第一级第二触发器的时钟端与阈值计数电路801的输出端连接,最后一级第二触发器的第二输出端(/Q)作为存储密度计数电路的输出端与目标计数电路803的时钟端(CLK)连接。
需要说明的是,在本公开实施例中,预设存储密度表征DRAM的内存为多个Gb,例如8Gb、16Gb、32Gb等。在实际应用中,预设存储密度可以根据实际情况进行具体设定,这里不作任何限定。
还需要说明的是,在本公开实施例中,第二触发器的数量与预设存储密度之间具有关联关系;其中,预设存储密度为d,第二触发器的数量为y,且
Figure DEST_PATH_IMAGE008
对于存储密度计数电路802而言,以图12所示的异步二进制计数器为例,假定预设存储密度为16Gb,那么该异步二进制计数器包括四个第二触发器。在这里,第二触发器可以为D型触发器,这四个第二触发器分别为:DFF21、DFF22、DFF23和DFF24,而且DFF1、DFF22、DFF23和DFF24为级联关系。
对于图12中的每一级第二触发器而言,第二触发器包括输入端(D)、时钟端(CLK)、第一输出端(Q)和第二输出端(/Q)。在这里,每一级第二触发器的输入端(D)与自身的第二输出端(/Q)连接,而且每一级第二触发器的第二输出端(/Q)还与下一级第二触发器的时钟端(CLK)连接;而且第一级第二触发器(即DFF21)的时钟端(CLK)用于接收第一计数脉冲信号,最后一级第一触发器(即DFF24)的第二输出端(/Q)用于输出第二计数脉冲信号。其中,第二计数脉冲信号可以表征第一计数脉冲信号对应的计数值与预设存储密度之间的倍数关系,也可以是当前错误数据与(计数阈值*预设存储密度)之间的倍数关系。
在一些实施例中,对于目标计数电路803而言,目标计数电路803可以为异步二进制计数器,其中:
异步二进制计数器包括若干个依次级联的第三触发器,每一级第三触发器的输入端(D)与其自身的第二输出端(/Q)连接,且每一级第三触发器的第二输出端(/Q)与下一级第三触发器的时钟端(CLK)连接,第一级第三触发器的时钟端与存储密度计数电路802的输出端连接。
在一些实施例中,目标计数信号可以是由第0位至第M-1位目标计数子信号组成的二进制数;相应地,第三触发器的数量为M个,其中:
第k+1级第三触发器的第一输出端(Q)用于输出第k位目标计数子信号,k为大于或等于0且小于M的整数,且M为大于零的整数。
需要说明的是,对于目标计数电路803而言,以图13所示的异步二进制计数器为例,假定M等于8,那么该异步二进制计数器包括八个第三触发器。在这里,第三触发器可以为D型触发器,这八个第三触发器分别为:DFF31、DFF32、DFF33、DFF34、DFF35、DFF36、DFF37和DFF38,而且DFF31、DFF32、DFF33、DFF34、DFF35、DFF36、DFF37和DFF38为级联关系。
对于图13中的每一级第三触发器而言,第三触发器包括输入端(D)、时钟端(CLK)、第一输出端(Q)和第二输出端(/Q)。在这里,第一级第三触发器(即DFF31)的时钟端(CLK)用于接收第二计数脉冲信号,每一级第三触发器的输入端(D)与自身的第二输出端(/Q)连接,而且每一级第三触发器的第二输出端(/Q)还与下一级第二触发器的时钟端(CLK)连接,每一级第三触发器的第一输出端(Q)用于输出一位目标计数子信号。在图13中,这里会输出八位目标计数子信号,即:MR20<0>_PRE、MR20<1>_PRE、…、MR20<7>_PRE;这八位目标计数子信号可以指示第三计数值,而根据计数阈值、预设存储密度和第三计数值能够确定最终的目标计数结果。
进一步地,在一些实施例中,在图11所示计数统计电路80的基础上,参见图14,计数统计电路80还可以包括第二译码模块804和预设模式寄存器805,其中:
第二译码模块804,用于根据接收到的ECS结束信号,对目标计数信号进行译码并存储到预设模式寄存器805中。
需要说明的是,在本公开实施例中,预设模式寄存器805可以是MR20。在一些实施例中,该预设模式寄存器805至少包括M位,且每一位对应一个预设计数范围,且预设计数范围之间不重叠,其中:
第二译码模块804,还用于在目标计数结果满足第k预设计数范围时,将预设模式寄存器中第k位存储的数值设置为第一值,除第k位之外的其他位存储的数值设置为第二值。
在这里,第一值可以为指示高电平的逻辑1,第二值可以为指示低电平的逻辑0;或者,第一值可以为指示低电平的逻辑0,第二值可以为指示高电平的逻辑1,对此并不作任何限定。
在这里,目标计数结果可以为目标计数信号表征的计数值与预设值的乘积,该预设值则为计数阈值与预设存储密度的乘积值。如此,第k预设计数范围的最小值设置为预设值与
Figure DEST_PATH_IMAGE009
的乘积;第k预设计数范围的最大值设置为预设值与
Figure DEST_PATH_IMAGE010
的乘积和1之间的差值。
还需要说明的是,在本公开实施例中,假定计数阈值用ETC表示,预设存储密度用Density(Gb)表示,第k预设计数范围的最小值可以用EC[k]min表示,第k预设计数范围的最大值用EC[k]max表示,具体计算公式如下:
EC[k]min=ETC*Density(Gb)*
Figure DEST_PATH_IMAGE011
(1);
EC[k]max=2*(ETC*Density(Gb)*
Figure 741039DEST_PATH_IMAGE011
)-1=ETC*Density(Gb)*
Figure DEST_PATH_IMAGE012
-1 (2)。
其中,k为大于或等于0且小于M的整数,M表示预设模式寄存器805所包括的位数,且M为正整数。
可以理解地,以错误计数为例,在接收到ECS结束信号之后,意味着本次ECS操作的错误计数完成。在M等于8的情况下,通过对目标计数信号进行译码处理,可以得到错误计数译码信号,用EC[7:0]表示;根据错误计数译码信号EC[7:0]来将模式寄存器MR20中对应位存储的数值设置为第一值。
具体来讲,错误计数译码信号EC[7:0]可以表示在一定计数范围内的错误计数。其中,EC[7:0]可以包括:EC[0]、EC[1]、EC[2]、EC[3]、EC[4]、EC[5]、EC[6]和EC[7];这里,在第一值为逻辑1,第二值为逻辑0时,EC[0]=1对应第0预设计数范围,EC[1]=1对应第1预设计数范围,EC[2]=1对应第2预设计数范围,…,EC[7]=1对应第7预设计数范围。示例性地,表3示出了八种预设计数范围的示意数据范围。
表3
Figure DEST_PATH_IMAGE013
在这里,在得到最终的目标计数结果之后,如果目标计数结果为125,该目标计数结果处于第0预设计数范围,此时EC[0]=1,那么模式寄存器MR20中第0位(即MR20 OP[0])被设置为1;如果目标计数结果为456,该目标计数结果处于第2预设计数范围,此时EC[2]=1,那么模式寄存器MR20中第2位(即MR20 OP[2])被设置为1;如果目标计数结果为3000,该目标计数结果处于第5预设计数范围,此时EC[5]=1,那么模式寄存器MR20中第5位(即MR20 OP[5])被设置为1等等。也就是说,在目标计数结果满足对应的预设计数范围时,模式寄存器MR20中对应的位被设置为1。
在另一些实施例中,第二译码模块804,还用于在目标计数信号表征的计数值满足第k预设计数范围时,将预设模式寄存器中第k位存储的数值设置为第一值,除第k位之外的其他位存储的数值设置为第二值。
在这里,第k预设计数范围的最小值可以用EC[k]min表示,第k预设计数范围的最大值用EC[k]max表示,具体计算公式如下:
EC[k]min=
Figure 986076DEST_PATH_IMAGE011
(3);
EC[k]max=
Figure 500234DEST_PATH_IMAGE012
-1 (4)。
其中,k为大于或等于0且小于M的整数。示例性地,在M等于8时,表4示出了八种预设计数范围的示意数据范围。
表4
Figure DEST_PATH_IMAGE014
在这里,在确定出目标计数信号表征的计数值(即为第三计数值)之后,如果第三计数值为1,即第三计数值处于第0预设计数范围,此时EC[0]=1,那么模式寄存器MR20中第0位(即MR20 OP[0])被设置为1;如果第三计数值为3,即第三计数值处于第1预设计数范围,此时EC[1]=1,那么模式寄存器MR20中第1位(即MR20 OP[1])被设置为1;如果第三计数值为45,第三计数值处于第5预设计数范围,此时EC[5]=1,那么模式寄存器MR20中第5位(即MR20OP[5])被设置为1等等。也就是说,在第三计数值满足对应的预设计数范围时,模式寄存器MR20中对应的位被设置为1。需要注意的是,第三计数值与目标计数结果不同,第三计数值是目标计数信号表征的计数值,具体是目标计数电路803针对第二计数脉冲信号的计数值;而目标计数结果并非是第二计数脉冲信号的计数值,其是针对计数信号的计数值(即计数信号所包括的脉冲个数),目标计数结果与第三计数值之间的关系是:目标计数结果是第三计数值、计数阈值与预设存储密度的三者乘积。
简单来说,在完成一次完整的ECS操作后,目标计数结果将会加载到模式寄存器MR20中。其中,MR20 OP[7:0]能够表示在一定范围内的错误计数,当输出EC[7:0]为1的最高位时,MR20 OP[7:0]对应的位会被设置为1。由于模式寄存器MR20中记录最终的目标计数结果,所以当目标计数结果的最高位为1时,对应的位才会被设置为1,同时加载到模式寄存器MR20中。另外,需要注意的是,当其他较低位为1时,也会在前一时刻设置为1,一旦出现比前一时刻高的位变为1,此时较低位就会变为0,同时较高位会被设置为1。
综上可知,Error Counter可以通过模式寄存器MR14 OP[5]进行选择执行码字计数模式或者行计数模式。在DRAM完成完整的ECS操作后,EC计数的值会根据模式寄存器MR15[2:0]设定的计数阈值,将目标计数结果加载到模式寄存器MR20中。其中,如何更好地设计阈值计数电路来满足MR15[2:0]设定的计数阈值是本公开需要解决的问题。另外,模式寄存器MR20 OP[7:0]对应的EC[7:0]可以表示在一定范围内的计数统计。当目标计数结果满足对应的预设计数范围时,模式寄存器MR20 OP[7:0]对应的位被设置为1,否则被设置为0。因此,如何将EC[7:0]的值按照要求加载到模式寄存器MR20中也是本公开需要解决的问题。
在本公开实施例中,该计数统计电路可以适用于所有计数并将结果加载到寄存器的操作。根据所得到的目标计数结果,确定出目标计数结果满足的预设计数范围,可以将预设模式寄存器中对应的位设置为第一值,解决了相关技术中如何将EC[7:0]的值按照要求加载到模式寄存器中的技术问题,从而能够准确地将错误计数结果按照需求加载到模式寄存器中。
在一种具体的实施例中,图15示出了一种计数统计电路80的详细结构示意图。如图15所示,该计数统计电路80可以包括:错误检测模块121、模式选择模块122、第一译码模块123、阈值计数模块124、密度计数模块125、错误计数模块126和第二译码模块127。其中,第一译码模块123和阈值计数模块124即为前述实施例所述的阈值计数电路,密度计数模块125即为前述实施例所述的存储密度计数电路,错误计数模块126即为前述实施例所述的目标计数电路。
在图15中,错误检测模块121可以是对存储阵列(DRAM Array)进行ECS操作时的错误检查,根据检查到的错误来生成ECC_Error信号。模式选择模块122在接收到第二模式信号MR14 OP[5]之后,若MR14 OP[5]=1,则为码字计数模式;若MR14 OP[5]=0,则为行计数模式;无论是码字计数模式还是行计数模式,根据ECC_Error信号可以生成计数信号ERR_CLK,ERR_CLK信号作为阈值计数模块124的时钟输入。对于第一译码模块123而言,可以是三八译码器;在这里,第一译码模块123接收第一模式信号MR15 OP[2:0]后,译码输出译码信号Code<7:0>,具体包括八位子译码信号,即:Code<0>、…、Code<6>、Code<7>。而对于阈值计数模块124而言,这里可以包括八个子计数模块,每一个子计数模块均包括一个选择单元和一个计数单元,这里的选择单元(Multiplexer,MUX)可以根据自身控制端的信号将其中任意一路输入信号选择输出,而每一个选择单元的控制端与对应的子译码信号连接;每一个计数单元是由2个第一触发器级联形成的异步计数器,最后一级第一触发器的第二输出端(Q非)与密度计数模块125的时钟端连接;密度计数模块125可以是由多个第二触发器级联形成的异步计数器,最后一级第二触发器的第二输出端(Q非)与错误计数模块126的时钟端连接;错误计数模块126可以是由八个第三触发器级联形成的异步计数器,这八个第三触发器的第一输出端(Q)分别用于输出MR20<0>_PRE、MR20<1>_PRE、…、MR20<7>_PRE,而MR20<0>_PRE、MR20<1>_PRE、…、MR20<7>_PRE这八位目标计数子信号可以表征最终的目标计数结果(具体为错误计数结果)。这样,在接收到ECS结束信号ECS_END之后,表示本次ECS操作完成,这时候第二译码模块127可以对接收到的这八位目标计数子信号进行译码,并且将最终的错误计数结果存储到模式寄存器MR20 OP[7:0]中。具体地,在错误计数结果满足某预设计数范围时,将MR20 OP[7:0]中对应的位设置为1,否则为0。
需要说明的是,在本公开实施例中,计数统计电路80可以应用于ECS操作中的错误计数,故这里还提出了一种错误计数器(EC),其具体是由第一译码模块123、阈值计数模块124、密度计数模块125、错误计数模块126和第二译码模块127共同组成的。对于该错误计数器而言,通过采用选择ERR_CLK的方式,根据MR15译码出来的ETC值,选择将ERR_CLK作为第几级子计数模块的时钟输入,从而控制整体计数器的等级,来实现满足不同Threshold等级的错误计数。此整体计数器最终输出的八位目标计数子信号(加载到MR20,且能够反映最终的错误计数结果)会随着插入整体的触发器数量变化而变化,如此不再需要大量的MUX来改变加载到MR20的信号来实现,同时由于信号数量的减少,绕线也大大减少,同时还能够使得电路逻辑面积大大减小。
在图15中,ERR_CLK作为阈值计数模块124的输入时钟信号,MR15译码出信号Code<7:0>决定计数阈值的大小,可以选择ERR_CLK接入子计数模块的级数。示例性地,当选择第一级MUX的1输入时代表计数阈值设置为最大值,有最多的触发器接入的错误计数;当选择第二级MUX时,则第一级MUX输入VSS信号,计数阈值就相对较少,当Code<0>为1时,这时候的计数阈值等于4,因此只有两个触发器接入。由于技术规格定义:EC[k]min= ETC*Density(Gb)*
Figure 223339DEST_PATH_IMAGE011
,所以之后再加入密度计数模块125的部分,以16Gb容量为例,这里会再插入4个触发器;最后的错误计数模块126包括有8个触发器,分别用来产生MR20<7:0>_PRE。这样,MR20OP[7:0]对应的EC[7:0]可以表示在一定范围内的错误计数。当错误计数结果满足对应的预设计数范围时,模式寄存器MR20 OP[7:0]对应的位被设置为1,否则被设置为0;从而能够实现将错误计数结果加载到模式寄存器MR20中。
需要说明的是,在本公开实施例中,半导体存储器100可以包括DRAM。其中,对于DRAM来说,不仅可以符合DDR、DDR2、DDR3、DDR4、DDR5等内存规格,还可以符合LPDDR、LPDDR2、LPDDR3、LPDDR4、LPDDR5等内存规格,这里不作任何限定。
还需要说明的是,在本公开实施例中,这里主要涉及集成电路设计中错误检查与清除中的Error Counter的相关电路设计,尤其涉及DRAM DDR5芯片中,它需要在至少每24小时对DRAM进行一次完整的ECS操作并且记录有多少错误数。具体地,这里是采用计数器记录至少有一个错误的行数或者记录有多少码字错误数,并且在执行完所有ECS操作之后,需要将记录的目标计数结果(具体为错误计数结果)加载到预设模式寄存器中。换句话说,本技术方案可以应用于DRAM DDR5芯片中错误检查与清除中的Error Counter的相关电路,但不局限于此范围,其他通过计数并且记录结果的相关电路也适用于本技术方案。本公开的再一实施例中,参见图16,其示出了本公开实施例提供的一种计数方法的流程示意图。如图16所示,该方法可以包括:
S1401:接收计数信号,通过阈值计数电路内部的目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。
S1402:通过密度计数电路对第一计数脉冲信号进行计数,每当第一计数脉冲信号对应的计数值达到预设存储密度的整数倍时,输出第二计数脉冲信号。
S1403:通过目标计数电路对第二计数脉冲信号进行计数,输出目标计数信号。
需要说明的是,本公开实施例的计数方法应用于前述实施例所述的计数统计电路或者集成有该计数统计电路的半导体存储器,具体应用于DDR5 Error Counter的电路设计中。也就是说,该计数方法具体涉及DRAM DDR5芯片中错误检查与清除中的Error Counter的相关电路设计,它需要在至少每24小时对DRAM进行一次完整的ECS操作并且记录有多少错误数。
还需要说明的是,在本公开实施例中,计数统计电路可以包括阈值计数电路、密度计数电路和目标计数电路。其中,阈值计数电路可以为前述实施例中任一项所述的计数电路30。
可以理解地,在一些实施例中,阈值计数电路包括第一译码模块和第一计数模块。相应地,该方法还可以包括:
通过第一译码模块接收第一模式信号,对第一模式信号进行译码处理,生成译码信号;
根据译码信号,从第一计数模块中的至少一个子计数模块中确定被选择的目标计数模块,以及接收计数信号,通过目标计数模块对计数信号进行计数,每当计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。
在本公开实施例中,译码信号的位数为
Figure 772132DEST_PATH_IMAGE007
个;其中,x表示第一模式信号的位数。另外,这里的第一模式信号表征计数阈值。
在本公开实施例中,译码信号包括N位子译码信号,N为大于0的整数。相应地,对于第一译码模块而言,在一些实施例中,该方法还可以包括:
在生成译码信号的过程中,若第i位子译码信号的电平值为第一值,则确定除第i位子译码信号之外的其他位子译码信号的电平值均为第二值;其中,第一值与第二值不同,而且i的不同取值对应不同的译码信号,不同的译码信号表征不同的计数阈值,i为大于0且小于或等于N的整数。
在本公开实施例中,至少一个子计数模块的数量为N个,且至少一个子计数模块为级联关系,第i个子计数模块与第i位子译码信号之间具有对应关系。相应地,对于第一计数模块而言,在一些实施例中,该方法还可以包括:
在第i位子译码信号的电平值为第一值时,将第i个子计数模块至第N个子计数模块确定为目标计数模块;以及通过第i个子计数模块至第N个子计数模块对计数信号进行计数,输出第一计数脉冲信号。
在一些实施例中,每一个子计数模块包括第一输入端、第二输入端和输出端。其中,每一个子计数模块的第一输入端均与计数信号连接;第1个子计数模块的第二输入端与第一电源信号连接,第j个子计数模块的第二输入端与第j-1个子计数模块的输出端连接,第N个子计数模块的输出端用于输出第一计数脉冲信号,j为大于1且小于或等于N的整数。
进一步地,在一些实施例中,第i个子计数模块包括第i个选择单元和第i个计数单元,且第i个选择单元的第一输入端作为第i个子计数模块的第一输入端用于接收计数信号,第i个选择单元的第二输入端作为第i个子计数模块的第二输入端用于接收第一输入信号,第i个选择单元的输出端与第i个计数单元的时钟端连接,第i个计数单元的输出端作为第i个子计数模块的输出端用于输出第i中间信号。相应地,该方法还可以包括:
通过第i个选择单元接收第i个子译码信号,根据第i个子译码信号在计数信号和第一输入信号中选择输出第i选择信号;
通过第i个计数单元接收第i选择信号并进行计数,输出第i中间信号。
在这里,当i等于1时,第一输入信号为第一电源信号;当i大于1且小于或等于N时,第一输入信号为第i-1个计数单元输出的第i-1中间信号;以及,当i等于N时,第N中间信号为第一计数脉冲信号。
进一步地,在一些实施例中,第i个计数单元可以为异步二进制计数器。其中,异步二进制计数器包括若干个依次级联的第一触发器,每一级第一触发器的输入端与其自身的第二输出端连接,且每一级第一触发器的第二输出端与下一级第一触发器的时钟端连接,第一级第一触发器的时钟端与第i个选择单元的输出端连接,最后一级第一触发器的第二输出端作为第i个计数单元的输出端用于输出第i中间信号。
进一步地,在一些实施例中,该方法还可以包括:通过计数信号生成模块接收第二模式信号,响应于第二模式信号生成计数信号,第二模式信号指示执行的目标计数模式。
在本公开实施例中,阈值计数电路在执行ECS操作时,该方法还可以包括:
若第二模式信号的电平值为第一值,则确定目标计数模式为码字计数模式,计数信号为第一计数信号;或者,
若在第二模式信号的电平值为第二值,则确定目标计数模式为行计数模式,计数信号为第二计数信号。
进一步地,在本公开实施例中,计数信号生成模块可以包括错误检测模块和模式选择模块。相应地,在一些实施例中,该方法还可以包括:
基于错误检测模块,根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块;以及根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块;
通过模式选择模块接收第二模式选择信号、第一检测信号和第二检测信号,以及响应于第二模式信号的控制,根据第一检测信号生成第一计数信号,或者,根据第二检测信号生成第二计数信号。
在另一些实施例中,该方法还可以包括:
通过错误检测模块接收第二模式选择信号;响应于第二模式选择信号,在码字计数模式下检测码字错误,根据检测到的码字错误生成第一检测信号,并将第一检测信号发送给模式选择模块;或者,在行计数模式下检测存在码字错误的行,根据检测到的存在码字错误的行生成第二检测信号,并将第二检测信号发送给模式选择模块;
通过模式选择模块接收第一检测信号或第二检测信号,并根据第一检测信号生成第一计数信号,或者,根据第二检测信号生成第二计数信号。
还可以理解地,在一些实施例中,存储密度计数电路可以为异步二进制计数器。其中,异步二进制计数器包括若干个依次级联的第二触发器,每一级第二触发器的输入端与其自身的第二输出端连接,且每一级第二触发器的第二输出端与下一级第二触发器的时钟端连接,第一级第二触发器的时钟端与阈值计数电路的输出端连接,最后一级第二触发器的第二输出端作为存储密度计数电路的输出端与目标计数电路的时钟端连接。
在本公开实施例中,第二触发器的数量与预设存储密度之间具有关联关系;其中,预设存储密度为d,第二触发器的数量为y,且
Figure 391333DEST_PATH_IMAGE008
还可以理解地,在一些实施例中,目标计数电路可以为异步二进制计数器。其中,异步二进制计数器包括若干个依次级联的第三触发器,每一级第三触发器的输入端与其自身的第二输出端连接,且每一级第三触发器的第二输出端与下一级第三触发器的时钟端连接,第一级第三触发器的时钟端与存储密度计数电路的输出端连接。
在本公开实施例中,第三触发器的数量为M个,且目标计数信号是由第0位至第M-1位目标计数子信号组成的二进制数;其中,第k+1级第三触发器的第一输出端用于输出第k位目标计数子信号,k为大于或等于0且小于M的整数。
进一步地,在一些实施例中,该方法还可以包括:根据接收到的ECS结束信号,通过第二译码模块对目标计数信号进行译码并存储到预设模式寄存器中。
进一步地,在一些实施例中,预设模式寄存器至少包括M位,且每一位对应一个预设计数范围。相应地,对于第二译码模块而言,该方法还可以包括:在目标计数结果满足第k预设计数范围时,将预设模式寄存器中第k位存储的数值设置为第一值,除第k位之外的其他位存储的数值设置为第二值;其中,目标计数结果为目标计数信号表征的计数值与预设值的乘积,预设值为计数阈值与预设存储密度的乘积值。
在本公开实施例中,第k预设计数范围的最小值设置为预设值与
Figure 392787DEST_PATH_IMAGE009
的乘积;第k预设计数范围的最大值设置为预设值与
Figure 122845DEST_PATH_IMAGE010
的乘积和1之间的差值。
本公开实施例提供了一种计数方法,应用于前述实施例所述的半导体存储器。在该半导体存储器中,不同的译码信号可以表征不同的计数阈值等级,而且根据不同的译码信号还能够选择不同的目标计数模块,从而能够满足不同计数阈值等级的错误计数统计;根据译码信号的不同来自适应选择目标计数模块,还可以避免相关技术中使用大量的逻辑器件而导致连接线过多的问题,从而还能够减小电路面积和连接线数量,同时降低电路复杂度;另外,根据最终的错误计数结果满足的预设计数范围,可以将预设模式寄存器中对应的位设置为1,从而能够将错误计数结果按照需求加载到预设模式寄存器中,进而改善存储器的性能。
以上所述,仅为本公开的较佳实施例而已,并非用于限定本公开的保护范围。
需要说明的是,在本公开中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
上述本公开实施例序号仅仅为了描述,不代表实施例的优劣。
本公开所提供的几个方法实施例中所揭露的方法,在不冲突的情况下可以任意组合,得到新的方法实施例。
本公开所提供的几个产品实施例中所揭露的特征,在不冲突的情况下可以任意组合,得到新的产品实施例。
本公开所提供的几个方法或电路实施例中所揭露的特征,在不冲突的情况下可以任意组合,得到新的方法实施例或设备实施例。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (21)

1.一种计数电路,其特征在于,包括第一译码模块和第一计数模块,且所述第一译码模块与所述第一计数模块连接,其中:
所述第一译码模块,用于接收第一模式信号,对所述第一模式信号进行译码处理,生成译码信号;
所述第一计数模块包括至少一个子计数模块,用于根据所述译码信号从所述至少一个子计数模块中确定被选择的目标计数模块,以及接收计数信号,通过所述目标计数模块对所述计数信号进行计数,每当所述计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号。
2.根据权利要求1所述的计数电路,其特征在于,所述第一模式信号表征所述计数阈值。
3.根据权利要求1所述的计数电路,其特征在于,所述译码信号包括N位子译码信号,N为大于0的整数;
所述第一译码模块,还用于在生成所述译码信号的过程中,若第i位子译码信号的电平值为第一值,则确定除所述第i位子译码信号之外的其他位子译码信号的电平值均为第二值;其中,所述第一值与所述第二值不同,而且i的不同取值对应不同的所述译码信号,不同的所述译码信号表征不同的所述计数阈值,i为大于0且小于或等于N的整数。
4.根据权利要求3所述的计数电路,其特征在于,所述至少一个子计数模块的数量为N个,且所述至少一个子计数模块为级联关系,第i个子计数模块与第i位子译码信号之间具有对应关系,其中:
所述第一计数模块,用于在所述第i位子译码信号的电平值为第一值时,将所述第i个子计数模块至第N个子计数模块确定为所述目标计数模块;以及通过所述第i个子计数模块至第N个子计数模块对所述计数信号进行计数,输出所述第一计数脉冲信号。
5.根据权利要求4所述的计数电路,其特征在于,每一个所述子计数模块包括第一输入端、第二输入端和输出端,其中:
每一个所述子计数模块的第一输入端均与所述计数信号连接;
第1个子计数模块的第二输入端与第一电源信号连接,第j个子计数模块的第二输入端与第j-1个子计数模块的输出端连接,第N个子计数模块的输出端用于输出所述第一计数脉冲信号,j为大于1且小于或等于N的整数。
6.根据权利要求5所述的计数电路,其特征在于,所述第i个子计数模块包括第i个选择单元和第i个计数单元,且所述第i个选择单元的第一输入端作为所述第i个子计数模块的第一输入端用于接收所述计数信号,所述第i个选择单元的第二输入端作为所述第i个子计数模块的第二输入端用于接收第一输入信号,所述第i个选择单元的输出端与所述第i个计数单元的时钟端连接,所述第i个计数单元的输出端作为所述第i个子计数模块的输出端用于输出第i中间信号,其中:
所述第i个选择单元,用于接收第i个子译码信号,根据所述第i个子译码信号在所述计数信号和所述第一输入信号中选择输出第i选择信号;
所述第i个计数单元,用于接收所述第i选择信号并进行计数,输出所述第i中间信号;
其中,当i等于1时,所述第一输入信号为所述第一电源信号;当i大于1且小于或等于N时,所述第一输入信号为第i-1个计数单元输出的第i-1中间信号;以及,当i等于N时,第N中间信号为所述第一计数脉冲信号。
7.根据权利要求6所述的计数电路,其特征在于,所述第i个计数单元为异步二进制计数器,其中:
所述异步二进制计数器包括若干个依次级联的第一触发器,每一级所述第一触发器的输入端与其自身的第二输出端连接,且每一级所述第一触发器的第二输出端与下一级所述第一触发器的时钟端连接,第一级所述第一触发器的时钟端与所述第i个选择单元的输出端连接,最后一级所述第一触发器的第二输出端作为所述第i个计数单元的输出端用于输出所述第i中间信号。
8.根据权利要求1至7任一项所述的计数电路,其特征在于,所述计数电路还包括计数信号生成模块,其中:
所述计数信号生成模块,用于接收第二模式信号,响应于所述第二模式信号生成所述计数信号,所述第二模式信号指示执行的目标计数模式。
9.根据权利要求8所述的计数电路,其特征在于,所述计数电路在执行错误检查与清除ECS操作时,其中:
若所述第二模式信号的电平值为第一值,则确定所述目标计数模式为码字计数模式,所述计数信号为第一计数信号;或者,
若在所述第二模式信号的电平值为第二值,则确定所述目标计数模式为行计数模式,所述计数信号为第二计数信号。
10.根据权利要求9所述的计数电路,其特征在于,所述计数信号生成模块包括错误检测模块和模式选择模块,其中:
所述错误检测模块,用于根据检测到的码字错误生成第一检测信号,并将所述第一检测信号发送给所述模式选择模块;以及根据检测到的存在码字错误的行生成第二检测信号,并将所述第二检测信号发送给所述模式选择模块;
所述模式选择模块,与所述错误检测模块连接,用于接收所述第二模式选择信号、所述第一检测信号和所述第二检测信号,以及响应于所述第二模式信号的控制,根据所述第一检测信号生成所述第一计数信号,或者,根据所述第二检测信号生成所述第二计数信号。
11.根据权利要求9所述的计数电路,其特征在于,所述计数信号生成模块包括错误检测模块和模式选择模块,其中:
所述错误检测模块,用于根据检测到的码字错误生成第一检测信号,并将所述第一检测信号发送给所述模式选择模块;以及根据检测到的存在码字错误的行生成第二检测信号,并将所述第二检测信号发送给所述模式选择模块;
所述模式选择模块,与所述错误检测模块连接,用于接收所述第二模式选择信号、所述第一检测信号和所述第二检测信号,以及响应于所述第二模式信号的控制,根据所述第一检测信号生成所述第一计数信号,或者,根据所述第二检测信号生成所述第二计数信号。
12.根据权利要求1所述的计数电路,其特征在于,所述译码信号的位数为
Figure DEST_PATH_IMAGE001
个;其中,x表示所述第一模式信号的位数。
13.一种半导体存储器,其特征在于,包括阈值计数电路、存储密度计数电路和目标计数电路,且所述阈值计数电路为如权利要求1至12任一项所述的计数电路;其中:
所述阈值计数电路,用于接收计数信号,并通过内部的目标计数模块对所述计数信号进行计数,每当所述计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号;
所述存储密度计数电路,用于对所述第一计数脉冲信号进行计数,每当所述第一计数脉冲信号对应的计数值达到预设存储密度的整数倍时,输出第二计数脉冲信号;
所述目标计数电路,用于对所述第二计数脉冲信号进行计数,输出目标计数信号。
14.根据权利要求13所述的半导体存储器,其特征在于,所述存储密度计数电路为异步二进制计数器,其中:
所述异步二进制计数器包括若干个依次级联的第二触发器,每一级所述第二触发器的输入端与其自身的第二输出端连接,且每一级所述第二触发器的第二输出端与下一级所述第二触发器的时钟端连接,第一级所述第二触发器的时钟端与所述阈值计数电路的输出端连接,最后一级所述第二触发器的第二输出端作为所述存储密度计数电路的输出端与所述目标计数电路的时钟端连接。
15.根据权利要求14所述的半导体存储器,其特征在于,所述第二触发器的数量与所述预设存储密度之间具有关联关系;其中,所述预设存储密度为d,所述第二触发器的数量为y,且
Figure DEST_PATH_IMAGE002
16.根据权利要求13所述的半导体存储器,其特征在于,所述目标计数电路为异步二进制计数器,其中:
所述异步二进制计数器包括若干个依次级联的第三触发器,每一级所述第三触发器的输入端与其自身的第二输出端连接,且每一级所述第三触发器的第二输出端与下一级所述第三触发器的时钟端连接,第一级所述第三触发器的时钟端与所述存储密度计数电路的输出端连接。
17.根据权利要求16所述的半导体存储器,其特征在于,所述第三触发器的数量为M个,且所述目标计数信号是由第0位至第M-1位目标计数子信号组成的二进制数;
其中,第k+1级所述第三触发器的第一输出端用于输出第k位目标计数子信号,k为大于或等于0且小于M的整数。
18.根据权利要求13所述的半导体存储器,其特征在于,所述半导体存储器还包括第二译码模块,其中:
所述第二译码模块,用于根据接收到的ECS结束信号,对所述目标计数信号进行译码并存储到预设模式寄存器中。
19.根据权利要求18所述的半导体存储器,其特征在于,所述预设模式寄存器至少包括M位,且每一位对应一个预设计数范围,其中:
所述第二译码模块,还用于在目标计数结果满足第k预设计数范围时,将所述预设模式寄存器中第k位存储的数值设置为第一值,除所述第k位之外的其他位存储的数值设置为第二值。
20.根据权利要求19所述的半导体存储器,其特征在于,所述目标计数结果为所述目标计数信号表征的计数值与预设值的乘积,所述预设值为所述计数阈值与所述预设存储密度的乘积值;其中:
所述第k预设计数范围的最小值设置为所述预设值与
Figure DEST_PATH_IMAGE003
的乘积;
所述第k预设计数范围的最大值设置为所述预设值与
Figure DEST_PATH_IMAGE004
的乘积和1之间的差值。
21.一种计数方法,其特征在于,应用于如权利要求13至20任一项所述的半导体存储器,所述方法包括:
接收计数信号,通过所述阈值计数电路内部的目标计数模块对所述计数信号进行计数,每当所述计数信号对应的计数值达到计数阈值的整数倍时,输出第一计数脉冲信号;
通过所述密度计数电路对所述第一计数脉冲信号进行计数,每当所述第一计数脉冲信号对应的计数值达到预设存储密度的整数倍时,输出第二计数脉冲信号;
通过所述目标计数电路对所述第二计数脉冲信号进行计数,输出目标计数信号。
CN202211141024.XA 2022-09-20 2022-09-20 一种计数电路、半导体存储器以及计数方法 Active CN115223651B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202211141024.XA CN115223651B (zh) 2022-09-20 2022-09-20 一种计数电路、半导体存储器以及计数方法
PCT/CN2022/124052 WO2024060323A1 (zh) 2022-09-20 2022-10-09 一种计数电路、半导体存储器以及计数方法
US18/749,644 US20240347124A1 (en) 2022-09-20 2024-06-21 Counting circuit, semiconductor memory, and counting method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211141024.XA CN115223651B (zh) 2022-09-20 2022-09-20 一种计数电路、半导体存储器以及计数方法

Publications (2)

Publication Number Publication Date
CN115223651A true CN115223651A (zh) 2022-10-21
CN115223651B CN115223651B (zh) 2022-12-09

Family

ID=83617322

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211141024.XA Active CN115223651B (zh) 2022-09-20 2022-09-20 一种计数电路、半导体存储器以及计数方法

Country Status (3)

Country Link
US (1) US20240347124A1 (zh)
CN (1) CN115223651B (zh)
WO (1) WO2024060323A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116631469A (zh) * 2023-07-19 2023-08-22 长鑫存储技术有限公司 时钟信号生成电路、方法及存储器
CN117595860A (zh) * 2023-11-15 2024-02-23 合芯科技有限公司 计数器、存储器和芯片

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62119784A (ja) * 1985-11-20 1987-06-01 Hitachi Ltd 半導体記憶装置
JPH05160795A (ja) * 1991-12-10 1993-06-25 Fujitsu Ltd ビット誤り率監視回路
WO2004040769A1 (en) * 2002-10-28 2004-05-13 Cisco Technology, Inc. Self-adjusting programmable on-chip clock aligner
CN101820332A (zh) * 2010-04-02 2010-09-01 华东师范大学 射频识别阅读器数字基带系统的译码模块
US9471423B1 (en) * 2015-09-02 2016-10-18 International Business Machines Corporation Selective memory error reporting
CN110213023A (zh) * 2019-07-05 2019-09-06 绿亚科技(平潭)有限公司 用于不同传输速率的双相标志编码的译码方法及译码电路
CN113076219A (zh) * 2021-04-27 2021-07-06 中国人民解放军国防科技大学 一种高能效的片上存储器错误检测与纠错电路及实现方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4152308B2 (ja) * 2003-12-08 2008-09-17 エルピーダメモリ株式会社 半導体集積回路装置
KR100800487B1 (ko) * 2006-12-21 2008-02-04 삼성전자주식회사 반도체 메모리 장치의 초기 동작 시 데이터 코딩 방법 및그 방법을 이용하는 반도체 메모리 장치
KR102393427B1 (ko) * 2017-12-19 2022-05-03 에스케이하이닉스 주식회사 반도체장치 및 반도체시스템
US11074126B2 (en) * 2018-07-12 2021-07-27 Micron Technology, Inc. Methods for error count reporting with scaled error count information, and memory devices employing the same
CN113223602B (zh) * 2021-05-31 2023-09-15 西安紫光国芯半导体有限公司 存储器刷新补偿方法、装置、补偿电路及存储器件

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62119784A (ja) * 1985-11-20 1987-06-01 Hitachi Ltd 半導体記憶装置
JPH05160795A (ja) * 1991-12-10 1993-06-25 Fujitsu Ltd ビット誤り率監視回路
WO2004040769A1 (en) * 2002-10-28 2004-05-13 Cisco Technology, Inc. Self-adjusting programmable on-chip clock aligner
CN101820332A (zh) * 2010-04-02 2010-09-01 华东师范大学 射频识别阅读器数字基带系统的译码模块
US9471423B1 (en) * 2015-09-02 2016-10-18 International Business Machines Corporation Selective memory error reporting
CN110213023A (zh) * 2019-07-05 2019-09-06 绿亚科技(平潭)有限公司 用于不同传输速率的双相标志编码的译码方法及译码电路
CN113076219A (zh) * 2021-04-27 2021-07-06 中国人民解放军国防科技大学 一种高能效的片上存储器错误检测与纠错电路及实现方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116631469A (zh) * 2023-07-19 2023-08-22 长鑫存储技术有限公司 时钟信号生成电路、方法及存储器
CN116631469B (zh) * 2023-07-19 2023-12-01 长鑫存储技术有限公司 时钟信号生成电路、方法及存储器
CN116631469B9 (zh) * 2023-07-19 2024-06-25 长鑫存储技术有限公司 时钟信号生成电路、方法及存储器
CN117595860A (zh) * 2023-11-15 2024-02-23 合芯科技有限公司 计数器、存储器和芯片
CN117595860B (zh) * 2023-11-15 2024-08-09 合芯科技有限公司 计数器、存储器和芯片

Also Published As

Publication number Publication date
WO2024060323A1 (zh) 2024-03-28
CN115223651B (zh) 2022-12-09
US20240347124A1 (en) 2024-10-17

Similar Documents

Publication Publication Date Title
CN115223651B (zh) 一种计数电路、半导体存储器以及计数方法
US9666307B1 (en) Apparatuses and methods for flexible fuse transmission
US11003240B2 (en) Systems and methods for frequency mode detection and implementation
US7779333B2 (en) Semiconductor memory having embedded microcomputer with ECC function
US20040237023A1 (en) Memory device and memory error correction method
US20120079346A1 (en) Simulated error causing apparatus
JP4627411B2 (ja) メモリ装置及びメモリのエラー訂正方法
CN115223615B (zh) 一种译码电路、译码方法和半导体存储器
US20110241763A1 (en) Semiconductor apparatus
US5848016A (en) Merged Memory and Logic (MML) integrated circuits and methods including serial data path comparing
US8437203B2 (en) Nonvolatile memory apparatus and method for processing configuration information thereof
US4905242A (en) Pipelined error detection and correction apparatus with programmable address trap
US10733049B2 (en) Semiconductor device and error management method
US8488407B2 (en) Nonvolatile memory apparatus and method for processing configuration information thereof
US20220020408A1 (en) Electronic devices configured to execute a burst operation
US6396301B1 (en) Ground bounce prediction methodology and use of same in data error reduction
WO2024148755A1 (zh) 一种刷新电路、方法及存储器
CN113470729A (zh) 纠错方法和使用该纠错方法的半导体器件和半导体系统
WO2024148706A1 (zh) 一种刷新电路、方法及存储器
US9478314B2 (en) Memory utilizing bundle-level status values and bundle status circuits
CN111190763A (zh) 半导体器件及包括其的半导体系统
WO2024207649A1 (zh) 一种存储器和控制器
US7174435B2 (en) Memory control circuit, memory device, and microcomputer
US6751130B2 (en) Integrated memory device, method of operating an integrated memory, and memory system having a plurality of integrated memories
CN110875068B (zh) 存储器装置的命令在管线中计数器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 230601 no.388 Xingye Avenue, Airport Industrial Park, Hefei Economic and Technological Development Zone, Anhui Province

Patentee after: Changxin Technology Group Co.,Ltd.

Address before: 230601 no.388 Xingye Avenue, Airport Industrial Park, Hefei Economic and Technological Development Zone, Anhui Province

Patentee before: INNOTRON MEMORY CO.,Ltd.