CN115202117B - 阵列基板、显示装置和驱动电路 - Google Patents

阵列基板、显示装置和驱动电路 Download PDF

Info

Publication number
CN115202117B
CN115202117B CN202210905349.4A CN202210905349A CN115202117B CN 115202117 B CN115202117 B CN 115202117B CN 202210905349 A CN202210905349 A CN 202210905349A CN 115202117 B CN115202117 B CN 115202117B
Authority
CN
China
Prior art keywords
line
data
data signal
signal offset
insulating layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210905349.4A
Other languages
English (en)
Other versions
CN115202117A (zh
Inventor
刘运阳
王洁
徐玉春
吕立
张光晨
李志威
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202210905349.4A priority Critical patent/CN115202117B/zh
Publication of CN115202117A publication Critical patent/CN115202117A/zh
Priority to US18/086,629 priority patent/US20240045290A1/en
Application granted granted Critical
Publication of CN115202117B publication Critical patent/CN115202117B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本申请公开了一种阵列基板、显示装置和驱动电路,阵列基板包括衬底、像素电极层、第一绝缘层、多条数据线、第二绝缘层、公共电极层和多条数据信号抵消线,像素电极层和第一绝缘层均设置在衬底上;数据线设置在第一绝缘层上;第二绝缘层设置在第一绝缘层上且覆盖数据线;公共电极层设置在第二绝缘层上,公共电极层包括多个公共屏蔽电极层;多条数据信号抵消线设置在公共电极层和第一绝缘层之间,一条数据信号抵消线与一条数据线对应设置,沿像素电极层朝向公共电极层的方向上,一个公共屏蔽电极层覆盖一条数据信号抵消线和一条数据线,该阵列基板改善了显示面板容易因数据线的电压变化而出现水平串扰或亮度不均匀等不良现象的问题。

Description

阵列基板、显示装置和驱动电路
技术领域
本申请涉及显示面板技术领域,尤其涉及一种阵列基板、显示装置和驱动电路。
背景技术
液晶显示器(Liquid Crystal Display,LCD)具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。
常规的液晶面板的工作原理是通过向像素电极和公共电极上施加驱动电压来控制液晶层的液晶分子的旋转,将背光模组的光线折射出来产生画面,在阵列基板上设有多条数据线(Data),数据线上的电压变化会影响到位于数据线上方的公共电极的电压,数据线上方的公共电极的电压急剧增大或者急剧减少,使得整个阵列基板上的公共电极电压值与期望的正常公共电极电压值产生偏差,从而使得像素电极与公共电极无法形成正常显示画面所需要的电场,进而容易造成水平串扰(H-crosstalk)或亮度不均匀等不良现象。
发明内容
本申请的目的是提供一种阵列基板、显示装置和驱动电路,改善了显示面板容易因数据线的电压变化而出现水平串扰或亮度不均匀等不良现象的问题。
本申请公开了一种阵列基板,包括衬底、像素电极层、第一绝缘层、多条数据线、第二绝缘层、公共电极层和多条数据信号抵消线,所述像素电极层设置在所述衬底上;所述第一绝缘层设置在所述衬底上且覆盖所述像素电极层;所述数据线设置在所述第一绝缘层上;所述第二绝缘层设置在所述第一绝缘层上且覆盖所述数据线;所述公共电极层设置在所述第二绝缘层上,所述公共电极层包括多个公共屏蔽电极层;所述数据信号抵消线设置在所述公共电极层和所述第一绝缘层之间,一条所述数据信号抵消线与一条所述数据线对应设置,其中,所述数据信号抵消线的电压信号与所述数据线的电压信号极性相反,所述数据信号抵消线沿所述数据线的延伸方向设置,沿所述像素电极层朝向所述公共电极层的方向上,一个所述公共屏蔽电极层覆盖一条所述数据信号抵消线和一条所述数据线,所述数据线与所述数据信号抵消线的投影面之间形成有间隙,所述间隙的宽度大于等于一预设距离。
可选的,所述数据信号抵消线设置在所述第一绝缘层上,与所述数据线处于同层设置,所述数据信号抵消线与所述数据线之间形成的间隙的宽度大于所述预设距离,所述预设距离大于零,且小于等于所述公共电极层与所述数据信号抵消线和所述数据线的宽度的差值。
可选的,所述数据线与所述数据信号抵消线之间的间隔距离大于等于二点五微米。
可选的,所述数据信号抵消线设置在所述第二绝缘层内,与所述数据线处于不同层设置,所述数据信号抵消线到所述第一绝缘层的距离大于所述数据线层到所述第一绝缘层的距离;其中,沿所述像素电极层朝向所述公共电极层的方向上,所述数据线与所述数据信号抵消线的垂直投影面之间形成的间隙等于所述预设距离,所述预设距离大于等于零,且小于等于所述公共电极层与所述数据信号抵消线和所述数据线的宽度的差值。
可选的,所述数据信号抵消线包括第一数据信号抵消线和第二数据信号抵消线,所述第一数据信号抵消线位于所述数据线的左侧与所述数据线间隔设置,所述第二数据信号抵消线位于所述数据线的右侧与所述数据线间隔设置,所述第一数据信号抵消线的电压信号与所述第二数据信号抵消线的电压信号极性相同,所述第一数据信号抵消线的电压信号和所述第二数据信号抵消线的电压信号均与所述数据线的电压信号极性相反。
可选的,所述第一数据信号抵消线、所述第二数据信号抵消线设置在所述第一绝缘层上,和所述数据线均处于同层设置。
可选的,所述第一数据信号抵消线与所述第二数据信号抵消线处于同层设置,所述第一数据信号抵消线和所述第二数据信号抵消线与所述数据线处于不同层设置,所述第一数据信号抵消线到所述第一绝缘层的距离大于所述数据线层到所述第一绝缘层的距离。
可选的,所述第一数据信号抵消线、所述第二数据信号抵消线和所述数据线均处于不同层设置,沿所述像素电极层到所述公共电极层的方向上,所述第一数据信号抵消线与所述数据线之间的间隔为零,所述第二数据信号抵消线与所述数据线之间的间隔为零。
本申请还公开了一种显示装置,包括彩膜基板和如上任意一项所述的阵列基板,所述彩膜基板与所述阵列基板对盒设置。
本申请还公开了一种驱动电路,用于驱动如上任意一项所述的阵列基板,所述驱动电路包括驱动芯片,所述驱动芯片上设有多组引脚,一组所述引脚包括第一引脚和第二引脚,所述第一引脚与所述数据线连接,所述第二引脚与所述数据信号抵消线连接,所述第一引脚输出第一电压信号至所述数据线,所述第二引脚输出第二电压信号至所述数据信号抵消线;其中,所述第一电压信号与所述第二电压信号极性相反。
本申请通过设置数据信号抵消线,数据信号抵消线生成与数据线的电压信号极性相反的电压信号,以抵消数据线与公共电极层之间形成的寄生电容所带来的影响,使得位于所述数据线上方的公共电极层的电压偏移不会太大,进而改善了显示面板容易因数据线的电压变化而出现水平串扰或亮度不均匀等不良现象的问题
附图说明
所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1是本申请的第一实施例的一种阵列基板中数据信号抵消线和数据线处于同层的结构示意图;
图2是本申请的第一实施例的一种阵列基板中数据信号抵消线和数据线处于不同层的结构示意图;
图3是本申请的第二实施例的一种阵列基板中第一数据信号抵消线、第二数据信号抵消线和数据线处于同层的结构示意图;
图4是本申请的第二实施例的一种阵列基板中第一数据信号抵消线和第二数据信号抵消线处于同层的结构示意图;
图5是本申请的第二实施例的一种阵列基板中第一数据信号抵消线、第二数据信号抵消线和数据线处于不同层的结构示意图;
图6是本申请的第三实施例的一种显示装置的部分结构示意图;
图7是本申请的第四实施例的一种制作方法的步骤流程图。
其中,100、衬底;200、像素电极层;300、第一绝缘层;400、数据线;500、第二绝缘层;600、公共电极层;610、第一公共电极;620、第二公共电极;700、数据信号抵消线;710、第一数据信号抵消线;720、第二数据信号抵消线;800、阵列基板;900、彩膜基板。
具体实施方式
需要理解的是,这里所使用的术语、公开的具体结构和功能细节,仅仅是为了描述具体实施例,是代表性的,但是本申请可以通过许多替换形式来具体实现,不应被解释成仅受限于这里所阐述的实施例。
在本申请的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示相对重要性,或者隐含指明所指示的技术特征的数量。由此,除非另有说明,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征;“多个”的含义是两个或两个以上。术语“包括”及其任何变形,意为不排他的包含,可能存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
另外,“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系的术语,是基于附图所示的方位或相对位置关系描述的,仅是为了便于描述本申请的简化描述,而不是指示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
此外,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,或是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下面参考附图和可选的实施例对本申请作详细说明,需要说明的是,在不相冲突的前提下,以下描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例。
常规的液晶面板设置中,在阵列基板上设有多条数据线和扫描线,由于数据线的电压变化会对位于数据线上方区域的液晶造成影响而使得该区域的显示画面出现异常,故此,通常在彩膜基板上设置与数据线位置对应的黑色矩阵来遮挡该区域,但是这样就会造成显示面板的开口率较低的问题,采用Top com架构的显示面板,Top com架构的显示面板中是将公共电极层设置在数据线的上方,将像素电极层设置在公共电极层的下方,通过公共电极层覆盖数据线,以改善数据线对位于数据线上方的液晶造成的影响,从而能够将彩膜基板上设置的黑色矩阵的宽度缩小,提高显示面板的开口率;然而,发明人发现这种Topcom架构中,虽然能够增加显示面板的开口率,但是数据线上的电压变化会影响到位于数据线上方的公共电极,使数据线与公共电极之间产生寄生电容而导致该区域内的公共电极的电压偏移,容易造成水平串扰或亮度不均匀等不良现象,因此,发明人考虑上述方案中出现的问题,在不断的研究和实验下得到了本申请的改进方案,具体如下所述:
如图1所示,作为本申请的第一实施例,公开了一种阵列基板800,所述阵列基板800包括衬底100、像素电极层200、第一绝缘层300、多条数据线400、第二绝缘层500、公共电极层600和多条数据信号抵消线700,所述像素电极层200设置在所述衬底100上,所述第一绝缘层300设置在所述衬底100上且覆盖所述像素电极层200,所述数据线400设置在所述第一绝缘层300上,所述第二绝缘层500设置在所述第一绝缘层300上且覆盖所述数据线400,所述公共电极层600设置在所述第二绝缘层500上,所述公共电极层包括多个公共屏蔽电极层,所述数据信号抵消线700设置在所述公共电极层600和所述第一绝缘层300之间,一条所述数据信号抵消线700与一条所述数据线400对应设置,所述数据信号抵消线700的电压信号与所述数据线400的电压信号极性相反,所述数据信号抵消线700沿所述数据线400的延伸方向设置,沿所述像素电极层200朝向所述公共电极层600的方向上,一个所述公共屏蔽电极层覆盖一条所述数据信号抵消线700和一条所述数据线400,所述数据线400与所述数据信号抵消线700的投影面之间形成有间隙,所述间隙的宽度大于等于一预设距离,所述数据线400与所述数据信号抵消线700互不电连接。
当数据线400的电压信号变化时,即突然拔高或突然降低,数据线400与位于数据线400上方的公共电极层600的公共屏蔽电极层形成第一寄生电容,而此时所述数据信号抵消线700的电压信号也随着数据线400的电压信号变化而相应变化,数据信号抵消线700的电压信号与数据线400的电压信号极性相反,数据信号抵消线700也与位于数据信号抵消线700上方的公共电极层600的公共屏蔽电极层形成第二寄生电容,第一寄生电容和第二寄生电容相互抵消,从而改善了显示面板容易因数据线400的电压变化而出现水平串扰或亮度不均匀等不良现象的问题,综上所述,本申请通过设置数据信号抵消线700,数据信号抵消线700生成与数据线400的电压信号极性相反的电压信号,以抵消数据线400与公共电极层600之间形成的寄生电容所带来的影响,使得位于所述数据线400上方的公共电极层600的电压偏移不会太大,进而改善了显示面板容易因数据线400的电压变化而出现水平串扰或亮度不均匀等不良现象的问题。
其中,所述阵列基板800上还设有栅极金属层、源极金属层、漏极金属层和半导体层,所述栅极金属层形成在所述衬底100上,所述第一绝缘层300覆盖所述栅极金属层,所述半导体层设置在所述第一绝缘层300上,所述源极金属层设置在所述半导体层上,所述漏极金属层设置在所述半导体层上,与所述源极金属层相对设置,所述漏极金属层与所述数据线400连接,所述第二绝缘层500设置在所述漏极金属层和所述源极金属层上,所述第一绝缘层300上设有过孔,所述像素电极层200通过过孔与所述源极金属层连接。
在本实施例中,所述数据信号抵消线700设置在所述第一绝缘层300上,与所述数据线400处于同层设置,所述数据信号抵消线700与所述数据线400之间形成的间隙的宽度大于所述预设距离,所述预设距离大于零,且小于等于所述公共电极层600与所述数据信号抵消线700和所述数据线400的宽度的差值,所述公共电极层600包括位于所述像素电极层200上方的第一公共电极610,所述公共屏蔽电极层包括位于所述数据线400上方的第二公共电极620,所述第二公共电极620覆盖所述数据线400和所述数据信号抵消线700,其中,所述数据线400与所述数据信号抵消线700之间的间隔距离大于等于二点五微米,以避免所述数据信号抵消线700与所述数据线400接触,所述数据信号抵消线700与所述数据线400处于同层设置,以便于控制所述数据信号抵消线700输出与所述数据线400的电压信号极性相反且大小相反的电压信号,另外,在本实施例中,所述数据信号抵消线700与所述数据线400的宽度相等。
当然,所述数据信号抵消线700与所述数据线400也可以处于不同层设置,如图2所示,所述数据信号抵消线700设置在所述第二绝缘层500内,与所述数据线400处于不同层设置时,所述数据信号抵消线700到所述第一绝缘层300的距离大于所述数据线400层到所述第一绝缘层300的距离,所述数据信号抵消线700与所述数据线400之间的第一预设距离等于零,这样可以使得数据信号抵消线700与所述数据线400之间的间隔缩小至零,从而增大具有该阵列基板800的显示面板的开口率,其中,沿所述像素电极层朝向所述公共电极层的方向上,所述数据线与所述数据信号抵消线的垂直投影面之间形成的间隙等于所述预设距离,所述预设距离大于等于零,且小于等于所述公共电极层与所述数据信号抵消线和所述数据线的宽度的差值,更何况数据信号抵消线700与数据线400之间不存在上下相对面积,则所述数据信号抵消线700与所述数据线400之间不会形成平板电容,从而相互影响较小,但所述数据信号抵消线700的电压信号与所述数据线400的电压信号仅极性相反,所述数据信号抵消线700的电压信号与所述数据线400的电压信号大小不同,下面将结合公式进行解释:
假设数据线400的电压信号为data1,简称d1,数据信号抵消线700的电压信号为data2,简称d2,由公式Vcom偏移量ΔVcom=ΔVdata*(Cdc/Ccom),其中ΔVdata是指data信号线的变化的电压,Cdc是指Com电极与data信号线的电容,而Ccom是像素内包括Cst和寄生电容在内的所有电容之和,d1和d2的信号同时在影响第二公共电极620,于是有Vcom偏移量ΔVcom=ΔVcom1+ΔVcom2,偏移量ΔVcom1=ΔVd1*(Cd1c/Ccom),偏移量ΔVcom2=ΔVd2*(Cd2c/Ccom),其中Cd1c是指d1与第二公共电极620的电容,Cd2c是指d2与第二公共电极620的电容,要减少影响,则需满足偏移量ΔVcom1=-偏移量ΔVcom2,忽略较小的边缘场电容,以平板电容为主体进行计算,则d1和d2与第二公共电极620的距离决定了其通入电压信号的绝对值大小,假设d2与第二公共电极620距离为x,d1与d2距离为y,d1与第二公共电极620距离为z=x+y,而平板电容公式为
Figure BDA0003772190420000111
在公式中,d表示两平板之间的距离,带入上述的x、y、z,在公式中
Figure BDA0003772190420000112
可以简化为一个常数,设常数为/>
Figure BDA0003772190420000113
则Cd1c,Cd2c简化为,Cd1c=N/(x+y),Cd2c=N/x,又由偏移量ΔVcom1=-偏移量ΔVcom2,带入上述的偏移量ΔVcom1的计算公式以及偏移量ΔVcom2的计算公式,得出ΔVd1*(N/【(x+y)*Ccom)】=-ΔVd2*(N/(x*Ccom),即得出ΔVd1/ΔVd2=-(x+y)/x=-z/x,即是说在正常信号d1拔高时,d2需满足ΔVd1/ΔVd2=-z/x,以此对等消除或减弱d1电场带来的影响。
进一步的,沿所述数据线400的延伸方向上,所述数据信号抵消线700的长度与所述数据线400的长度一致,以使所述数据信号抵消线700的电压信号损耗与所述数据线400的电压信号损耗一致,便于设置所述数据信号抵消线700的电压信号,其中,所述数据信号抵消线700的宽度与所述数据线400的宽度相等,当然,所述数据信号抵消线700与所述数据线400的宽度也可以不相等,当所述数据信号抵消线700与所述数据线400的宽度不相等时,所述数据信号抵消线700的电压信号与所述数据线400的电压信号极性相反而绝对值不相等。
如图3至图5所示,作为本申请的第二实施例,是本申请的第一实施例的进一步细化,公开了一种阵列基板800,所述数据信号抵消线700包括第一数据信号抵消线710和第二数据信号抵消线720,所述第一数据信号抵消线710位于所述数据线400的左侧与所述数据线400间隔设置,所述第二数据信号抵消线720位于所述数据线400的右侧与所述数据线400间隔设置,所述第一数据信号抵消线710的电压信号与所述第二数据信号抵消线720的电压信号极性相同,所述第一数据信号抵消线710的电压信号和所述第二数据信号抵消线720的电压信号均与所述数据线400的电压信号极性相反,这样,所述第一数据信号抵消线710与所述第二数据信号抵消线720分别位于所述数据线400的左右两侧上,以防止数据线400的边缘场效应对位于数据线400附近的第一公共电极610或像素电极层200造成影响,且第一数据信号抵消线710和第二数据信号抵消线720的电压信号均与所述数据线400的电压信号极性相反,将与数据线400的电压信号大小相反的信号分别拆分到所述第一数据信号抵消线710和第二数据信号抵消线720中,来降低第一数据信号抵消线710和第二数据信号抵消线720对附近的公共电极层600或像素电机层的影响,其中,所述第一数据信号抵消线710、所述第二数据信号抵消线720和所述数据线400均处于同层设置。
当然,所述第一数据信号抵消线710和所述第二数据信号抵消线720也可以与所述数据线400处于不同层设置,当所述第一数据信号抵消线710和所述第二数据信号抵消线720均与所述数据线400处于不同层设置时,所述第一数据信号抵消线710可以与所述第二数据信号抵消线720处于同层设置,此时所述第一数据信号抵消线710到所述第一绝缘层300的距离大于所述数据线400到所述第一绝缘层300的距离;所述第一数据信号抵消线710也可以与所述第二数据信号抵消线720处于不同层设置,在沿所述像素电极层200到所述公共电极层600的方向上,所述第一数据信号抵消线710与所述数据线400之间的间隔为零,所述第二数据信号抵消线720与所述数据线400之间的间隔为零,设计人员可以根据实际需求进行选择设计,此处不做限定。
如图6所示,作为本申请的第三实施例,公开了一种显示装置,所述显示装置包括显示面板,所述显示面板包括彩膜基板900和如上述实施例所述的阵列基板800,所述彩膜基板900与所述阵列基板800对盒设置,本实施例中的显示装置,通过在阵列基板800上设置了数据信号抵消线700,数据信号抵消线700能够改善数据线400的电压变化所带来的邮箱,进而改善了显示面板容易因数据线400的电压变化而出现水平串扰或亮度不均匀等不良现象的问题。
如图7所示,作为本申请的第四实施例,公开了一种制作方法,所示制作方法应用于如上实施例所述的阵列基板,所述制作方法包括步骤:
S100:在衬底上形成像素电机层;
S200:在衬底上形成第一绝缘层,且第一绝缘层覆盖所述像素电机层;
S300:在第一绝缘层上形成数据线;
S400:在第一绝缘层上形成第一子绝缘层且覆盖所述数据线;
S500:在第一子绝缘层上形成数据信号抵消线;
S600:在数据信号抵消线上形成第二子绝缘层;
S700:在第二子绝缘层和第一子绝缘层上形成公共电极层;
其中,所述第一子绝缘层和所述第二子绝缘层组合形成第二绝缘层,且仅适用于数据信号抵消线与所述数据线处于不同层时的制作。
作为本申请的第五实施例,公开了一种驱动电路,用于驱动如上实施例所述的阵列基板,所述驱动电路包括驱动芯片,所述驱动芯片上设有多组引脚,一组所述引脚包括第一引脚和第二引脚,所述第一引脚与所述数据线连接,所述第二引脚与所述数据信号抵消线连接,所述第一引脚输出第一电压信号至所述数据线,所述第二引脚输出第二电压信号至所述数据信号抵消线;其中,所述第一电压信号与所述第二电压信号极性相反。
所述驱动电路还包括一极性反转单元、供电模块和控制模块,所述供电模块输出电压供给第一引脚和第二引脚输出,所述控制模块控制所述供电模块输出电压的大小,所述极性反转单元与所述供电模块连接和所述第二引脚连接,所述极性反转单元获取供电模块输出给第一引脚的第一电压信号,并将所述第一电压信号极性反转后形成的第二电压信号输出给第二引脚。
需要说明的是,本方案中涉及到的各步骤的限定,在不影响具体方案实施的前提下,并不认定为对步骤先后顺序做出限定,写在前面的步骤可以是在先执行的,也可以是在后执行的,甚至也可以是同时执行的,只要能实施本方案,都应当视为属于本申请的保护范围。
需要说明的是,本申请的发明构思可以形成非常多的实施例,但是申请文件的篇幅有限,无法一一列出,因而,在不相冲突的前提下,以上描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例,各实施例或技术特征组合之后,将会增强原有的技术效果。
以上内容是结合具体的可选实施方式对本申请所作的进一步详细说明,不能认定本申请的具体实施只局限于这些说明。对于本申请所属技术领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本申请的保护范围。

Claims (9)

1.一种阵列基板,包括:
衬底;
像素电极层,设置在所述衬底上;
第一绝缘层,设置在所述衬底上且覆盖所述像素电极层;
多条数据线,设置在所述第一绝缘层上;以及
第二绝缘层,设置在所述第一绝缘层上且覆盖所述数据线;
其特征在于,所述阵列基板还包括:
公共电极层,设置在所述第二绝缘层上,所述公共电极层包括多个公共屏蔽电极层;以及,
多条数据信号抵消线,设置在所述公共电极层和所述第一绝缘层之间,一条所述数据信号抵消线与一条所述数据线对应设置;
其中,所述数据信号抵消线的电压信号与所述数据线的电压信号极性相反,所述数据信号抵消线沿所述数据线的延伸方向设置,沿所述像素电极层朝向所述公共电极层的方向上,一个所述公共屏蔽电极层覆盖一条所述数据信号抵消线和一条所述数据线,所述数据线与所述数据信号抵消线的投影面之间形成有间隙,所述间隙的宽度大于等于一预设距离;
其中,所述数据信号抵消线包括第一数据信号抵消线和第二数据信号抵消线,所述第一数据信号抵消线位于所述数据线的左侧与所述数据线间隔设置,所述第二数据信号抵消线位于所述数据线的右侧与所述数据线间隔设置,所述第一数据信号抵消线的电压信号与所述第二数据信号抵消线的电压信号极性相同,所述第一数据信号抵消线的电压信号和所述第二数据信号抵消线的电压信号均与所述数据线的电压信号极性相反。
2.根据权利要求1所述的阵列基板,其特征在于,所述数据信号抵消线设置在所述第一绝缘层上,与所述数据线处于同层设置,所述数据信号抵消线与所述数据线之间形成的间隙的宽度大于所述预设距离,所述预设距离大于零,且小于等于所述公共电极层的宽度与所述数据信号抵消线和所述数据线的宽度之和的差值。
3.根据权利要求2所述的阵列基板,其特征在于,所述数据线与所述数据信号抵消线之间的间隔距离大于等于二点五微米。
4.根据权利要求1所述的阵列基板,其特征在于,所述数据信号抵消线设置在所述第二绝缘层内,与所述数据线处于不同层设置,所述数据信号抵消线到所述第一绝缘层的距离大于所述数据线层到所述第一绝缘层的距离;
其中,沿所述像素电极层朝向所述公共电极层的方向上,所述数据线与所述数据信号抵消线的垂直投影面之间形成的间隙等于所述预设距离,所述预设距离大于等于零,且小于等于所述公共电极层的宽度与所述数据信号抵消线和所述数据线的宽度之和的差值。
5.根据权利要求1所述的阵列基板,其特征在于,所述第一数据信号抵消线、所述第二数据信号抵消线设置在所述第一绝缘层上,和所述数据线均处于同层设置。
6.根据权利要求1所述的阵列基板,其特征在于,所述第一数据信号抵消线与所述第二数据信号抵消线处于同层设置,所述第一数据信号抵消线和所述第二数据信号抵消线与所述数据线处于不同层设置,所述第一数据信号抵消线到所述第一绝缘层的距离大于所述数据线层到所述第一绝缘层的距离。
7.根据权利要求1所述的阵列基板,其特征在于,所述第一数据信号抵消线、所述第二数据信号抵消线和所述数据线均处于不同层设置,沿所述像素电极层到所述公共电极层的方向上,所述第一数据信号抵消线与所述数据线之间的间隔为零,所述第二数据信号抵消线与所述数据线之间的间隔为零。
8.一种显示装置,其特征在于,包括彩膜基板和如权利要求1-7任意一项所述的阵列基板,所述彩膜基板与所述阵列基板对盒设置。
9.一种驱动电路,用于驱动如权利要求1-7任意一项所述的阵列基板,其特征在于,所述驱动电路包括驱动芯片,所述驱动芯片上设有多组引脚,一组所述引脚包括第一引脚和第二引脚,所述第一引脚与所述数据线连接,所述第二引脚与所述数据信号抵消线连接,所述第一引脚输出第一电压信号至所述数据线,所述第二引脚输出第二电压信号至所述数据信号抵消线;
其中,所述第一电压信号与所述第二电压信号极性相反。
CN202210905349.4A 2022-07-29 2022-07-29 阵列基板、显示装置和驱动电路 Active CN115202117B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210905349.4A CN115202117B (zh) 2022-07-29 2022-07-29 阵列基板、显示装置和驱动电路
US18/086,629 US20240045290A1 (en) 2022-07-29 2022-12-21 Array substrate, display device and driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210905349.4A CN115202117B (zh) 2022-07-29 2022-07-29 阵列基板、显示装置和驱动电路

Publications (2)

Publication Number Publication Date
CN115202117A CN115202117A (zh) 2022-10-18
CN115202117B true CN115202117B (zh) 2023-06-16

Family

ID=83583556

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210905349.4A Active CN115202117B (zh) 2022-07-29 2022-07-29 阵列基板、显示装置和驱动电路

Country Status (2)

Country Link
US (1) US20240045290A1 (zh)
CN (1) CN115202117B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006017897A (ja) * 2004-06-30 2006-01-19 Seiko Epson Corp 電気光学装置及び電子機器
CN103488019A (zh) * 2013-09-25 2014-01-01 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示装置
CN104267551A (zh) * 2014-09-19 2015-01-07 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
KR20160083345A (ko) * 2014-12-30 2016-07-12 엘지디스플레이 주식회사 액정표시장치용 어레이 기판
KR20160141028A (ko) * 2015-05-27 2016-12-08 삼성디스플레이 주식회사 어레이 기판 및 이를 포함하는 액정 표시 장치
CN106707640A (zh) * 2016-12-21 2017-05-24 深圳市华星光电技术有限公司 一种液晶显示面板及装置
CN109856870A (zh) * 2019-03-28 2019-06-07 惠科股份有限公司 显示面板及显示装置
CN111580317A (zh) * 2020-05-22 2020-08-25 深圳市华星光电半导体显示技术有限公司 一种阵列基板和显示面板
CN113050335A (zh) * 2021-03-15 2021-06-29 武汉华星光电技术有限公司 一种阵列基板、显示面板及显示装置
CN114690491A (zh) * 2022-05-30 2022-07-01 惠科股份有限公司 阵列基板及显示面板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050000653A (ko) * 2003-06-24 2005-01-06 엘지.필립스 엘시디 주식회사 액정 표시 패널

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006017897A (ja) * 2004-06-30 2006-01-19 Seiko Epson Corp 電気光学装置及び電子機器
CN103488019A (zh) * 2013-09-25 2014-01-01 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示装置
CN104267551A (zh) * 2014-09-19 2015-01-07 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
KR20160083345A (ko) * 2014-12-30 2016-07-12 엘지디스플레이 주식회사 액정표시장치용 어레이 기판
KR20160141028A (ko) * 2015-05-27 2016-12-08 삼성디스플레이 주식회사 어레이 기판 및 이를 포함하는 액정 표시 장치
CN106707640A (zh) * 2016-12-21 2017-05-24 深圳市华星光电技术有限公司 一种液晶显示面板及装置
CN109856870A (zh) * 2019-03-28 2019-06-07 惠科股份有限公司 显示面板及显示装置
CN111580317A (zh) * 2020-05-22 2020-08-25 深圳市华星光电半导体显示技术有限公司 一种阵列基板和显示面板
CN113050335A (zh) * 2021-03-15 2021-06-29 武汉华星光电技术有限公司 一种阵列基板、显示面板及显示装置
CN114690491A (zh) * 2022-05-30 2022-07-01 惠科股份有限公司 阵列基板及显示面板

Also Published As

Publication number Publication date
CN115202117A (zh) 2022-10-18
US20240045290A1 (en) 2024-02-08

Similar Documents

Publication Publication Date Title
KR100980540B1 (ko) 액정 표시 장치
KR101443380B1 (ko) 액정표시장치
TWI321243B (en) Substrate for liquid crystal display, liquid crystal display having the substrate, and method of driving the display
CN107966864A (zh) 一种液晶显示装置
JP3231638B2 (ja) 液晶表示装置及びその駆動方法
US20060066796A1 (en) Liquid crystal panel and liquid crystal display device
JPH0495930A (ja) 液晶表示装置
JP2003344836A (ja) 半透過反射型液晶装置、およびそれを用いた電子機器
CN106886112B (zh) 阵列基板、显示面板和显示装置
KR20100055151A (ko) 액정 표시 장치 및 이의 제조를 위한 광 마스크
US7898630B2 (en) Pixel structure
CN103186001B (zh) 一种阵列基板及其制造方法、显示装置
US20100208157A1 (en) Liquid crystal display and manufacturing method thereof
US20170133405A1 (en) Z-Inversion Type Display Device and Method of Manufacturing the Same
WO2019233113A1 (zh) 阵列基板及显示装置
CN115202116B (zh) 阵列基板、显示装置和驱动电路
WO2021223488A1 (zh) 显示基板、显示面板及显示装置
US7619693B2 (en) Liquid crystal display device
CN115202117B (zh) 阵列基板、显示装置和驱动电路
CN109283761B (zh) 一种显示面板、显示面板的制作方法和显示装置
CN115373189B (zh) 阵列基板、显示装置和驱动电路
CN101802699A (zh) 液晶显示装置
US20220037492A1 (en) Thin film transistor, array substrate and display device
JPH11282014A (ja) アクティブマトリクス型液晶表示装置
CN114815408B (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant