CN114845483A - 埋设线路的pcb制作方法及埋设线路的pcb - Google Patents

埋设线路的pcb制作方法及埋设线路的pcb Download PDF

Info

Publication number
CN114845483A
CN114845483A CN202210344145.8A CN202210344145A CN114845483A CN 114845483 A CN114845483 A CN 114845483A CN 202210344145 A CN202210344145 A CN 202210344145A CN 114845483 A CN114845483 A CN 114845483A
Authority
CN
China
Prior art keywords
pcb
circuit
core
board
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210344145.8A
Other languages
English (en)
Inventor
何醒荣
王小平
杨凡
董凤蕊
林桂氽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shengyi Electronics Co Ltd
Original Assignee
Shengyi Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shengyi Electronics Co Ltd filed Critical Shengyi Electronics Co Ltd
Priority to CN202210344145.8A priority Critical patent/CN114845483A/zh
Priority to PCT/CN2022/099872 priority patent/WO2023184729A1/zh
Publication of CN114845483A publication Critical patent/CN114845483A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明公开了一种埋设线路的PCB制作方法及埋设线路的PCB,涉及电路板制作技术领域。该埋设线路的PCB制作方法将线路组件作为一个独立的单元,在棕化处理后的第一芯板上开设容纳槽,再利用容纳槽和胶带对线路组件进行固定,以避免线路组件在层压时偏移,提高了PCB的制作精度。最后将引线均与多层板的各层线路电连接,以实现线路组件与各层线路的电连接,从而生成了埋设线路的PCB,解决了现有PCB在线路蚀刻的加工过程中出现加工公差的问题,和线路组件进行棕化处理带来的线路表面粗糙度增加的问题,从而保证PCB的插损性能满足信号的传输要求。

Description

埋设线路的PCB制作方法及埋设线路的PCB
技术领域
本发明涉及电路板制作技术领域,尤其涉及一种埋设线路的PCB制作方法及埋设线路的PCB。
背景技术
近年来,随着电子产品的不断发展,对信号传输的完整性提出了更高的要求。信号传输越完整就意味着信号在传输过程中的损耗越小,因此PCB(Printed Circuit Board,印制电路板)的插损性能对PCB是否满足信号传输要求至关重要。
现有的PCB的线路主要通过在金属层上进行线路蚀刻,从而实现PCB的线路制作。但在传统方式制作的PCB过程中,为了提高层压过程的结合力,需要对PCB进行棕化的表面处理。蚀刻的线路直接制作在PCB上,会与PCB一起进行棕化处理,使得线路表面的粗糙度增加,而且蚀刻线路的过程中也会存在较大的加工公差,两者都将影响到PCB的插损性能,使其不能满足信号的传输要求。
因此,亟需一种埋设线路的PCB制作方法及埋设线路的PCB解决上述问题。
发明内容
本发明的目的在于提供一种埋设线路的PCB制作方法及埋设线路的PCB,能够解决现有PCB在线路蚀刻的加工过程中出现公差的问题,并且避免了因对线路进行棕化处理带来的线路表面粗糙度增加的问题,从而保证PCB的插损性能满足信号的传输要求。
为实现上述目的,提供以下技术方案:
一种埋设线路的PCB制作方法,包括以下步骤:
对多个芯板进行棕化处理;
选取其中一个所述芯板作为第一芯板,在所述第一芯板上开设容纳槽,将线路组件放置于所述容纳槽内,并利用胶带进行固定;
所述线路组件的两端均分出多股引线,将所述引线固定在所述第一芯板上;撕掉所述胶带,将剩余所述芯板与半固化片、所述第一芯板依次叠合后层压,形成多层板;将所述引线与所述多层板的各层线路电连接。
作为上述埋设线路的PCB制作方法的一种可选方案,所述引线与所述各层线路电连接通过以下步骤实现:
在所述第一芯板上设置焊盘,所述引线与所述焊盘焊接;
将所述第一芯板、所述半固化片与剩余所述芯板依次叠合后层压,形成所述多层板;在所述多层板上的所述焊盘处开设过孔,所述过孔贯穿所述多层板;
对所述过孔的内壁进行金属化。
作为上述埋设线路的PCB制作方法的一种可选方案,所述焊盘包括第一焊盘和第二焊盘,所述第一焊盘与所述第二焊盘电连接,所述引线焊接于所述第一焊盘上,经过层压形成所述多层板之后,所述过孔贯穿所述第二焊盘。
作为上述埋设线路的PCB制作方法的一种可选方案,所述引线与所述多层板的所述各层线路电连接通过以下步骤实现:
所述第一芯板上开设有通孔,所述通孔上设有焊盘,所述引线的自由端依次穿过所述焊盘和所述通孔后,拉紧所述引线;
将多个剩余所述芯板、所述半固化片与所述第一芯板依次叠合后层压,形成多层板;所述多层板上开设与所述通孔同轴的扩孔,所述扩孔的直径大于所述通孔;
对所述扩孔的内壁进行金属化。
作为上述埋设线路的PCB制作方法的一种可选方案,所述引线与所述各层线路电连接通过以下步骤实现:
在每个所述芯板和所述半固化片上均开设同轴通孔,所述第一芯板的通孔上设有焊盘;
将多个剩余所述芯板、所述半固化片与所述第一芯板依次叠合,多个所述通孔形成导向孔,所述引线的自由端依次穿过所述焊盘和所述导向孔后拉紧;
对叠合后的所述芯板进行层压,形成所述多层板;相邻两个所述芯板间的树脂向所述导向孔内流动,以将所述引线固定在所述导向孔内;
对所述引线的自由端进行电镀盖帽。
作为上述埋设线路的PCB制作方法的一种可选方案,所述第一芯板上开设分线槽,所述分线槽与所述容纳槽相连通,所述引线埋设于所述分线槽内。
作为上述埋设线路的PCB制作方法的一种可选方案,所述容纳槽可以根据所述线路组件的预设形状进行开设,所述线路组件包括线路本体,所述线路本体由导线在所述容纳槽内沿所述容纳槽的槽壁弯曲、绕圈而成。
作为上述埋设线路的PCB制作方法的一种可选方案,所述导线通过同一磨具拉制而成。
作为上述埋设线路的PCB制作方法的一种可选方案,所述线路组件还包括屏蔽层,所述屏蔽层包裹所述线路本体。
一种埋设线路的PCB,利用上述任一项方案中的埋设线路的PCB制作方法制作而成。
与现有技术相比,本发明的有益效果:
本发明所提供的埋设线路的PCB制作方法将线路组件作为一个独立的单元,先选取其中一个棕化处理后的芯板作为第一芯板,在第一芯板上开设容纳槽,将线路组件放置于容纳槽内,并利用胶带进行固定,以避免线路组件在层压时偏移,提高了PCB的制作精度。然后再从线路组件的两端均分出多股引线,将引线固定在第一芯板上。最后撕掉胶带,将多个剩余芯板与半固化片、第一芯板依次叠合后层压,形成多层板后,将引线均与多层板的各层线路电连接,以实现线路组件与各层线路的电连接,从而生成了埋设线路的PCB。上述制作方法解决了现有PCB在线路蚀刻的加工过程中出现公差的问题,而且避免了因对线路组件进行棕化处理带来的线路组件表面粗糙度增加的问题,从而保证PCB的插损性能满足信号的传输要求。
本发明所提供的埋设线路的PCB利用上述埋设线路的PCB制作方法制作而成,能够避开现有PCB在线路蚀刻的加工过程中出现的公差,和因对线路组件进行棕化处理带来的线路组件表面粗糙度增加的问题,进而提高了PCB的插损性能。
附图说明
图1为本发明实施例中埋设线路的PCB制作方法的流程图;
图2为本发明实施例中实现线路组件与各层线路的电连接的第一种方法的流程图;
图3为本发明实施例中第一芯板的结构示意图;
图4为本发明实施例中实现线路组件与各层线路的电连接的第二种方法流程图;
图5为本发明实施例中实现线路组件与各层线路的电连接的第二种方法的示意图;
图6为本发明实施例中实现线路组件与各层线路的电连接的第三种方法流程图;
图7为本发明实施例中实现线路组件与各层线路的电连接的第三种方法的示意图。
附图标记:
1、第一芯板;2、半固化片;3、焊盘;4、铜层;5、引线;
11、容纳槽;12、分线槽;13、过孔;
21、扩孔;
31、第一焊盘;32、第二焊盘;33、焊接位置。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本发明的描述中,需要说明的是,术语“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的工具台或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明,而不能理解为对本发明的限制。
如图1-图7所示,本实施例提供了一种埋设线路的PCB制作方法及埋设线路的PCB,其中埋设线路的PCB制作方法包括以下步骤:
对多个芯板进行棕化处理;
选取其中一个芯板作为第一芯板1,在第一芯板1上开设容纳槽11,将线路组件放置于容纳槽11内,并利用胶带进行固定;
线路组件的两端均分出多股引线5,将引线5固定在第一芯板1上;撕掉胶带,将剩余芯板、半固化片2与第一芯板1依次叠合后层压,形成多层板;将引线5与多层板的各层线路电连接。
上述埋设线路的PCB制作方法将线路组件作为一个独立的单元,在棕化处理后的第一芯板1上开设容纳槽,再利用容纳槽11和胶带对线路组件进行固定,以避免线路组件在层压时偏移,提高了PCB的制作精度。最后将引线5均与多层板的各层线路电连接,以实现线路组件与各层线路的电连接,从而生成了埋设线路的PCB,解决了现有PCB在线路蚀刻的加工过程中出现加工公差的问题,和因对线路组件进行棕化处理带来的线路表面粗糙度增加的问题,从而保证PCB的插损性能满足信号的传输要求。
参考图3,进一步可选地,第一芯板1上开设分线槽12,分线槽12与容纳槽11相连通,引线5埋设于分线槽12内,以便于将引线5固定于第一芯板1上。进一步地,第一芯板1上设有多个分线槽12,分线槽12与多股引线5一一对应设置。
现有的差分模块一般通过蚀刻、外形铣削或冲制等方式加工而成,以插拔的形式与PCB相连,一方面其布线密度低;另一方面存在加工精度误差,影响了PCB的阻抗/插损性能。而在本实施例中,为了进一步提高埋设线路的PCB的插损性能,在预设线路组件的形状时,应该根据线路组件的阻抗和信号设计要求来进行设计。进一步地,容纳槽11根据线路组件的预设形状进行开设,线路组件包括线路本体,线路本体由导线在容纳槽11内沿容纳槽11的槽壁弯曲、绕圈而成,一方面提高线路组件的布线密度,另一方面使得制作出的线路组件符合制作要求。进一步地,容纳槽11通过激光、铣板或蚀刻等方式加工而成。进一步地,导线通过同一磨具拉制而成,有效降低了导线之间的极差,提高了线路组件的加工精度。进一步地,线路组件还包括屏蔽层,屏蔽层包裹线路本体,不需要再在线路组件的上下两侧设置屏蔽层,从而进一步提高了线路组件的布线密度。
上述线路组件的结构决定了引线5与各层线路连接不便。可选地,结合图2,引线5与各层线路电连接通过以下步骤实现:
在第一芯板1上设置焊盘3,所述引线5与所述焊盘3焊接;
将第一芯板1与剩余芯板、半固化片2依次叠合后层压,形成多层板;在多层板上的焊盘3处开设过孔13,过孔13贯穿多层板;
对过孔13的内壁进行金属化。
上述步骤通过引线5与焊盘3的焊接不仅将引线5固定在第一芯板1上,还实现了线路组件与第一芯板1的电连接。再在多层板的焊盘3处开设过孔13,并将过孔13的内壁金属化,实现了第一芯板1与各层线路的电连接,从而实现了线路组件与各层线路的电连接。
在其他实施例中,进一步可选地,焊盘3包括第一焊盘31和第二焊盘32,第一焊盘31与第二焊盘32电连接,引线5焊接于第一焊盘31上,经过层压形成多层板之后,过孔13贯穿第二焊盘32,虽然第一焊盘31和第二焊盘32的设置增加了占用面积,但是双焊盘3可以保证引线5与过孔13的孔壁有足够的连接面积,提高了两者连接的可靠性。
上述步骤虽然解决了引线5与各层线路连接不便的问题,但利用焊接在第一芯板1上固定引线5,在焊接位置33容易产生焊接凸点,导致了第一芯板1与剩余芯板层压后会在焊接位置33处出现不平整的问题。
因此,或者可选地,如图4-图5所示,引线5与各层线路电连接通过以下步骤实现:
第一芯板1上开设有通孔,通孔上设有焊盘3,引线5的自由端依次穿过焊盘和通孔后,拉紧引线5;
将多个剩余芯板、半固化片2与第一芯板1依次叠合后层压,形成多层板;多层板上开设与通孔同轴的扩孔21,扩孔21的直径大于通孔;
对扩孔21的内壁进行金属化。
上述步骤通过引线5的自由端穿过通孔后拉紧实现了引线5在第一芯板1上的固定,再在通孔的基础上开设扩孔21,并将扩孔21的内壁金属化使得引线5的端部与金属化的扩孔21内壁相连接,从而实现了线路组件与各层线路的电连接,不仅解决了多层板在焊接位置33处可能会出现不平整的问题,还不需要考虑连接剂在高温高压的层压过程中的可靠性,简化了设计。
上述两种不同的步骤均是通过金属化孔壁解决了引线5与各层线路连接不便的问题,但金属化孔壁的设置会引起引线5的阻抗值和插损值发生波动,使得检测到的插损性能并不稳定。
因此,或者可选地,参考图6-图7,引线5与各层线路电连接通过以下步骤实现:
在每个芯板、半固化片2上均开设同轴通孔,第一芯板的通孔上设有焊盘3;
将多个剩余芯板、半固化片2与第一芯板1依次叠合,多个通孔形成导向孔,引线5的自由端依次穿过焊盘和导向孔后拉紧;
对叠合后的芯板进行层压,形成多层板;相邻两个芯板间的树脂向导向孔内流动,以将引线5固定在导向孔内;
对引线5的自由端进行电镀盖帽。
上述步骤通过引线5的自由端穿过导向孔后拉紧实现了引线5在第一芯板1上的固定,再对叠合后的芯板进行层压,使得相邻两个芯板之间的树脂因高温融化,向导向孔内流动,以将引线5固定在导向孔内,最后对引线5的自由端进行电镀盖帽,从而实现了线路组件与各层线路的电连接,取消了金属化过孔的设计,有效降低了阻抗值和插值的波动,提高了插损性能测试的稳定性。
本实施例还提供一种埋设线路的PCB,利用上述埋设线路的PCB制作方法制作而成,能够避开PCB的棕化处理,降低了线路组件的表面粗糙度,还可以避免在线路蚀刻的加工过程中出现的公差,进而提高了PCB的插损性能。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种埋设线路的PCB制作方法,其特征在于,包括以下步骤:
对多个芯板进行棕化处理;
选取其中一个所述芯板作为第一芯板(1),在所述第一芯板(1)上开设容纳槽(11),将线路组件放置于所述容纳槽(11)内,并利用胶带进行固定;
所述线路组件的两端均分出多股引线(5),将所述引线(5)固定在所述第一芯板(1)上;撕掉所述胶带,将剩余所述芯板与半固化片(2)、所述第一芯板(1)依次叠合后层压,形成多层板;将所述引线(5)与所述多层板的各层线路电连接。
2.根据权利要求1所述的埋设线路的PCB制作方法,其特征在于,所述引线(5)与所述各层线路电连接通过以下步骤实现:
在所述第一芯板(1)上设置焊盘(3),所述引线(5)与所述焊盘(3)焊接;
将所述第一芯板(1)、所述半固化片(2)与剩余所述芯板依次叠合后层压,形成所述多层板;在所述多层板上的所述焊盘(3)处开设过孔(13),所述过孔(13)贯穿所述多层板;
对所述过孔(13)的内壁进行金属化。
3.根据权利要求2所述的埋设线路的PCB制作方法,其特征在于,所述焊盘(3)包括第一焊盘(31)和第二焊盘(32),所述第一焊盘(31)与所述第二焊盘(32)电连接,所述引线(5)焊接于所述第一焊盘(31)上,经过层压形成所述多层板之后,所述过孔(13)贯穿所述第二焊盘(32)。
4.根据权利要求1所述的埋设线路的PCB制作方法,其特征在于,所述引线(5)与所述各层线路电连接通过以下步骤实现:
所述第一芯板(1)上开设有通孔,所述通孔上设有焊盘(3),所述引线(5)的自由端依次穿过所述焊盘(3)和所述通孔后,拉紧所述引线(5);
将多个剩余所述芯板、所述半固化片(2)与所述第一芯板(1)依次叠合后层压,形成所述多层板;所述多层板上开设与所述通孔同轴的扩孔(21),所述扩孔(21)的直径大于所述通孔;
对所述扩孔(21)的内壁进行金属化。
5.根据权利要求1所述的埋设线路的PCB制作方法,其特征在于,所述引线(5)与所述各层线路电连接通过以下步骤实现:
在每个所述芯板和所述半固化片(2)上均开设同轴通孔,所述第一芯板(1)的通孔上设有焊盘(3);
将多个剩余所述芯板、所述半固化片(2)与所述第一芯板(1)依次叠合,多个所述通孔形成导向孔,所述引线(5)的自由端依次穿过所述焊盘和所述导向孔后拉紧;
对叠合后的所述芯板进行层压,形成所述多层板;相邻两个所述芯板间的树脂向所述导向孔内流动,以将所述引线(5)固定在所述导向孔内;
对所述引线(5)的自由端进行电镀盖帽。
6.根据权利要求1所述的埋设线路的PCB制作方法,其特征在于,所述第一芯板(1)上开设分线槽(12),所述分线槽(12)与所述容纳槽(11)相连通,所述引线(5)埋设于所述分线槽(12)内。
7.根据权利要求1所述的埋设线路的PCB制作方法,其特征在于,所述容纳槽(11)可以根据所述线路组件的预设形状进行开设,所述线路组件包括线路本体,所述线路本体由导线在所述容纳槽(11)内沿所述容纳槽(11)的槽壁弯曲、绕圈而成。
8.根据权利要求7所述的埋设线路的PCB制作方法,其特征在于,所述导线通过同一磨具拉制而成。
9.根据权利要求7所述的埋设线路的PCB制作方法,其特征在于,所述线路组件还包括屏蔽层,所述屏蔽层包裹所述线路本体。
10.一种埋设线路的PCB,其特征在于,利用如权利要求1-9中任一项所述的埋设线路的PCB制作方法制作而成。
CN202210344145.8A 2022-03-31 2022-03-31 埋设线路的pcb制作方法及埋设线路的pcb Pending CN114845483A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210344145.8A CN114845483A (zh) 2022-03-31 2022-03-31 埋设线路的pcb制作方法及埋设线路的pcb
PCT/CN2022/099872 WO2023184729A1 (zh) 2022-03-31 2022-06-20 埋设线路的pcb制作方法及埋设线路的pcb

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210344145.8A CN114845483A (zh) 2022-03-31 2022-03-31 埋设线路的pcb制作方法及埋设线路的pcb

Publications (1)

Publication Number Publication Date
CN114845483A true CN114845483A (zh) 2022-08-02

Family

ID=82563855

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210344145.8A Pending CN114845483A (zh) 2022-03-31 2022-03-31 埋设线路的pcb制作方法及埋设线路的pcb

Country Status (2)

Country Link
CN (1) CN114845483A (zh)
WO (1) WO2023184729A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090039486A1 (en) * 2005-04-26 2009-02-12 Yo Shimazaki Circuit member, manufacturing method for circuit members, semiconductor device, and surface lamination structure for circuit member
CN104254202A (zh) * 2013-06-28 2014-12-31 富葵精密组件(深圳)有限公司 具有内埋电子元件的电路板及其制作方法
CN208094913U (zh) * 2018-02-27 2018-11-13 东莞联桥电子有限公司 一种免焊压入式贴片电路板
CN108882568A (zh) * 2018-08-27 2018-11-23 生益电子股份有限公司 一种pcb的制作方法
CN210807794U (zh) * 2019-11-21 2020-06-19 青岛歌尔智能传感器有限公司 多功能补强板、电路板组件以及电子设备

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2839941B2 (ja) * 1990-07-26 1998-12-24 株式会社日立製作所 半導体装置
JP4964481B2 (ja) * 2006-03-24 2012-06-27 日本特殊陶業株式会社 配線基板
US9214586B2 (en) * 2010-04-30 2015-12-15 Solar Junction Corporation Semiconductor solar cell package
CN103327750B (zh) * 2013-06-03 2015-12-02 东莞生益电子有限公司 埋电感式印制电路板的制作方法以及该方法制得的电路板
CN104363720B (zh) * 2014-10-21 2017-08-11 深圳崇达多层线路板有限公司 一种在pcb中制作深盲槽的方法
CN106255349A (zh) * 2016-08-16 2016-12-21 生益电子股份有限公司 一种pcb的制作方法及pcb
CN108419361A (zh) * 2018-05-15 2018-08-17 景旺电子科技(龙川)有限公司 埋铜块印制电路板及其制作方法
CN113473716A (zh) * 2021-06-29 2021-10-01 景旺电子科技(龙川)有限公司 印刷线路板的制作方法及印刷线路板
CN114245620A (zh) * 2021-12-30 2022-03-25 珠海杰赛科技有限公司 高频线路板的制作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090039486A1 (en) * 2005-04-26 2009-02-12 Yo Shimazaki Circuit member, manufacturing method for circuit members, semiconductor device, and surface lamination structure for circuit member
CN104254202A (zh) * 2013-06-28 2014-12-31 富葵精密组件(深圳)有限公司 具有内埋电子元件的电路板及其制作方法
CN208094913U (zh) * 2018-02-27 2018-11-13 东莞联桥电子有限公司 一种免焊压入式贴片电路板
CN108882568A (zh) * 2018-08-27 2018-11-23 生益电子股份有限公司 一种pcb的制作方法
CN210807794U (zh) * 2019-11-21 2020-06-19 青岛歌尔智能传感器有限公司 多功能补强板、电路板组件以及电子设备

Also Published As

Publication number Publication date
WO2023184729A1 (zh) 2023-10-05

Similar Documents

Publication Publication Date Title
CN102480835B (zh) 焊接连接销、半导体封装基板以及使用它们安装半导体芯片的方法
US9204552B2 (en) Printed wiring board
EP0817267B1 (en) Semiconductor package including a multilayer substrate
KR101208379B1 (ko) 배선판과 그 제조 방법
KR101095130B1 (ko) 전자부품 내장형 인쇄회로기판 및 그 제조방법
EP0568313A2 (en) A method of manufacturing a multilayer printed wiring board
JPH09186041A (ja) 強磁性デバイスの製造方法
JP6226167B2 (ja) 多層配線板
JP2006303202A (ja) 部品内蔵型プリント配線板とその製造方法
US20150282317A1 (en) Edge contacts of circuit boards, and related apparatus and methods
US20180332714A1 (en) Printed circuit board and method of fabricating the same
US6802120B2 (en) Method of manufacturing a printed wiring board having a non-through mounting hole
JP7291292B2 (ja) アディティブ製造技術(amt)反転パッドインタフェース
US20070051535A1 (en) Circuit board assembly and electronic device utilizing the same
CN114845483A (zh) 埋设线路的pcb制作方法及埋设线路的pcb
CN101241901A (zh) 内埋式芯片封装结构及其制作方法
CN103167722A (zh) 柔性电路板及制造具有端子的柔性电路板的方法
CN210075708U (zh) 印制电路板、电源以及电源供电系统
CN107889356B (zh) 软硬复合线路板
CN215956731U (zh) 基于陷入式印制电路板的封装组件
CN218039166U (zh) 封装结构
US11856702B2 (en) Adapter board, method for manufacturing the same and circuit board assembly using the same
CN114885526A (zh) 埋设线路的pcb制作方法及埋设线路的pcb
CN215871951U (zh) 电路板组件
WO2023199578A1 (ja) アンテナモジュール

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination