CN114721862A - 一种具有信号校验功能的看门狗电路及其工作方法 - Google Patents

一种具有信号校验功能的看门狗电路及其工作方法 Download PDF

Info

Publication number
CN114721862A
CN114721862A CN202210644018.XA CN202210644018A CN114721862A CN 114721862 A CN114721862 A CN 114721862A CN 202210644018 A CN202210644018 A CN 202210644018A CN 114721862 A CN114721862 A CN 114721862A
Authority
CN
China
Prior art keywords
signal
circuit
checking
watchdog
ecc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210644018.XA
Other languages
English (en)
Other versions
CN114721862B (zh
Inventor
吴昕耀
顾雪春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Semidrive Technology Co Ltd
Original Assignee
Nanjing Semidrive Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Semidrive Technology Co Ltd filed Critical Nanjing Semidrive Technology Co Ltd
Priority to CN202210644018.XA priority Critical patent/CN114721862B/zh
Publication of CN114721862A publication Critical patent/CN114721862A/zh
Application granted granted Critical
Publication of CN114721862B publication Critical patent/CN114721862B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1044Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices with specific ECC/EDC distribution
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

一种具有信号校验功能的看门狗电路,包括:信号校验电路,与信号发送方通信连接,用于校验看门狗电路接收到的信号与信号发送方发送的信号是否一致;注错电路,与信号校验电路通信连接,用于对信号校验电路的功能进行检测;看门狗电路,与信号校验电路通信连接,用于响应经信号校验电路校验后的信号;所述看门狗电路包括刷新控制器,所述刷新控制器与看门狗电路的计数器通信连接,用于对喂狗信号进行有效性判断后控制计数器刷新。本申请还提供一种看门狗电路的工作方法,通过对喂狗信号进行有效性判断,避免了短时间内重复喂狗导致的数据丢失和安全隐患,确保了喂狗信号不是在系统总线阻塞、挂死等情况下产生的错误信号。

Description

一种具有信号校验功能的看门狗电路及其工作方法
技术领域
本申请的实施例涉及一种具有信号校验功能的看门狗电路及其工作方法。
背景技术
片上系统是一种高集成的芯片,对于环境干扰敏感。在片上系统工作时,其内核任务可以划分为任务的循环操作、任务仲裁逻辑以及任务切换逻辑。由于所处环境不可避免的电磁场干扰会对正在执行指令的处理器产生干扰,造成以上三种任务执行出现跑飞或者其余异常情况。如果不能及时监控并反馈这些异常情况,就会影响系统工作进度甚至使其陷入停滞的状态,带来安全隐患。
因此,现有技术中多使用看门狗电路对片上系统内执行程序情况进行的实时状态进行监测并且及时做出校正反馈,然而,看门狗电路往往会由于接收错误的控制信号或系统总线堵塞的原因,进而响应了错误的复位和喂狗信号,进一步地造成正在工作的数据的损失和安全隐患。
发明内容
为了解决现有技术存在的不足,本发明的目的是提供一种具有信号校验功能的看门狗电路及其工作方法,通过对看门狗接收到的信号进行检验和对喂狗信号进行有效性判断,提高了看门狗电路的鲁棒性。
为实现上述目的,本申请提供了一种具有信号校验功能的看门狗电路,包括:
信号校验电路,与信号发送方通信连接,用于校验看门狗电路接收到的信号与信号发送方发送的信号是否一致;
注错电路,与信号校验电路通信连接,用于对信号校验电路的功能进行检测;
看门狗电路,与信号校验电路通信连接,用于响应经信号校验电路校验后的信号;
所述看门狗电路包括刷新控制器,所述刷新控制器与看门狗电路的计数器通信连接,用于对喂狗信号进行有效性判断后控制计数器刷新。
进一步地,所述信号检验电路包括ECC校验电路,所述ECC校验电路用于对总线信号进行校验,所述总线信号包括原始信号及其对应的ECC编码信号。
进一步地,所述ECC校验电路包括相互通信连接的发送端ECC校验电路和接收端ECC校验电路,所述发送端ECC校验电路包括第一校验模块和第二校验模块,所述接收端ECC校验电路包括第三校验模块、ECC编码模块、第一寄存器、第二寄存器和第三寄存器;所述第一校验模块的原始信号输入端和ECC信号输入端分别与信号发送方的原始信号发送端和ECC信号发送端连接,第一校验模块的输出端与第二寄存器和ECC编码器连接,所述ECC编码器的输出端与第三寄存器连接,所述第三寄存器和第二寄存器的输出端分别与第三校验模块的ECC信号输入端和原始信号输入端连接,第二寄存器的输出端还与看门狗电路的信号输入端连接,第三校验模块的输出端与第而校验模块的原始信号输入端连接,所述第一寄存器的输入端与第一校验模块的第二输入端连接,第一寄存器的输出端与第二校验模块的ECC信号输入端连接。
进一步地,所述信号校验电路包括冗余校验电路,所述冗余校验电路用于对直连信号进行校验,所述直连信号包括原始信号及与其极性相反的反原始信号。
进一步地,所述冗余校验电路包括第一同步器、第二同步器、或门、非门、与门、异或门和比较器,第一同步器和第二同步器的输入端分别与信号发送端的原始信号发送端和反原始信号发送端连接,第一同步器和第二同步器的边沿信号输出端与或门的输入端连接,或门的输出端与非门的输入端连接,非门的输出端于与门的一输入端连接;第一同步器和第二同步器的控制信号输出端与比较器的两输入端连接,比较器的输出端与与门的另一输入端连接,与门的输出端与异或门的一输入端连接,异或门的另一输入端与第二同步器的控制信号输出端连接,第一同步器的控制信号输出端与看门狗电路的信号输入端连接。
进一步地,所述看门狗电路还包括时钟选择器、复位控制器、中断控制器和阈值选择器;所述时钟选择器、刷新控制器、复位控制器、中断控制器和阈值选择器均与计数器通信连接;所述刷新控制器还与所述中断控制器通信连接。
进一步地,所述计数器由若干子计数器构成。
为实现上述目的,本申请还提供了一种看门狗电路的工作方法,包括以下步骤:
校验看门狗接收到的信号与信号发送方发送的信号是否一致;
在响应喂狗信号前,对喂狗信号进行有效性判断。
进一步地,所述方法还包括对校验看门狗接收到的信号的方法进行注错检测。
进一步地,所述校验看门狗接收到的信号的方法包括冗余校验和ECC校验。
进一步地,有效性判断的方法包括:
阈值窗口检测,包括:接收喂狗信号时,判断看门狗计数器的值是否在阈值窗口内,若是,看门狗响应喂狗信号,执行清零,若否,则看门狗不响应该喂狗信号并上报中央处理器;
和/或窗口时间检测,所述窗口时间检测包括:接收喂狗信号时,看门狗寄存器保存此时计数器的数值R1,同时中央处理器读取计数器数值记作R2后并写回读取的数值记作R3,当R1=R2=R3,且读写时间差小于预设时间阈值t时,看门狗响应该喂狗信号。
进一步地,所述方法还包括计数器自检,其中,所述计数器由多个子计数器构成,检测时子计数器并行检测。
进一步地,在所述窗口时间检测步骤中,中央处理器读写操作时对数据进行ECC编码。
为实现上述目的,本申请还提供了一种看门狗芯片,包括如上述所述的具有信号校验功能的看门狗电路,
为实现上述目的,本申请还提供了一种电路板,包括如上述所述的具有信号校验功能的看门狗电路,或如上述所述的看门狗的芯片。
为实现上述目的,本申请还提供了一种电子设备,包括:至少一个处理器和存储器;所述存储器存储计算机执行指令;所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行如上述所述的看门狗电路的工作方法。
为实现上述目的,本发明还提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序运行时执行如上文所述的看门狗电路的工作方法的步骤。
相比于现有技术,具有信号校验功能的看门狗电路及其工作方法,具有如下的有益效果:
本发明通过对看门狗接收到的信号进行冗余校验和ECC校验,保证了其信号发送和接收的一致性,使看门狗能在信号正确传输的前提下正确处理和响应信号。
本发明通过对喂狗信号进行有效性判断,避免了短时间内重复喂狗导致的数据丢失和安全隐患,确保了喂狗信号不是在系统总线阻塞、挂死等情况下产生的错误信号。
附图说明
结合附图并参考以下具体实施方式,本申请各实施例的上述和其他特征、优点及方面将变得更加明显。贯穿附图中,相同的附图标记表示相同的元素。应当理解附图是示意性的,原件和元素不一定按照比例绘制。
图1为本申请实施例提供的一种具有信号校验功能的看门狗电路示意图;
图2为本申请一个实施例的ECC校验电路的结构示意图;
图3为本申请一个实施例的冗余校验电路的结构示意图;
图4为本申请一个实施例的注错电路的结构示意图;
图5为本申请一个实施例的看门狗电路的结构示意图;
图6为本申请一个实施例的计数器的工作模式图。
具体实施方式
下面将参照附图更详细地描述本申请的实施例。虽然附图中显示了本申请的某些实施例,然而应当理解的是,本申请可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本申请。应当理解的是,本申请的附图及实施例仅用于示例性作用,并非用于限制本申请的保护范围。
应当理解,本申请的方法实施方式中记载的各个步骤可以按照不同的顺序执行,和/或并行执行。此外,方法实施方式可以包括附加的步骤和/或省略执行示出的步骤。本申请的范围在此方面不受限制。
本文使用的术语“包括”及其变形是开放性包括,即“包括但不限于”。术语“基于”是“至少部分地基于”。术语“一个实施例”表示“至少一个实施例”;术语“另一实施例”表示“至少一个另外的实施例”;术语“一些实施例”表示“至少一些实施例”。其他术语的相关定义将在下文描述中给出。
需要注意,本申请中提及的“一个”、“多个”的修饰是示意性而非限制性的,本领域技术人员应当理解,除非在上下文另有明确指出,否则应该理解为“一个或多个”。“多个”应理解为两个或以上。
下面,将参考附图详细地说明本申请的实施例。
实施例1
图1为本申请实施例提供的一种具有信号校验功能的看门狗电路示意图。如图1所示,包括注错电路111、校验电路110和看门狗电路114,其中,所述校验电路包括ECC校验电路1101和冗余校验电路1102,注错电路111与所述校验电路110通信连接,所述校验电路110与看门狗电路114通信连接。
其中,校验电路110电路用于对看门狗电路接收到的信号做校验,确保其接收到的信号是发送方发送的信号,ECC校验电路1101用于对多位的总线控制信号进行校验,冗余校验电路1102用于对直连的信号进行校验,注错电路111用于输出错误信号对检验电路的功能进行监测,看门狗电路114用于响应经校验电路校验过的信号。
图2为本申请一个实施例的ECC校验电路1101的结构示意图,如图2所示,ECC校验电路1101包括通信连接的发送端ECC校验电路201和接收端ECC校验电路202,发送端ECC校验电路201设置在信号发送端,接收端ECC校验电路202设置在看门狗电路114的接收信号端。
发送端ECC校验电路201包括第一校验模块2011和第二检验模块2012;第一校验模块2011,用于判断信号发送端输入发送端ECC校验电路201的payload信号和ECC_code信号是否匹配,若是则向接收端ECC校验电路202发送payload信号,若否则报错;第二检验检验模块2022用于比对校验接收端ECC校验电路202输入发送端ECC校验电路201的payload信号和ECC_code信号是否匹配,若否则报错。
接收端ECC校验电路202包括第三校验模块2021、ECC编码模块2022、第一寄存器2023、第二寄存器2024、第三寄存器2025;第一寄存器2023用于将输入的ECC_code信号保存后送入发送端ECC校验电路201的第一校验模块201;第二寄存器2024用于将输入的payload信号保存后输出的同时送入第三校验模块2021;ECC编码模块2022用于对输入的payload信号进行ECC编码为ECC_code送入第三寄存器2025;第三寄存器2025用于将ECC_code信号保存后输出的同时送入第三校验模块2021;第三校验模块2021用于比对校验从第三寄存器2025输入的ECC_code信号和从第二寄存器2024输入的payload信号是否匹配,若是则向发送端ECC校验电路201的第一校验模块2011发送payload信号,若否则报错。
图3为本申请一个实施例的冗余校验电路的示意图,冗余校验电路1102用于对直连的信号做冗余校验,信号发送端在发送控制信号时,会向冗余校验电路1102发送控制信号INPUT_P及与其极性相反的控制信号INPUT_N,冗余校验电路1102对其接收到的两信号进行校验并将校验后的信号。
如图3所示,包括第一同步器301、第二同步器302、或门303、非门304、与门305、异或门306和比较器307。第一同步器301和第二同步器302的边沿信号输出端与或门303的输入端连接,或门303的输出端与非门304的输入端连接,非门304的输出端于与门305的一输入端连接;第一同步器301和第二同步器302的控制信号输出端与比较器307的输入端连接,比较器307的输出端与与门305的另一输入端连接,与门305的输出端与异或门307的一输入端连接,异或门307的另一输入端与第二同步器302的控制信号输出端连接。第一同步器301的控制信号输出端与看门狗电路114连接。
需要说明的是,第一同步器301的输入端为控制信号INPUT_P,第二同步器302的输入端为控制信号INPUT_N。
需要说明的是,无错情况下,INPUT_P信号与INPUT_N信号极性相反。
需要说明的是,异或门307的输出端的信号用于lockstep,与冗余校验电路1102主要功能并不相关,便不在此赘述。
图4为本申请一个实施例的注错电路111的结构示意图,注错电路111用于额外产生一个极性与输入信号相同或不同的信号后来验证ECC校验电路1101和冗余校验电路1102的功能。
如图4所示,注错电路111包括缓冲器401,反相器402和异或门403,缓冲器401的输入端与反相器402的输入端连接,反相器的输出端与异或门403连接。
例如,验证ECC校验电路1101的功能时,对信号发送端发送的试错信号payload和其对应的ECC_code信号,注错电路111使其两信号中的任一信号的一位作为缓冲器401的输入信号irq1,异或门403的另一输入信号irq_in=~irq1,此时异或门403的输出信号irq_out2=~irq1,用注错电路产生的irq_out2代替irq1,使试错信号payload和ECC_code信号不再匹配,再将不匹配的payload和ECC_code信号送入ECC校验电路1101验证其是否能检出错误。
例如,验证冗余校验电路1102的功能时,缓冲器401的输入信号irq1为信号发送端发送的注错信号,异或门403的另一输入信号irq_in=1,注错电路111产生两个极性相同的试错信号irq_out1和irq_out2送入冗余校验电路1102,验证其是否能检出错误。
图5为本申请一个实施例的看门狗电路的结构示意图,用于响应经信号校验电路校验后的信号并在响应喂狗信号前进行有效性判断。
如图5所示,包括时钟选择器502,计数器503、刷新控制器501、复位控制器505、中断控制器506和阈值选择器504;所述时钟选择器502、刷新控制器501、复位控制器505、中断控制器506和阈值选择器504均与计数器503通信连接,所述刷新控制器501与所述中断控制器506通信连接。
其中,时钟选择器502用于计数器工作工作时钟的选择和分频;计数器503为32位计数器,为了便于在自检时提高自检速度,采用4个8位计数器构成,这样32位逐位翻转自检的时间变成4个8位逐位并行翻转,大大缩短了自检时间;阈值选择器504用于设置计数器的溢出值wtc;复位控制器505用于在计数器溢出时,输出复位信号;中断控制器506用于处理中断;刷新控制器501用于响应喂狗信号刷新计数器,在响应前根据输入的阈值窗口值win_limit、Refr_trig和时间阈值seq_delta对喂狗信号进行有效性判断。
图6为本申请一个实施例的计数器的工作模式图,如图6所示,横坐标为时刻T,纵坐标为计数器的值CNT,看门狗电路114分别在t1和t2时都接收到喂狗信号,在t3时计数器达到溢出值;t1时,此时计数器的值位于Window_low_limit(对应win_limit)和Win_time_out(对应wtc)之间时,响应喂狗信号,刷新控制器501控制计数器503清零;t2时,此时计数器503的值小于Window_low_limit,刷新控制器501不控制计数器503清零,向中断控制器506发送相应的中断信息;t3时刻时,计数器503达到溢出值,复位控制器505输出复位信号,向中断控制器506发送相应的中断信息。
实施例2
本发明的一种看门狗电路的工作方法,该方法体现在看门狗的工作过程中,下面参考图1-6对本发明的方法进行详细描述:
看门狗电路接收到外界信号时,校验接收到的信号与信号发送方发送的信号是否一致;
看门狗电路在响应喂狗信号前,对喂狗信号进行有效性判断。
优选地,所述校验看门狗接收到的信号的方法包括冗余校验和ECC校验,一般来说,看门狗接收到的信号有直连信号和总线信号两种,对于直连的信号采用冗余校验,对于总线信号采用ECC校验。
例如,对于直连的信号,信号发送方产生一对极性相反的控制信号,这对信号经过传输通路最终进入看门狗电路前,会先做端到端冗余检测,正极性的信号经过非门转换成反极性的信号并通过异或逻辑诊断输入控制逻辑是否产生错误。当无错误产生时,看门狗电路进一步响应此控制逻辑。当错误产生时,寄存器将记录此次异常读写情况并产生错误中断,中央处理器将读取寄存器中记录的错误信息,最终根据优先级及危险程度进行反馈。
例如,对于总线传输的信号,在数据传输发起方会进行ECC编码,输出包含原信号与ECC编码信号,这对信号经过传输通路最终进入看门狗电路前会进行ECC检验,当检验无异常时,看门狗电路将响应信号。如果出现一位错误,ECC校验的SEC功能可将其纠正后,看门狗电路响应此次控制信号,同时可读寄存器会记录下此次的异常并输出一个可纠正中断的信息发给中央处理器仲裁,然后中央处理器将会对控制信号发起方发起检测。如果产生两位及以上错误时候,ECC校验的DED功能(双比特错误检查)将检测出该问题,但是不对信号进行纠正,可读寄存器会记录下此次异常,看门狗电路将不会响应此次控制信号的命令,而产生更高级别的中断交给中央处理器仲裁。
优选地,所述方法还包括对校验看门狗接收到的信号的方法进行注错检测,为了确保对信号的校验过程不会存在问题,加入注错检测,能够验证对信号的校验是否准确,提高了鲁棒性。
优选地,有效性判断的方法包括以下两种,需要说明的是,以下两种可以同时使用也可以使用任意一种。
第一种是阈值窗口检测,其在接收喂狗信号时,判断看门狗计数器此时的值是否在阈值窗口内,即是否在window_low_limit和wdt_time_out之间,若是,看门狗响应喂狗信号,执行清零,若否,则看门狗不响应该喂狗信号并产生中断上报中央处理器;
第二种是窗口时间检测,其在接收喂狗信号时,寄存器保存此时计数器的数值R1,同时中央处理器读取计数器数值记作R2后并写回读取的数值记作R3,当R1=R2=R3,且读写时间差小于预设时间阈值seq_delta时,看门狗响应该喂狗信号。
优选地,所述方法还包括计数器自检,其中,所述计数器由多个子计数器构成,检测时子计数器并行检测。
优选地,在所述窗口时间检测步骤中,中央处理器读写操作时对数据进行ECC编码。
实施例3
本发明的一个实施例,还提供了一种看门狗的芯片,包括上述任一具有信号校验功能的看门狗电路。
实施例4
本发明的一个实施例,还提供了一种电路板,包括上述任一具有信号校验功能的看门狗电路,或包括上述看门狗的芯片。
实施例5
本发明的一个实施例,还提供了一种电子设备,包括:至少一个处理器和存储器;所述存储器存储计算机执行指令;所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行上述任一项所述的方法。
实施例6
本发明的一个实施例,还提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序运行时执行如上文所述的看门狗电路的工作方法的步骤。
以上描述仅为本申请的部分实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的公开范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离上述公开构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
此外,虽然采用特定次序描绘了各操作,但是这不应当理解为要求这些操作以所示出的特定次序或以顺序次序来执行。在一定环境下,多任务和并行处理可能是有利的。同样地,虽然在上面论述中包含了若干具体实现细节,但是这些不应当被解释为对本申请的范围的限制。在单独的实施例的上下文中描述的某些特征还可以组合地实现在单个实施例中。相反地,在单个实施例的上下文中描述的各种特征也可以单独地或以任何合适的子组合的方式实现在多个实施例中。
尽管已经采用特定于结构特征和/或方法逻辑动作的语言描述了本主题,但是应当理解所附权利要求书中所限定的主题未必局限于上面描述的特定特征或动作。相反,上面所描述的特定特征和动作仅仅是实现权利要求书的示例形式。

Claims (17)

1.一种具有信号校验功能的看门狗电路,其特征在于,包括:
信号校验电路,与信号发送方通信连接,用于校验看门狗电路接收到的信号与信号发送方发送的信号是否一致;
注错电路,与信号校验电路通信连接,用于对信号校验电路的功能进行检测;
看门狗电路,与信号校验电路通信连接,用于响应经信号校验电路校验后的信号;
所述看门狗电路包括刷新控制器,所述刷新控制器与看门狗电路的计数器通信连接,用于对喂狗信号进行有效性判断后控制计数器刷新。
2.根据权利要求1所述的具有信号校验功能的看门狗电路,其特征在于,所述信号检验电路包括ECC校验电路,所述ECC校验电路用于对总线信号进行校验,所述总线信号包括原始信号及其对应的ECC编码信号。
3.根据权利要求2所述的具有信号校验功能的看门狗电路,所述ECC校验电路包括相互通信连接的发送端ECC校验电路和接收端ECC校验电路,所述发送端ECC校验电路包括第一校验模块和第二校验模块,所述接收端ECC校验电路包括第三校验模块、ECC编码模块、第一寄存器、第二寄存器和第三寄存器;所述第一校验模块的原始信号输入端和ECC信号输入端分别与信号发送方的原始信号发送端和ECC信号发送端连接,第一校验模块的输出端与第二寄存器和ECC编码器连接,所述ECC编码器的输出端与第三寄存器连接,所述第三寄存器和第二寄存器的输出端分别与第三校验模块的ECC信号输入端和原始信号输入端连接,第二寄存器的输出端还与看门狗电路的信号输入端连接,第三校验模块的输出端与第而校验模块的原始信号输入端连接,所述第一寄存器的输入端与第一校验模块的第二输入端连接,第一寄存器的输出端与第二校验模块的ECC信号输入端连接。
4.根据权利要求1所述的具有信号校验功能的看门狗电路,其特征在于,所述信号校验电路包括冗余校验电路,所述冗余校验电路用于对直连信号进行校验,所述直连信号包括原始信号及与其极性相反的反原始信号。
5.根据权利要求4所述的具有信号校验功能的看门狗电路,其特征在于,所述冗余校验电路包括第一同步器、第二同步器、或门、非门、与门、异或门和比较器,第一同步器和第二同步器的输入端分别与信号发送端的原始信号发送端和反原始信号发送端连接,第一同步器和第二同步器的边沿信号输出端与或门的输入端连接,或门的输出端与非门的输入端连接,非门的输出端于与门的一输入端连接;第一同步器和第二同步器的控制信号输出端与比较器的两输入端连接,比较器的输出端与与门的另一输入端连接,与门的输出端与异或门的一输入端连接,异或门的另一输入端与第二同步器的控制信号输出端连接,第一同步器的控制信号输出端与看门狗电路的信号输入端连接。
6.根据权利要求1所述的具有信号校验功能的看门狗电路,其特征在于,所述看门狗电路还包括时钟选择器、复位控制器、中断控制器和阈值选择器;所述时钟选择器、刷新控制器、复位控制器、中断控制器和阈值选择器均与计数器通信连接;所述刷新控制器还与所述中断控制器通信连接。
7.根据权利要求1所述的具有信号校验功能的看门狗电路,其特征在于,所述计数器由若干子计数器构成。
8.一种看门狗电路的工作方法,包括:
校验看门狗接收到的信号与信号发送方发送的信号是否一致;
在响应喂狗信号前,对喂狗信号进行有效性判断。
9.根据权利要求8所述的看门狗电路的工作方法,其特征在于,所述方法还包括对校验看门狗接收到的信号的方法进行注错检测。
10.根据权利要求8所述的看门狗电路的工作方法,其特征在于,所述校验看门狗接收到的信号的方法包括冗余校验和ECC校验。
11.根据权利要求8所述的看门狗电路的工作方法,其特征在于,所述方法还包括计数器自检,其中,所述计数器由多个子计数器构成,检测时子计数器并行检测。
12.根据权利要求8所述的看门狗电路的工作方法,其特征在于,所述有效性判断的方法包括:
阈值窗口检测,包括:接收喂狗信号时,判断看门狗计数器的值是否在阈值窗口内,若是,看门狗响应喂狗信号,计数器执行清零,若否,则看门狗不响应该喂狗信号并上报中央处理器;
和/或窗口时间检测,所述窗口时间检测包括:接收喂狗信号时,看门狗寄存器保存此时计数器的数值R1,同时中央处理器读取计数器数值记作R2后并写回读取的数值记作R3,当R1=R2=R3,且读写时间差小于预设时间阈值t时,看门狗响应该喂狗信号,若否,则看门狗不响应该喂狗信号并上报中央处理器。
13.根据权利要求12所述的看门狗电路的工作方法,其特征在于,在所述窗口时间检测步骤中,中央处理器读写操作时对数值进行ECC编码。
14.一种看门狗芯片,其特征在于,包括:权利要求1-7任一项所述的具有信号校验功能的看门狗电路。
15.一种电路板,其特征在于,包括:权利要求1-7任一项所述的具有信号校验功能的看门狗电路,或者包括权利要求14所述的看门狗芯片。
16.一种电子设备,其特征在于,包括:至少一个处理器和存储器;
所述存储器存储计算机执行指令;
所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行权利要求8-13任一项所述的看门狗电路的工作方法。
17.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序运行时执行权利要求8-13任一项所述的看门狗电路的工作方法。
CN202210644018.XA 2022-06-09 2022-06-09 一种具有信号校验功能的看门狗电路及其工作方法 Active CN114721862B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210644018.XA CN114721862B (zh) 2022-06-09 2022-06-09 一种具有信号校验功能的看门狗电路及其工作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210644018.XA CN114721862B (zh) 2022-06-09 2022-06-09 一种具有信号校验功能的看门狗电路及其工作方法

Publications (2)

Publication Number Publication Date
CN114721862A true CN114721862A (zh) 2022-07-08
CN114721862B CN114721862B (zh) 2022-09-09

Family

ID=82232448

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210644018.XA Active CN114721862B (zh) 2022-06-09 2022-06-09 一种具有信号校验功能的看门狗电路及其工作方法

Country Status (1)

Country Link
CN (1) CN114721862B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116225771A (zh) * 2023-05-08 2023-06-06 上海励驰半导体有限公司 一种系统外部监控复位电路、芯片、电子设备及相关设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100306518A1 (en) * 2009-05-27 2010-12-02 Suryawanshi Ganesh R Method for managing the reset of a data processor
CN106873403A (zh) * 2015-12-10 2017-06-20 北京铁路信号有限公司 Can总线控制器
CN211653636U (zh) * 2020-03-31 2020-10-09 南京国电南自维美德自动化有限公司 一种fpga芯片自动复位重启电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100306518A1 (en) * 2009-05-27 2010-12-02 Suryawanshi Ganesh R Method for managing the reset of a data processor
CN106873403A (zh) * 2015-12-10 2017-06-20 北京铁路信号有限公司 Can总线控制器
CN211653636U (zh) * 2020-03-31 2020-10-09 南京国电南自维美德自动化有限公司 一种fpga芯片自动复位重启电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116225771A (zh) * 2023-05-08 2023-06-06 上海励驰半导体有限公司 一种系统外部监控复位电路、芯片、电子设备及相关设备
CN116225771B (zh) * 2023-05-08 2023-07-25 上海励驰半导体有限公司 一种系统外部监控复位电路、芯片、电子设备及相关设备

Also Published As

Publication number Publication date
CN114721862B (zh) 2022-09-09

Similar Documents

Publication Publication Date Title
US6829729B2 (en) Method and system for fault isolation methodology for I/O unrecoverable, uncorrectable error
KR101606289B1 (ko) 프로그래머블 컨트롤러
CN102135925B (zh) 用于检测错误检查和纠正内存的方法和装置
US6845469B2 (en) Method for managing an uncorrectable, unrecoverable data error (UE) as the UE passes through a plurality of devices in a central electronics complex
US11061783B2 (en) Error detection circuit
CN114721862B (zh) 一种具有信号校验功能的看门狗电路及其工作方法
JP2011043957A (ja) 障害監視回路、半導体集積回路及び故障個所特定方法
CN109074294A (zh) 通信装置和通信系统
CN116049249A (zh) 报错信息处理方法、装置、系统、设备和存储介质
US10467889B2 (en) Alarm handling circuitry and method of handling an alarm
CN103137227B (zh) 核电站安全级dcs的软件共模故障检测系统及其控制方法
CN112068985A (zh) 带编程指令识别的norflash存储器ecc检纠错方法及系统
US11748220B2 (en) Transmission link testing
CN106716387B (zh) 存储器诊断电路
JPH0535616A (ja) データ転送システム
CN109101359B (zh) 设备、设备部件间信息传输方法、模块及计算机设备
JPH06214895A (ja) バス監視方法
CN115904797B (zh) 基于现场可编程门阵列的cpu内存诊断方法、系统和设备
US11374576B1 (en) Self-diagnostic counter
EP4256354B1 (en) Safety mechanisms for artificial intelligence units used in safety critical applications
CN118051375A (zh) 用于计算设备间直连链路的故障诊断的方法和系统
CN116089156A (zh) 一种纠错模块检测方法、装置、电子设备及存储介质
JPS6027423B2 (ja) 擬似間欠誤り検査符号発生装置
CN105830162B (zh) 用于识别至少一个存储器元件中的错误数据的方法和装置
JP5381151B2 (ja) 情報処理装置、バス制御回路、バス制御方法及びバス制御プログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant