CN114296503A - 一种超低功耗可编程低压差线性稳压源电路 - Google Patents

一种超低功耗可编程低压差线性稳压源电路 Download PDF

Info

Publication number
CN114296503A
CN114296503A CN202111681316.8A CN202111681316A CN114296503A CN 114296503 A CN114296503 A CN 114296503A CN 202111681316 A CN202111681316 A CN 202111681316A CN 114296503 A CN114296503 A CN 114296503A
Authority
CN
China
Prior art keywords
capacitor
voltage
tube
port
ultra
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111681316.8A
Other languages
English (en)
Other versions
CN114296503B (zh
Inventor
郑志渊
姜秀彬
张琪
黄凯
郑丹丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Shuotian Technology Co ltd
Original Assignee
Hangzhou Shuotian Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Shuotian Technology Co ltd filed Critical Hangzhou Shuotian Technology Co ltd
Priority to CN202111681316.8A priority Critical patent/CN114296503B/zh
Publication of CN114296503A publication Critical patent/CN114296503A/zh
Application granted granted Critical
Publication of CN114296503B publication Critical patent/CN114296503B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Control Of Electrical Variables (AREA)

Abstract

本发明属于集成电路领域,公开了一种低压差线性稳压源电路,包括超低功耗电流源电路、可编程基准电压产生电路、超低功耗振荡器电路和超低功耗电压跟随器;本发明相比于传统的LDO电路,取消了电阻反馈回路,具有超低功耗的特征,同时利用了电容的电荷保持的特征,配合定时刷新的方法,并将电容做成容值可调的连接方式,可将VREF直接抬升到所需的输出电压值,再经过电压跟随后输出稳定电压,实现了可编程输出电压的超低功耗LDO。

Description

一种超低功耗可编程低压差线性稳压源电路
技术领域
本发明属于集成电路中的电源电压检测电路,尤其涉及一种超低功耗可编程低压差线性稳压源电路。
背景技术
集成电路为了应对各种工作环境,通常需要内置不随外界环境变化的稳压源电路,该稳压源电路能在合理的工作条件下输出稳定的电压。当电路需要在低电压运行时,就需要低压差稳压源,如LDO(低压差线性稳压源),而许多场合需要超低功耗稳压源电路,以适应对功耗要求越来越严苛的便携式电子产品应用场景。
如图1所示,传统的LDO由基准电压、运算放大器、开关功率管、串联分压电阻构成,由带隙基准源产生的基准电压VREF输入到运算放大器的反向输入端,而LDO输出电压产生的VOUT电压经过分压电阻R0、R1分压后得到反馈电压Vbak连接到运算放大器的同相输入端,运算放大器放大VREF和Vbak的误差值后输出给到功率PMOS管的栅极Gate端,以驱动功率管调节输出电压VOUT,最后得到稳定的输出电压:
Figure BDA0003446743930000011
传统的LDO电路因为使用了分压电阻,则在分压电阻这条回路会产生消耗电流I0
Figure BDA0003446743930000012
这通常消耗了较大的功耗,以电阻上消耗10nA为例,1V输出电压的LDO就需要100MΩ的分压电阻,而这在普通工艺的集成电路中很难实现。如果要降低这条通路的功耗,通常需要较大的电阻,占据了较大的芯片面积,增加了产品的成本。
发明内容
为解决现有技术中存在的上述技术问题,本发明提供了一种超低功耗可编程低压差线性稳压源电路。具体技术方案如下:
一种低压差线性稳压源电路,包括超低功耗电流源电路、可编程基准电压产生电路、超低功耗振荡器电路和超低功耗电压跟随器;
所述超低功耗电流源电路产生稳定的电流源偏置电压VP和VN用于供给可编程基准电压产生电路和超低功耗电压跟随器偏置;所述超低功耗振荡器电路产生的三路控制时钟P1、P2、P3给可编程基准电压产生电路以区分不同工作区间;所述可编程基准电压产生电路接收超低功耗电流源电路产生的电流源偏置电压VP和超低功耗振荡器产生的控制时钟以及编程选择输入Msel[x:0]、Csel[n:0],输出基准电压VREF;所述超低功耗电压跟随器接收超低功耗电流源电路产生的电流源偏置电压VN和可编程基准电压产生电路产生的基准电压VREF,经过电压跟随后输出不随负载变化的稳定电压VOUT。
进一步的,所述可编程基准电压产生电路通过如下方式构成:第一PMOS管M1的栅极分别和电流源偏置电压VP、第二PMOS管M2的栅极相连,源极与电源电压VCC相连,漏极分别和PNP三极管的发射极、第三PMOS管的栅极、开关管S1/S6/S8的第一端口相连;第二PMOS管M2的源极与电源电压VCC相连,漏极分别与第三PMOS管M3和第四PMOS管M4的源极相连,M1和M2共同组成电流镜电路;第一开关管S1的第三端口控制端和开关管S3/S5/S6/S7/S8的第三端口控制端相连,并由超低功耗振荡器的第一相位控制时钟信号P1控制,第一开关管S1的第二端口分别和第一电容C1的第一端口、第二开关管S2的第一端口、第四开关管S4的第一端口相连接;第一电容C1的第二端口连接到公共地GND;第二开关管S2的第三端口控制端和开关管S4/S9的第三端口控制端相连,并由超低功耗振荡器的第二相位控制时钟信号P2控制,S2的第二端口分别和可编程电容C2的第一端、第三开关管S3的第一端相连;第三PMOS管M3的漏极分别和二极管连接的第一可编程的NMOS管M5的漏极、M5的栅极、第二可编程的NMOS管M6的栅极相连;第四PMOS管M4的栅极和M4的漏极短接并分别和第二NMOS管M6的漏极、开关管S5/S7的第一端口相连;第四开关管S4的第二端口分别和第六开关管S6第一端口、第三电容C3的第二端口相连;第五开关管S5的第二端口分别和第三电容C3、开关管S9的第一端口相连;第九开关管S9的第二端口分别和第八开关管S8的第二端口、第四电容C4的第二端口相连;第七开关管S7的第二端口分别和第四电容的第一端口、第十开关管S10的第一端口相连;第十开关管S10的第三端口由超低功耗振荡器的第三相位控制时钟信号P3控制,第十开关管S10的第二端口与第五电容C5的第一端口相连并作为基准电压VREF端口;第一PNP三极管Q1的集电极和基极短路并分别与第一电容C1的第二端口、可编程电容C2的第二端口、第三开关管S3的第二端、第一可编程的NMOS管M5的源极、第二可编程的NMOS管M6的源极、第五电容C5的第二端口共同连接到公共地GND。
进一步的,所述超低功耗电流源电路产生电流源偏置电压VP给可编程基准电压产生电路的PMOS电流镜电路M1/M2提供偏置电压,使M1/M2的漏极电流不随电源电压波动,另外产生电流源偏置电压VN给超低功耗电压跟随器的NMOS电流镜器件M7提供偏置电压,使M7的漏极电流不随电源电压波动。
进一步的,所述超低功耗振荡器电路产生控制时钟P1、P2和P3,控制时钟P1、P2和P3周期性地产生高电平信号,维持时间分别为t1、t2和t3,其余时间为低电平;控制时钟P1的下降沿与控制时钟P2的上升沿有时间间隔td1,控制时钟P2上升沿与控制时钟P3的上升沿有时间间隔td2,控制时钟P3的下降沿略早于或等于控制时钟P2的下降沿;控制时钟P1与可编程基准电压产生电路的开关S1/S3/S5/S6/S7/S8的第三端口控制端相连,控制时钟P2与可编程基准电压产生电路的开关S2/S4/S9的第三端口控制端相连,控制时钟P3与可编程基准电压产生电路的开关S10的第三端口控制端相连。
进一步的,当控制时钟P1是高电平时,第一开关S1是导通的,此时第一PMOS管M1对第一电容C1进行充电,使C1第一端口电压VC1_P1等于第一PNP管Q1的VBE电压,即:VC1_P1=VBE
当控制时钟P1是高电平时,第三开关S3也是导通的,使得可编程电容C2完成放电,即VC2_P1=0;
当控制时钟P1是高电平时,开关S5/S6/S7/S8也是导通的,此时第三电容C3两端的电压差VC3_P1和第四电容C4两端的电压差VC4_P1都等于第三PMOS管M3和第四PMOS管M4的栅极电压差ΔVG4_G3,即:VC3_P1=VC4_P1=ΔVG4_G3
当控制时钟P1是高电平时,控制时钟P2和P3为低电平,开关S2/S4/S9和S10都是断开的;
当控制时钟P2是高电平时,第二开关S2导通,开关S1/S3断开,此时可编程电容C2将与电容C1对Q1的VBE电压进行分压,即:
Figure BDA0003446743930000031
此时,开关S9导通,开关S5/S6/S7/S8断开,所以电容C3/C4以串联方式连接,使得电容C4的第一端与电容C3的第二端之间的电压差ΔVC4_C3_P2为2倍的PMOS管M3和PMOS管M4栅极电压差ΔVG4_G3,即:ΔVC4_C3_P2=2ΔVG4_G3
此时,开关S4导通,将并联连接的电容C1/C2和串联连接的电容C3/C4以串联方式连接,使得电容C4第一端相对于GND的电压等于C1和C2的并联电压加上C3/C4的串联电压,即:
Figure BDA0003446743930000041
当控制时钟P3由低电平转高电平时,控制时钟P2仍为高电平,也就是电容C4第一端电压在P3转为高电平前仍为VC4_P2,当控制使用P3变高后,开关S10导通,使电容C4的第一端和电容C5的第一端短接,电荷从电容C1/C2和电容C3/C4的电容串中流向电容C5,实现对电容C5的充电过程,随着时间的增长,使电容C5上的电压VC5_final等于电容C4的第一端电压VC4_P2,即:
Figure BDA0003446743930000042
Figure BDA0003446743930000043
进一步的,所述超低功耗电压跟随器通过如下方式构成:PMOS管M10的栅极和PMOS管M11的栅极漏极、NMOS管M9的漏极相连,PMOS管M10的漏极和NMOS管M8的漏极、功率PMOS管M12的栅极和米勒电容C6的第一端相连;NMOS管M8的栅极与可编程基准电压产生电路的输出电压VREF相连,NMOS管M8的源极分别和NMOS管M7的漏极、NMOS管M9的源极相连;NMOS管M7的栅极与超低功耗电流源电路的电流源偏置电压VN相连;功率PMOS管M12的漏极和NMOS管M9的栅极、米勒电容C6的第二段相连为LDO输出电压VOUT;PMOS管M10的源极、PMOS管M11的源极、功率PMOS管M12的源极共同连接到电源VCC;NMOS的源极连接到公共地GND;其中PMOS管M10、M11和NMOS管M8、M9以及电流镜管NMOS管M7共同组成经典的五管运放,然后和功率PMOS管M12共同组成VREF电压跟随器,米勒电容C6提供频率补偿的作用。
本发明相比于传统的LDO电路,取消了电阻反馈回路,具有超低功耗的特征,同时利用了电容的电荷保持的特征,配合定时刷新的方法,并将电容做成容值可调的连接方式,可将VREF直接抬升到所需的输出电压值,再经过电压跟随后输出稳定电压,实现了可编程输出电压的超低功耗LDO。
附图说明
图1是传统的LDO电路图;
图2是本发明的超低功耗可编程低压差线性稳压源电路框图;
图3是本发明的可编程基准电压产生电路的详细电路原理图;
图4是本发明的超低功耗电压跟随器的详细电路原理图;
图5是本发明的振荡器输出时钟示意图;
图6是可编程电容电路图;
图7是可编程NMOS电路图。
具体实施方式
下面结合附图对本发明的结构及其工作原理作详细说明。
术语解释:
LDO:low dropout regulator,低压差线性稳压源;
MOSFET:Metal-Oxide-Semiconductor Field-Effect Transistor,金属-氧化物半导体场效应晶体管,常简写为MOS;
PMOS:P型金属-氧化物半导体场效应晶体管;
NMOS:N型金属-氧化物半导体场效应晶体管;
ULP:Ultra Low Power,超低功耗。
如图2所示,本发明的超低功耗可编程低压差线性稳压源电路,包括超低功耗电流源电路、可编程基准电压产生电路、超低功耗振荡器电路和超低功耗电压跟随器。
所述超低功耗电流源电路产生稳定的电流源偏置电压VP和VN用于供给可编程基准电压产生电路和超低功耗电压跟随器偏置。超低功耗振荡器产生的三路控制时钟P1、P2、P3给可编程基准电压产生电路以区分不同工作区间。所述可编程基准电压产生电路接收超低功耗电流源电路产生的电流源偏置电压VP和超低功耗振荡器产生的控制时钟以及编程选择输入Msel[x:0]、Csel[n:0],输出基准电压VREF。所述超低功耗电压跟随器接收超低功耗电流源电路产生的电流源偏置电压VN和可编程基准电压产生电路产生的基准电压VREF,经过电压跟随后输出不随负载变化的稳定电压VOUT。
如图3所示,超低功耗振荡器电路产生控制时钟P1、P2和P3,控制时钟P1、P2和P3周期性地产生高电平信号,分别对可编程基准电压产生电路进行功能控制:
当可编程基准电压产生电路接收超低功耗电流源电路产生稳定的电流源偏置电压VP后,第一PMOS管M1作为电流镜管子产生电流I1,第一PNP管Q1接收电流镜PMOS管M1电流I1后产生基极-发射极电压VBE
Figure BDA0003446743930000061
其中
Figure BDA0003446743930000062
其中VT是热电压,
VBE=VBGR-γT (2)
其中VBGR是硅的带隙电压(约1.2V),γ是VBE的温度系数,VBE具有负温度系数。
当可编程基准电压产生电路接收超低功耗电流源电路产生稳定的电流源偏置电压VP后,第二PMOS管M2作为电流镜管子给M3、M4、M5、M6提供电流,当MOS工作在亚阈值区时,流过MOS管的电流为:
Figure BDA0003446743930000063
其中K是MOS的宽长比(W/L),其中
Figure BDA0003446743930000064
I0是一个工艺相关的参数,μ是载流子迁移率,COX是栅氧电容,η是亚阈值斜率因子,通常认为是个工艺常数,VGS是MOS管的栅源电压,VTH是MOS管的阈值电压。由于NMOS管M3、M4的源极短接的,所以
Figure BDA0003446743930000065
其中,根据电流镜特点:
Figure BDA0003446743930000066
因此
Figure BDA0003446743930000067
由上式可以看出ΔVG4_G3是一个正温度系数电压。
因此,可以将负温度系数电压VBE和正温度系数电压ΔVG4_G3通过乘以一定比例后相加,即可得到零温漂的电压VREF。
当控制时钟P1是高电平时,第一开关S1是导通的,此时第一PMOS管M1对第一电容C1进行充电,使C1第一端口电压VC1_P1等于第一PNP管Q1的VBE电压,
VC1_P1=VBE (6)
当控制时钟P1是高电平时,第三开关S3也是导通的,使得可编程电容C2完成放电,即VC2_P1=0;当控制时钟P1是高电平时,开关S5/S6/S7/S8也是导通的,此时第三电容C3两端的电压差VC3_P1和第四电容C4两端的电压差VC4_P1都等于第三PMOS管M3和第四PMOS管M4的栅极电压差ΔVG4_G3,即:
VC3_P1=VC4_P1=ΔVG4_G3 (7)
当控制时钟P1是高电平时,控制时钟P2和P3为低电平,开关S2/S4/S9和S10都是断开的。
当控制时钟P2是高电平时,第二开关S2导通,开关S1/S3断开,此时可编程电容C2将与电容C1对Q1的VBE电压进行分压,即:
Figure BDA0003446743930000071
此时,开关S9导通,开关S5/S6/S7/S8断开,所以电容C3/C4以串联方式连接,使得电容C4的第一端与电容C3的第二端之间的电压差ΔVC4_C3_P2为2倍的PMOS管M3和PMOS管M4栅极电压差ΔVG4_G3_P1,即:
ΔVC4_C3_P2=2ΔVG4_G3 (9)
此时,开关S4导通,将并联连接的电容C1/C2和串联连接的电容C3/C4以串联方式连接,使得电容C4第一端相对于GND的电压等于C1和C2的并联电压加上C3/C4的串联电压,即:
Figure BDA0003446743930000072
当控制时钟P3由低电平转高电平时,控制时钟P2仍为高电平,也就是电容C4第一端电压在P3转为高电平前仍为VC4_P2,当控制使用P3变高后,开关S10导通,使电容C4的第一端和电容C5的第一端短接,电荷从电容C1/C2和电容C3/C4的电容串中流向电容C5,实现对电容C5的充电过程,随着时间的增长,使电容C5上的电压VC5_final等于电容C4的第一端电压VC4_P2,即:
Figure BDA0003446743930000073
因此,负温度系数的VBE和正温度系数的ΔVG4_G3就可以通过编程调节C2和K5的值,从而得到零温漂的VREF值。
如图4所示,由于可编程基准电压产生电路得到的VREF电压驱动能力很弱,无法直接作为LDO的输出带动负载,所以通过一级电压跟随器得到VOUT后再驱动负载,相比传统的LDO,这一级取消了反馈电阻,使得功耗可以做的非常低,实现整个方案超低功耗的要求。
如图5所示,是一个可编程电容的示例,通过数字编码输入控制开关,最终得到不同的电容值,当Csel[n]=0时,C2_n的第一端与公共地GND短接,C2_n不起作用,当Csel[n]=1时,C2_n的第一端与A短接,实现电容的并联,通过控制数字编码不同得到不同电容值
Figure BDA0003446743930000081
其中m是一个正整数。
进一步的,可以设置当Csel[n]=1时,C2_n的第一端与公共地GND短接,C2_n不起作用,当Csel[n]=0时,C2_n的第一端与A短接,实现电容的并联。
进一步的,也可以将C1做成可编程电容。
如图6所示,是一个可编程MOS管的示例,通过数字编码输入控制开关,最终得到不同宽长比(W/L)的MOS管,当Msel[x]=0时,M5_x的栅漏端与公共地GND短接,C5_x不起作用,当Msel[x]=1时,M5_x的栅漏端与B短接,实现MOS管的并联,通过控制数字编码不同得到不同的宽长比(W/L)
Figure BDA0003446743930000082
其中y为正整数。
进一步的,也可以将M3、M4、M6做成可编程MOS管。
如图7所示,所述超低功耗振荡器电路产生控制时钟P1、P2和P3,控制时钟P1、P2和P3周期性地产生高电平信号,维持时间分别为t1、t2和t3,其余时间为低电平。控制时钟P1的下降沿与控制时钟P2的上升沿有个时间间隔td1,控制时钟P2上升沿与控制时钟P3的上升沿有个时间间隔td2,控制时钟P3的下降沿可略早于或等于控制时钟P2的下降沿。控制时钟P1与可编程基准电压产生电路的开关S1/S3/S5/S6/S7/S8的第三端口控制端相连,控制时钟P2与可编程基准电压产生电路的开关S2/S4/S9的第三端口控制端相连,控制时钟P3与可编程基准电压产生电路的开关S10的第三端口控制端相连。

Claims (6)

1.一种低压差线性稳压源电路,包括超低功耗电流源电路、可编程基准电压产生电路、超低功耗振荡器电路和超低功耗电压跟随器;其特征在于:
所述超低功耗电流源电路产生稳定的电流源偏置电压VP和VN用于供给可编程基准电压产生电路和超低功耗电压跟随器偏置;所述超低功耗振荡器电路产生的三路控制时钟P1、P2、P3给可编程基准电压产生电路以区分不同工作区间;所述可编程基准电压产生电路接收超低功耗电流源电路产生的电流源偏置电压VP和超低功耗振荡器产生的控制时钟以及编程选择输入Msel[x:0]、Csel[n:0],输出基准电压VREF;所述超低功耗电压跟随器接收超低功耗电流源电路产生的电流源偏置电压VN和可编程基准电压产生电路产生的基准电压VREF,经过电压跟随后输出不随负载变化的稳定电压VOUT。
2.如权利要求1所述的低压差线性稳压源电路,其特征在于:所述可编程基准电压产生电路通过如下方式构成:第一PMOS管M1的栅极分别和电流源偏置电压VP、第二PMOS管M2的栅极相连,源极与电源电压VCC相连,漏极分别和PNP三极管的发射极、第三PMOS管的栅极、开关管S1/S6/S8的第一端口相连;第二PMOS管M2的源极与电源电压VCC相连,漏极分别与第三PMOS管M3和第四PMOS管M4的源极相连,M1和M2共同组成电流镜电路;第一开关管S1的第三端口控制端和开关管S3/S5/S6/S7/S8的第三端口控制端相连,并由超低功耗振荡器的第一相位控制时钟信号P1控制,第一开关管S1的第二端口分别和第一电容C1的第一端口、第二开关管S2的第一端口、第四开关管S4的第一端口相连接;第一电容C1的第二端口连接到公共地GND;第二开关管S2的第三端口控制端和开关管S4/S9的第三端口控制端相连,并由超低功耗振荡器的第二相位控制时钟信号P2控制,S2的第二端口分别和可编程电容C2的第一端、第三开关管S3的第一端相连;第三PMOS管M3的漏极分别和二极管连接的第一可编程的NMOS管M5的漏极、M5的栅极、第二可编程的NMOS管M6的栅极相连;第四PMOS管M4的栅极和M4的漏极短接并分别和第二NMOS管M6的漏极、开关管S5/S7的第一端口相连;第四开关管S4的第二端口分别和第六开关管S6第一端口、第三电容C3的第二端口相连;第五开关管S5的第二端口分别和第三电容C3、开关管S9的第一端口相连;第九开关管S9的第二端口分别和第八开关管S8的第二端口、第四电容C4的第二端口相连;第七开关管S7的第二端口分别和第四电容的第一端口、第十开关管S10的第一端口相连;第十开关管S10的第三端口由超低功耗振荡器的第三相位控制时钟信号P3控制,第十开关管S10的第二端口与第五电容C5的第一端口相连并作为基准电压VREF端口;第一PNP三极管Q1的集电极和基极短路并分别与第一电容C1的第二端口、可编程电容C2的第二端口、第三开关管S3的第二端、第一可编程的NMOS管M5的源极、第二可编程的NMOS管M6的源极、第五电容C5的第二端口共同连接到公共地GND。
3.如权利要求2所述的低压差线性稳压源电路,其特征在于:所述超低功耗电流源电路产生电流源偏置电压VP给可编程基准电压产生电路的PMOS电流镜电路M1/M2提供偏置电压,使M1/M2的漏极电流不随电源电压波动,另外产生电流源偏置电压VN给超低功耗电压跟随器的NMOS电流镜器件M7提供偏置电压,使M7的漏极电流不随电源电压波动。
4.如权利要求3所述的低压差线性稳压源电路,其特征在于:所述超低功耗振荡器电路产生控制时钟P1、P2和P3,控制时钟P1、P2和P3周期性地产生高电平信号,维持时间分别为t1、t2和t3,其余时间为低电平;控制时钟P1的下降沿与控制时钟P2的上升沿有时间间隔td1,控制时钟P2上升沿与控制时钟P3的上升沿有时间间隔td2,控制时钟P3的下降沿略早于或等于控制时钟P2的下降沿;控制时钟P1与可编程基准电压产生电路的开关S1/S3/S5/S6/S7/S8的第三端口控制端相连,控制时钟P2与可编程基准电压产生电路的开关S2/S4/S9的第三端口控制端相连,控制时钟P3与可编程基准电压产生电路的开关S10的第三端口控制端相连。
5.如权利要求4所述的低压差线性稳压源电路,其特征在于:当控制时钟P1是高电平时,第一开关S1是导通的,此时第一PMOS管M1对第一电容C1进行充电,使C1第一端口电压VC1_P1等于第一PNP管Q1的VBE电压,即:VC1_P1=VBE
当控制时钟P1是高电平时,第三开关S3也是导通的,使得可编程电容C2完成放电,即VC2_P1=0;
当控制时钟P1是高电平时,开关S5/S6/S7/S8也是导通的,此时第三电容C3两端的电压差VC3_P1和第四电容C4两端的电压差VC4_P1都等于第三PMOS管M3和第四PMOS管M4的栅极电压差ΔVG4_G3,即:VC3_P1=VC4_P1=ΔVG4_G3
当控制时钟P1是高电平时,控制时钟P2和P3为低电平,开关S2/S4/S9和S10都是断开的;
当控制时钟P2是高电平时,第二开关S2导通,开关S1/S3断开,此时可编程电容C2将与电容C1对Q1的VBE电压进行分压,即:
Figure FDA0003446743920000031
此时,开关S9导通,开关S5/S6/S7/S8断开,所以电容C3/C4以串联方式连接,使得电容C4的第一端与电容C3的第二端之间的电压差ΔVC4_C3_P2为2倍的PMOS管M3和PMOS管M4栅极电压差ΔVG4_G3,即:ΔVC4_C3_P2=2ΔVG4_G3
此时,开关S4导通,将并联连接的电容C1/C2和串联连接的电容C3/C4以串联方式连接,使得电容C4第一端相对于GND的电压等于C1和C2的并联电压加上C3/C4的串联电压,即:
Figure FDA0003446743920000032
当控制时钟P3由低电平转高电平时,控制时钟P2仍为高电平,也就是电容C4第一端电压在P3转为高电平前仍为VC4_P2,当控制使用P3变高后,开关S10导通,使电容C4的第一端和电容C5的第一端短接,电荷从电容C1/C2和电容C3/C4的电容串中流向电容C5,实现对电容C5的充电过程,随着时间的增长,使电容C5上的电压VC5_final等于电容C4的第一端电压VC4_P2,即:
Figure FDA0003446743920000033
Figure FDA0003446743920000034
6.如权利要求5所述的低压差线性稳压源电路,其特征在于:
所述超低功耗电压跟随器通过如下方式构成:PMOS管M10的栅极和PMOS管M11的栅极漏极、NMOS管M9的漏极相连,PMOS管M10的漏极和NMOS管M8的漏极、功率PMOS管M12的栅极和米勒电容C6的第一端相连;NMOS管M8的栅极与可编程基准电压产生电路的输出电压VREF相连,NMOS管M8的源极分别和NMOS管M7的漏极、NMOS管M9的源极相连;NMOS管M7的栅极与超低功耗电流源电路的电流源偏置电压VN相连;功率PMOS管M12的漏极和NMOS管M9的栅极、米勒电容C6的第二段相连为LDO输出电压VOUT;PMOS管M10的源极、PMOS管M11的源极、功率PMOS管M12的源极共同连接到电源VCC;NMOS的源极连接到公共地GND;其中PMOS管M10、M11和NMOS管M8、M9以及电流镜管NMOS管M7共同组成经典的五管运放,然后和功率PMOS管M12共同组成VREF电压跟随器,米勒电容C6提供频率补偿的作用。
CN202111681316.8A 2021-12-30 2021-12-30 一种超低功耗可编程低压差线性稳压源电路 Active CN114296503B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111681316.8A CN114296503B (zh) 2021-12-30 2021-12-30 一种超低功耗可编程低压差线性稳压源电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111681316.8A CN114296503B (zh) 2021-12-30 2021-12-30 一种超低功耗可编程低压差线性稳压源电路

Publications (2)

Publication Number Publication Date
CN114296503A true CN114296503A (zh) 2022-04-08
CN114296503B CN114296503B (zh) 2023-04-18

Family

ID=80974607

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111681316.8A Active CN114296503B (zh) 2021-12-30 2021-12-30 一种超低功耗可编程低压差线性稳压源电路

Country Status (1)

Country Link
CN (1) CN114296503B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115411701A (zh) * 2022-07-28 2022-11-29 北京智芯微电子科技有限公司 功率控制电路、电压调整电路、电子装置及芯片
CN116069108A (zh) * 2023-04-03 2023-05-05 上海安其威微电子科技有限公司 快速响应的ldo电路
CN116232301A (zh) * 2022-12-06 2023-06-06 上海迦美信芯通讯技术有限公司 一种适用于1.8v和1.2v两种电源的射频开关生成器

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1117501A (ja) * 1997-06-19 1999-01-22 Hitachi Ltd 発振器および半導体集積回路
US7298178B1 (en) * 2003-07-31 2007-11-20 Actel Corporation Clock-generator architecture for a programmable-logic-based system on a chip
JP2008301042A (ja) * 2007-05-30 2008-12-11 Renesas Technology Corp 発振回路及び半導体装置
CN102882482A (zh) * 2012-10-12 2013-01-16 西安三馀半导体有限公司 超低功耗误差放大器
CN102915063A (zh) * 2011-08-04 2013-02-06 Nxp股份有限公司 具有电荷泵的电压调节器
CN209182729U (zh) * 2019-01-14 2019-07-30 南开大学 一种半周期电容比例可编程带隙基准电路
US20190258282A1 (en) * 2018-02-19 2019-08-22 Texas Instruments Incorporated Low dropout regulator (ldo) with frequency-dependent resistance device for pole tracking compensation
CN112256081A (zh) * 2020-10-27 2021-01-22 电子科技大学 一种带自适应电荷泵的低压差线性稳压器
CN112653449A (zh) * 2019-10-11 2021-04-13 德克萨斯仪器股份有限公司 锁频环电路、低压降稳压器电路及相关方法
CN113484602A (zh) * 2021-08-20 2021-10-08 杭州朔天科技有限公司 一种超低功耗可编程电源电压检测电路

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1117501A (ja) * 1997-06-19 1999-01-22 Hitachi Ltd 発振器および半導体集積回路
US7298178B1 (en) * 2003-07-31 2007-11-20 Actel Corporation Clock-generator architecture for a programmable-logic-based system on a chip
JP2008301042A (ja) * 2007-05-30 2008-12-11 Renesas Technology Corp 発振回路及び半導体装置
CN102915063A (zh) * 2011-08-04 2013-02-06 Nxp股份有限公司 具有电荷泵的电压调节器
CN102882482A (zh) * 2012-10-12 2013-01-16 西安三馀半导体有限公司 超低功耗误差放大器
US20190258282A1 (en) * 2018-02-19 2019-08-22 Texas Instruments Incorporated Low dropout regulator (ldo) with frequency-dependent resistance device for pole tracking compensation
CN209182729U (zh) * 2019-01-14 2019-07-30 南开大学 一种半周期电容比例可编程带隙基准电路
CN112653449A (zh) * 2019-10-11 2021-04-13 德克萨斯仪器股份有限公司 锁频环电路、低压降稳压器电路及相关方法
CN112256081A (zh) * 2020-10-27 2021-01-22 电子科技大学 一种带自适应电荷泵的低压差线性稳压器
CN113484602A (zh) * 2021-08-20 2021-10-08 杭州朔天科技有限公司 一种超低功耗可编程电源电压检测电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115411701A (zh) * 2022-07-28 2022-11-29 北京智芯微电子科技有限公司 功率控制电路、电压调整电路、电子装置及芯片
CN116232301A (zh) * 2022-12-06 2023-06-06 上海迦美信芯通讯技术有限公司 一种适用于1.8v和1.2v两种电源的射频开关生成器
CN116232301B (zh) * 2022-12-06 2023-11-07 上海迦美信芯通讯技术有限公司 一种适用于1.8v和1.2v两种电源的射频开关生成器
CN116069108A (zh) * 2023-04-03 2023-05-05 上海安其威微电子科技有限公司 快速响应的ldo电路

Also Published As

Publication number Publication date
CN114296503B (zh) 2023-04-18

Similar Documents

Publication Publication Date Title
CN114296503B (zh) 一种超低功耗可编程低压差线性稳压源电路
US10599176B1 (en) Bandgap reference circuit and high-order temperature compensation method
US9030186B2 (en) Bandgap reference circuit and regulator circuit with common amplifier
US7679353B2 (en) Constant-current circuit and light-emitting diode drive device therewith
CN1042269C (zh) 使用cmos晶体管的基准电压发生器
CN108153360B (zh) 一种带隙基准电压源
CN109450415B (zh) 一种延迟电路
US20170248984A1 (en) Current generation circuit, and bandgap reference circuit and semiconductor device including the same
TW201413415A (zh) 參考電壓產生器
CN111625043B (zh) 一种可修调的超低功耗全cmos参考电压电流产生电路
CN104090619A (zh) 高工作稳定性的数模混合电路基准源
CN111045470B (zh) 一种低失调电压高电源抑制比的带隙基准电路
CN101149628B (zh) 一种基准电压源电路
CN112000162A (zh) 一种带隙基准电压源
CN113253788B (zh) 基准电压电路
CN104090620A (zh) 高带宽的数模混合电路基准源
CN203950230U (zh) 基准源的电源切换模块
CN203982247U (zh) 高性能基准源
CN203982254U (zh) 自启动带隙基准源
US10642304B1 (en) Low voltage ultra-low power continuous time reverse bandgap reference circuit
CN112260655A (zh) 非对称三极管输入的折叠式运算放大器、带隙基准电路
CN111026219A (zh) 一种共源共栅结构的基准源
CN115328250B (zh) 一种基于dibl效应补偿的低功耗cmos电压基准源
CN114115415B (zh) 一种低压差线性稳压电路
CN203950231U (zh) 数模混合芯片

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant