CN114203104B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN114203104B
CN114203104B CN202210105979.3A CN202210105979A CN114203104B CN 114203104 B CN114203104 B CN 114203104B CN 202210105979 A CN202210105979 A CN 202210105979A CN 114203104 B CN114203104 B CN 114203104B
Authority
CN
China
Prior art keywords
signal
transistor
electrically connected
node
emitting unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210105979.3A
Other languages
English (en)
Other versions
CN114203104A (zh
Inventor
周良
楼腾刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma Microelectronics Co Ltd filed Critical Shanghai Tianma Microelectronics Co Ltd
Priority to CN202210105979.3A priority Critical patent/CN114203104B/zh
Publication of CN114203104A publication Critical patent/CN114203104A/zh
Application granted granted Critical
Publication of CN114203104B publication Critical patent/CN114203104B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Abstract

本发明公开了一种像素电路及其驱动方法、显示装置,涉及显示技术领域,像素电路包括:第一发光单元;第一像素驱动电路,第一像素驱动电路与第一发光单元电连接;第二发光单元;第二像素驱动电路,第二像素驱动电路与第二发光单元电连接;选通模块,选通模块与第一像素驱动电路、第二像素驱动电路电连接;在配置模式,选通模块用于选择开启第一发光单元或第二发光单元;在显示模式,选通模块用于给选择开启的第一发光单元或第二发光单元提供显示数据信。本发明有效解决部分发光单元损坏或短路导致存在显示暗点、亮点的问题,有效提高显示效果。

Description

像素电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种像素电路及其驱动方法、显示装置。
背景技术
发光二极管(Light Emitting Diode,LED)显示器为新一代的显示技术,具有尺寸小、重量轻、亮度高、寿命长、功耗低、响应时间快及可控性强的优点,相比于有机发光二极管显示器件,LED具有更高的发光亮度、发光效率以及更低的运行功耗等优势,因而逐渐受到人们的广泛关注。
现有技术中,一个子像素对应一个LED,然而,使用时间过长、发热、转印失误等均会造成有极少数LED损坏或短路,导致存在显示暗点、亮点等缺陷,这极大地影响了观感效果。
发明内容
有鉴于此,本发明提供了一种像素电路及其驱动方法、显示装置,有效解决部分发光单元损坏或短路导致存在显示暗点、亮点的问题,有效提高显示效果。
本发明提供一种像素电路,包括:第一发光单元;第一像素驱动电路,第一像素驱动电路与第一发光单元电连接;第二发光单元;第二像素驱动电路,第二像素驱动电路与第二发光单元电连接;选通模块,选通模块与第一像素驱动电路、第二像素驱动电路电连接;在配置模式,选通模块用于选择开启第一发光单元或第二发光单元;在显示模式,选通模块用于给选择开启的第一发光单元或第二发光单元提供显示数据信号。
基于同一发明构思,本发明还提供了一种像素电路的驱动方法,像素电路包括:第一发光单元;第一像素驱动电路,第一像素驱动电路与第一发光单元电连接;第二发光单元;第二像素驱动电路,第二像素驱动电路与第二发光单元电连接;选通模块,选通模块与第一像素驱动电路、第二像素驱动电路电连接;驱动方法包括:在配置模式,通过选通模块选择开启第一发光单元或第二发光单元;在显示模式,通过选通模块给选择开启的第一发光单元或第二发光单元提供显示数据信号。
基于同一发明构思,本发明还提供了一种显示装置,包括本发明提供的像素电路。
与现有技术相比,本发明提供的像素电路及其驱动方法、显示装置,至少实现了如下的有益效果:
本发明提供的像素电路中,在配置模式,选通模块用于选择开启第一发光单元或第二发光单元。在显示模式,选通模块用于给选择开启的第一发光单元或第二发光单元提供显示数据信号,从而实现选择开启的第一发光单元或第二发光单元发光。即当像素电路中第一发光单元和第二发光单元中任一个发光单元发生损坏或短路后,可在配置模式,通过选通模块选择开启另一个发光单元,并在显示模式,通过选通模块给在配置模式所选择开启的发光单元提供显示数据信号,从而实现该发光单元发光。当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,有效解决部分发光单元损坏或短路导致存在显示暗点、亮点的问题,有效提高显示效果。且当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,无需通过返工、重新配置进行修复,即可实现选择驱动另一个发光单元进行发光,有效节约成本。
当然,实施本发明的任一产品不必特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是本发明提供的一种像素电路的电路示意;
图2是本发明提供的另一种像素电路的电路示意图;
图3是本发明提供的又一种像素电路的电路示意图;
图4是本发明提供的又一种像素电路的电路示意图;
图5是本发明提供的又一种像素电路的电路示意图;
图6是本发明提供的又一种像素电路的电路示意图;
图7是本发明提供的像素驱动电路的一种电路示意图;
图8是本发明提供的像素电路的一种时序图;
图9是本发明提供的一种显示装置的平面结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
图1是本发明提供的一种像素电路的电路示意图,参考图1,该像素电路包含两种工作模式:配置模式和显示模式。该像素电路包括:第一发光单元11、第二发光单元12、第一像素驱动电路21、第二像素驱动电路22和选通模块30。
其中,第一像素驱动电路21与第一发光单元11电连接,第一像素驱动电路21用于驱动第一发光单元11。第二像素驱动电路22与第二发光单元12电连接,第二像素驱动电路22用于驱动第二发光单元12。
选通模块30与第一像素驱动电路21、第二像素驱动电路22电连接。在配置模式,选通模块30用于选择开启第一发光单元11或第二发光单元12。在显示模式,选通模块30用于给选择开启的第一发光单元11或第二发光单元12提供显示数据信号,从而实现选择开启的第一发光单元11或第二发光单元12发光。即当像素电路中第一发光单元11和第二发光单元12中任一个发光单元发生损坏或短路后,可在配置模式,通过选通模块30选择开启另一个发光单元,并在显示模式,通过选通模块30给在配置模式所选择开启的发光单元提供显示数据信号,从而实现该发光单元发光。示例性的,当像素电路中第一发光单元11发生损坏或短路后,可在配置模式,通过选通模块30选择开启第二发光单元12,在显示模式,通过选通模块30给选择开启的第二发光单元12提供显示数据信号,从而实现第二发光单元12发光。当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,有效解决部分发光单元损坏或短路导致存在显示暗点、亮点的问题,有效提高显示效果。
且当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,无需通过返工、重新配置进行修复,即可实现选择驱动另一个发光单元进行发光,有效节约成本。
图2是本发明提供的另一种像素电路的电路示意图,参考图2,在一些可选实施例中,选通模块30包括开关单元31、存储单元32和选择单元33。
其中,开关单元31的控制端与第一控制端S1电连接,开关单元31的第一端与第一数据端Vdata电连接,开关单元31的第二端与存储单元32及选择单元33电连接。
存储单元32与选择单元33电连接。
在配置模式,开关单元31导通,第一数据端Vdata的信号传输至第一节点N1。存储单元32接收第一节点N1的信号、第一信号端VDL的信号、第二信号端VDH的信号而控制第二节点N2的信号。选择单元32接收第一节点N1的信号、第二节点N2的信号、第一数据端Vdata的信号、第二数据端Vdata0的信号,其中,第一数据端Vdata的信号和第二数据端Vdata0的信号不同,从而选择单元32根据第一节点N1的信号和第二节点N2的信号的控制传输给第一像素驱动电路21和第二像素驱动电路22的信号也不同,从而实现选择开启第一发光单元11或第二发光单元12。
在显示模式,开关单元31截止,第一数据端Vdata的信号无法通过开关单元31传输至第一节点N1,此时,第一节点N1的信号和其在配置模式时的信号相同,即第一节点N1的信号不变。由于第一节点N1的信号不变,第一信号端VDL的信号和第二信号端VDH的信号也不变,从而存储单元32处于存储自锁状态,从而第二节点N2的信号也不变。由于第一节点N1的信号和第二节点N2的信号不变,从而实现在配置模选择开启的第一发光单元11或第二发光单元12发光。
示例性的,在显示模式时,第一数据端Vdata的信号为显示数据信号,第一数据端Vdata用于提供给驱动电路提供显示数据信号而驱动发光单元发光,第二数据端Vdata0的信号为黑态电压信号,第二数据端Vdata0用于提供给驱动电路提供黑态电压信号从而不驱动发光单元发光。
从而,在配置模式时,当传输给第一像素驱动电路21的信号为第一数据端Vdata的信号的时候,传输给第二像素驱动电路22的信号为第二数据端Vdata0的信号,即选择开启第一发光单元11。同理,在配置模式时,当传输给第二像素驱动电路22的信号为第一数据端Vdata的信号的时候,传输给第一像素驱动电路22的信号为第二数据端Vdata0的信号,即选择开启第二发光单元11。
在显示模式时,当传输给第一像素驱动电路21的信号为第一数据端Vdata的信号的时候,第一像素驱动电路21可以驱动第一发光单元11发光,传输给第二像素驱动电路22的信号为第二数据端Vdata0的信号的时候,第二像素驱动电路22无法驱动第二发光单元12发光,第二发光单元12呈无法发光的状态。同理,当传输给第二像素驱动电路22的信号为第一数据端Vdata的信号的时候,第二像素驱动电路22可以驱动第二发光单元12发光,传输给第一像素驱动电路21的信号为第二数据端Vdata0的信号的时候,第一像素驱动电路21无法驱动第一发光单元11发光,第一发光单元11呈无法发光的状态。
图3是本发明提供的又一种像素电路的电路示意图,参考图3,在一些可选实施例中,开关单元31包括第一晶体管M1,第一晶体管M1的栅极与第一控制端S1电连接,第一晶体管M1的第一极与第一数据端Vdata电连接,第一晶体管M1的第二极与第一节点N1电连接。
具体的,本实施例提供的像素电路中,开关单元31包括第一晶体管M1,第一晶体管M1的栅极与第一控制端S1电连接,第一晶体管M1的第一极与第一数据端Vdata电连接,第一晶体管M1的第二极与第一节点N1电连接,通过第一控制端S1的信号控制第一晶体管M1的导通和关闭,当第一晶体管M1导通时,第一数据端Vdata的信号传输至第一节点N1。
继续参考图3,在一些可选实施例中,第一晶体管M1为P型晶体管,当第一控制端S1的信号为高电平信号时,第一晶体管M1关闭,当第一控制端S1的信号为低电平信号时,第一晶体管M1导通。
需要说明的是,图3中示例性的示出了第一晶体管M1为P型晶体管,在本发明其他实施例中,第一晶体管M1还可以为N型晶体管,此时,当第一控制端S1的信号为低电平信号时,第一晶体管M1关闭,当第一控制端S1的信号为高电平信号时,第一晶体管M1导通。
图4是本发明提供的又一种像素电路的电路示意图,参考图4,在一些可选实施例中,存储单元32包括第二晶体管M2、第三晶体管M3、第四晶体管M4和第五晶体管M5。
其中,第二晶体管M2的栅极与第一节点N1电连接,第二晶体管M2的第一极与第一信号端VDL电连接,第二晶体管M2的第二极与第二节点N2电连接。当第二晶体管M2导通时,第一信号端VDL的信号传输至第二节点N2。
第三晶体管M3的栅极与第一节点N1电连接,第三晶体管M3的第一极与第二信号端VDH电连接,第三晶体管M3的第二极与第二节点N2电连接。当第三晶体管M3导通时,第二信号端VDH的信号传输至第二节点N2。
第四晶体管M4的栅极与第二节点N2电连接,第四晶体管M4的第一极与第一信号端VDL电连接,第四晶体管M4的第二极与第一节点N1电连接。当第四晶体管M4导通时,第一信号端VDL的信号传输至第一节点N1。
第五晶体管M5的栅极与第二节点N2电连接,第五晶体管M5的第一极与第二信号端VDH电连接,第五晶体管M5的第二极与第一节点N1电连接。当第五晶体管M5导通时,第二信号端VDH的信号传输至第一节点N1。
在配置模式时,第一晶体管M1导通,第一数据端Vdata的信号传输至第一节点N1,第一数据端Vdata的信号与第一信号端VDL的信号或第二信号端VDH的信号相同,从而第一节点N1的信号为第一信号端VDL的信号或第二信号端VDH的信号。根据第一节点N1的信号控制第二晶体管M2或第三晶体管M3导通,从而控制第二节点N2的信号为第一信号端VDL的信号或第二信号端VDH的信号。且第一节点N1的信号与第二节点N2的信号不同,即当第一节点N1的信号为第一信号端VDL的信号时,第二节点N2的信号为第二信号端VDH的信号,当第一节点N1的信号为第二信号端VDH的信号时,第二节点N2的信号为第一信号端VDL的信号。
在显示模式时,第一晶体管M1关闭,第一节点N1的信号与第二节点N2的信号保持不变。
继续参考图4,在一些可选实施例中,第一信号端VDL的信号的电压值小于第二信号端VDH的信号的电压值。
第二晶体管M2和第四晶体管M4均为N型晶体管,第三晶体管M3和第五晶体管M5均为P型晶体管。
具体的,在配置模式时,第一晶体管M1导通,第一数据端Vdata的信号传输至第一节点N1,当第一数据端Vdata的信号与第一信号端VDL的信号相同时,此时,第一节点N1的信号为第一信号端VDL的信号,即第一节点N1的信号为低电平信号,第三晶体管M3导通,第二晶体管M2关闭,第二节点N2的信号为第二信号端VDH的信号。在显示模式时,第一晶体管M1关闭,第一节点N1的信号仍然为第一信号端VDL的信号,第三晶体管M3保持导通,第二晶体管M2保持关闭,第二节点N2的信号仍然为第二信号端VDH的信号。
在配置模式时,第一晶体管M1导通,第一数据端Vdata的信号传输至第一节点N1,当第一数据端Vdata的信号与第二信号端VDH的信号相同时,此时,第一节点N1的信号为第二信号端VDH的信号,即第一节点N1的信号为高电平信号,第三晶体管M3关闭,第二晶体管M2导通,第二节点N2的信号为第一信号端VDL的信号。在显示模式时,第一晶体管M1关闭,第一节点N1的信号仍然为第二信号端VDH的信号,第三晶体管M3保持关闭,第二晶体管M2保持导通,第二节点N2的信号仍然为第一信号端VDL的信号。
即在配置模式时,可通过第一数据端Vdata的信号控制第一节点N1的信号和第二节点N2的信号。
图5是本发明提供的又一种像素电路的电路示意图,参考图5,在一些可选实施例中,选择单元33包括第六晶体管M6、第七晶体管M7、第八晶体管M8和第九晶体管M9。
其中,第六晶体管M6的栅极与第一节点N1电连接,第六晶体管M6的第一极与第一数据端Vdata电连接,第六晶体管M6的第二极与第一像素驱动电路21电连接。当第六晶体管M6导通时,第一数据端Vdata的信号传输至第一像素驱动电路21。
第七晶体管M7的栅极与第二节点N2电连接,第七晶体管M7的第一极与第二数据端Vdata0电连接,第七晶体管M7的第二极与第一像素驱动电路21电连接。当第七晶体管M7导通时,第二数据端Vdata0的信号传输至第一像素驱动电路21。
第八晶体管M8的栅极与第二节点N2电连接,第八晶体管M8的第一极与第二数据端Vdata0电连接,第八晶体管M8的第二极与第二像素驱动电路22电连接。当第八晶体管M8导通时,第二数据端Vdata0的信号传输至第二像素驱动电路22。
第九晶体管M9的栅极与第一节点N1电连接,第九晶体管M9的第一极与第一数据端Vdata电连接,第九晶体管M9的第二极与第二像素驱动电路22电连接。当第九晶体管M9导通时,第一数据端Vdata的信号传输至第二像素驱动电路22。
继续参考图5,在一些可选实施例中,第六晶体管M6和第七晶体管M7均为P型晶体管,第八晶体管M8和第九晶体管M9均为N型晶体管。
在配置模式时,当第一节点N1的信号为第一信号端VDL的信号,第二节点N2的信号为第二信号端VDH的信号时,即第一节点N1的信号为低电平信号,第二节点N2的信号为高电平信号,第六晶体管M6导通,第七晶体管M7关闭,第八晶体管M8导通,第九晶体管M9关闭,第一数据端Vdata的信号传输至第一像素驱动电路21,第二数据端Vdata0的信号传输至第二像素驱动电路22。在显示模式时,第一节点N1的信号和第二信号N2的信号保持不变,第六晶体管M6保持导通,第七晶体管M7保持关闭,第八晶体管M8保持导通,第九晶体管M9保持关闭,第一数据端Vdata的信号传输至第一像素驱动电路21,第二数据端Vdata0的信号传输至第二像素驱动电路22,第一数据端Vdata的信号为显示数据信号,从而第一像素驱动电路21驱动第一发光单元11发光,第二数据端Vdata0的信号为黑态数据信号,第二像素驱动电路22不会驱动第二发光单元12发光。
同理,在配置模式时,当第一节点N1的信号为第二信号端VDH的信号,第二节点N2的信号为第一信号端VDL的信号时,即第一节点N1的信号为高电平信号,第二节点N2的信号为低电平信号,第六晶体管M6关闭,第七晶体管M7导通,第八晶体管M8关闭,第九晶体管M9导通,第一数据端Vdata的信号传输至第二像素驱动电路22,第二数据端Vdata0的信号传输至第一像素驱动电路21。在显示模式时,第一节点N1的信号和第二信号N2的信号保持不变,第六晶体管M6保持关闭,第七晶体管M7保持导通,第八晶体管M8保持关闭,第九晶体管M9保持导通,第一数据端Vdata的信号传输至第二像素驱动电路22,第二数据端Vdata0的信号传输至第一像素驱动电路21,第一数据端Vdata的信号为显示数据信号,从而第二像素驱动电路22驱动第二发光单元12发光,第二数据端Vdata0的信号为黑态数据信号,从而第一像素驱动电路21不会驱动第一发光单元11发光。
需要说明的是,图5中示例性的示出了第六晶体管M6和第七晶体管M7均为P型晶体管,第八晶体管M8和第九晶体管M9均为N型晶体管,在本发明其他实施例中,还可以为第六晶体管M6和第七晶体管M7均为N型晶体管,第八晶体管M8和第九晶体管M9均为P型晶体管,相应的控制方式可参考上述控制方式,本发明在此不再一一赘述。
图6是本发明提供的又一种像素电路的电路示意图,图7是本发明提供的像素驱动电路的一种电路示意图,图8是本发明提供的像素电路的一种时序图,参考图6-图8,在一些可选实施例中,本实施例提供的像素电路中,第一像素电路21和第二像素电路22可采用图7所述的像素驱动电路,像素驱动电路包括晶体管T1-T7和电容C1。选通模块30中,第六晶体管M6的第二极、第七晶体管M7的第二极与第一像素驱动电路21的数据信号端VDATA1电连接,第八晶体管M8的第二极、第九晶体管M9的第二极与第二像素驱动电路22的数据信号端VDATA2电连接。
具体的,在配置模式时,第一控制端S1的信号为第二控制信号VGL,第二控制信号VGL为低电平信号,第一晶体管M1导通,第一数据端Vdata的信号传输至第一节点N1,当第一数据端Vdata的信号与第一信号端VDL的信号Vdl相同,此时,第一节点N1的信号为第一信号端VDL的信号Vdl,即第一节点N1的信号为低电平信号,第三晶体管M3导通,第二晶体管M2关闭,第二节点N2的信号为第二信号端VDH的信号Vdh。此时,第一节点N1的信号为低电平信号,第二节点N2的信号为高电平信号,第六晶体管M6导通,第七晶体管M7关闭,第八晶体管M8导通,第九晶体管M9关闭,第一数据端Vdata的信号传输至第一像素驱动电路21的数据信号端VDATA1,第二数据端Vdata0的信号传输至第二像素驱动电路22的数据信号端VDATA2。
在显示模式时,第一晶体管M1关闭,第一节点N1的信号仍然为第一信号端VDL的信号Vdl,第三晶体管M3保持导通,第二晶体管M2保持关闭,第二节点N2的信号仍然为第二信号端VDH的信号Vdh。第一节点N1的信号和第二信号N2的信号保持不变,第六晶体管M6保持导通,第七晶体管M7保持关闭,第八晶体管M8保持导通,第九晶体管M9保持关闭,第一数据端Vdata的信号传输至第一像素驱动电路21的数据信号端VDATA1,第二数据端Vdata0的信号传输至第二像素驱动电路22的数据信号端VDATA2,第一数据端Vdata的信号为显示数据信号,从而第一像素驱动电路21驱动第一发光单元11发光,第二数据端Vdata0的信号为黑态数据信号,从而第二像素驱动电路22不会驱动第二发光单元12发光。
同理,像素电路中选择开启第二发光单元12的方式可参考上述选择开启第一发光单元11的方式,本发明在此不再一一赘述。
需要说明的是,图7中示例性的示出了像素电路中像素驱动电路可采用7T1C的像素驱动电路,在本发明其他实施例中,像素驱动电路还可采用3T1C的像素驱动电路或是其他类型的像素驱动电路,本发明对此不进行限制,可根据实际需要进行设置。
本实施例提供一种像素电路的驱动方法,其中,参考图1,像素电路包括第一发光单元11、第二发光单元12、第一像素驱动电路21、第二像素驱动电路22和选通模块30。
其中,第一像素驱动电路21与第一发光单元11电连接,第一像素驱动电路21用于驱动第一发光单元11。第二像素驱动电路22与第二发光单元12电连接,第二像素驱动电路22用于驱动第二发光单元12。
选通模块30与第一像素驱动电路21、第二像素驱动电路22电连接。
驱动本实施例提供的像素电路的驱动方法包括配置模式和显示模式。
在配置模式,选通模块30用于选择开启第一发光单元11或第二发光单元12。
在显示模式,选通模块30用于给选择开启的第一发光单元11或第二发光单元12提供显示数据信号,从而实现选择开启的第一发光单元11或第二发光单元12发光。
具体的,当像素电路中第一发光单元11和第二发光单元12中任一个发光单元发生损坏或短路后,可在配置模式,通过选通模块30选择开启另一个发光单元,并在显示模式,通过选通模块30给在配置模式所选择开启的发光单元提供显示数据信号,从而实现该发光单元发光。示例性的,当像素电路中第一发光单元11发生损坏或短路后,可在配置模式,通过选通模块30选择开启第二发光单元12,在显示模式,通过选通模块30给选择开启的第二发光单元12提供显示数据信号,从而实现第二发光单元12发光。当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,有效解决部分发光单元损坏或短路导致存在显示暗点、亮点的问题,有效提高显示效果。
且当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,无需通过返工、重新配置进行修复,即可实现选择驱动另一个发光单元进行发光,有效节约成本。
继续参考图6和图8,在一些可选实施例中,选通模块30包括开关单元31、存储单元32和选择单元33。
其中,开关单元31的控制端与第一控制端S1电连接,开关单元31的第一端与第一数据端Vdata电连接,开关单元31的第二端与存储单元32及选择单元33电连接。
存储单元32与选择单元33电连接。
在配置模式,给第一控制端S1传输第一控制信号VGH,开关单元31导通,第一数据端Vdata的信号传输至第一节点N1。存储单元32接收第一节点N1的信号、第一信号端VDL的信号、第二信号端VDH的信号而控制第二节点N2的信号。选择单元32接收第一节点N1的信号、第二节点N2的信号、第一数据端Vdata的信号、第二数据端Vdata0的信号,其中,第一数据端Vdata的信号和第二数据端Vdata0的信号不同,从而选择单元32根据第一节点N1的信号和第二节点N2的信号的控制传输给第一像素驱动电路21和第二像素驱动电路22的信号也不同,从而实现选择开启第一发光单元11或第二发光单元12。
在显示模式,给第一控制端S1传输第二控制信号VGL,开关单元31截止,第一数据端Vdata的信号无法通过开关单元31传输至第一节点N1,此时,第一节点N1的信号和其在配置模式时的信号相同,即第一节点N1的信号不变。由于第一节点N1的信号不变,第一信号端VDL的信号和第二信号端VDH的信号也不变,从而存储单元32处于存储自锁状态,从而第二节点N2的信号也不变。由于第一节点N1的信号和第二节点N2的信号不变,从而实现在配置模选择开启的第一发光单元11或第二发光单元12发光。
继续参考图6和图8,在一些可选实施例中,在配置模式,给第一数据端Vdata传输第一数据信号V1或第二数据信号V2,给第二数据端Vdata0传输黑态数据信号。可选的,第一数据信号V1和第二信号端VDH的信号Vdh相同,第二数据信号V2和第一信号端VDL的信号Vdl相同,从而实现在配置模式和在显示模式,第一节点N1的信号相同。
在显示模式,给第一数据端Vdata传输显示数据信号,第一数据端Vdata的信号为显示数据信号,第一数据端Vdata用于提供给驱动电路提供显示数据信号而驱动发光单元发光;给第二数据端Vdata0传输黑态数据信号,第二数据端Vdata0的信号为黑态电压信号,第二数据端Vdata0用于提供给驱动电路提供黑态电压信号从而不驱动发光单元发光。
第一数据信号V1的电压值大于黑态数据信号的电压值,黑态数据信号的电压值大于显示数据信号的电压值,显示数据信号的电压值大于第二数据信号V2的电压值。
当第一控制信号VGH为高电平信号,第二控制信号VGL为低电平信号时,在第一晶体管M1的栅极接收第一控制信号VGH,第一晶体管M1的源极接收第一数据信号V1时,第一控制信号VGH的电压值大于第一数据信号V1的电压值,从而使得第一晶体管M1处于有效关闭状态。在第一晶体管M1的栅极接收第二控制信号VGL,第一晶体管M1的源极接收第二数据信号V2时,第二数据信号V2的电压值大于第二控制信号VGL的电压值,从而使得第一晶体管M1处于有效导通状态。有效确保第一节点N1和第二节点N2的电位的稳定性。
需要说明的是,本实施例示例性的示出了第一控制信号VGH为高电平信号,第二控制信号VGL为低电平信号,在本发明其他实施例中,也可以采用第一控制信号为低电平信号,第二控制信号为高电平信号,此时,第二控制信号的电压值大于第一数据信号的电压值,第二数据信号的电压值大于第一控制信号的电压值,本发明在此不再进行赘述。
本实施例提供一种显示装置,包括如上所述的像素电路。
请参考图9,图9是本发明提供的一种显示装置的平面结构示意图。图9提供的显示装置1000包括像素电路,其中,像素电路为本发明上述任一实施例提供的像素电路。图9实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本发明实施例提供的显示装置,可以是电脑、电视、车载显示装置等其他具有显示功能的显示装置,本发明对此不作具体限制。本发明实施例提供的显示装置,具有本发明实施例提供的像素电路的有益效果,具体可以参考上述各实施例对于像素电路的具体说明,本实施例在此不再赘述。
在一些可选实施例中,显示装置包括多个阵列排布的像素,每个像素包括一个像素电路。像素电路中第一控制端的信号可由移位寄存电路提供。
通过上述实施例可知,本发明提供的像素电路及其驱动方法、显示装置,至少实现了如下的有益效果:
本发明提供的像素电路中,在配置模式,选通模块用于选择开启第一发光单元或第二发光单元。在显示模式,选通模块用于给选择开启的第一发光单元或第二发光单元提供显示数据信号,从而实现选择开启的第一发光单元或第二发光单元发光。即当像素电路中第一发光单元和第二发光单元中任一个发光单元发生损坏或短路后,可在配置模式,通过选通模块选择开启另一个发光单元,并在显示模式,通过选通模块给在配置模式所选择开启的发光单元提供显示数据信号,从而实现该发光单元发光。当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,有效解决部分发光单元损坏或短路导致存在显示暗点、亮点的问题,有效提高显示效果。且当像素电路中一个发光单元发生损坏或短路后,可直接选择驱动另一个发光单元进行发光,无需通过返工、重新配置进行修复,即可实现选择驱动另一个发光单元进行发光,有效节约成本。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (10)

1.一种像素电路,其特征在于,包括:
第一发光单元;
第一像素驱动电路,所述第一像素驱动电路与所述第一发光单元电连接;
第二发光单元;
第二像素驱动电路,所述第二像素驱动电路与所述第二发光单元电连接;
选通模块,所述选通模块与所述第一像素驱动电路、所述第二像素驱动电路电连接;
在配置模式,所述选通模块用于选择开启所述第一发光单元或所述第二发光单元;
在显示模式,所述选通模块用于给选择开启的所述第一发光单元或所述第二发光单元提供显示数据信号;
所述选通模块包括开关单元、存储单元和选择单元;
所述开关单元的控制端与第一控制端电连接,所述开关单元的第一端与第一数据端电连接,所述开关单元的第二端与所述存储单元及所述选择单元电连接;
所述存储单元与选择单元电连接;
在所述配置模式,所述开关单元导通,所述第一数据端的信号传输至第一节点,所述存储单元接收所述第一节点的信号、第一信号端的信号、第二信号端的信号而控制第二节点的信号,所述选择单元接收所述第一节点的信号、所述第二节点的信号、所述第一数据端的信号、第二数据端的信号选择开启所述第一发光单元或所述第二发光单元;
在所述显示模式,所述开关单元截止,所述第一节点的信号和所述第二节点的信号不变。
2.根据权利要求1所述的像素电路,其特征在于,
所述开关单元包括第一晶体管,所述第一晶体管的栅极与所述第一控制端电连接,所述第一晶体管的第一极与所述第一数据端电连接,所述第一晶体管的第二极与所述第一节点电连接。
3.根据权利要求2所述的像素电路,其特征在于,
所述第一晶体管为N型晶体管或P型晶体管。
4.根据权利要求1所述的像素电路,其特征在于,
所述存储单元包括第二晶体管、第三晶体管、第四晶体管和第五晶体管;
其中,所述第二晶体管的栅极与所述第一节点电连接,所述第二晶体管的第一极与所述第一信号端电连接,所述第二晶体管的第二极与所述第二节点电连接;
所述第三晶体管的栅极与所述第一节点电连接,所述第三晶体管的第一极与所述第二信号端电连接,所述第三晶体管的第二极与所述第二节点电连接;
所述第四晶体管的栅极与所述第二节点电连接,所述第四晶体管的第一极与所述第一信号端电连接,所述第四晶体管的第二极与所述第一节点电连接;
所述第五晶体管的栅极与所述第二节点电连接,所述第五晶体管的第一极与所述第二信号端电连接,所述第五晶体管的第二极与所述第一节点电连接。
5.根据权利要求4所述的像素电路,其特征在于,
所述第一信号端的信号的电压值小于第二信号端的信号的电压值;
所述第二晶体管和所述第四晶体管均为N型晶体管,所述第三晶体管和所述第五晶体管均为P型晶体管。
6.根据权利要求1所述的像素电路,其特征在于,
所述选择单元包括第六晶体管、第七晶体管、第八晶体管和第九晶体管;
其中,所述第六晶体管的栅极与所述第一节点电连接,所述第六晶体管的第一极与所述第一数据端电连接,所述第六晶体管的第二极与所述第一像素驱动电路电连接;
所述第七晶体管的栅极与所述第二节点电连接,所述第七晶体管的第一极与所述第二数据端电连接,所述第七晶体管的第二极与所述第一像素驱动电路电连接;
所述第八晶体管的栅极与所述第二节点电连接,所述第八晶体管的第一极与所述第二数据端电连接,所述第八晶体管的第二极与所述第二像素驱动电路电连接;
所述第九晶体管的栅极与所述第一节点电连接,所述第九晶体管的第一极与所述第一数据端电连接,所述第九晶体管的第二极与所述第二像素驱动电路电连接。
7.根据权利要求6所述的像素电路,其特征在于,
所述第六晶体管和所述第七晶体管均为N型晶体管,所述第八晶体管和所述第九晶体管均为P型晶体管;
或,所述第六晶体管和所述第七晶体管均为P型晶体管,所述第八晶体管和所述第九晶体管均为N型晶体管。
8.一种像素电路的驱动方法,其特征在于,
所述像素电路包括:
第一发光单元;
第一像素驱动电路,所述第一像素驱动电路与所述第一发光单元电连接;
第二发光单元;
第二像素驱动电路,所述第二像素驱动电路与所述第二发光单元电连接;
选通模块,所述选通模块与所述第一像素驱动电路、所述第二像素驱动电路电连接;
所述驱动方法包括:
在配置模式,通过所述选通模块选择开启所述第一发光单元或所述第二发光单元;
在显示模式,通过所述选通模块给选择开启的所述第一发光单元或所述第二发光单元提供显示数据信号;
所述选通模块包括开关单元、存储单元和选择单元;
所述开关单元的控制端与第一控制端电连接,所述开关单元的第一端与第一数据端电连接,所述开关单元的第二端与所述存储单元及所述选择单元电连接;
所述存储单元与选择单元电连接;
在所述配置模式,给所述第一控制端传输第一控制信号,所述开关单元导通,所述第一数据端的信号传输至第一节点,所述存储单元接收所述第一节点的信号、第一信号端的信号、第二信号端的信号而控制第二节点的信号,所述选择单元接收所述第一节点的信号、所述第二节点的信号、所述第一数据端的信号、第二数据端的信号选择开启所述第一发光单元或所述第二发光单元;
在所述显示模式,给所述第一控制端传输第二控制信号,所述开关单元截止,所述第一节点的信号和所述第二节点的信号不变。
9.根据权利要求8所述的像素电路的驱动方法,其特征在于,
在所述配置模式,给所述第一数据端传输第一数据信号或第二数据信号,给所述第二数据端传输黑态数据信号;
在所述显示模式,给所述第一数据端传输显示数据信号,给所述第二数据端传输所述黑态数据信号;
所述第一数据信号的电压值大于所述黑态数据信号的电压值,所述黑态数据信号的电压值大于所述显示数据信号的电压值,所述显示数据信号的电压值大于所述第二数据信号的电压值;
所述第一控制信号的电压值大于所述第一数据信号的电压值,所述第二数据信号的电压值大于所述第二控制信号的电压值,或,所述第二控制信号的电压值大于所述第一数据信号的电压值,所述第二数据信号的电压值大于所述第一控制信号的电压值。
10.一种显示装置,其特征在于,包括权利要求1-7任一项所述的像素电路。
CN202210105979.3A 2022-01-28 2022-01-28 像素电路及其驱动方法、显示装置 Active CN114203104B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210105979.3A CN114203104B (zh) 2022-01-28 2022-01-28 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210105979.3A CN114203104B (zh) 2022-01-28 2022-01-28 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN114203104A CN114203104A (zh) 2022-03-18
CN114203104B true CN114203104B (zh) 2023-03-10

Family

ID=80658867

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210105979.3A Active CN114203104B (zh) 2022-01-28 2022-01-28 像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN114203104B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106991967A (zh) * 2017-05-27 2017-07-28 深圳市华星光电技术有限公司 像素驱动电路及其修复方法与显示装置
CN107564462A (zh) * 2016-06-28 2018-01-09 群创光电股份有限公司 显示面板
CN110047425A (zh) * 2019-05-17 2019-07-23 京东方科技集团股份有限公司 像素电路及其控制方法、显示面板
CN110767160A (zh) * 2019-10-25 2020-02-07 深圳市华星光电半导体显示技术有限公司 像素单元及显示面板
CN111091780A (zh) * 2019-01-31 2020-05-01 友达光电股份有限公司 像素电路及其修复方法
CN111354298A (zh) * 2018-12-05 2020-06-30 昆山工研院新型平板显示技术中心有限公司 一种像素电路、显示装置和驱动方法
CN111402802A (zh) * 2019-09-25 2020-07-10 友达光电股份有限公司 像素电路与显示面板
CN112599077A (zh) * 2020-12-15 2021-04-02 錼创显示科技股份有限公司 微发光二极管显示装置及其亚像素电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111951711B (zh) * 2020-08-21 2023-05-09 合肥鑫晟光电科技有限公司 数据选择器、显示基板、显示装置和数据写入方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107564462A (zh) * 2016-06-28 2018-01-09 群创光电股份有限公司 显示面板
CN106991967A (zh) * 2017-05-27 2017-07-28 深圳市华星光电技术有限公司 像素驱动电路及其修复方法与显示装置
CN111354298A (zh) * 2018-12-05 2020-06-30 昆山工研院新型平板显示技术中心有限公司 一种像素电路、显示装置和驱动方法
CN111091780A (zh) * 2019-01-31 2020-05-01 友达光电股份有限公司 像素电路及其修复方法
CN110047425A (zh) * 2019-05-17 2019-07-23 京东方科技集团股份有限公司 像素电路及其控制方法、显示面板
CN111402802A (zh) * 2019-09-25 2020-07-10 友达光电股份有限公司 像素电路与显示面板
CN110767160A (zh) * 2019-10-25 2020-02-07 深圳市华星光电半导体显示技术有限公司 像素单元及显示面板
CN112599077A (zh) * 2020-12-15 2021-04-02 錼创显示科技股份有限公司 微发光二极管显示装置及其亚像素电路

Also Published As

Publication number Publication date
CN114203104A (zh) 2022-03-18

Similar Documents

Publication Publication Date Title
CN110223636B (zh) 像素驱动电路及其驱动方法、显示装置
CN109830208B (zh) 像素电路及其驱动方法、显示面板和显示装置
US9262966B2 (en) Pixel circuit, display panel and display apparatus
KR102378589B1 (ko) 디멀티플렉서, 이를 포함한 표시장치 및 그의 구동방법
JP2014109703A (ja) 表示装置および駆動方法
CN112767883A (zh) 像素驱动电路及其驱动方法、显示装置
CN112289269A (zh) 一种像素电路及其控制方法和显示面板
CN104505024A (zh) 一种显示驱动方法、显示面板和显示装置
CN111354310A (zh) 像素补偿电路
CN113421514A (zh) 像素电路及其驱动方法、显示面板及显示装置
CN111402782B (zh) 一种数字驱动像素电路及数字驱动像素的方法
CN111508431A (zh) 像素驱动电路、方法以及显示装置
CN114023267A (zh) 显示面板及其驱动方法和显示装置
CN112530368B (zh) 像素电路、显示面板及显示装置
CN103971643B (zh) 一种有机发光二极管像素电路及显示装置
KR102536629B1 (ko) 화소회로, 그를 포함하는 유기발광표시장치 및 구동방법
KR20140022345A (ko) 표시 장치, 전자 기기, 구동 방법 및 구동 회로
KR20190126965A (ko) 화소 유닛, 이를 포함하는 표시 장치 및 이의 구동 방법
CN114203104B (zh) 像素电路及其驱动方法、显示装置
CN113971936A (zh) 显示面板及其驱动方法
CN111445842A (zh) 一种显示阵列的驱动电路及驱动方法
CN111063306A (zh) 一种像素电路及其驱动方法、显示面板
CN111179840B (zh) 一种像素驱动电路以及显示装置
CN111369949B (zh) 显示面板及其扫描驱动方法
CN112071270A (zh) 一种像素电路的驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant