CN114023267A - 显示面板及其驱动方法和显示装置 - Google Patents

显示面板及其驱动方法和显示装置 Download PDF

Info

Publication number
CN114023267A
CN114023267A CN202111452143.2A CN202111452143A CN114023267A CN 114023267 A CN114023267 A CN 114023267A CN 202111452143 A CN202111452143 A CN 202111452143A CN 114023267 A CN114023267 A CN 114023267A
Authority
CN
China
Prior art keywords
light
emitting device
voltage
module
pole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111452143.2A
Other languages
English (en)
Inventor
胡小叙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN202111452143.2A priority Critical patent/CN114023267A/zh
Publication of CN114023267A publication Critical patent/CN114023267A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例公开了一种显示面板及其驱动方法和显示装置。显示面板包括多个像素单元,像素单元包括像素电路和发光器件,像素电路连接发光器件;像素电路包括:数据写入模块、存储模块、驱动模块和电位补偿模块;电位补偿模块连接发光器件的第一极,电位补偿模块接入第一扫描信号、第二扫描信号和初始化电压,电位补偿模块用于响应第一扫描信号和第二扫描信号,在发光阶段之前将发光器件的第一极的电压耦合至大于初始化电压的电压;其中,至少部分像素单元中的电位补偿模块将发光器件的第一极的电压耦合至不同的电压。本发明实施例的技术方案,有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。

Description

显示面板及其驱动方法和显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示面板及其驱动方法和显示装置。
背景技术
随着显示行业的发展,人们对于显示产品的显示效果要求越来越高。目前,显示面板存在色偏问题,以及显示亮度无法达到需求值的问题,影响了显示效果,以上问题急需解决。
发明内容
本发明实施例提供一种显示面板及其驱动方法和显示装置,以降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
第一方面,本发明实施例提供了一种显示面板,包括多个像素单元,所述像素单元包括像素电路和发光器件,所述像素电路连接发光器件;所述像素电路包括:数据写入模块、存储模块、驱动模块和电位补偿模块;
所述数据写入模块用于在数据写入阶段向所述驱动模块的控制端写入数据电压;
所述存储模块用于存储所述驱动模块的控制端的电压;
所述电位补偿模块连接所述发光器件的第一极,所述电位补偿模块接入第一扫描信号、第二扫描信号和初始化电压,所述电位补偿模块用于响应所述第一扫描信号和所述第二扫描信号,在发光阶段之前将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压;其中,至少部分所述像素单元中的所述电位补偿模块将所述发光器件的第一极的电压耦合至不同的电压;
所述驱动模块用于在发光阶段响应自身的控制端的电压产生驱动电流,以驱动所述发光器件发光。
可选地,所述电位补偿模块包括初始化单元和耦合单元;
所述初始化单元的控制端接入所述第一扫描信号,所述初始化单元的第一端接入所述初始化电压,所述初始化单元的第二端连接所述发光器件的第一极,所述初始化单元用于响应所述第一扫描信号,在初始化阶段向所述发光器件的第一极写入所述初始化电压;
所述耦合单元的第一端接入所述第二扫描信号,所述耦合单元的第二端连接所述发光器件的第一极,所述耦合单元用于响应所述第二扫描信号的电平跳变,在所述初始化阶段开始之后至发光阶段之前,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压。
可选地,所述初始化单元包括第一晶体管,所述耦合单元包括第一电容;
所述第一晶体管的栅极接入所述第一扫描信号,所述第一晶体管的第一极接入所述初始化电压,所述第一晶体管的第二极连接所述发光器件的第一极;
所述第一电容的第一极接入所述第二扫描信号,所述第一电容的第二极连接所述发光器件的第一极。
可选地,所述第一扫描信号和所述第二扫描信号均为脉冲信号;所述第一扫描信号和所述第二扫描信号的脉冲时序相同,或者,一帧内,所述第二扫描信号的脉冲时序比所述第一扫描信号的脉冲时序滞后预设时长,所述预设时长小于所述第一扫描信号的脉冲时长。
可选地,所述第一电容的容值与所述发光器件的第一极的寄生电容、所述发光器件的电容、所述发光器件的驱动电流以及所述发光器件的启亮速度中的至少一者相关。
可选地,所述像素单元包括红色像素单元、绿色像素单元和蓝色像素单元,所述绿色像素单元中的所述第一电容的容值大于所述红色像素单元中的所述第一电容的容值,所述红色像素单元中的所述第一电容的容值大于所述蓝色像素单元中的所述第一电容的容值。
可选地,所述像素电路还包括第一发光控制模块、第二发光控制模块、初始化模块和阈值补偿模块;
所述第一发光控制模块的控制端接入所述发光控制信号,所述第一发光控制模块连接于所述驱动模块的第二端和所述发光器件的第一极之间,所述第一发光控制模块用于响应所述发光控制信号而导通或断开所述驱动模块和所述发光器件;
所述第二发光控制模块的控制端接入发光控制信号,所述第二发光控制模块的第一端接入第一电源电压,所述第二发光控制模块的第二端连接所述驱动模块的第一端,所述第二发光控制模块用于响应所述发光控制信号向所述驱动模块的第一端写入所述第一电源电压;
所述初始化模块的控制端接入所述第一扫描信号,所述初始化模块的第一端接入所述初始化电压,所述初始化模块的第二端连接所述驱动模块的控制端,所述初始化模块用于响应所述第一扫描信号,向所述驱动模块的控制端写入所述初始化电压;
所述阈值补偿模块的控制端接入第三扫描信号,所述阈值补偿模块的第一端连接所述驱动模块的控制端,所述阈值补偿模块的第二端连接所述驱动模块的第二端。
第二方面,本发明实施例还提供了一种显示面板的驱动方法,所述显示面板包括多个像素单元,所述像素单元包括像素电路和发光器件,所述像素电路连接发光器件;所述像素电路包括:数据写入模块、存储模块、驱动模块和电位补偿模块;所述电位补偿模块连接所述发光器件的第一极,所述电位补偿模块接入第一扫描信号、第二扫描信号和初始化电压;
所述显示面板的驱动方法包括:
在数据写入阶段,通过所述数据写入模块向所述驱动模块的控制端写入数据电压,并通过所述存储模块存储所述驱动模块的控制端的电压;
在发光阶段之前,通过所述电位补偿模块响应所述第一扫描信号和所述第二扫描信号,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压;其中,至少部分所述像素单元中的所述电位补偿模块将所述发光器件的第一极的电压耦合至不同的电压;
在发光阶段,通过所述驱动模块响应自身的控制端的电压产生驱动电流,以驱动所述发光器件发光。
可选地,所述电位补偿模块包括初始化单元和耦合单元;所述初始化单元的控制端接入所述第一扫描信号,所述初始化单元的第一端接入所述初始化电压,所述初始化单元的第二端连接所述发光器件的第一极;所述耦合单元的第一端接入所述第二扫描信号,所述耦合单元的第二端连接所述发光器件的第一极;
在发光阶段之前,通过所述电位补偿模块响应所述第一扫描信号和所述第二扫描信号,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压,包括:
在初始化阶段,通过所述初始化单元响应所述第一扫描信号,向所述发光器件的第一极写入所述初始化电压;
在所述初始化阶段开始之后至发光阶段之前,通过所述耦合单元响应所述第二扫描信号的电平跳变,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压。
第三方面,本发明实施例还提供了一种显示装置,包括第一方面所述的显示面板。
本发明实施例提供的显示面板及其驱动方法和显示装置,通过电位补偿模块在发光阶段之前将发光器件的第一极的电压耦合至大于初始化电压的电压,能够对发光器件的第一极的电位进行补偿,以在发光阶段,使发光器件的两极之间的电压能够快速达到启亮电压,从而缩短发光器件的启亮时间。通过对发光器件的第一极的电位进行补偿,还有助于改善显示灰阶切换时出现的首帧画面的显示亮度偏离需求值的问题。通过设置至少部分像素单元中的电位补偿模块将发光器件的第一极的电压耦合至不同的电压,能够使不同像素单元中的电位补偿模块对发光器件的第一极的电压耦合程度不同,即对于不同像素单元中的发光器件,以不同程度加快其电压达到启亮电压的速度,从而以不同程度缩短其启亮时间。由于不同像素单元中的发光器件的启亮时间及达到最高亮度的时间存在差异,本方案通过对不同像素单元中的电位补偿模块对发光器件的第一极的电压耦合程度进行设置,有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果,并改善发光器件的启亮时间差异及达到最高亮度的时间差异所引起的刷新率切换及显示灰阶切换时的色偏问题。
附图说明
图1是本发明实施例提供的一种显示面板的结构示意图;
图2是本发明实施例提供的一种像素电路的结构示意图;
图3是本发明实施例提供的另一种像素电路的结构示意图;
图4是本发明实施例提供的一种像素电路的驱动时序图;
图5是本发明实施例提供的另一种像素电路的驱动时序图;
图6是本发明实施例提供的另一种像素电路的结构示意图;
图7是本发明实施例提供的另一种像素电路的驱动时序图;
图8是本发明实施例提供的另一种像素电路的驱动时序图;
图9是本发明实施例提供的另一种像素电路的结构示意图;
图10是本发明实施例提供的一种显示装置的结构示意图;
图11是本发明实施例提供的一种显示面板的驱动方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术所述,显示面板存在色偏问题,以及显示亮度无法达到需求值的问题,影响了显示效果。经发明人研究发现,出现上述问题的原因如下:显示面板中包括多个像素单元,像素单元包括像素电路和发光器件,像素电路中的信号线等结构与发光器件的电极存在耦合,容易形成寄生电容。发光器件包括发光颜色不同的多种发光器件,发光器件自身也存在电容。目前,不同像素单元中的寄生电容及发光器件自身的电容均存在差异,这样会使不同像素单元中的发光器件的驱动电流和驱动电压存在差异,从而导致不同像素单元中的发光器件的启亮时间及达到最高亮度的时间存在差异。在控制显示面板进行刷新率切换时,由于一帧内发光器件的发光时间发生了变化,且不同像素单元中的发光器件的启亮时间及达到最高亮度的时间存在差异,因此,显示面板在进行刷新率切换时会出现色偏问题。在控制显示面板进行显示灰阶切换时,显示面板在显示首帧画面之前先显示黑态画面,黑态画面对应的发光器件第一极的电位极低,这样会使首帧画面的显示亮度偏离需求值。并且,由于不同像素单元中的发光器件的驱动电压存在差异,驱动电压同样会影响发光器件的启亮时间及达到最高亮度的时间,因此,显示面板在进行显示灰阶切换之后的首帧画面也会出现色偏问题。
针对上述问题,本发明实施例提供了一种显示面板。图1是本发明实施例提供的一种显示面板的结构示意图,图2是本发明实施例提供的一种像素电路的结构示意图。参见图1和图2,该显示面板包括多个像素单元PX,每个像素单元PX均包括像素电路和发光器件D1,像素电路连接发光器件D1;像素电路包括:数据写入模块10、存储模块20、驱动模块30和电位补偿模块40;数据写入模块10用于在数据写入阶段向驱动模块30的控制端G写入数据电压Vdata;存储模块20用于存储驱动模块30的控制端G的电压;电位补偿模块40连接发光器件D1的第一极,电位补偿模块40接入第一扫描信号Scan1、第二扫描信号Scan2和初始化电压Vref,电位补偿模块40用于响应第一扫描信号Scan1和第二扫描信号Scan2,在发光阶段之前将发光器件D1的第一极的电压耦合至大于初始化电压Vref的电压;其中,至少部分像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至不同的电压;驱动模块30用于在发光阶段响应自身的控制端G的电压产生驱动电流,以驱动发光器件D1发光。
具体地,显示面板包括显示区AA和非显示区NAA,像素单元PX位于显示区AA中。像素单元PX可分为发光颜色不同的多种像素单元,示例性地,像素单元PX可分为红色像素单元、绿色像素单元和蓝色像素单元,相应地,红色像素单元中的发光器件D1可以是红色发光器件,绿色像素单元中的发光器件D1可以是绿色发光器件,蓝色像素单元中的发光器件D1可以是蓝色发光器件。该发光器件可以是有机发光二极管(Organic Light-EmittingDiode,OLED)或有源矩阵有机发光二极管(Active-Matrix Organic Light-EmittingDiode,AMOLED)。
电位补偿模块40响应第一扫描信号Scan1和第二扫描信号Scan2,在发光阶段之前将发光器件D1的第一极的电压耦合至大于初始化电压Vref的电压,其含义可以是,在发光阶段之前,电位补偿模块40可响应第一扫描信号Scan1向发光器件D1的第一极写入初始化电压Vref,并响应第二扫描信号Scan2对发光器件D1的第一极的电位进行耦合,以使发光器件D1的第一极的电压大于初始化电压Vref,这样能够将发光器件D1的第一极的电位抬升,那么在发光阶段,能够加快发光器件D1两极之间的电压达到启亮电压的速度,从而缩短发光器件D1的启亮时间。至少部分像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至不同的电压,其含义可以是,至少部分像素单元中的电位补偿模块40对发光器件D1的第一极进行电压耦合的程度不同,即对发光器件D1的第一极进行电位抬升的程度不同,也即对至少部分像素单元中的发光器件D1,以不同程度加快其两极之间的电压达到启亮电压的速度,从而以不同程度缩短其启亮时间。
示例性地,由于不同像素单元中的发光器件的启亮时间及达到最高亮度的时间存在差异,因此,对于发光器件的启亮时间相对较长的像素单元,可设置该类像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至相对较高的电压值,那么在发光阶段,该类像素单元中的发光器件D1两极之间的电压能够以相对较快的速度达到启亮电压,从而使该类像素单元中的发光器件D1的启亮及达到最高亮度的速度相对较快。对于发光器件的启亮时间相对较短的像素单元,可设置该类像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至相对较低的电压值,那么在发光阶段,该类像素单元中的发光器件D1两极之间的电压能够以相对较慢的速度达到启亮电压,从而使该类像素单元中的发光器件D1的启亮及达到最高亮度的速度相对较慢。综上所述,对于发光器件的启亮时间相对较长的像素单元,本方案设置该类像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至相对较高的电压值,对于发光器件的启亮时间相对较短的像素单元,本方案设置该类像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至相对较低的电压值,这样有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
本发明实施例提供的像素电路中各模块的连接方式可以有多种,下面以其中的一种为例进行说明。示例性地,参见图2,数据写入模块10的控制端接入第三扫描信号Scan3,数据写入模块10的第一端接入数据电压Vdata,数据写入模块10的第二端连接驱动模块30的控制端G。存储模块20的第一端连接驱动模块30的控制端G,存储模块20的第二端接入固定电压,该固定电压可以是第一电源电压VDD。驱动模块30的第一端接入第一电源电压VDD。可选地,像素电路还包括第一发光控制模块50,第一发光控制模块50的控制端接入发光控制信号EM,第一发光控制模块50连接于驱动模块30的第二端和发光器件D1的第一极之间,第一发光控制模块50用于响应发光控制信号EM而导通或断开驱动模块30和发光器件D1;发光器件D1的第二极接入第二电源电压VSS。
下面对图2所示的像素电路的工作原理进行说明。示例性地,该像素电路的工作阶段包括初始化阶段、数据写入阶段和发光阶段。
在初始化阶段,控制第一发光控制模块50响应发光控制信号EM而关断,并控制电位补偿模块40响应第一扫描信号Scan1,向发光器件D1的第一极写入初始化电压Vref,以对发光器件D1的第一极的电位进行初始化。
在数据写入阶段,控制第一发光控制模块50响应发光控制信号EM而关断,并控制数据写入模块10响应第三扫描信号Scan3,向驱动模块30的控制端G写入数据电压Vdata,并通过存储模块20存储驱动模块30的控制端G的电压。
在发光阶段之前,控制第一发光控制模块50响应发光控制信号EM而关断,并控制电位补偿模块40响应第一扫描信号Scan1和第二扫描信号Scan2,将发光器件D1的第一极的电压耦合至大于初始化电压Vref的电压。示例性地,可以在初始化阶段开始之后至发光阶段开始之前,控制电位补偿模块40响应第二扫描信号Scan2对发光器件D1的第一极的电位进行耦合,以使发光器件D1的第一极的电压大于初始化电压Vref,并分别针对发光器件的启亮时间及达到最高亮度的时间存在差异的像素单元,设置不同像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至不同的电压。例如,对于发光器件的启亮时间相对较长的像素单元,设置该类像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至相对较高的电压值,对于发光器件的启亮时间相对较短的像素单元,设置该类像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至相对较低的电压值。
在发光阶段,控制第一发光控制模块50响应发光控制信号EM而导通,使第一电源电压VDD通过驱动模块30和第一发光控制模块50写入发光器件D1的第一极,第二电源电压VSS写入发光器件D1的第二极,以通过驱动模块30响应自身的控制端G的电压产生驱动电流,驱动发光器件D1发光。本方案根据不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,设置不同像素单元中的电位补偿模块40将发光器件D1的第一极的电压耦合至不同的电压,以降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
综上所述,本发明实施例的技术方案,通过电位补偿模块在发光阶段之前将发光器件的第一极的电压耦合至大于初始化电压的电压,能够对发光器件的第一极的电位进行补偿,以在发光阶段,使发光器件的两极之间的电压能够快速达到启亮电压,从而缩短发光器件的启亮时间。通过对发光器件的第一极的电位进行补偿,还有助于改善显示灰阶切换时出现的首帧画面的显示亮度偏离需求值的问题。通过设置至少部分像素单元中的电位补偿模块将发光器件的第一极的电压耦合至不同的电压,能够使不同像素单元中的电位补偿模块对发光器件的第一极的电压耦合程度不同,即对于不同像素单元中的发光器件,以不同程度加快其电压达到启亮电压的速度,从而以不同程度缩短其启亮时间。由于不同像素单元中的发光器件的启亮时间及达到最高亮度的时间存在差异,本方案通过对不同像素单元中的电位补偿模块对发光器件的第一极的电压耦合程度进行设置,有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果,并改善发光器件的启亮时间差异及达到最高亮度的时间差异所引起的刷新率切换及显示灰阶切换时的色偏问题。
图3是本发明实施例提供的另一种像素电路的结构示意图。参见图3,在上述实施例的基础上,可选地,设置电位补偿模块包括初始化单元41和耦合单元42;初始化单元41的控制端接入第一扫描信号Scan1,初始化单元41的第一端接入初始化电压Vref,初始化单元41的第二端连接发光器件D1的第一极,初始化单元41用于响应第一扫描信号Scan1,在初始化阶段向发光器件D1的第一极写入初始化电压Vref;耦合单元42的第一端接入第二扫描信号Scan2,耦合单元42的第二端连接发光器件D1的第一极,耦合单元42用于响应第二扫描信号Scan2的电平跳变,在初始化阶段开始之后至发光阶段之前,将发光器件D1的第一极的电压耦合至大于初始化电压Vref的电压。
具体地,初始化单元41可响应第一扫描信号Scan1而导通或关断,并在导通时向发光器件D1的第一极写入初始化电压Vref。耦合单元42具有耦合作用,能够响应于第二扫描信号Scan2的电平跳变,对发光器件D1的第一极的电位进行耦合。示例性地,在初始化阶段,控制初始化单元41响应第一扫描信号Scan1向发光器件D1的第一极写入初始化电压Vref;在初始化阶段开始之后至发光阶段之前,控制耦合单元42响应第二扫描信号Scan2的电平跳变,将发光器件D1的第一极的电压耦合至大于初始化电压Vref的电压。例如,在初始化阶段开始之后至发光阶段之前,第二扫描信号Scan2由低电平信号跳变为高电平信号,耦合单元42响应第二扫描信号Scan2的电平跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,从而使发光器件D1的第一极的电压大于初始化电压Vref。这样设置的好处在于,能够对发光器件D1的第一极的电位进行补偿,从而在发光阶段加快发光器件D1的电压达到启亮电压的速度,以缩短发光器件D1的启亮时间。
继续参见图3,在上述实施例的基础上,可选地,设置初始化单元41包括第一晶体管T1,耦合单元42包括第一电容Ccps。第一晶体管T1的栅极接入第一扫描信号Scan1,第一晶体管T1的第一极接入初始化电压Vref,第一晶体管T1的第二极连接发光器件D1的第一极。第一晶体管T1可响应第一扫描信号Scan1而导通或关断,并在导通时向发光器件D1的第一极写入初始化电压Vref。第一电容Ccps的第一极接入第二扫描信号Scan2,第一电容Ccps的第二极连接发光器件D1的第一极。第一电容Ccps具有耦合作用,能够响应于第二扫描信号Scan2的电平跳变,对发光器件D1的第一极的电位进行耦合。
继续参见图3,可选地,数据写入模块10包括第二晶体管T2,存储模块20包括第二电容Cst,驱动模块30包括驱动晶体管DT,第一发光控制模块50包括第三晶体管T3。第二晶体管T2的栅极接入第三扫描信号Scan3,第二晶体管T2的第一极接入数据电压Vdata,第二晶体管T2的第二极连接驱动晶体管DT的栅极。第二晶体管T2可响应第三扫描信号Scan3而导通或关断,并在导通时向驱动晶体管DT的栅极写入数据电压Vdata。第二电容Cst的第一极连接驱动晶体管DT的栅极,第二电容Cst的第二极接入第一电源电压VDD,第二电容Cst用于存储驱动晶体管DT的栅极电压。驱动晶体管DT的第一极接入第一电源电压VDD。第三晶体管T3的栅极接入发光控制信号EM,第三晶体管T3的第一极连接驱动晶体管DT的第二极,第三晶体管T3的第二极连接发光器件D1的第一极。第三晶体管T3可响应发光控制信号EM而导通或关断,以在导通时连接驱动晶体管DT和发光器件D1,在关断时断开驱动晶体管DT和发光器件D1的连接。
图4是本发明实施例提供的一种像素电路的驱动时序图,图4所示的驱动时序可用于驱动图3所示的像素电路工作。结合图3和图4,可选地,第一扫描信号Scan1和第二扫描信号Scan2均为脉冲信号;第一扫描信号Scan1和第二扫描信号Scan2的脉冲时序相同。图3以像素电路中的各晶体管均是P型晶体管为例进行示意,示例性地,在第一晶体管T1为P型晶体管时,第一扫描信号Scan1中控制第一晶体管T1导通的脉冲信号为低电平脉冲信号,可以设置第一扫描信号Scan1和第二扫描信号Scan2为完全相同的信号,第一晶体管T1的栅极和第一电容Ccps的第一极可连接至同一扫描信号线。在初始化阶段t1,第一晶体管T1响应第一扫描信号Scan1而导通,向发光器件D1的第一极写入初始化电压Vref,对发光器件D1的第一极的电位进行置位。在初始化阶段t1结束时,第二扫描信号Scan2由低电平信号跳变为高电平信号,第一电容Ccps可响应第二扫描信号Scan2的电位跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,以使发光器件D1的第一极的电压大于初始化电压Vref,以对发光器件D1的第一极的电位进行补偿,从而在发光阶段加快发光器件D1的电压达到启亮电压的速度,并缩短发光器件D1的启亮时间。
图5是本发明实施例提供的另一种像素电路的驱动时序图,图5所示的驱动时序可用于驱动图3所示的像素电路工作。结合图3和图5,可选地,一帧内,第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后预设时长t0,预设时长t0小于第一扫描信号Scan1的脉冲时长。示例性地,第一扫描信号Scan1和第二扫描信号Scan2也可以是不同的信号,例如,在第一晶体管T1为P型晶体管时,第一扫描信号Scan1和第二扫描信号Scan2均包括低电平脉冲信号。一帧内,第一扫描信号Scan1的脉冲时长可以是第一扫描信号Scan1为低电平信号的时长。第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后的预设时长t0可以大于或等于0.5μs,且小于一帧内第一扫描信号Scan1为低电平信号的时长。这样一来,在初始化阶段t1,第二扫描信号Scan2由高电平信号跳变为低电平信号时,由于发光器件D1的第一极的电位被置位,第二扫描信号Scan2的电平跳变不会对发光器件D1的第一极的电位产生影响。在初始化阶段t1结束之后至发光阶段t3开始之前,第二扫描信号Scan2由低电平信号跳变为高电平信号,第一电容Ccps可响应第二扫描信号Scan2的电位跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,以使发光器件D1的第一极的电压大于初始化电压Vref。
图6是本发明实施例提供的另一种像素电路的结构示意图。与图3相比,图6所示的像素电路的不同之处在于各晶体管均为N型晶体管。图7是本发明实施例提供的另一种像素电路的驱动时序图,图7所示的驱动时序可用于驱动图6所示的像素电路工作。结合图6和图7,可选地,在第一晶体管T1为N型晶体管时,第一扫描信号Scan1中控制第一晶体管T1导通的脉冲信号为高电平脉冲信号,可以设置第二扫描信号Scan2包括低电平脉冲信号,且第一扫描信号Scan1和第二扫描信号Scan2的脉冲时序相同。这样一来,在初始化阶段t1,第一晶体管T1仍可向发光器件D1的第一极写入初始化电压Vref,对发光器件D1的第一极的电位进行置位。在初始化阶段t1结束时,第二扫描信号Scan2由低电平信号跳变为高电平信号,第一电容Ccps仍可响应第二扫描信号Scan2的电位跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,以使发光器件D1的第一极的电压大于初始化电压Vref。
图8是本发明实施例提供的另一种像素电路的驱动时序图,图8所示的驱动时序可用于驱动图6所示的像素电路工作。结合图6和图8,可选地,可选地,在第一晶体管T1为N型晶体管时,设置第一扫描信号Scan1包括高电平脉冲信号,第二扫描信号Scan2包括低电平脉冲信号,且第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后预设时长t0,预设时长t0小于第一扫描信号Scan1的脉冲时长。例如,预设时长t0可以大于或等于0.5μs,且小于一帧内第一扫描信号Scan1为高电平信号的时长。这样一来,在初始化阶段t1,第二扫描信号Scan2由高电平信号跳变为低电平信号时,由于发光器件D1的第一极的电位被置位,第二扫描信号Scan2的电平跳变不会对发光器件D1的第一极的电位产生影响。在初始化阶段t1结束之后至发光阶段t3开始之前,第二扫描信号Scan2由低电平信号跳变为高电平信号,第一电容Ccps可响应第二扫描信号Scan2的电位跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,以使发光器件D1的第一极的电压大于初始化电压Vref。
参见图3,可选地,第一电容Ccps的容值与发光器件D1的第一极的寄生电容、发光器件D1的电容、发光器件D1的驱动电流以及发光器件D1的启亮速度中的至少一者相关。示例性地,第一电容Ccps的容值越大,其在发光阶段之前能够响应第二扫描信号Scan2的电位跳变,将发光器件D1的第一极的电位耦合至相对较高的电位,从而以相对较大的程度缩短发光器件D1的启亮时间及达到最高亮度的时间;第一电容Ccps的容值越小,其在发光阶段之前能够响应第二扫描信号Scan2的电位跳变,将发光器件D1的第一极的电位耦合至相对较低的电位,从而以相对较小的程度缩短发光器件D1的启亮时间及达到最高亮度的时间。
发光器件D1的第一极的寄生电容对于发光器件D1的影响是,该寄生电容越大,发光器件D1在发光阶段达到启亮电压的速度越慢,发光器件D1的启亮时间及达到最高亮度的时间越长,该寄生电容越小,发光器件D1的启亮时间及达到最高亮度的时间越短。因此,对于不同的像素单元,在其他条件相同时,发光器件D1的第一极的寄生电容越大,可以将第一电容Ccps的容值设置得越大,发光器件D1的第一极的寄生电容越小,可以将第一电容Ccps的容值设置得越小,这样有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
发光器件D1的电容即发光器件D1自身的电容,发光器件D1的电容越大,发光器件D1在发光阶段达到启亮电压的速度越慢,发光器件D1的启亮时间及达到最高亮度的时间越长,发光器件D1的电容越小,发光器件D1的启亮时间及达到最高亮度的时间越短。因此,对于不同的像素单元,在其他条件相同时,发光器件D1的电容越大,可以将第一电容Ccps的容值设置得越大,发光器件D1的电容越小,可以将第一电容Ccps的容值设置得越小,这样有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
发光器件D1的驱动电流越大,发光器件D1的启亮速度越快,发光器件D1的启亮时间及达到最高亮度的时间越短;发光器件D1的驱动电流越小,发光器件D1的启亮时间及达到最高亮度的时间越长。因此,对于不同的像素单元,在其他条件相同时,发光器件D1的驱动电流越大,可以将第一电容Ccps的容值设置得越小,发光器件D1的驱动电流越小,可以将第一电容Ccps的容值设置得越大,这样有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
发光器件D1的启亮速度越快,发光器件D1的启亮时间及达到最高亮度的时间越短;发光器件D1的启亮速度越慢,发光器件D1的启亮时间及达到最高亮度的时间越长。因此,对于不同的像素单元,发光器件D1的启亮速度越快,可以将第一电容Ccps的容值设置得越小,发光器件D1的启亮速度越慢,可以将第一电容Ccps的容值设置得越大,这样有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
对于不同的像素单元,通过设置第一电容Ccps的容值与发光器件D1的第一极的寄生电容、发光器件D1的电容、发光器件D1的驱动电流以及发光器件D1的启亮速度中的至少一者相关,实现了根据发光器件D1的第一极的寄生电容、发光器件D1的电容、发光器件D1的驱动电流以及发光器件D1的启亮速度对于发光器件的启亮时间及达到最高亮度的时间的影响来设置第一电容Ccps的容值,有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果。
继续参见图3,在上述实施例的基础上,可选地,像素单元包括红色像素单元、绿色像素单元和蓝色像素单元,绿色像素单元中的第一电容Ccps的容值可表示为Gc,红色像素单元中的第一电容Ccps的容值可表示为Rc,蓝色像素单元中的第一电容Ccps的容值可表示为Bc,则Gc>Rc>Bc。经发明人研究发现,显示面板中不同颜色的发光器件的实测启亮速度为,蓝色发光器件的启亮速度>红色发光器件的启亮速度>绿色发光器件的启亮速度,通过设置Gc>Rc>Bc,使得不同发光颜色的像素单元中的发光器件的启亮速度越快,第一电容Ccps的容值越小,其对发光器件D1的启亮时间及达到最高亮度的时间的程度缩短越小,发光器件的启亮速度越慢,第一电容Ccps的容值越大,其对发光器件D1的启亮时间及达到最高亮度的时间的程度缩短越大,这样有助于均衡红色像素单元、绿色像素单元和蓝色像素单元中的发光器件的启亮时间及达到最高亮度的时间,从而提升显示面板的整体显示效果,并改善刷新率切换及显示灰阶切换时的色偏问题,以及显示灰阶切换时出现的首帧画面的显示亮度偏离需求值的问题。
结合图3和图4,示例性地,在上述各实施例的基础上,对像素电路的工作原理进行说明。该像素电路的工作阶段包括:初始化阶段t1、数据写入阶段t2和发光阶段t3。
在初始化阶段t1,第一扫描信号Scan1和第二扫描信号Scan2为低电平信号,第三扫描信号Scan3和发光控制信号EM为高电平信号。第一晶体管T1导通,第二晶体管T2和第三晶体管T3关断。初始化电压Vref通过第一晶体管T1写入发光器件D1的第一极,对发光器件D1的第一极的电位进行初始化。在第二扫描信号Scan2由低电平信号跳变为高电平信号时,第一电容Ccps响应第二扫描信号Scan2的电平跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,以使发光器件D1的第一极的电压大于初始化电压Vref。其中,绿色像素单元中的第一电容Ccps的容值可表示为Gc,红色像素单元中的第一电容Ccps的容值可表示为Rc,蓝色像素单元中的第一电容Ccps的容值可表示为Bc,则Gc>Rc>Bc。
在数据写入阶段t2,第一扫描信号Scan1、第二扫描信号Scan2和发光控制信号EM为高电平信号,第三扫描信号Scan3为低电平信号。第二晶体管T2导通,第一晶体管T1和第三晶体管T3关断。数据电压Vdata通过第二晶体管T2写入驱动晶体管DT的栅极,第二电容Cst对驱动晶体管DT的栅极电压进行存储。
在发光阶段t3,第一扫描信号Scan1、第二扫描信号Scan2和第三扫描信号Scan3为高电平信号,发光控制信号EM为低电平信号。驱动晶体管DT和第三晶体管T3导通,第一晶体管T1和第二晶体管T2关断。第一电源电压VDD通过驱动晶体管DT和第三晶体管T3写入发光器件D1的第一极,第二电源电压VSS写入发光器件D1的第二极,驱动晶体管DT响应自身的栅极电压产生驱动电流,驱动发光器件D1发光。本方案通过设置Gc>Rc>Bc,有助于均衡红色像素单元、绿色像素单元和蓝色像素单元中的发光器件的启亮时间及达到最高亮度的时间,从而提升显示面板的整体显示效果,并改善刷新率切换及显示灰阶切换时的色偏问题,以及显示灰阶切换时出现的首帧画面的显示亮度偏离需求值的问题。
图5所示的驱动时序驱动图3所示的像素电路进行工作的原理,与图4所示的驱动时序驱动图3所示的像素电路进行工作的原理类似,区别仅在于第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后预设时长t0,具体的技术原理及技术效果可参照上述实施例进行理解,这里不再赘述。
图7所示的驱动时序驱动图6所示的像素电路进行工作的原理,与图4所示的驱动时序驱动图3所示的像素电路进行工作的原理类似,区别仅在于像素电路中的晶体管类型及驱动晶体管工作的信号类型不同。图8所示的驱动时序驱动图6所示的像素电路进行工作的原理,与图7所示的驱动时序驱动图6所示的像素电路进行工作的原理类似,区别仅在于第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后预设时长t0。具体的技术原理及技术效果可参照上述实施例进行理解,这里不再赘述。
图9是本发明实施例提供的另一种像素电路的结构示意图。参见图9,可选地,数据写入模块10的控制端接入第三扫描信号Scan3,数据写入模块10的第一端接入数据电压Vdata,数据写入模块10的第二端连接驱动模块30的第一端。存储模块20的第一端连接驱动模块30的控制端G,存储模块20的第二端接入第一电源电压VDD。可选地,该像素电路还包括第一发光控制模块50、第二发光控制模块60、初始化模块70和阈值补偿模块80。第一发光控制模块50的控制端接入发光控制信号EM,第一发光控制模块50连接于驱动模块30的第二端和发光器件D1的第一极之间。第二发光控制模块60的控制端接入发光控制信号EM,第二发光控制模块60的第一端接入第一电源电压VDD,第二发光控制模块60的第二端连接驱动模块30的第一端,第二发光控制模块60用于响应发光控制信号EM而导通或关断,以在导通时向驱动模块30的第一端写入第一电源电压VDD。初始化模块70的控制端接入第一扫描信号Scan1,初始化模块70的第一端接入初始化电压Vref,初始化模块70的第二端连接驱动模块30的控制端G,初始化模块70用于响应第一扫描信号Scan1而导通或关断,以在导通时向驱动模块30的控制端G写入初始化电压,对驱动模块30的控制端G的电位进行初始化。阈值补偿模块80的控制端接入第三扫描信号Scan3,阈值补偿模块80的第一端连接驱动模块30的控制端G,阈值补偿模块80的第二端连接驱动模块30的第二端,阈值补偿模块80用于对驱动模块30的阈值电压进行补偿。
继续参见图9,可选地,数据写入模块10包括第二晶体管T2,存储模块20包括第二电容Cst,驱动模块30包括驱动晶体管DT,第一发光控制模块50包括第三晶体管T3,第二发光控制模块60包括第四晶体管T4,初始化模块70包括第五晶体管T5,阈值补偿模块80包括第六晶体管T6。
第二晶体管T2的栅极接入第三扫描信号Scan3,第二晶体管T2的第一极接入数据电压Vdata,第二晶体管T2的第二极连接驱动晶体管DT的第一极。第二电容Cst的第一极连接驱动晶体管DT的栅极,第二电容Cst的第二极接入第一电源电压VDD。第三晶体管T3的栅极接入发光控制信号EM,第三晶体管T3的第一极连接驱动晶体管DT的第二极,第三晶体管T3的第二极连接发光器件D1的第一极。第四晶体管T4的栅极接入发光控制信号EM,第四晶体管T4的第一极接入第一电源电压VDD,第四晶体管T4的第二极连接驱动晶体管DT的第一极。第五晶体管T5的栅极接入第一扫描信号Scan1,第五晶体管T5的第一极接入初始化电压Vref,第五晶体管T5的第二极连接驱动晶体管DT的栅极。第六晶体管T6的栅极接入第三扫描信号Scan3,第六晶体管T6的第一极连接驱动晶体管DT的栅极,第六晶体管T6的第二极连接驱动晶体管DT的第二极。
图9中的各晶体管既可以是P型晶体管,也可以是N型晶体管,图9示意性地示出了各晶体管均为P型晶体管的情况。图4和图5所示的驱动时序,同样适用于驱动图9所示的像素电路进行工作。下面结合图4和图9,对像素电路的工作原理进行说明。示例性地,该像素电路的工作阶段包括:初始化阶段t1、数据写入阶段t2和发光阶段t3。
在初始化阶段t1,第一扫描信号Scan1和第二扫描信号Scan2为低电平信号,第三扫描信号Scan3和发光控制信号EM为高电平信号。第一晶体管T1和第五晶体管T5导通,第二晶体管T2、第三晶体管T3、第四晶体管T4和第六晶体管T6关断。初始化电压Vref通过第五晶体管T5写入驱动晶体管DT的栅极,对驱动晶体管DT的栅极电位进行初始化。初始化电压Vref还通过第一晶体管T1写入发光器件D1的第一极,对发光器件D1的第一极的电位进行初始化。在第二扫描信号Scan2由低电平信号跳变为高电平信号时,第一电容Ccps响应第二扫描信号Scan2的电平跳变,对发光器件D1的第一极的电位进行耦合,使发光器件D1的第一极的电位抬升,以使发光器件D1的第一极的电压大于初始化电压Vref。其中,绿色像素单元中的第一电容Ccps的容值可表示为Gc,红色像素单元中的第一电容Ccps的容值可表示为Rc,蓝色像素单元中的第一电容Ccps的容值可表示为Bc,则Gc>Rc>Bc。
在数据写入阶段t2,第一扫描信号Scan1、第二扫描信号Scan2和发光控制信号EM为高电平信号,第三扫描信号Scan3为低电平信号。第二晶体管T2、驱动晶体管DT和第六晶体管T6导通,第一晶体管T1、第三晶体管T3、第四晶体管T4和第五晶体管T5关断。数据电压Vdata依次通过第二晶体管T2、驱动晶体管DT和第六晶体管T6写入驱动晶体管DT的栅极,同时,通过第六晶体管T6对驱动晶体管DT的阈值电压进行补偿,通过第二电容Cst对驱动晶体管DT的栅极电压进行存储。
在发光阶段t3,第一扫描信号Scan1、第二扫描信号Scan2和第三扫描信号Scan3为高电平信号,发光控制信号EM为低电平信号。第三晶体管T3、第四晶体管T4和驱动晶体管DT导通,其余晶体管关断。第一电源电压VDD通过第四晶体管T4、驱动晶体管DT和第三晶体管T3写入发光器件D1的第一极,第二电源电压VSS写入发光器件D1的第二极,驱动晶体管DT响应自身的栅极电压产生驱动电流,驱动发光器件D1发光。本方案通过设置Gc>Rc>Bc,有助于均衡红色像素单元、绿色像素单元和蓝色像素单元中的发光器件的启亮时间及达到最高亮度的时间,从而提升显示面板的整体显示效果,并改善刷新率切换及显示灰阶切换时的色偏问题,以及显示灰阶切换时出现的首帧画面的显示亮度偏离需求值的问题。
图5所示的驱动时序驱动图9所示的像素电路进行工作的原理,与图4所示的驱动时序驱动图9所示的像素电路进行工作的原理类似,区别仅在于第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后预设时长t0,具体的技术原理及技术效果可参照上述实施例进行理解,这里不再赘述。
在图9所示的像素电路中的各晶体管为N型晶体管时,图7、图8所示的驱动时序也适用于驱动该像素电路进行工作。图7所示的驱动时序该像素电路进行工作的原理,与图4所示的驱动时序驱动图9所示的像素电路进行工作的原理类似,区别仅在于像素电路中的晶体管类型及驱动晶体管工作的信号类型不同。图8所示的驱动时序该像素电路进行工作的原理,图7所示的驱动时序该像素电路进行工作的原理类似,区别仅在于第二扫描信号Scan2的脉冲时序比第一扫描信号Scan1的脉冲时序滞后预设时长t0。具体的技术原理及技术效果可参照上述实施例进行理解,这里不再赘述。
本发明实施例还提供了一种显示装置,图10是本发明实施例提供的一种显示装置的结构示意图。该显示装置可以是手机、电脑、平板电脑、智能穿戴设备,或者其他具有显示功能的电子设备,图10示意性地示出了该显示装置100为手机的情况。本发明实施例所提供的显示装置,包括本发明上述任意实施例所提供的显示面板,因而具有显示面板相应的功能结构及有益效果,不再赘述。
本发明实施例还提供了一种显示面板的驱动方法,图11是本发明实施例提供的一种显示面板的驱动方法的流程示意图。本发明实施例提供的显示面板的驱动方法,适用于驱动上述任意实施例中的显示面板进行工作。参见图11,该显示面板的驱动方法具体包括如下步骤:
S110、在数据写入阶段,通过数据写入模块向驱动模块的控制端写入数据电压,并通过存储模块存储驱动模块的控制端的电压。
S120、在发光阶段之前,通过电位补偿模块响应第一扫描信号和第二扫描信号,将发光器件的第一极的电压耦合至大于初始化电压的电压。
其中,至少部分像素单元中的电位补偿模块将发光器件的第一极的电压耦合至不同的电压。
S130、在发光阶段,通过驱动模块响应自身的控制端的电压产生驱动电流,以驱动发光器件发光。
本发明实施例的技术方案,通过电位补偿模块在发光阶段之前将发光器件的第一极的电压耦合至大于初始化电压的电压,能够对发光器件的第一极的电位进行补偿,以在发光阶段,使发光器件的两极之间的电压能够快速达到启亮电压,从而缩短发光器件的启亮时间。通过对发光器件的第一极的电位进行补偿,还有助于改善显示灰阶切换时出现的首帧画面的显示亮度偏离需求值的问题。通过设置至少部分像素单元中的电位补偿模块将发光器件的第一极的电压耦合至不同的电压,能够使不同像素单元中的电位补偿模块对发光器件的第一极的电压耦合程度不同,即对于不同像素单元中的发光器件,以不同程度加快其电压达到启亮电压的速度,从而以不同程度缩短其启亮时间。由于不同像素单元中的发光器件的启亮时间及达到最高亮度的时间存在差异,本方案通过对不同像素单元中的电位补偿模块对发光器件的第一极的电压耦合程度进行设置,有助于降低不同像素单元中的发光器件的启亮时间差异及达到最高亮度的时间差异,从而提升显示效果,并改善发光器件的启亮时间差异及达到最高亮度的时间差异所引起的刷新率切换及显示灰阶切换时的色偏问题。
可选地,在上述实施例的基础上,步骤S120具体可包括:
在初始化阶段,通过初始化单元响应第一扫描信号,向发光器件的第一极写入初始化电压;在初始化阶段开始之后至发光阶段之前,通过耦合单元响应第二扫描信号的电平跳变,将发光器件的第一极的电压耦合至大于初始化电压的电压。
本发明实施例的技术方案,适用于驱动上述实施例中的图3、图6和图9所示的像素电路进行工作,具体的技术原理和产生的技术效果可参照上述实施例进行理解,故不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种显示面板,其特征在于,包括多个像素单元,所述像素单元包括像素电路和发光器件,所述像素电路连接发光器件;所述像素电路包括:数据写入模块、存储模块、驱动模块和电位补偿模块;
所述数据写入模块用于在数据写入阶段向所述驱动模块的控制端写入数据电压;
所述存储模块用于存储所述驱动模块的控制端的电压;
所述电位补偿模块连接所述发光器件的第一极,所述电位补偿模块接入第一扫描信号、第二扫描信号和初始化电压,所述电位补偿模块用于响应所述第一扫描信号和所述第二扫描信号,在发光阶段之前将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压;其中,至少部分所述像素单元中的所述电位补偿模块将所述发光器件的第一极的电压耦合至不同的电压;
所述驱动模块用于在发光阶段响应自身的控制端的电压产生驱动电流,以驱动所述发光器件发光。
2.根据权利要求1所述的显示面板,其特征在于,所述电位补偿模块包括初始化单元和耦合单元;
所述初始化单元的控制端接入所述第一扫描信号,所述初始化单元的第一端接入所述初始化电压,所述初始化单元的第二端连接所述发光器件的第一极,所述初始化单元用于响应所述第一扫描信号,在初始化阶段向所述发光器件的第一极写入所述初始化电压;
所述耦合单元的第一端接入所述第二扫描信号,所述耦合单元的第二端连接所述发光器件的第一极,所述耦合单元用于响应所述第二扫描信号的电平跳变,在所述初始化阶段开始之后至发光阶段之前,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压。
3.根据权利要求2所述的显示面板,其特征在于,所述初始化单元包括第一晶体管,所述耦合单元包括第一电容;
所述第一晶体管的栅极接入所述第一扫描信号,所述第一晶体管的第一极接入所述初始化电压,所述第一晶体管的第二极连接所述发光器件的第一极;
所述第一电容的第一极接入所述第二扫描信号,所述第一电容的第二极连接所述发光器件的第一极。
4.根据权利要求3所述的显示面板,其特征在于,所述第一扫描信号和所述第二扫描信号均为脉冲信号;所述第一扫描信号和所述第二扫描信号的脉冲时序相同,或者,一帧内,所述第二扫描信号的脉冲时序比所述第一扫描信号的脉冲时序滞后预设时长,所述预设时长小于所述第一扫描信号的脉冲时长。
5.根据权利要求3所述的显示面板,其特征在于,所述第一电容的容值与所述发光器件的第一极的寄生电容、所述发光器件的电容、所述发光器件的驱动电流以及所述发光器件的启亮速度中的至少一者相关。
6.根据权利要求5所述的显示面板,其特征在于,所述像素单元包括红色像素单元、绿色像素单元和蓝色像素单元,所述绿色像素单元中的所述第一电容的容值大于所述红色像素单元中的所述第一电容的容值,所述红色像素单元中的所述第一电容的容值大于所述蓝色像素单元中的所述第一电容的容值。
7.根据权利要求1所述的显示面板,其特征在于,所述像素电路还包括第一发光控制模块、第二发光控制模块、初始化模块和阈值补偿模块;
所述第一发光控制模块的控制端接入所述发光控制信号,所述第一发光控制模块连接于所述驱动模块的第二端和所述发光器件的第一极之间,所述第一发光控制模块用于响应所述发光控制信号而导通或断开所述驱动模块和所述发光器件;
所述第二发光控制模块的控制端接入发光控制信号,所述第二发光控制模块的第一端接入第一电源电压,所述第二发光控制模块的第二端连接所述驱动模块的第一端,所述第二发光控制模块用于响应所述发光控制信号向所述驱动模块的第一端写入所述第一电源电压;
所述初始化模块的控制端接入所述第一扫描信号,所述初始化模块的第一端接入所述初始化电压,所述初始化模块的第二端连接所述驱动模块的控制端,所述初始化模块用于响应所述第一扫描信号,向所述驱动模块的控制端写入所述初始化电压;
所述阈值补偿模块的控制端接入第三扫描信号,所述阈值补偿模块的第一端连接所述驱动模块的控制端,所述阈值补偿模块的第二端连接所述驱动模块的第二端。
8.一种显示面板的驱动方法,其特征在于,所述显示面板包括多个像素单元,所述像素单元包括像素电路和发光器件,所述像素电路连接发光器件;所述像素电路包括:数据写入模块、存储模块、驱动模块和电位补偿模块;所述电位补偿模块连接所述发光器件的第一极,所述电位补偿模块接入第一扫描信号、第二扫描信号和初始化电压;
所述显示面板的驱动方法包括:
在数据写入阶段,通过所述数据写入模块向所述驱动模块的控制端写入数据电压,并通过所述存储模块存储所述驱动模块的控制端的电压;
在发光阶段之前,通过所述电位补偿模块响应所述第一扫描信号和所述第二扫描信号,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压;其中,至少部分所述像素单元中的所述电位补偿模块将所述发光器件的第一极的电压耦合至不同的电压;
在发光阶段,通过所述驱动模块响应自身的控制端的电压产生驱动电流,以驱动所述发光器件发光。
9.根据权利要求8所述的显示面板的驱动方法,其特征在于,所述电位补偿模块包括初始化单元和耦合单元;所述初始化单元的控制端接入所述第一扫描信号,所述初始化单元的第一端接入所述初始化电压,所述初始化单元的第二端连接所述发光器件的第一极;所述耦合单元的第一端接入所述第二扫描信号,所述耦合单元的第二端连接所述发光器件的第一极;
在发光阶段之前,通过所述电位补偿模块响应所述第一扫描信号和所述第二扫描信号,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压,包括:
在初始化阶段,通过所述初始化单元响应所述第一扫描信号,向所述发光器件的第一极写入所述初始化电压;
在所述初始化阶段开始之后至发光阶段之前,通过所述耦合单元响应所述第二扫描信号的电平跳变,将所述发光器件的第一极的电压耦合至大于所述初始化电压的电压。
10.一种显示装置,其特征在于,包括权利要求1-7中任一所述的显示面板。
CN202111452143.2A 2021-12-01 2021-12-01 显示面板及其驱动方法和显示装置 Pending CN114023267A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111452143.2A CN114023267A (zh) 2021-12-01 2021-12-01 显示面板及其驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111452143.2A CN114023267A (zh) 2021-12-01 2021-12-01 显示面板及其驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN114023267A true CN114023267A (zh) 2022-02-08

Family

ID=80067424

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111452143.2A Pending CN114023267A (zh) 2021-12-01 2021-12-01 显示面板及其驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN114023267A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115171590A (zh) * 2022-07-28 2022-10-11 惠科股份有限公司 像素驱动电路和显示面板
CN116153253A (zh) * 2023-03-08 2023-05-23 厦门天马显示科技有限公司 显示面板、驱动电路及显示装置
WO2023216323A1 (zh) * 2022-05-13 2023-11-16 武汉华星光电半导体显示技术有限公司 一种显示面板的显示控制方法、显示模组及显示装置
WO2024098800A1 (zh) * 2022-11-07 2024-05-16 武汉华星光电半导体显示技术有限公司 像素电路及显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090135166A1 (en) * 2007-11-28 2009-05-28 Sony Corporation Display apparatus and fabrication method and fabrication apparatus for the same
CN111986620A (zh) * 2020-09-10 2020-11-24 武汉天马微电子有限公司 像素驱动电路及其驱动方法、显示面板、显示装置
CN112037716A (zh) * 2020-09-21 2020-12-04 京东方科技集团股份有限公司 像素电路、显示面板和显示设备
CN112863428A (zh) * 2021-01-25 2021-05-28 京东方科技集团股份有限公司 像素电路及驱动方法、显示面板、显示装置
CN113066439A (zh) * 2021-03-30 2021-07-02 京东方科技集团股份有限公司 一种像素电路、驱动方法、电致发光显示面板及显示装置
KR20210085514A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 전계 발광 표시장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090135166A1 (en) * 2007-11-28 2009-05-28 Sony Corporation Display apparatus and fabrication method and fabrication apparatus for the same
KR20210085514A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 전계 발광 표시장치
CN111986620A (zh) * 2020-09-10 2020-11-24 武汉天马微电子有限公司 像素驱动电路及其驱动方法、显示面板、显示装置
CN112037716A (zh) * 2020-09-21 2020-12-04 京东方科技集团股份有限公司 像素电路、显示面板和显示设备
CN112863428A (zh) * 2021-01-25 2021-05-28 京东方科技集团股份有限公司 像素电路及驱动方法、显示面板、显示装置
CN113066439A (zh) * 2021-03-30 2021-07-02 京东方科技集团股份有限公司 一种像素电路、驱动方法、电致发光显示面板及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023216323A1 (zh) * 2022-05-13 2023-11-16 武汉华星光电半导体显示技术有限公司 一种显示面板的显示控制方法、显示模组及显示装置
CN115171590A (zh) * 2022-07-28 2022-10-11 惠科股份有限公司 像素驱动电路和显示面板
WO2024098800A1 (zh) * 2022-11-07 2024-05-16 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
CN116153253A (zh) * 2023-03-08 2023-05-23 厦门天马显示科技有限公司 显示面板、驱动电路及显示装置
CN116153253B (zh) * 2023-03-08 2024-10-01 厦门天马显示科技有限公司 显示面板、驱动电路及显示装置

Similar Documents

Publication Publication Date Title
CN111710299B (zh) 一种显示面板、其驱动方法及显示装置
CN111445858B (zh) 像素电路及其驱动方法、显示装置
CN107452339B (zh) 像素电路、其驱动方法、有机发光显示面板及显示装置
US11107411B1 (en) Pixel driving circuit,with two display modes driving method thereof, and display device
US10923033B2 (en) Pixel circuitry, method for driving the same and display device
CN207217082U (zh) 像素电路及显示装置
US11257432B2 (en) Display panel, driving method thereof, and display device comprising a plurality of pixel units, data lines and sensing lines
CN113838421A (zh) 像素电路及其驱动方法、显示面板
CN109872692B (zh) 像素电路及其驱动方法、显示装置
WO2021190077A1 (zh) 像素电路、显示面板和像素电路的驱动方法
CN109599062A (zh) 像素电路及其驱动方法、显示装置
CN114023267A (zh) 显示面板及其驱动方法和显示装置
CN110010072A (zh) 像素电路及其驱动方法、显示装置
CN113299230A (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN111354314A (zh) 像素电路、像素电路的驱动方法和显示面板
JP2014109703A (ja) 表示装置および駆動方法
CN111179853B (zh) 一种像素电路及其驱动方法、显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
US11620939B2 (en) Pixel driving circuit and driving method therefor, display panel, and display apparatus
CN108376534A (zh) 像素电路及其驱动方法、显示面板
CN113593481B (zh) 显示面板及其驱动方法
CN111261098B (zh) 像素驱动电路及驱动方法、显示装置
CN112289269A (zh) 一种像素电路及其控制方法和显示面板
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
KR20190126965A (ko) 화소 유닛, 이를 포함하는 표시 장치 및 이의 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination