CN112071270A - 一种像素电路的驱动方法 - Google Patents
一种像素电路的驱动方法 Download PDFInfo
- Publication number
- CN112071270A CN112071270A CN202011037493.8A CN202011037493A CN112071270A CN 112071270 A CN112071270 A CN 112071270A CN 202011037493 A CN202011037493 A CN 202011037493A CN 112071270 A CN112071270 A CN 112071270A
- Authority
- CN
- China
- Prior art keywords
- driving
- reset
- signal
- emitting device
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开了一种像素电路的驱动方法,通过在数据写入阶段之前增加预驱动阶段,即在控制数据信号端向驱动晶体管的栅极写入数据信号之前,控制驱动晶体管产生预驱动电流,预驱动电流流经第一电源端、驱动晶体管和发光器件的第一端至参考信号端,使预驱动电流流经像素电路中驱动电流的电流回路上所有的晶体管,并保证发光器件不发光,可以改善迟滞效应对显示效果的影响,在像素所对应的灰阶值发生变化时,可以保证第一帧的画面亮度。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路的驱动方法。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)面板具有可弯曲,对比度高,功耗低等特点,受到了广泛关注。其中,像素电路是OLED面板核心技术内容,具有重要研究意义。一般,OLED面板中的OLED是由像素电路中的驱动晶体管产生的电流进行驱动发光的。现有技术中可通过内部补偿改善因工艺和器件老化造成的驱动晶体管的阈值电压漂移所导致的显示不均的问题。但是,当显示面板中各子像素所对应的灰阶值发生变化时,会受到晶体管迟滞效应的影响,影响显示效果。例如子像素由低灰阶向高灰阶转换时,第一帧的画面亮度通常达不到高灰阶对应的画面亮度。
发明内容
本发明实施例提供一种像素电路的驱动方法,可以改善迟滞效应对显示效果的影响。
因此,本发明实施例提供了一种像素电路的驱动方法,所述像素电路包括驱动晶体管、存储电容和发光器件,所述存储电容连接于所述驱动晶体管的栅极和第一电源端之间,所述驱动方法包括:
在复位阶段,控制复位信号端向所述驱动晶体管的栅极提供复位信号;
在预驱动阶段,控制所述驱动晶体管的第一极与第一电源端导通,控制所述驱动晶体管的第二极与所述发光器件的第一端导通,以使所述驱动晶体管产生预驱动电流,同时控制所述发光器件的第一端与参考信号端导通,以使所述发光器件不发光;
在数据写入阶段,控制数据信号端向所述驱动晶体管的栅极写入数据信号,并且控制所述发光器件不发光;
在发光阶段,控制所述驱动晶体管的第一极与所述第一电源端导通,控制所述驱动晶体管的第二极与所述发光器件的第一端导通,以使所述驱动晶体管在所述数据信号的控制下产生驱动电流驱动所述发光器件发光,其中,
在一帧扫描时间内,所述预驱动阶段位于所述数据写入阶段之前,所述复位阶段位于所述数据写入阶段之前,所述数据写入阶段位于所述发光阶段之前。
可选地,在本公开实施例提供的上述驱动方法中,所述复位阶段包括所述预驱动阶段。
可选地,在本公开实施例提供的上述驱动方法中,所述复位阶段分为第一复位阶段、所述预驱动阶段、第二复位阶段;
在所述第一复位阶段,在复位控制端的信号控制下,将所述复位信号端与所述驱动晶体管的栅极导通,并将所述复位信号端与所述发光器件的第一端导通;
在所述预驱动阶段,在控制信号端的信号控制下,将所述驱动晶体管的第一极与所述第一电源端导通,并将所述驱动晶体管的第二极与所述发光器件的第一端导通;同时保持复位信号端与所述驱动晶体管的栅极的导通状态,保持所述复位信号端与所述发光器件的第一端的导通状态,所述复位信号端复用作为所述参考信号端;
在所述第二复位阶段,断开所述驱动晶体管的第一极与所述第一电源端的导通状态,并断开将所述驱动晶体管的第二极与所述发光器件的第一端的导通状态;同时保持复位信号端与所述驱动晶体管的栅极的导通状态,保持所述复位信号端与所述发光器件的第一端的导通状态。
可选地,在本公开实施例提供的上述驱动方法中,所述复位阶段分为第一复位阶段、所述预驱动阶段、第二复位阶段;
在所述第一复位阶段,在复位控制端的信号控制下,将所述复位信号端与所述驱动晶体管的栅极导通,并将所述复位信号端与所述发光器件的第一端导通;
在所述预驱动阶段,在第一控制信号端的信号控制下,将所述驱动晶体管的第一极与所述第一电源端导通,并将所述驱动晶体管的第二极与所述发光器件的第一端导通;在第二控制信号端的信号控制下,将所述发光器件的第一端与所述参考信号端导通;
在所述第二复位阶段,断开所述驱动晶体管的第一极与所述第一电源端的导通状态,断开将所述驱动晶体管的第二极与所述发光器件的第一端的导通状态,并断开所述发光器件的第一端与所述参考信号端的导通状态。
可选地,在本公开实施例提供的上述驱动方法中,所述预驱动阶段位于所述复位阶段和所述数据写入阶段之间。
可选地,在本公开实施例提供的上述驱动方法中,在所述预驱动阶段,在第一控制信号端的信号控制下,将所述驱动晶体管的第一极与所述第一电源端导通,并将所述驱动晶体管的第二极与所述发光器件的第一端导通;在第二控制信号端的信号控制下,将所述发光器件的第一端与所述参考信号端导通。
可选地,在本公开实施例提供的上述驱动方法中,所述预驱动阶段位于所述复位阶段之前。
可选地,在本公开实施例提供的上述驱动方法中,所述驱动晶体管的第一极与所述第一电源端直接电连接,所述驱动晶体管的第二极与所述发光器件的第一端直接电连接;
在所述预驱动阶段,在控制信号端的信号控制下,将所述发光器件的第一端与所述参考信号端导通;
在所述复位阶段,在扫描信号端的信号控制下,将所述数据信号端与所述驱动晶体管的栅极导通,所述数据信号端复用作为所述复位信号端且提供复位信号;同时保持所述发光器件的第一端与所述参考信号端的导通状态;
在数据写入阶段,保持所述数据信号端与所述驱动晶体管的栅极的导通状态,所述数据信号端提供数据信号。
可选地,在本公开实施例提供的上述驱动方法中,在所述数据写入阶段完成之后,断开所述发光器件的第一端与所述参考信号端的导通状态;或者,在所述数据写入阶段完成之前,断开所述发光器件的第一端与所述参考信号端的导通状态。
可选地,在本公开实施例提供的上述驱动方法中,所述发光器件的第二端与第二电源端电连接,所述第二电源端复用作为所述参考信号端。
本发明有益效果如下:
本发明实施例提供的一种像素电路的驱动方法,通过在数据写入阶段之前增加预驱动阶段,即在控制数据信号端向驱动晶体管的栅极写入数据信号之前,控制驱动晶体管产生预驱动电流,预驱动电流流经第一电源端、驱动晶体管和发光器件的第一端至参考信号端,使预驱动电流流经像素电路中驱动电流的电流回路上所有的晶体管,并保证发光器件不发光,可以改善迟滞效应对显示效果的影响,在像素所对应的灰阶值发生变化时,可以保证第一帧的画面亮度。
附图说明
图1为本发明实施例提供的一种像素电路的驱动方法的流程图;
图2为本发明实施例提供的驱动方法适用的像素电路的一种结构示意图;
图3为图2所示的像素电路对应的一种信号时序图;
图4为本发明实施例提供的驱动方法适用的像素电路的又一种结构示意图;
图5为图4所示的像素电路对应的一种信号时序图;
图6为图4所示的像素电路对应的又一种信号时序图;
图7为本发明实施例提供的驱动方法适用的像素电路的又一种结构示意图;
图8为图7所示的像素电路对应的一种信号时序图;
图9为图7所示的像素电路对应的又一种信号时序图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“电连接”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
本发明实施例提供的一种像素电路的驱动方法,像素电路包括驱动晶体管、存储电容和发光器件,存储电容连接于驱动晶体管的栅极和第一电源端之间,如图1所示,驱动方法包括:
S101、在复位阶段,控制复位信号端向驱动晶体管的栅极提供复位信号;
S102、在预驱动阶段,控制驱动晶体管的第一极与第一电源端导通,控制驱动晶体管的第二极与发光器件的第一端导通,以使驱动晶体管产生预驱动电流,同时控制发光器件的第一端与参考信号端导通,以使发光器件不发光;
S103、在数据写入阶段,控制数据信号端向驱动晶体管的栅极写入数据信号,并且控制发光器件不发光;
S104、在发光阶段,控制驱动晶体管的第一极与第一电源端导通,控制驱动晶体管的第二极与发光器件的第一端导通,以使驱动晶体管在数据信号的控制下产生驱动电流驱动发光器件发光,其中,
在一帧扫描时间内,预驱动阶段位于数据写入阶段之前,复位阶段位于数据写入阶段之前,数据写入阶段位于发光阶段之前。
本发明实施例提供的上述像素电路的驱动方法,通过在数据写入阶段之前增加预驱动阶段,即在控制数据信号端向驱动晶体管的栅极写入数据信号之前,控制驱动晶体管产生预驱动电流,预驱动电流流经第一电源端、驱动晶体管和发光器件的第一端至参考信号端,使预驱动电流流经像素电路中驱动电流的电流回路上所有的晶体管,并保证发光器件不发光,可以改善迟滞效应对显示效果的影响,在像素所对应的灰阶值发生变化时,可以保证第一帧的画面亮度。具体地,在本发明实施例提供的上述驱动方法中,步骤S101和步骤S102在步骤S103之前执行,步骤S103在步骤S104之前执行。具体地,步骤S102可以在步骤S101和步骤S103之间执行,或者,步骤S102也可以在步骤S101之前执行,或者,步骤S102也可以在执行步骤S101的过程中执行,图1中是以步骤S102在步骤S101和步骤S103之间执行为例进行说明。下面会结合像素电路通过具体实施例详细说明驱动方法中各步骤的执行顺序。
实施例一、
在本实施例中,复位阶段包括预驱动阶段,即步骤S102在执行步骤S101的过程中执行。具体地,复位阶段分为第一复位阶段、预驱动阶段、第二复位阶段;
在第一复位阶段,在复位控制端的信号控制下,将复位信号端与驱动晶体管的栅极导通,并将复位信号端与发光器件的第一端导通;
在预驱动阶段,在控制信号端的信号控制下,将驱动晶体管的第一极与第一电源端导通,并将驱动晶体管的第二极与发光器件的第一端导通;同时保持复位信号端与驱动晶体管的栅极的导通状态,保持复位信号端与发光器件的第一端的导通状态,复位信号端复用作为参考信号端;
在第二复位阶段,断开驱动晶体管的第一极与第一电源端的导通状态,并断开将驱动晶体管的第二极与发光器件的第一端的导通状态;同时保持复位信号端与驱动晶体管的栅极的导通状态,保持复位信号端与发光器件的第一端的导通状态。
在具体实施时,本实施例适用的像素电路如图2所示,可以包括第一开关晶体管M1至第六开关晶体管M6、存储电容Cst;
其中,第一开关晶体管M1的第一端与第一电源端VDD电连接,第一开关晶体管M1的控制端与控制信号端EM电连接,第一开关晶体管M1的第二端与驱动晶体管DT的第一极电连接;
第二开关晶体管M2的第一端与驱动晶体管DT的第二极电连接,第二开关晶体管M2的控制端与控制信号端EM电连接,第二开关晶体管M2的第二端与发光器件L的第一端电连接;
第三开关晶体管M3的第一端与数据信号端Data电连接,第三开关晶体管M3的控制端与扫描信号端Gate电连接,第三开关晶体管M3的第二端与驱动晶体管DT的第一极电连接;
第四开关晶体管M4的第一端与驱动晶体管DT的栅极电连接,第四开关晶体管M4的控制端与扫描信号端Gate电连接,第四开关晶体管M4的第二端与驱动晶体管DT的第二极电连接;
第五开关晶体管M5的第一端与复位信号端Vinit电连接,第五开关晶体管M5的控制端与复位控制端Reset电连接,第五开关晶体管M5的第二端与驱动晶体管DT的栅极电连接;
第六开关晶体管M6的第一端与复位信号端Vinit电连接,第六开关晶体管M6的控制端与复位控制端Reset电连接,第六开关晶体管M6的第二端与发光器件L的第一端电连接;
存储电容Cst的第一端与第一电源端VDD电连接,存储电容Cst的第二端与驱动晶体管DT的栅极电连接。
在具体实施时,针对图2所示的像素电路,在第一复位阶段,可以对控制信号端加载第二电平的信号,对复位控制端加载第一电平的信号,对扫描信号端加载第二电平的信号;在预驱动阶段,对控制信号端加载第一电平的信号,对复位控制端加载第一电平的信号,对扫描信号端加载第二电平的信号;在第二复位阶段,对控制信号端加载第二电平的信号,对复位控制端加载第一电平的信号,对扫描信号端加载第二电平的信号;在数据写入阶段,对控制信号端加载第二电平的信号,对复位控制端加载第二电平的信号,对扫描信号端加载第一电平的信号;在发光阶段,对控制信号端加载第一电平的信号,对复位控制端加载第二电平的信号,对扫描信号端加载第二电平的信号。
具体地,为了制作工艺统一,本发明实施例提供的像素电路中,如图2所示,所有晶体管可以均为P型晶体管。当然,所有晶体管也可以均为N型晶体管,在此不作限定。并且,P型晶体管在低电平信号作用下导通,在高电平信号作用下截止;N型晶体管在高电平信号作用下导通,在低电平信号作用下截止。
当所有晶体管均为P型晶体管时,第一电平的信号可以为低电平信号,第二电平的信号可以为高电平信号。若所有晶体管均为N型晶体管,则第一电平的信号可以为高电平信号,第二电平的信号可以为低电平信号。
下面以图2所示的像素电路结合图3所示的信号时序图,对本发明实施例提供的上述像素电路的工作过程作以描述。其中,以1表示高电平,0表示低电平,1和0是逻辑电平,其仅是为了更好的解释像素电路的具体工作过程,而不是具体的电压值。
在第一复位阶段t1,Reset=0,Gate=1,EM=1。Reset=0,第五开关晶体管M5和第六开关晶体管M6导通,导通的第五开关晶体管M5将复位信号端的复位信号提供给驱动晶体管DT的栅极,导通的第六开关晶体管M6将复位信号端的复位信号提供给发光器件L的第一端。Gate=1,则第三开关晶体管M3和第四开关晶体管M4截止。EM=1,则第一开关晶体管M1和第二开关晶体管M2截止。
在预驱动阶段t2,Reset=0,Gate=1,EM=0。Reset=0,第五开关晶体管M5和第六开关晶体管M6导通,驱动晶体管DT的栅极为复位信号。Gate=1,第三开关晶体管M3和第四开关晶体管M4截止。EM=0,则第一开关晶体管M1和第二开关晶体管M2导通,即第一开关晶体管M1将第一电源端VDD与驱动晶体管DT的第一极导通,第二开关晶体管M2和第五开关晶体管M5将复位信号端与驱动晶体管DT的第二极导通,驱动晶体管DT在复位信号的控制下产生预驱动电流。并且,预驱动电流流经第一电源端VDD、第一开关晶体管M1、驱动晶体管DT、第二开关晶体管M2、发光器件L的第一端,即预驱动电流流经像素电路中驱动电流的电流回路中所有的晶体管。
需要注意的是,在预驱动阶段中需要使发光器件L不发光,则需要将复位信号与发光器件L第二端的电压差差值设置为小于发光器件L的发光开启电压(在发光器件L两端的电压差大于发光开启电压时,发光器件L发光)。
并且,为了避免第一电源端VDD、第一开关晶体管M1、驱动晶体管DT、第二开关晶体管M2、第五开关晶体管M5回路电流过大,造成功耗过高,需要将第五开关晶体管M5设置为具有足够高的导通电阻,或者控制预驱动阶段中第一开关晶体管M1和第二开关晶体管M2的导通时间足够短,即控制预驱动阶段的持续时间足够短。
在第二复位阶段t3,Reset=0,Gate=1,EM=1。Reset=1,第五开关晶体管M5和第六开关晶体管M6截止。Gate=1,则第三开关晶体管M3和第四开关晶体管M4截止。EM=1,则第一开关晶体管M1和第二开关晶体管M2截止。
在数据写入阶段t4,Reset=1,Gate=0,EM=1。Reset=1,第五开关晶体管M5和第六开关晶体管M6截止。Gate=0,第三开关晶体管M3和第四开关晶体管M4导通,则驱动晶体管DT形成二极管结构,向数据信号端Data放电,直到将数据信号端Data的数据信号和驱动晶体管DT的阈值电压写入驱动晶体管DT的栅极,驱动晶体管DT停止放电。EM=1,则第一开关晶体管M1和第二开关晶体管M2截止。
在发光阶段t5,Reset=1,Gate=1,EM=0。则第五开关晶体管M5和第六开关晶体管M6、第三开关晶体管M3和第四开关晶体管M4截止。第一开关晶体管M1和第二开关晶体管M2导通,驱动晶体管DT在数据信号的控制下产生驱动电流,使发光器件L发光。其中,驱动电流流经第一电源端VDD、第一开关晶体管M1、驱动晶体管DT、第二开关晶体管M2和发光器件L。
实施例二、
在本实施例中与实施例一相同,复位阶段包括预驱动阶段,即步骤S102在执行步骤S101的过程中执行。具体地,复位阶段分为第一复位阶段、预驱动阶段、第二复位阶段;其中,第一复位阶段和第二复位阶段与实施例一相同,第二复位阶段与实施例一不同,具体如下:
在第一复位阶段,在复位控制端的信号控制下,将复位信号端与驱动晶体管的栅极导通,并将复位信号端与发光器件的第一端导通;
在预驱动阶段,在第一控制信号端的信号控制下,将驱动晶体管的第一极与第一电源端导通,并将驱动晶体管的第二极与发光器件的第一端导通;在第二控制信号端的信号控制下,将发光器件的第一端与参考信号端导通;
在第二复位阶段,断开驱动晶体管的第一极与第一电源端的导通状态,断开将驱动晶体管的第二极与发光器件的第一端的导通状态,并断开发光器件的第一端与参考信号端的导通状态。
在具体实施时,本实施例适用的像素电路如图4所示,可以包括第一开关晶体管M1至第七开关晶体管M7、存储电容Cst;其中,相较于图2所示的像素电路增加了第七开关晶体管M7,第七开关晶体管M7的第一端与驱动晶体管DT的第二极电连接,第七开关晶体管M7的控制端与第二控制信号端EM2电连接,第七开关晶体管M7的第二端与参考信号端电连接。相较于图2所示的像素电路,图4所示的像素电路中第一开关晶体管M1的控制端和第二开关晶体管M2的控制端与第一控制信号端EM1电连接。而存储电容Cst、第三开关晶体管M3至第六开关晶体管M6的电连接关系可以与图2所示的像素电路基本相同,在此不做赘述。
可选地,在本实施例中,发光器件L的第二端与第二电源端VSS电连接,第二电源端VSS可以复用作为参考信号端。
下面以如图4所示的像素电路的结构为例,结合图5所示的信号时序图对本发明实施例提供的上述像素电路的工作过程进行描述。本实施例针对实施例一中的部分实施方式进行了变形。下面仅说明本实施例与实施例一的区别之处,其相同之处在此不作赘述。其中,第一复位阶段t1、第二复位阶段t2、数据写入阶段t4与实施例一相同,不同之处如下:
在预驱动阶段t2,EM1=0,EM2=0,第一开关晶体管M1、第二开关晶体管M2和第七开关晶体管M7导通,驱动晶体管DT的栅极为复位信号,第一电源端VDD与驱动晶体管DT的第一极导通,第二电源端VSS与驱动晶体管DT的第二极导通,驱动晶体管DT在复位信号的控制下产生预驱动电流,预驱动电流流经第一开关晶体管M1、第二开关晶体管M2和第七开关晶体管M7。第七开关晶体管M7导通将发光器件L的两端短路,使发光器件L不发光。Gate=1,第三开关晶体管M3和第四开关晶体管M4截止。
在发光阶段t5,EM1=0,EM2=1。第七开关晶体管M7截止。
实施例三、
在本实施例中,预驱动阶段位于复位阶段和数据写入阶段之间,即步骤S102在步骤S101和步骤S103之间执行。具体地,在预驱动阶段,在第一控制信号端的信号控制下,将驱动晶体管的第一极与第一电源端导通,并将驱动晶体管的第二极与发光器件的第一端导通;在第二控制信号端的信号控制下,将发光器件的第一端与参考信号端导通。
在具体实施时,本实施例适用的像素电路如图4所示,针对图4所示的像素电路,在复位阶段,对第一控制信号端加载第二电平的信号,对第二控制信号端加载第二电平的信号,对复位控制端加载第一电平的信号,对扫描信号端加载第二电平的信号;在预驱动阶段,对第一控制信号端加载第一电平的信号,对第二控制信号端加载第一电平的信号,对复位控制端加载第二电平的信号,对扫描信号端加载第二电平的信号;在数据写入阶段,对第一控制信号端加载第二电平的信号,对第二控制信号端加载第二电平的信号,对复位控制端加载第二电平的信号,对扫描信号端加载第一电平的信号;在发光阶段,对第一控制信号端加载第一电平的信号,对第二控制信号端加载第二电平的信号,对复位控制端加载第二电平的信号,对扫描信号端加载第二电平的信号。
下面以如图4所示的像素电路的结构为例,结合图6所示的信号时序图对本实施例提供的上述像素电路的工作过程进行描述。具体地,选取图6中的复位阶段t1、预驱动阶段t2、数据写入阶段t3和发光阶段t4进行描述。
在复位阶段t1,Reset=0,Gate=1,EM1=1,EM2=1。Reset=0,则第五开关晶体管M5和第六开关晶体管M6导通,导通的第五开关晶体管M5将复位信号提供给发光器件L的第一端,导通的第六开关晶体管M6将复位信号提供给驱动晶体管DT的栅极。Gate=1,则第三开关晶体管M3和第四开关晶体管M4截止。EM1=1,则第一开关晶体管M1和第二开关晶体管M2截止。EM2=1,则第七开关晶体管M7截止。
在预驱动阶段t2,Reset=1,Gate=1,EM1=0,EM2=0。Reset=1,则第五开关晶体管M5和第六开关晶体管M6截止。Gate=1,则第三开关晶体管M3和第四开关晶体管M4截止。EM1=0,则第一开关晶体管M1和第二开关晶体管M2导通,EM2=1,则第七开关晶体管M7导通,此时驱动晶体管DT的第一极与第一电源端VDD导通,驱动晶体管DT的第二极与第二电源端VSS导通,驱动晶体管DT在复位信号的控制下产生预驱动电流,流经第一电源端VDD、第一开关晶体管M1、驱动晶体管DT、第二开关晶体管M2、第七开关晶体管M7和第二电源端VSS。
在数据写入阶段t3,Reset=1,Gate=0,EM1=1,EM2=1。Reset=1,第五开关晶体管M5和第六开关晶体管M6截止。Gate=0,第三开关晶体管M3和第四开关晶体管M4导通,则驱动晶体管DT形成二极管结构,向数据信号端Data放电,直到将数据信号端Data的数据信号和驱动晶体管DT的阈值电压写入驱动晶体管DT的栅极,驱动晶体管DT停止放电。EM1=1,EM2=1,则第一开关晶体管M1、第二开关晶体管M2和第七开关晶体管M7截止。
在发光阶段t4,Reset=1,Gate=1,EM1=0,EM2=1。则第五开关晶体管M5和第六开关晶体管M6、第三开关晶体管M3和第四开关晶体管M4截止。第一开关晶体管M1和第二开关晶体管M2导通,第七开关晶体管M7截止。驱动晶体管DT在数据信号的控制下产生驱动电流,使发光器件L发光。
实施例四、
在本实施例中,预驱动阶段位于复位阶段之前,即步骤S102在执行步骤S101之前执行。在具体实施时,本实施例适用的像素电路如图7所示,可以包括第一晶体管M1、第二晶体管M2、存储电容Cst、驱动晶体管DT和发光器件L。
其中,第一晶体管M1的第一端与数据信号端Data电连接,第一晶体管M1的控制端与扫描信号端Gate电连接,第一晶体管M1的第二端与驱动晶体管DT的栅极电连接;
第二晶体管M2的第一端与驱动晶体管DT的第二端电连接,第二晶体管M2的控制端与控制信号端EM电连接,第二晶体管M2的第二端与参考信号端电连接;
存储电容Cst的第一端与第一电源端VDD电连接,存储电容Cst的第二端与驱动晶体管DT的栅极电连接;
驱动晶体管DT的第一极与第一电源端VDD电连接,发光器件L的第二端与第二电源端VSS电连接。
可选地,在本实施例中,第二电源端VSS可以复用作为参考信号端。
在具体实施时,在预驱动阶段,在控制信号端的信号控制下,将发光器件的第一端与参考信号端导通;在复位阶段,在扫描信号端的信号控制下,将数据信号端与驱动晶体管的栅极导通,数据信号端复用作为复位信号端且提供复位信号;同时保持发光器件的第一端与参考信号端的导通状态;在数据写入阶段,保持数据信号端与驱动晶体管的栅极的导通状态,数据信号端提供数据信号。
可选地,在本实施例中,如图8所示,可以在数据写入阶段完成之后,断开发光器件的第一端与参考信号端的导通状态;或者,如图9所示,也可以在数据写入阶段完成之前,断开发光器件的第一端与参考信号端的导通状态。
下面以如图7所示的像素电路的结构为例,结合图8所示的信号时序图对本实施例提供的上述像素电路的工作过程进行描述。具体地,选取图8中的预驱动阶段t1、复位阶段t2、数据写入阶段t3和发光阶段t4进行描述。
在预驱动阶段t1,Gate=1,EM=0,对数据信号端Data加载复位信号Vref。Gate=1,第一晶体管M1截止,驱动晶体管DT的栅极保持复位信号Vref。EM=0,第二晶体管M2导通,将驱动晶体管DT的第二极与第二电源端VSS导通,发光器件L被短路而不发光。此时驱动晶体管DT的预驱动电流流经第一电源端VDD、驱动晶体管DT、第二开关晶体管M2和第二电源端VSS。
在复位阶段t2,Gate=0,EM=0,持续对数据信号端Data加载复位信号Vref。EM=0,第二晶体管M2持续导通,持续将驱动晶体管DT的第二极与第二电源端VSS导通。Gate=0,第一晶体管M1导通,将复位信号Vref提供给驱动晶体管DT的栅极。
在数据写入阶段t3,Gate=0,EM=0,对数据信号端Data加载数据信号Data1。EM=0,第二晶体管M2持续导通,持续将驱动晶体管DT的第二极与第二电源端VSS导通。Gate=0,第一晶体管M1导通,将数据信号Data1提供给驱动晶体管DT的栅极。
在发光阶段t4,Gate=1,EM=1,则第一晶体管M1和第二晶体管M2均截止,驱动晶体管DT在数据信号Data1的控制下产生驱动电流,使发光器件L发光。
本发明实施例提供的上述像素电路的驱动方法,通过在数据写入阶段之前增加预驱动阶段,即在控制数据信号端向驱动晶体管的栅极写入数据信号之前,控制驱动晶体管产生预驱动电流,预驱动电流流经第一电源端、驱动晶体管和发光器件的第一端至参考信号端,使预驱动电流流经像素电路中驱动电流的电流回路上所有的晶体管,并保证发光器件不发光,可以改善迟滞效应对显示效果的影响,在像素所对应的灰阶值发生变化时,可以保证第一帧的画面亮度。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种像素电路的驱动方法,所述像素电路包括驱动晶体管、存储电容和发光器件,所述存储电容连接于所述驱动晶体管的栅极和第一电源端之间,其特征在于,所述驱动方法包括:
在复位阶段,控制复位信号端向所述驱动晶体管的栅极提供复位信号;
在预驱动阶段,控制所述驱动晶体管的第一极与第一电源端导通,控制所述驱动晶体管的第二极与所述发光器件的第一端导通,以使所述驱动晶体管产生预驱动电流,同时控制所述发光器件的第一端与参考信号端导通,以使所述发光器件不发光;
在数据写入阶段,控制数据信号端向所述驱动晶体管的栅极写入数据信号,并且控制所述发光器件不发光;
在发光阶段,控制所述驱动晶体管的第一极与所述第一电源端导通,控制所述驱动晶体管的第二极与所述发光器件的第一端导通,以使所述驱动晶体管在所述数据信号的控制下产生驱动电流驱动所述发光器件发光,其中,
在一帧扫描时间内,所述预驱动阶段位于所述数据写入阶段之前,所述复位阶段位于所述数据写入阶段之前,所述数据写入阶段位于所述发光阶段之前。
2.如权利要求1所述的驱动方法,其特征在于,所述复位阶段包括所述预驱动阶段。
3.如权利要求2所述的驱动方法,其特征在于,所述复位阶段分为第一复位阶段、所述预驱动阶段、第二复位阶段;
在所述第一复位阶段,在复位控制端的信号控制下,将所述复位信号端与所述驱动晶体管的栅极导通,并将所述复位信号端与所述发光器件的第一端导通;
在所述预驱动阶段,在控制信号端的信号控制下,将所述驱动晶体管的第一极与所述第一电源端导通,并将所述驱动晶体管的第二极与所述发光器件的第一端导通;同时保持复位信号端与所述驱动晶体管的栅极的导通状态,保持所述复位信号端与所述发光器件的第一端的导通状态,所述复位信号端复用作为所述参考信号端;
在所述第二复位阶段,断开所述驱动晶体管的第一极与所述第一电源端的导通状态,并断开将所述驱动晶体管的第二极与所述发光器件的第一端的导通状态;同时保持复位信号端与所述驱动晶体管的栅极的导通状态,保持所述复位信号端与所述发光器件的第一端的导通状态。
4.如权利要求2所述的驱动方法,其特征在于,所述复位阶段分为第一复位阶段、所述预驱动阶段、第二复位阶段;
在所述第一复位阶段,在复位控制端的信号控制下,将所述复位信号端与所述驱动晶体管的栅极导通,并将所述复位信号端与所述发光器件的第一端导通;
在所述预驱动阶段,在第一控制信号端的信号控制下,将所述驱动晶体管的第一极与所述第一电源端导通,并将所述驱动晶体管的第二极与所述发光器件的第一端导通;在第二控制信号端的信号控制下,将所述发光器件的第一端与所述参考信号端导通;
在所述第二复位阶段,断开所述驱动晶体管的第一极与所述第一电源端的导通状态,断开将所述驱动晶体管的第二极与所述发光器件的第一端的导通状态,并断开所述发光器件的第一端与所述参考信号端的导通状态。
5.如权利要求1所述的驱动方法,其特征在于,所述预驱动阶段位于所述复位阶段和所述数据写入阶段之间。
6.如权利要求5所述的驱动方法,其特征在于,在所述预驱动阶段,在第一控制信号端的信号控制下,将所述驱动晶体管的第一极与所述第一电源端导通,并将所述驱动晶体管的第二极与所述发光器件的第一端导通;在第二控制信号端的信号控制下,将所述发光器件的第一端与所述参考信号端导通。
7.如权利要求1所述的驱动方法,其特征在于,所述预驱动阶段位于所述复位阶段之前。
8.如权利要求7所述的驱动方法,其特征在于,所述驱动晶体管的第一极与所述第一电源端直接电连接,所述驱动晶体管的第二极与所述发光器件的第一端直接电连接;
在所述预驱动阶段,在控制信号端的信号控制下,将所述发光器件的第一端与所述参考信号端导通;
在所述复位阶段,在扫描信号端的信号控制下,将所述数据信号端与所述驱动晶体管的栅极导通,所述数据信号端复用作为所述复位信号端且提供复位信号;同时保持所述发光器件的第一端与所述参考信号端的导通状态;
在数据写入阶段,保持所述数据信号端与所述驱动晶体管的栅极的导通状态,所述数据信号端提供数据信号。
9.如权利要求8所述的驱动方法,其特征在于,在所述数据写入阶段完成之后,断开所述发光器件的第一端与所述参考信号端的导通状态;或者,在所述数据写入阶段完成之前,断开所述发光器件的第一端与所述参考信号端的导通状态。
10.如权利要求4、6、8、9任一项所述的驱动方法,其特征在于,所述发光器件的第二端与第二电源端电连接,所述第二电源端复用作为所述参考信号端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011037493.8A CN112071270A (zh) | 2020-09-28 | 2020-09-28 | 一种像素电路的驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011037493.8A CN112071270A (zh) | 2020-09-28 | 2020-09-28 | 一种像素电路的驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112071270A true CN112071270A (zh) | 2020-12-11 |
Family
ID=73684350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011037493.8A Pending CN112071270A (zh) | 2020-09-28 | 2020-09-28 | 一种像素电路的驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112071270A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114241976A (zh) * | 2021-12-16 | 2022-03-25 | Tcl华星光电技术有限公司 | 像素电路及显示面板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102314829A (zh) * | 2010-06-30 | 2012-01-11 | 三星移动显示器株式会社 | 像素和使用该像素的有机发光显示装置 |
CN104485071A (zh) * | 2014-12-22 | 2015-04-01 | 昆山国显光电有限公司 | 像素电路及其驱动方法和有源矩阵有机发光显示器 |
CN107305763A (zh) * | 2016-04-22 | 2017-10-31 | Nlt科技股份有限公司 | 显示装置及显示方法 |
CN107358917A (zh) * | 2017-08-21 | 2017-11-17 | 上海天马微电子有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
CN107610651A (zh) * | 2017-10-31 | 2018-01-19 | 武汉天马微电子有限公司 | 像素电路、像素电路的驱动方法和显示面板 |
CN110570813A (zh) * | 2019-09-30 | 2019-12-13 | 昆山国显光电有限公司 | 像素电路、驱动方法及显示面板 |
-
2020
- 2020-09-28 CN CN202011037493.8A patent/CN112071270A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102314829A (zh) * | 2010-06-30 | 2012-01-11 | 三星移动显示器株式会社 | 像素和使用该像素的有机发光显示装置 |
CN104485071A (zh) * | 2014-12-22 | 2015-04-01 | 昆山国显光电有限公司 | 像素电路及其驱动方法和有源矩阵有机发光显示器 |
CN107305763A (zh) * | 2016-04-22 | 2017-10-31 | Nlt科技股份有限公司 | 显示装置及显示方法 |
CN107358917A (zh) * | 2017-08-21 | 2017-11-17 | 上海天马微电子有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
CN107610651A (zh) * | 2017-10-31 | 2018-01-19 | 武汉天马微电子有限公司 | 像素电路、像素电路的驱动方法和显示面板 |
CN110570813A (zh) * | 2019-09-30 | 2019-12-13 | 昆山国显光电有限公司 | 像素电路、驱动方法及显示面板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114241976A (zh) * | 2021-12-16 | 2022-03-25 | Tcl华星光电技术有限公司 | 像素电路及显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021129011A1 (zh) | 像素电路的驱动方法、显示面板和显示装置 | |
CN109671398B (zh) | 像素驱动电路的驱动方法、显示面板和显示装置 | |
US9460655B2 (en) | Pixel circuit for AC driving, driving method and display apparatus | |
KR102122179B1 (ko) | 표시 장치 및 구동 방법 | |
TWI417840B (zh) | 畫素電路、主動式矩陣有機發光二極體顯示器及畫素電路之驅動方法 | |
CN114758619A (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN109754757B (zh) | 像素驱动电路、显示装置及像素驱动方法 | |
CN110782838A (zh) | 像素驱动电路、驱动方法、显示面板及显示装置 | |
CN111243526A (zh) | 像素电路、显示装置及驱动方法 | |
JPWO2015033496A1 (ja) | 表示装置および駆動方法 | |
CN111754921B (zh) | 像素电路 | |
CN110164375B (zh) | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 | |
CN111261098B (zh) | 像素驱动电路及驱动方法、显示装置 | |
CN110060637B (zh) | 像素驱动电路、驱动方法、显示面板及显示装置 | |
CN113593481B (zh) | 显示面板及其驱动方法 | |
CN111489703B (zh) | 一种像素电路及其驱动方法和显示面板 | |
CN110610683A (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN111243515A (zh) | 像素电路、显示面板和像素电路的驱动方法 | |
CN113421514A (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
CN114093321A (zh) | 像素驱动电路、驱动方法、显示面板及显示装置 | |
CN104751775A (zh) | 带有补偿功能的像素电路和驱动方法及显示电路 | |
CN105448235A (zh) | Amoled像素单元及其驱动方法、amoled显示装置 | |
CN109448636B (zh) | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 | |
CN212276783U (zh) | 像素电路 | |
CN112071270A (zh) | 一种像素电路的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |