CN113948038B - 像素电路及其驱动方法 - Google Patents

像素电路及其驱动方法 Download PDF

Info

Publication number
CN113948038B
CN113948038B CN202111272154.2A CN202111272154A CN113948038B CN 113948038 B CN113948038 B CN 113948038B CN 202111272154 A CN202111272154 A CN 202111272154A CN 113948038 B CN113948038 B CN 113948038B
Authority
CN
China
Prior art keywords
reset
light
driving transistor
emitting
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111272154.2A
Other languages
English (en)
Other versions
CN113948038A (zh
Inventor
朱正勇
赵欣
孙光远
贾溪洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vicino Technology Co ltd
Original Assignee
Vicino Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vicino Technology Co ltd filed Critical Vicino Technology Co ltd
Priority to CN202111272154.2A priority Critical patent/CN113948038B/zh
Publication of CN113948038A publication Critical patent/CN113948038A/zh
Application granted granted Critical
Publication of CN113948038B publication Critical patent/CN113948038B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了一种像素电路及其驱动方法,通过在发光阶段的复位子阶段,第一复位模块将第一复位电压写入至驱动晶体管的第一极,将第二复位电压写入至驱动晶体管的第二极,使得在发光阶段中的每个复位子阶段,驱动晶体管的第一极的电位都被复位至第一复位电压,驱动晶体管的第二极电位都被复位至第二复位电压,使得各个复位子阶段之后,进入发光子阶段之前,驱动晶体管的第一极的电位相等,驱动晶体管的第二极的电位相等,进而使得在不同发光子阶段驱动晶体管的第一极电位和第二极电位对驱动晶体管产生的驱动电流的影响程度一致,因此发光模块的发光强度较为一致,减小发光模块在不同发光子阶段的发光亮度差异,改善视觉效果。

Description

像素电路及其驱动方法
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路及其驱动方法。
背景技术
随着显示技术的发展,人们对显示效果的要求也越来越高。
现有技术的像素电路中,通常包括驱动晶体管和对发光器件进行发光控制的发光控制模块,在一帧内,通过向发光控制模块提供包括多各有效电平脉冲的发光控制信号来提高发光器件的发光频率,进而提升人眼的视觉效果。
然而,在发光控制信号的不同有效电平脉冲下,像素电路中驱动晶体管的源极节点电位会不同,像素电路中驱动晶体管的漏极节点的电位也会不同,导致每帧内发光控制信号的不同有效电平脉冲下发光器件的发光亮度不同,影响显示效果。
发明内容
本发明提供一种像素电路及其驱动方法,以实现在一帧内的发光阶段,发光控制信号的各有效电平脉冲下驱动晶体管可以产生相同的驱动电流,进而减小一帧内发光控制信号的各有效电平脉冲下发光器件的发光亮度差异,提升显示效果。
第一方面,本发明实施例提供了一种像素电路,包括数据写入模块、驱动晶体管、发光控制模块、发光模块和第一复位模块;
数据写入模块用于在数据写入阶段将数据信号写入至驱动晶体管的栅极;
发光控制模块用于在发光阶段的所包括的多个发光子阶段内导通,驱动晶体管用于在发光子阶段驱动发光模块发光;
第一复位模块用于在发光阶段所包括的多个复位子阶段将第一复位电压写入至驱动晶体管的第一极,以及在复位子阶段将第二复位电压写入至驱动晶体管的第二极,其中,每个复位子阶段对应一个发光子阶段,复位子阶段在对应的发光子阶段之前。
可选的,像素电路还包括补偿模块,补偿模块用于在数据写入阶段对驱动晶体管的阈值电压进行补偿;
可选的,数据写入模块的控制端接入第一扫描信号,数据写入模块的第一端接入数据信号,数据写入模块的第二端与驱动晶体管的第一极电连接;补偿模块的控制端接入第一扫描信号,补偿模块的第一端与驱动晶体管的第二极电连接,补偿模块的第二端与驱动晶体管的栅极电连接;
可选的,补偿模块包括氧化物晶体管。
可选的,发光控制模块包括第一发光控制单元和第二发光控制单元,第一发光控制单元连接在第一电源电压输入端和驱动晶体管的第一极之间,第一发光控制单元的控制端接入第一发光控制信号;第二发光控制单元连接在驱动晶体管的第二极与发光模块的第一端之间,第二发光控制单元的控制端接入第二发光控制信号,发光模块的第二端与第二电源电压输入端电连接。
可选的,第一复位模块包括第一复位单元和第二复位单元,第一复位单元用于在复位子阶段将第一复位电压写入至驱动晶体管的第一极,第二复位单元用于在复位子阶段将第二复位电压直接或间接写入到驱动晶体管的第二极;
可选的,第一复位单元的控制端接入复位控制信号,第一复位单元的第一端接入第一复位电压,第一复位单元的第二端与驱动晶体管的第一极电连接。
可选的,第二复位单元的控制端接入复位控制信号,第二复位单元的第二端接入第二复位电压,第二复位单元的第二端与驱动晶体管的第二极电连接;
可选的,第一发光控制信号和第二发光控制信号相同。
可选的,像素电路还包括第二复位模块,第二复位模块用于在复位子阶段,将第三复位电压写入至发光模块的第一端;
可选的,第二复位模块的控制端接入复位控制信号,第二复位模块的第一端接入第三复位电压,第二复位模块的第二端与发光模块的第一端电连接。
可选的,发光控制模块包括第一发光控制单元和第二发光控制单元,第一发光控制单元连接在第一电源电压输入端和驱动晶体管的第一极之间,第一发光控制单元的控制端接入第一发光控制信号;第二发光控制单元连接在驱动晶体管的第二极与发光模块的第一端之间,第二发光控制单元的控制端接入第二发光控制信号,发光模块的第二端与第二电源电压输入端电连接
第二复位单元的控制端接入复位控制信号,第二复位单元的第一端接入第二复位电压,第二复位单元的第二端与发光模块的第一端电连接或者第二复位单元的第二端与驱动晶体管的第二极电连接;
其中,复位控制信号与第二发光控制信号的有效电平存在交叠,第一发光控制信号和第二发光控制信号的有效电平存在交叠,复位控制信号的有效电平在第一发光控制信号的有效电平之前。
可选的,第一复位电压等于第二复位电压。
可选的,像素电路还包括第三复位模块,第三复位模块用于在初始化阶段,将第四复位电压写入到驱动晶体管的栅极;
可选的,第三复位模块的控制端接入第二扫描信号,第三复位模块的第一端接入第四复位电压,第三复位模块的第二端与驱动晶体管的栅极电连接;
可选的,第三复位模块包括氧化物晶体管。
第二方面,本发明实施例还提供了一种像素电路的驱动方法,包括:
数据写入模块在数据写入阶段将数据信号写入至驱动晶体管的栅极;
第一复位模块在发光阶段所包括的多个复位子阶段将第一复位电压写入至驱动晶体管的第一极,以及在复位子阶段将第二复位电压写入至驱动晶体管的第二极;
发光控制模块在发光阶段的所包括的多个发光子阶段内导通,驱动晶体管在发光子阶段驱动发光模块发光;
其中,每个复位子阶段对应一个发光子阶段,复位子阶段在对应的发光子阶段之前。
本发明实施例提供的像素电路及其驱动方法,通过在发光阶段的复位子阶段,第一复位模块将第一复位电压写入至驱动晶体管的第一极,并将第二复位电压写入至驱动晶体管的第二极,使得在发光阶段中的每个复位子阶段,驱动晶体管的第一极的电位都被复位至第一复位电压,驱动晶体管的第二极电位都被复位至第二复位电压,进而使得各个复位子阶段之后,驱动晶体管的第一极的电位相等,驱动晶体管的第二极的电位也相等。因发光子阶段在对应的复位子阶段之后进行,进而使得进入各发光子阶段之前,驱动晶体管的第一极的电位相等,驱动晶体管的第二极的电位相等,驱动晶体管的第一极电位和第二极电位对驱动晶体管产生的驱动电流的影响程度一致,因此发光模块的发光强度会较为一致,进而减小发光模块在不同发光子阶段的发光亮度差异,改善视觉效果,进而提升整体显示效果。
附图说明
图1是本发明实施例提供的一种像素电路的结构示意图;
图2是本发明实施例提供的另一种像素电路的结构示意图;
图3是本发明实施例提供的另一种像素电路的结构示意图;
图4是本发明实施例提供的另一种像素电路的结构示意图;
图5是本发明实施例提供的一种像素电路的驱动时序图;
图6是本发明实施例提供的另一种像素电路的结构示意图;
图7是本发明实施例提供的另一种像素电路的驱动时序图;
图8是本发明实施例提供的另一种像素电路的结构示意图;
图9是本发明实施例提供的另一种像素电的结构示意图;
图10是本发明实施例提供的另一种像素电路的驱动时序图;
图11是本发明实施例提供的一种像素电路的驱动方法的流程图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中所述,在发光控制信号的不同有效电平脉冲下,像素电路中驱动晶体管的源极节点电位会不同,像素电路中驱动晶体管的漏极节点的电位也会不同,导致每帧内发光控制信号的不同有效电平脉冲下发光器件的发光亮度不同,影响显示效果。经发明人研究发现,出现上述问题的原因在于,现有像素电路通常包括驱动晶体管和与驱动晶体管的源极和漏极中至少一个电极连接的发光控制模块,当像素电路包括与驱动晶体管源极连接的第一发光控制模块,且数据写入晶体管与驱动晶体管的源极连接时,在发光阶段发光控制信号的第一个有效电平脉冲来临之前,驱动晶体管的源极电位为数据电压,在发光阶段发光控制信号的第k(2≤k≤n,其中n表示发光阶段中有效电平脉冲的总个数)个有效电平脉冲来临之前,驱动晶体管的源极电位为第一发光控制模块所连接的电源信号的电位;当像素电路包括与驱动晶体管漏极连接的第二发光控制模块(第二发光控制模块连接在驱动晶体管的漏极与发光器件的阳极之间)时,在发光阶段发光控制信号的每个有效电平脉冲来临之前,驱动晶体管的漏极电位为发光器件的阳极电位。然而在发光阶段,发光控制信号的前几个有效电平脉冲时,发光器件的阳极不能被充电至稳定电位(流过发光器件的电流等于驱动晶体管的驱动电流时发光器件的阳极电位达到稳定),因此发光阶段,发光控制信号的前几个有效电平脉冲之前和发光控制信号的其他有效电平脉冲之前阳极电位大小不同,相应的发光控制信号的前几个有效电平脉冲之前和发光控制信号的其他有效电平脉冲之前驱动晶体管的漏极电位大小不同。驱动晶体管产生的驱动电流会受到驱动晶体管的源极电位和漏极电位的影响,尤其低灰阶下,驱动电流较小,驱动电流受到驱动晶体管的源极电位和漏极电位的影响较大,导致发光阶段的发光控制信号的不同有效电平脉冲下,驱动晶体管产生的驱动电流大小不同,则流过发光器件的电流也会有差异,导致发光阶段的发光控制信号的不同有效电平脉冲下,发光器件的存在亮度差异。
基于上述原因,本发明实施例提供一种像素电路,图1是本发明实施例提供的一种像素电路的结构示意图,参考图1,该像素电路包括:数据写入模块110、驱动晶体管DT、发光控制模块120、发光模块130、存储模块140和第一复位模块150;数据写入模块110用于在数据写入阶段将数据信号Data写入至驱动晶体管DT的栅极;存储模块140用于在发光阶段存储驱动晶体管DT的栅极电位;发光控制模块120用于在发光阶段的所包括的多个发光子阶段内导通,驱动晶体管DT用于在发光子阶段驱动发光模块130发光;第一复位模块150用于在发光阶段所包括的多个复位子阶段将第一复位电压Vref1写入至驱动晶体管DT的第一极,以及在复位子阶段将第二复位电压Vref2写入至驱动晶体管DT的第二极,其中,每个复位子阶段对应一个发光子阶段,复位子阶段在对应的发光子阶段之前。
具体的,一帧内,像素电路的工作过程至少包括数据写入阶段和数据写入阶段之后的发光阶段,其中发光阶段包括多个复位子阶段和与复位子阶段一一对应的发光子阶段,复位子阶段在对应的发光子阶段之前进行。在数据写入阶段,数据写入模块110将数据信号Data写入到驱动晶体管DT的栅极,其中数据信号Data可以是数据电压。在发光阶段的复位子阶段,第一复位模块150将第一复位电压Vref1写入至驱动晶体管DT的第一极,并将第二复位电压Vref2写入至驱动晶体管DT的第二极。其中驱动晶体管DT的第一极为驱动晶体管DT的源极,驱动晶体管DT的第二极为驱动晶体管DT的漏极;或者驱动晶体管DT的第一极为驱动晶体管DT的漏极,驱动晶体管DT的第二极为驱动晶体管DT的源极。因此在发光阶段中的每个复位子阶段,驱动晶体管DT的第一极的电位都被复位至第一复位电压Vref1,驱动晶体管DT的第二极电位都被复位至第二复位电压Vref2,进而使得各个复位子阶段之后,驱动晶体管DT的第一极的电位相等,驱动晶体管DT的第二极的电位也相等。因发光子阶段在对应的复位子阶段之后进行,进而使得进入发光子阶段之前,驱动晶体管DT的第一极的电位相等,驱动晶体管DT的第二极的电位相等,驱动晶体管DT的第一极电位和第二极电位对驱动晶体管DT产生的驱动电流的影响程度一致,因此发光模块130的发光强度会较为一致,进而减小发光模块130在不同发光子阶段的发光亮度差异,改善视觉效果;尤其对于低灰阶显示时,驱动电流受到进入到发光子阶段之前驱动晶体管DT的第一极电位和第二极电位影响更为明显,因此,低灰阶显示画面下,视觉效果可以得到更好地改善。
其中,图1所示像素电路结构以数据写入模块110的控制端接入第一扫描信号Scan1,数据写入模块110的第一端接入数据信号Data,数据写入模块110的第二端连接驱动晶体管DT的栅极进行了示出,在本发明其他可选实施例中,数据写入模块110的第二端可以与驱动晶体管DT的源极电连接。
本发明实施例提供的像素电路,通过在发光阶段的复位子阶段,第一复位模块将第一复位电压写入至驱动晶体管的第一极,并将第二复位电压写入至驱动晶体管的第二极,使得在发光阶段中的每个复位子阶段,驱动晶体管的第一极的电位都被复位至第一复位电压,驱动晶体管的第二极电位都被复位至第二复位电压,进而使得各个复位子阶段之后,驱动晶体管的第一极的电位相等,驱动晶体管的第二极的电位也相等。因发光子阶段在对应的复位子阶段之后进行,进而使得进入各发光子阶段之前,驱动晶体管的第一极的电位相等,驱动晶体管的第二极的电位相等,驱动晶体管的第一极电位和第二极电位对驱动晶体管产生的驱动电流的影响程度一致,因此发光模块的发光强度会较为一致,进而减小发光模块在不同发光子阶段的发光亮度差异,改善视觉效果,进而提升整体显示效果。
继续参考图1,可选的,发光控制模块120包括第一发光控制单元121和第二发光控制单元122,第一发光控制单元121连接在第一电源电压输入端VDD和驱动晶体管DT的第一极之间,第一发光控制单元121的控制端接入第一发光控制信号EM1;第二发光控制单元122连接在驱动晶体管DT的第二极与发光模块130的第一端之间,第二发光控制单元122的控制端接入第二发光控制信号EM2,发光模块130的第二端与第二电源电压输入端VSS电连接。
具体的,第一发光控制单元121可以在第一发光控制信号EM1的控制下导通或关断,进而控制第一电源电压输入端VDD和驱动晶体管DT的第一极的连通状态;第二发光控制单元122可以在第二发光控制信号EM2的控制导通或关断,进而控制驱动晶体管DT的第二极与发光模块130的第一端的连通状态。在复位子阶段,第一发光控制信号EM1和第二发光控制信号EM2中的至少一者为无效电平信号,驱动晶体管DT无法驱动发光模块130发光;在发光子阶段,第一发光控制信号EM1和第二发光控制信号EM2均为有效电平信号,驱动晶体管DT驱动发光模块130发光。
图2是本发明实施例提供的另一种像素电路的结构示意图,参考图2,该像素电路还包括补偿模块160,补偿模块160用于在数据写入阶段对驱动晶体管DT的阈值电压进行补偿。
继续参考图2,可选的,数据写入模块110的控制端接入第一扫描信号Scan1,数据写入模块110的第一端接入数据信号Data,数据写入模块110的第二端与驱动晶体管DT的第一极电连接;补偿模块160的控制端接入第一扫描信号Scan1,补偿模块160的第一端与驱动晶体管DT的第二极电连接,补偿模块160的第二端与驱动晶体管DT的栅极电连接。
在数据写入阶段,数据信号Data通过数据写入模块110、驱动晶体管DT和补偿模块160写入到驱动晶体管DT的栅极,同时在数据写入阶段,补偿模块160完成对驱动晶体管DT阈值电压的补偿。
可选的,补偿模块160包括氧化物晶体管,示例性的,补偿模块160所包括的氧化物晶体管可以是铟镓锌氧化物晶体管。相比于低温多晶硅晶体管,氧化物晶体管的漏电流较小,因补偿模块160与驱动晶体管DT的栅极电连接,设置补偿模块160包括氧化物晶体管,可以使得驱动晶体管DT的栅极电位可以得到良好保持,进而使得各个子发光阶段,驱动晶体管DT的栅极电位可以保持较为一致,驱动晶体管DT产生的驱动电流与驱动晶体管DT的栅极电位有关,因此在各复位子阶段驱动晶体管DT的第一极电位均被复位至第一复位电压Vref1,驱动晶体管DT的第二极均被复位至第二复位电压Vref2的基础上,驱动晶体管DT的栅极电位保持较为一致,会使得驱动电流更为一致,显示效果更佳。
图3是本发明实施例提供的另一种像素电路的结构示意图,图4是本发明实施例提供的另一种像素电路的结构示意图,其中图3可对应图1所示像素电路的细化结构,图4可对应图2所示像素电路的细化结构,参考图3和图4,可选的,第一复位模块150包括第一复位单元151和第二复位单元152,第一复位单元151用于在复位子阶段将第一复位电压Vref1写入至驱动晶体管DT的第一极,第二复位单元152用于在复位子阶段将第二复位电压Vref2直接或间接写入到驱动晶体管DT的第二极。
可选的,第一复位单元151用于在复位子阶段将第一复位电压Vref1直接写入到驱动晶体管DT的第一极。其中,第一复位单元151将第一复位电压Vref1直接写入到驱动晶体管DT的第一极是指,第一复位电压Vref1通过第一复位单元151写入到驱动晶体管DT的第一极,而无需通过像素电路中的其他模块或单元。可选的,第一复位单元151的控制端接入复位控制信号,第一复位单元151的第一端接入第一复位电压Vref1,第一复位单元151的第二端与驱动晶体管DT的第一极电连接。第一复位单元151可以包括至少一个晶体管,图3和图4中示例性地示出了第一复位单元151包括一个晶体管(第一晶体管T1)的情况,第一晶体管T1的栅极作为第一复位单元151的控制端,第一晶体管T1的第一极作为第一复位单元151的第一端,第一晶体管T1的第二极作为第一复位单元151的第二端。
第二复位单元152在复位子阶段将第二复位电压Vref2写入到驱动晶体管DT的第二极可以是直接或间接两种方式,其中第二复位单元152将第二复位电压Vref2直接写入到驱动晶体管DT的第二极是指,第二复位电压Vref2通过第一复位单元151写入到驱动晶体管DT的第二极,而无需通过像素电路中的其他模块;第二复位单元152将第二复位电压Vref2间接写入到驱动晶体管DT的第二极是指,第二复位电压Vref2通过第二复位单元152和像素电路中其他的模块或单元将写入到驱动晶体管DT的第二极。
图3和图4所示出结构为第二复位单元152直接将第二复位电压Vref2写入到驱动晶体管DT的第二极所对应的像素电路结构。继续参考图3和图4,可选的,第二复位单元152的控制端接入复位控制信号EMR,第二复位单元152的第二端接入第二复位电压Vref2,第二复位单元152的第二端与驱动晶体管DT的第二极电连接。第二复位单元152可以包括至少一个晶体管,图3和图4中示例性地示出了第二复位单元152包括一个晶体管(第二晶体管T2)的情况,第二晶体管T2的栅极作为第二复位单元152的控制单元,第二晶体管T2的第一极作为第二复位单元152的第一端,第二晶体管T2的第二极作为第二复位单元152的第二端。
在图3和图4所示像素电路结构的基础上,可选的,第一发光控制信号EM1和第二发光控制信号EM2相同,进而使得第一发光控制单元121和第二发光控制单元122连接显示面板中相同的发光控制信号线即可,有利于减少显示面板中信号线的数量,并且使得布线较为简化。
继续参考图3和图4,可选的,数据写入模块110包括第三晶体管T3,第一发光控制单元121包括第四晶体管T4,第二发光控制单元122包括第五晶体管T5,补偿模块160包括第六晶体管T6。发光模块130可以包括发光器件D1,发光器件可以是有机发光器件或者无机发光器件,本实施例在此不做具体限定。其中图3和图4中各晶体管可以是P型晶体管,也可以是N型晶体管,图3和图4以各晶体管均为P型晶体管为例进行示出。图5是本发明实施例提供的一种像素电路的驱动时序图,该驱动时序可适用于图3和图4所示像素电路。
结合图3和图5,像素电路的工作过程包括数据写入阶段t1和发光阶段t2。
在数据写入阶段t1,第一扫描信号Scan1为低电平,第三晶体管T3导通,将数据信号Data写入到驱动晶体管DT的栅极。
在发光阶段t2的复位子阶段t21,第一发光控制信号EM1和第二发光控制信号EM2均为高电平,第四晶体管T4和第五晶体管T5关断。复位控制信号EMR为低电平,第一晶体管T1和第二晶体管T2均导通,第一复位电压Vref1通过第一晶体管T1写入到驱动晶体管DT的第一极,实现对驱动晶体管DT的第一极的复位,第二复位电压Vref2通过第二晶体管T2写入到驱动晶体管DT的第二极,实现对驱动晶体管DT的第二极的复位。
在发光阶段t2的发光子阶段t22,第一发光控制信号EM1和输入的第二发光控制信号EM2均为低电平,第四晶体管T4和第五晶体管T5导通,驱动晶体管DT驱动发光器件发光。
结合图4和图5,像素电路的工作过程包括数据写入阶段t1和发光阶段t2。
在数据写入阶段t1,第一扫描信号Scan1为低电平,第三晶体管T3和第六晶体管T6导通,数据信号Data通过第三晶体管T3、驱动晶体管DT和第六晶体管T6传输至驱动晶体管DT的栅极。
在发光阶段t2的复位子阶段t21,第一发光控制信号EM1和第二发光控制信号EM2均为高电平,第四晶体管T4和第五晶体管T5关断。复位控制信号EMR为低电平,第一晶体管T1和第二晶体管T2均导通,第一复位电压Vref1通过第一晶体管T1写入到驱动晶体管DT的第一极,实现对驱动晶体管DT的第一极的复位,第二复位电压Vref2通过第二晶体管T2写入到驱动晶体管DT的第二极,实现对驱动晶体管DT的第二极的复位。
在发光阶段t2的发光子阶段t22,第一发光控制信号EM1和第二发光控制信号EM2均为低电平,第四晶体管T4和第五晶体管T5导通,驱动晶体管DT驱动发光器件发光。
通过以上对图3所示像素电路和图4所示像素电路的工作过程的分析可知,通过在发光阶段t2的复位子阶段t21,第一复位单元151(第一晶体管T1)对驱动晶体管DT的第一极进行复位,第二复位单元152(第二晶体管T2)对驱动晶体管DT的第二极进行复位,使得复位子阶段t21之后进入该复位子阶段t21对应的发光子阶段t22之前,驱动晶体管DT的第一极电位为第一复位电压Vref1,驱动晶体管DT的第二极电位为第二复位电压Vref2,进而使得各发光子阶段t22之前,驱动晶体管DT的第一极的电位相等,驱动晶体管DT的第二极的电位也相等,进而减小不同发光子阶段t22发光器件的发光亮度差异,提升视觉效果。
图6是本发明实施例提供的另一种像素电路的结构示意图,参考图6,可选的,该像素电路还包括第二复位模块170,第二复位模块170用于在复位子阶段t21,将第三复位电压Vref3写入至发光模块130的第一端。
继续参考图6,可选的,第二复位模块170的控制端接入复位控制信号EMR,第二复位模块170的第一端接入第三复位电压Vref3,第二复位模块170的第二端与发光模块130的第一端电连接。其中第二复位模块170可以包括至少一个晶体管,图6以第二复位模块170包括第七晶体管T7为例进行示出。
图5所示驱动时序同样适用于图6所示像素电路。具体的,图5所示像素电路除与图4所示像素电路相同的工作过程外,还通过第二复位模块170在复位子阶段t21,将第三复位电压Vref3写入到发光模块130的第一端,使得各复位子阶段t21之后(也即各发光子阶段t22之前),发光模块130的第一端的电位相等,进而使得在各发光子阶段t22之前,第一电源电压输入端VDD和第二电源电压输入端VSS之间的驱动支路(包括第一发光控制单元121、驱动晶体管DT、第二个控制单元和发光器件)的各节点(包括第一发光控制单元121的第一端、驱动晶体管DT的第一极、驱动晶体管DT的第二极、发光模块130的第一端、发光模块130的第二端)的电位较为一致,使得驱动支路中各节点处寄生电容存储相同的电荷,进而使得发光子阶段t22,发光器件的发光历程相同,相应的,发光器件的发光亮度更加一致,进一步提升人眼视觉效果,进而提升显示效果。
并且,在每个发光子阶段t22前的复位子阶段t21,发光模块130的第一端都被复位至第三复位电压Vref3,可以避免多个发光子阶段t22第一发光控制单元121和第二发光控制单元122关断后,驱动晶体管DT仍然导通导致驱动晶体管DT第二极电位升高造成的在发光子阶段t22发光模块130的第一端电位逐渐升高导致的发光模块130越来越容易被点亮,而暗态难以关断的问题,进而可以使得在驱动芯片中无需设置较高的暗态数据电压,节约驱动芯片的功耗。
可选的,第三复位电压等于第一复位电压,或者第三复位电压等于第二复位电压。
需要说明的是,图6为在图4基础上加入第三复位模块的像素电路结构,第三复位模块也可附加在图3所示像素电路的基础上,本发明实施例在此不做具体限定。
图7是本发明实施例提供的另一种像素电路的驱动时序图,该驱动时序可用于驱动图4所示像素电路。
参考图4和图7,可选的,第二复位单元152的控制端接入复位控制信号EMR,第二复位单元152的第一端接入第二复位电压Vref2,第二复位单元152的第二端与驱动晶体管DT的第二极电连接;其中,复位控制信号EMR与第二发光控制信号EM2的有效电平存在交叠,第一发光控制信号EM1和第二发光控制信号EM2的有效电平存在交叠,复位控制信号EMR的有效电平在第一发光控制信号EM1的有效电平之前。
其中,对于复位控制信号EMR、第一发光控制信号EM1、第二发光控制信号EM2来说,控制信号的有效电平为时该控制信号控制的模块或单元导通的电平。示例性的,第二复位单元152所包括的第二晶体管T2为P型晶体管时,复位控制信号EMR的有效电平为低电平;第一发光控制单元121所包括的第四晶体管T4为P型晶体管时,第一发光控制信号EM1的有效电平为低电平;第二发光控制单元122所包括的第五晶体管T5为P型晶体管时,第二发光控制信号EM2的有效电平为低电平。
参考图4和图7,像素电路的工作过程包括数据写入阶段t1和发光阶段t2。
在数据写入阶段t1,第一扫描信号Scan1为低电平,第三晶体管T3和第六晶体管T6导通,数据信号Data通过第三晶体管T3、驱动晶体管DT和第六晶体管T6传输至驱动晶体管DT的栅极。
在发光阶段t2的复位子阶段t21,第一发光控制信号EM1高电平,第四晶体管T4关断;第二发光控制信号EM2为低电平,第五晶体管T5导通。复位控制信号EMR为低电平,第一晶体管T1和第二晶体管T2均导通,第一复位电压Vref1通过第一晶体管T1写入到驱动晶体管DT的第一极,实现对驱动晶体管DT的第一极的复位,第二复位电压Vref2通过第二晶体管T2写入到驱动晶体管DT的第二极,实现对驱动晶体管DT的第二极的复位;并且第二复位电压Vref2通过第二晶体管T2和第五晶体管T5传输至发光器件的阳极(即发光模块130的第一端),实现对发光器件的阳极的复位。
在发光阶段t2的发光子阶段t22,第一发光控制信号EM1和第二发光控制信号EM2均为低电平,第四晶体管T4和第五晶体管T5导通,驱动晶体管DT驱动发光器件发光。
通过以上对图4所示像素电路的工作过程的分析可知,通过设置复位控制信号EMR与第二发光控制信号EM2的有效电平存在交叠,第一发光控制信号EM1和第二发光控制信号EM2的有效电平存在交叠,复位控制信号EMR的有效电平在第一发光控制信号EM1的有效电平之前,可以实现在复位子阶段t21通过第一复位单元151对驱动晶体管DT的第一极进行复位,第二复位单元152对驱动晶体管DT的第二极进行复位的基础上,还可实现在复位子阶段t21通过第二复位单元152和第二发光控制单元122对发光模块130的第一端进行复位,使得各复位子阶段t21之后(也即各发光子阶段t22之前),发光模块130的第一端的电位相等,进而使得发光子阶段t22,发光器件的发光历程相同,相应的,发光器件的发光亮度更加一致,进一步提升人眼视觉效果,进而提升显示效果。并且,无需单独设置对发光模块130的第一端进行复位的结构,使得像素电路所包括的器件数量减少,有利于减小像素电路的面积,进而有利于提高像素密度。
以上实施例所提供的像素电均为第二复位单元152直接将第二复位电压Vref2写入至驱动晶体管DT的结构,在本发明其他可选实施例中,第二复位单元152通过第二发光控制单元122将第二复位电压Vref2间接写入到驱动晶体管DT的第二极。
图8是本发明实施例提供的另一种像素电路的结构示意图,参考图8,可选的,发光控制模块120包括第一发光控制单元121和第二发光控制单元122,第一发光控制单元121连接在第一电源电压输入端VDD和驱动晶体管DT的第一极之间,第一发光控制单元121的控制端接入第一发光控制信号EM1;第二发光控制单元122连接在驱动晶体管DT的第二极与发光模块130的第一端之间,第二发光控制单元122的控制端接入第二发光控制信号EM2,发光模块130的第二端与第二电源电压输入端VSS电连接第二复位单元152的控制端接入复位控制信号EMR,第二复位单元152的第一端接入第二复位电压Vref2,第二复位单元152的第二端与发光模块130的第一端电连接;
其中,复位控制信号EMR与第二发光控制信号EM2的有效电平存在交叠,第一发光控制信号EM1和第二发光控制信号EM2的有效电平存在交叠,复位控制信号EMR的有效电平在第一发光控制信号EM1的有效电平之前。
图7所示像素电路的驱动时序同样适用于图8所示像素电路,参考图7和图8,像素电路的工作过程包括数据写入阶段t1和发光阶段t2。
在数据写入阶段t1的工作过程与图4所示像素电路工作过程相同,在此不再赘述。
在发光阶段t2的复位子阶段t21,第一发光控制信号EM1为高电平,第四晶体管T4关断;第二发光控制信号EM2为低电平,第五晶体管T5导通。复位控制信号EMR为低电平,第一晶体管T1和第二晶体管T2均导通,第一复位电压Vref1通过第一晶体管T1写入到驱动晶体管DT的第一极,实现对驱动晶体管DT的第一极的复位,第二复位电压Vref2通过第二晶体管T2写入到发光器件的阳极(即发光模块130的第一端),实现对发光器件的阳极的复位;并且第二复位电压Vref2通过第二晶体管T2和第五晶体管T5传输至驱动晶体管DT的第二极,实现对驱动晶体管DT的第二极的复位。
在发光阶段t2的发光子阶段t22,第一发光控制信号EM1和第二发光控制信号EM2均为低电平,第四晶体管T4和第五晶体管T5导通,驱动晶体管DT驱动发光器件发光。
本实施例的像素电路,通过设置第二复位单元152的控制端接入复位控制信号EMR,第二复位单元152的第一端接入第二复位电压Vref2,第二复位单元152的第二端与发光模块130的第一端电连接;其中,复位控制信号EMR与第二发光控制信号EM2的有效电平存在交叠,第一发光控制信号EM1和第二发光控制信号EM2的有效电平存在交叠,复位控制信号EMR的有效电平在第一发光控制信号EM1的有效电平之前,可以实现在复位子阶段t21通过第一复位单元151对驱动晶体管DT的第一极的复位,通过第二复位单元152和第二发光控制单元122对驱动晶体管DT的第二极的复位,以及通过第二复位单元152对发光模块130的第一端的复位,因此同样可以保证在各发光子阶段t22,发光器件的发光历程相同,因此在各发光子阶段t22发光器件的发光亮度较为一致,提升显示效果;并且同样可以使得像素电路所包括的器件数量较少,有利于提高像素密度。
与图4所示出像素电路结构不同,本实施例中第二复位单元152连接在发光模块130的第一端,进而可以避免第二复位电压Vref2对驱动晶体管DT的第二极电位的影响,更加有利于显示效果的提升。
图9是本发明实施例提供的另一种像素电的结构示意图,参考图9,可选的,像素电路还包括第三复位模块180,第三复位模块180用于在初始化阶段,将第四复位电压Vref4写入到驱动晶体管DT的栅极。
可选的,第三复位模块180的控制端接入第二扫描信号Scan2,第三复位模块180的第一端接入第四复位电压Vref4,第三复位模块180的第二端与驱动晶体管DT的栅极电连接。可选的,第四复位电压等于第一复位电压,或者第四复位电压等于第二复位电压。
第三复位模块180可以包括至少一个晶体管,图9示例性地示出了第三复位模块180包括第八晶体管T8的情况。其中第八晶体管T8可以是P型晶体管,也可以是N型晶体管,图9以第八晶体管T8为P型晶体管为例进行示出。
图10是本发明实施例提供的另一种像素电路的驱动时序图,该驱动时序可用于驱动图9所示像素电路。参考图9和图10,像素电路的工作过程包括初始化阶段t0、数据写入阶段t1、发光阶段t2。
在初始化阶段t0,第二扫描信号Scan2为低电平,第八晶体管T8导通,第四复位电压Vref4通过第八晶体管T8写入到驱动晶体管DT的栅极,实现对驱动晶体管DT的栅极的初始化,避免上一帧驱动晶体管DT的栅极的残留电荷对本帧显示的影响。
在数据写入阶段t1的工作过程与上述实施例图8所示像素电路在数据写入阶段t1的过程相同,在此不再赘述。
在发光阶段t2的工作过程与上述实施例图8所示像素电路在发光阶段t2的过程相同,在此不再赘述。
可选的,第三复位模块180包括氧化物晶体管。示例性的,第三复位模块180所包括的氧化物晶体管可以是铟镓锌氧化物晶体管。相比与低温多晶硅晶体管,氧化物晶体管的漏电流较小,因第三复位模块180与驱动晶体管DT的栅极电连接,设置第三复位模块180包括氧化物晶体管,可以使得驱动晶体管DT的栅极电位可以得到良好保持,进而使得各个子发光阶段t2,驱动晶体管DT的栅极电位可以保持较为一致,驱动晶体管DT产生的驱动电流与驱动晶体管DT的栅极电位有关,因此在各复位子阶段t21驱动晶体管DT的第一极电位均被复位至第一复位电压Vref1,驱动晶体管DT的第二极均被复位至第二复位电压Vref2的基础上,驱动晶体管DT的栅极电位保持较为一致,会使得驱动电流更为一致,显示效果更佳。
需要说明的是,图9为在图8基础上加入第三复位模块的像素电路结构,第三复位模块也可附加在图1-图4和图6所示像素电路的基础上,本发明实施例在此不做具体限定。
在上述各实施例的基础上,可选的,第一复位电压等于第二复位电压;进而使得第一复位单元的第一端与第二复位单元的第一端连接相同的端口即可,相应的,第一复位电压和第二复位电压由相同的信号线传输即可,进而节省包括本实施例的像素电路的显示面板中信号线的数量,有利于简化布线。并且,第一复位电压等于第二复位电压,可以使得复位子阶段后进入对应的发光子阶段之前,驱动晶体管的第一极的电压与驱动晶体管的第二极的电压相同,使得复位子阶段后进入对应的发光子阶段之前,驱动晶体管的第一极和驱动晶体管的第二极之间不会存在电流流动,避免发光子阶段之前驱动晶体管的第一极和驱动晶体管的第二极之间存在电流流动导致的发光模块的第一端的电位被不断提升带来的发光模块难以关断的问题。
本发明实施例还提供了一种像素电路的驱动方法,该驱动方法适用于驱动本发明上述任意实施例提供的像素电路,图11是本发明实施例提供的一种像素电路的驱动方法的流程图,参考图11,该像素电路的驱动方法包括:
步骤210、数据写入模块在数据写入阶段将数据信号写入至驱动晶体管DT的栅极;
步骤220、第一复位模块在发光阶段所包括的多个复位子阶段将第一复位电压写入至驱动晶体管的第一极,以及在复位子阶段将第二复位电压写入至驱动晶体管的第二极;
步骤230、发光控制模块在发光阶段所包括的多个发光子阶段内导通,驱动晶体管用于在发光子阶段驱动发光模块发光;
其中,每个复位子阶段对应一个发光子阶段,复位子阶段在对应的发光子阶段之前。
本实施例的像素电路驱动方法,具备与本发明上述实施例的像素电路相同的有益效果,在此不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (17)

1.一种像素电路,其特征在于,包括数据写入模块、驱动晶体管、发光控制模块、发光模块和第一复位模块;
所述数据写入模块用于在数据写入阶段将数据信号写入至所述驱动晶体管的栅极;
所述发光控制模块用于在发光阶段的所包括的多个发光子阶段内导通,所述驱动晶体管用于在所述发光子阶段驱动所述发光模块发光;
所述第一复位模块用于在发光阶段所包括的多个复位子阶段将第一复位电压写入至驱动晶体管的第一极,以及在所述复位子阶段将第二复位电压写入至所述驱动晶体管的第二极,其中,每个所述复位子阶段对应一个所述发光子阶段,所述复位子阶段在对应的所述发光子阶段之前;在发光阶段中的每个所述复位子阶段,所述驱动晶体管的第一极的电位都被复位至所述第一复位电压,所述驱动晶体管的第二极电位都被复位至所述第二复位电压,进而使得各个所述复位子阶段之后,所述驱动晶体管的第一极的电位相等,所述驱动晶体管的第二极的电位也相等。
2.根据权利要求1所述的像素电路,其特征在于,还包括补偿模块,所述补偿模块用于在所述数据写入阶段对所述驱动晶体管的阈值电压进行补偿。
3.根据权利要求2所述的像素电路,其特征在于,所述数据写入模块的控制端接入第一扫描信号,所述数据写入模块的第一端接入数据信号,所述数据写入模块的第二端与所述驱动晶体管的第一极电连接;所述补偿模块的控制端接入所述第一扫描信号,所述补偿模块的第一端与所述驱动晶体管的第二极电连接,所述补偿模块的第二端与所述驱动晶体管的栅极电连接。
4.根据权利要求2所述的像素电路,其特征在于,所述补偿模块包括氧化物晶体管。
5.根据权利要求1所述的像素电路,其特征在于,所述发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元连接在第一电源电压输入端和所述驱动晶体管的第一极之间,所述第一发光控制单元的控制端接入第一发光控制信号;所述第二发光控制单元连接在所述驱动晶体管的第二极与所述发光模块的第一端之间,所述第二发光控制单元的控制端接入第二发光控制信号,所述发光模块的第二端与第二电源电压输入端电连接。
6.根据权利要求1-5任一项所述的像素电路,其特征在于,所述第一复位模块包括第一复位单元和第二复位单元,所述第一复位单元用于在所述复位子阶段将所述第一复位电压写入至所述驱动晶体管的第一极,所述第二复位单元用于在所述复位子阶段将所述第二复位电压直接或间接写入到所述驱动晶体管的第二极。
7.根据权利要求6所述的像素电路,其特征在于,所述第一复位单元的控制端接入复位控制信号,所述第一复位单元的第一端接入所述第一复位电压,所述第一复位单元的第二端与所述驱动晶体管的第一极电连接。
8.根据权利要求7所述的像素电路,其特征在于,所述第二复位单元的控制端接入所述复位控制信号,所述第二复位单元的第二端接入所述第二复位电压,所述第二复位单元的第二端与所述驱动晶体管的第二极电连接。
9.根据权利要求8所述的像素电路,其特征在于,第一发光控制信号和第二发光控制信号相同。
10.根据权利要求8所述的像素电路,其特征在于,还包括第二复位模块,所述第二复位模块用于在所述复位子阶段,将第三复位电压写入至所述发光模块的第一端。
11.根据权利要求10所述的像素电路,其特征在于,所述第二复位模块的控制端接入复位控制信号,所述第二复位模块的第一端接入所述第三复位电压,所述第二复位模块的第二端与所述发光模块的第一端电连接。
12.根据权利要求6所述的像素电路,其特征在于,所述发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元连接在第一电源电压输入端和所述驱动晶体管的第一极之间,所述第一发光控制单元的控制端接入第一发光控制信号;所述第二发光控制单元连接在所述驱动晶体管的第二极与所述发光模块的第一端之间,所述第二发光控制单元的控制端接入第二发光控制信号,所述发光模块的第二端与第二电源电压输入端电连接;
所述第二复位单元的控制端接入复位控制信号,所述第二复位单元的第一端接入所述第二复位电压,所述第二复位单元的第二端与所述发光模块的第一端电连接或者所述第二复位单元的第二端与所述驱动晶体管的第二极电连接;
其中,所述复位控制信号与所述第二发光控制信号的有效电平存在交叠,所述第一发光控制信号和所述第二发光控制信号的有效电平存在交叠,所述复位控制信号的有效电平在所述第一发光控制信号的有效电平之前。
13.根据权利要求1所述的像素电路,其特征在于,所述第一复位电压等于所述第二复位电压。
14.根据权利要求1所述的像素电路,其特征在于,还包括第三复位模块,所述第三复位模块用于在初始化阶段,将第四复位电压写入到所述驱动晶体管的栅极。
15.根据权利要求14所述的像素电路,其特征在于,所述第三复位模块的控制端接入第二扫描信号,所述第三复位模块的第一端接入所述第四复位电压,所述第三复位模块的第二端与所述驱动晶体管的栅极电连接。
16.根据权利要求14所述的像素电路,其特征在于,所述第三复位模块包括氧化物晶体管。
17.一种像素电路的驱动方法,用于驱动权利要求1-16任一项所述的像素电路,其特征在于,包括:
数据写入模块在数据写入阶段将数据信号写入至所述驱动晶体管的栅极;
第一复位模块在发光阶段所包括的多个复位子阶段将第一复位电压写入至驱动晶体管的第一极,以及在所述复位子阶段将第二复位电压写入至所述驱动晶体管的第二极;
发光控制模块在发光阶段的所包括的多个发光子阶段内导通,所述驱动晶体管在所述发光子阶段驱动所述发光模块发光;
其中,每个所述复位子阶段对应一个所述发光子阶段,所述复位子阶段在对应的所述发光子阶段之前;在发光阶段中的每个所述复位子阶段,所述驱动晶体管的第一极的电位都被复位至所述第一复位电压,所述驱动晶体管的第二极电位都被复位至所述第二复位电压,进而使得各个所述复位子阶段之后,所述驱动晶体管的第一极的电位相等,所述驱动晶体管的第二极的电位也相等。
CN202111272154.2A 2021-10-29 2021-10-29 像素电路及其驱动方法 Active CN113948038B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111272154.2A CN113948038B (zh) 2021-10-29 2021-10-29 像素电路及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111272154.2A CN113948038B (zh) 2021-10-29 2021-10-29 像素电路及其驱动方法

Publications (2)

Publication Number Publication Date
CN113948038A CN113948038A (zh) 2022-01-18
CN113948038B true CN113948038B (zh) 2023-03-14

Family

ID=79337143

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111272154.2A Active CN113948038B (zh) 2021-10-29 2021-10-29 像素电路及其驱动方法

Country Status (1)

Country Link
CN (1) CN113948038B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024065636A1 (zh) * 2022-09-30 2024-04-04 京东方科技集团股份有限公司 像素电路、驱动方法、显示面板及显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090128683A (ko) * 2008-06-11 2009-12-16 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR20140071600A (ko) * 2012-12-04 2014-06-12 엘지디스플레이 주식회사 화소 회로와 그 구동 방법 및 이를 이용한 유기발광표시장치
CN107086025A (zh) * 2017-06-30 2017-08-22 京东方科技集团股份有限公司 显示面板、显示装置及显示面板的控制方法
CN109036279A (zh) * 2018-10-18 2018-12-18 京东方科技集团股份有限公司 阵列基板、驱动方法、有机发光显示面板及显示装置
CN111462694A (zh) * 2020-04-20 2020-07-28 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN111696476A (zh) * 2019-03-14 2020-09-22 三星显示有限公司 显示装置
CN111710300A (zh) * 2020-06-30 2020-09-25 厦门天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN111883042A (zh) * 2020-07-31 2020-11-03 维信诺科技股份有限公司 显示面板和显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10504431B2 (en) * 2018-03-27 2019-12-10 Sharp Kabushiki Kaisha TFT pixel threshold voltage compensation circuit with light-emitting device initialization
KR102659608B1 (ko) * 2018-12-28 2024-04-23 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090128683A (ko) * 2008-06-11 2009-12-16 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR20140071600A (ko) * 2012-12-04 2014-06-12 엘지디스플레이 주식회사 화소 회로와 그 구동 방법 및 이를 이용한 유기발광표시장치
CN107086025A (zh) * 2017-06-30 2017-08-22 京东方科技集团股份有限公司 显示面板、显示装置及显示面板的控制方法
CN109036279A (zh) * 2018-10-18 2018-12-18 京东方科技集团股份有限公司 阵列基板、驱动方法、有机发光显示面板及显示装置
CN111696476A (zh) * 2019-03-14 2020-09-22 三星显示有限公司 显示装置
CN111462694A (zh) * 2020-04-20 2020-07-28 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN111710300A (zh) * 2020-06-30 2020-09-25 厦门天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN111883042A (zh) * 2020-07-31 2020-11-03 维信诺科技股份有限公司 显示面板和显示装置

Also Published As

Publication number Publication date
CN113948038A (zh) 2022-01-18

Similar Documents

Publication Publication Date Title
CN112735314B (zh) 像素电路及其驱动方法、显示面板和显示装置
US11688319B2 (en) Driving method of a pixel circuit, display panel, and display device
CN113838421B (zh) 像素电路及其驱动方法、显示面板
CN111462694B (zh) 像素电路及其驱动方法、显示面板
US10347184B2 (en) Pixel compensation circuit, driving method and display device
WO2021238470A1 (zh) 像素电路及其驱动方法、显示面板
CN111445858A (zh) 像素电路及其驱动方法、显示装置
CN107481676B (zh) 一种像素电路的驱动方法、显示面板以及显示装置
CN112233621B (zh) 一种像素驱动电路、显示面板及电子设备
CN114005400A (zh) 像素电路和显示面板
CN109064973B (zh) 显示方法和显示装置
CN112908245B (zh) 像素电路及其驱动方法、显示面板
CN112837649B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN113593481B (zh) 显示面板及其驱动方法
CN113077751A (zh) 像素驱动电路及其驱动方法、显示面板
CN110060637A (zh) 像素驱动电路、驱动方法、显示面板及显示装置
CN114999401A (zh) 像素驱动电路及其驱动方法、显示面板
CN113593469B (zh) 像素电路及显示面板
CN113948038B (zh) 像素电路及其驱动方法
CN113990261B (zh) 像素电路及其驱动方法和显示面板
CN115148144A (zh) 像素电路及显示面板
CN114005396A (zh) 像素电路和显示面板
CN114783379B (zh) 像素电路及其驱动方法、显示面板
CN113948043B (zh) 像素驱动电路及其驱动方法、显示面板和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant