CN114783379B - 像素电路及其驱动方法、显示面板 - Google Patents

像素电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN114783379B
CN114783379B CN202210588867.8A CN202210588867A CN114783379B CN 114783379 B CN114783379 B CN 114783379B CN 202210588867 A CN202210588867 A CN 202210588867A CN 114783379 B CN114783379 B CN 114783379B
Authority
CN
China
Prior art keywords
initialization
module
transistor
stage
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210588867.8A
Other languages
English (en)
Other versions
CN114783379A (zh
Inventor
赵欣
朱正勇
贾溪洋
王汉年
马志丽
段培
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN202210588867.8A priority Critical patent/CN114783379B/zh
Publication of CN114783379A publication Critical patent/CN114783379A/zh
Application granted granted Critical
Publication of CN114783379B publication Critical patent/CN114783379B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种像素电路及其驱动方法、显示面板。像素电路包括:驱动模块、发光器件、第一初始化模块、数据写入模块、发光控制模块和第二初始化模块。驱动模块包括控制端、第一端和第二端;第一初始化模块用于在第一初始化阶段初始化控制端;数据写入模块用于在数据写入阶段将数据信号传输至控制端;发光控制模块用于在发光阶段周期性控制驱动电流向发光器件传输的通断;其中,发光阶段包括发光子阶段和初始化子阶段;第二初始化模块用于在第二初始化阶段和初始化子阶段导通,初始化驱动模块的第一端和/或驱动模块的第二端;其中,第二初始化阶段位于数据写入阶段之后。本发明实施例可以改善显示面板在低频显示时的闪屏问题,提高显示画质。

Description

像素电路及其驱动方法、显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示面板。
背景技术
随着显示技术的不断发展,显示面板的应用范围越来越广泛,人们对显示面板的要求也越来越高。尤其是显示面板的显示画质,始终是人们不断追求的目标之一。
显示面板中的像素电路在驱动发光器件稳定发光方面起到了非常重要的作用。然而,现有的像素电路的性能还不够理想,在低频显示时显示面板会出现屏体闪烁现象。
发明内容
本发明提供了一种像素电路及其驱动方法、显示面板,以改善显示面板在低频显示时的闪屏问题,提高显示画质。
为实现上述技术目的,本发明实施例提供了如下技术方案:
一种像素电路,包括:
驱动模块,包括用于接收数据信号的控制端和用于导通驱动电流传输路径的第一端和第二端,所述驱动模块用于响应数据信号产生驱动电流;
发光器件,用于响应所述驱动电流发光;
第一初始化模块,与所述驱动模块相连,所述第一初始化模块用于在第一初始化阶段,初始化所述控制端;
数据写入模块,与所述驱动模块相连,所述数据写入模块用于在数据写入阶段,将所述数据信号传输至所述控制端;
发光控制模块,所述发光控制模块用于在发光阶段,周期性控制所述驱动电流向所述发光器件传输的通断;其中,所述发光阶段包括发光子阶段和初始化子阶段;
第二初始化模块,用于在第二初始化阶段以及在所述初始化子阶段导通,初始化所述驱动模块的第一端和/或所述驱动模块的第二端,并在所述发光子阶段断开;其中,所述第二初始化阶段位于所述数据写入阶段之后。
可选地,所述第二初始化模块包括:第一晶体管;所述第一晶体管的栅极接入第一扫描信号,所述第一晶体管的第一极接入第一初始化信号,所述第一晶体管的第二极与所述驱动模块的第一端电连接;
和/或,第二晶体管;所述第二晶体管的栅极接入第二扫描信号,所述第二晶体管的第一极接入第二初始化信号,所述第二晶体管的第二极与所述驱动模块的第二端电连接;
可选地,所述像素电路还包括:
第三初始化模块,与所述发光器件连接,用于在发光器件初始化阶段,初始化所述发光器件的输入端;
所述第三初始化模块复用为所述第二初始化模块。
可选地,所述第三初始化模块包括多个初始化单元;定义相邻两个所述初始化单元的连接节点为初始化节点;
所述初始化节点的数量为一个;所述初始化节点与所述驱动模块的第一端或者所述驱动模块的第二端电连接;
或者,所述初始化节点的数量为两个;其中一个所述初始化节点与所述驱动模块的第一端电连接,和/或,另一个所述初始化节点与所述驱动模块的第二端电连接。
可选地,所述初始化单元包括:第三晶体管;所述第三晶体管的栅极接入第三扫描信号,所述第三晶体管的第一极作为所述初始化单元的第一端,所述第三晶体管的第二极作为所述初始化单元的第二端。
可选地,所述第一初始化模块包括:第四晶体管;所述第四晶体管的栅极接入第四扫描信号,所述第四晶体管的第一极接入第四初始化信号,所述第四晶体管的第二极与所述驱动模块的控制端电连接;
优选地,所述第四晶体管为双栅晶体管。
可选地,所述数据写入模块包括:第五晶体管和第六晶体管;
所述第五晶体管的栅极接入第五扫描信号,所述第五晶体管的第一极接入所述数据信号,所述第五晶体管的第二极与所述驱动模块的第一端电连接;所述第六晶体管的栅极接入所述第五扫描信号,所述第六晶体管的第一极与所述驱动模块的第二端电连接,所述第六晶体管的第二极与所述驱动模块的控制端电连接;
优选地,所述第六晶体管为双栅晶体管。
可选地,所述发光控制模块包括:第七晶体管和第八晶体管;
所述第七晶体管的栅极接入发光控制信号,所述第七晶体管的第一极接入第一电源信号,所述第七晶体管的第二极与所述驱动模块的第一端电连接;所述第八晶体管的栅极接入所述发光控制信号,所述第八晶体管的第一极与所述驱动模块的第二端电连接,所述第八晶体管的第二极与所述发光器件的第一极电连接。
相应地,本发明实施例还提供了一种显示面板,包括:如本发明任意实施例所提供的像素电路。
相应地,本发明实施例还提供了一种像素电路的驱动方法,用于驱动本发明任意实施例所提供的像素电路;
所述像素电路的驱动方法包括:
第一初始化阶段,所述第一初始化模块初始化所述驱动模块的控制端;
数据写入阶段,所述数据写入模块将所述数据信号传输至所述驱动模块的控制端;
第二初始化阶段,所述第二初始化模块导通,初始化所述驱动模块的第一端和/或所述驱动模块的第二端;
发光阶段,包括交替设置的发光子阶段和初始化子阶段;在所述发光子阶段,所述第二初始化模块断开,所述发光控制模块控制所述驱动模块根据所述数据信号产生驱动电流,所述驱动电流驱动所述发光器件发光;在所述初始化子阶段,所述第二初始化模块导通,初始化所述驱动模块的第一端和/或所述驱动模块的第二端。
本发明实施例提供的像素电路,在数据写入完成后,发光阶段之前,即在第二初始化阶段,通过第二初始化模块对驱动模块的第一端和/或第二端进行初始化;并将发光阶段划分子发光阶段,在发光子阶段的发光间隙中,通过第二初始化模块对驱动模块的第一端和/或第二端进行与第二初始化阶段相同的初始化过程。这样,在一帧显示中,在发光子阶段前,驱动模块能够以基本相同的状态开始产生驱动电流,在发光子阶段传输至发光器件的驱动电流大小都基本一致,从而保证发光器件的发光亮度基本不变。因此,相比于现有技术,本发明实施例可以改善显示面板的闪屏问题,尤其是在低频显示时的闪屏问题,提高显示画质。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种像素电路的电路示意图;
图2是本发明实施例提供的一种像素电路的驱动时序示意图;
图3是本发明实施例提供的另一种像素电路的电路示意图;
图4是本发明实施例提供的另一种像素电路的驱动时序示意图;
图5是本发明实施例提供的又一种像素电路的电路示意图之一;
图6是本发明实施例提供的又一种像素电路的驱动时序示意图之一;
图7是本发明实施例提供的又一种像素电路的驱动时序示意图之二;
图8是本发明实施例提供的又一种像素电路的驱动时序示意图之三;
图9是本发明实施例提供的又一种像素电路的电路示意图之二;
图10是本发明实施例提供的又一种像素电路的电路示意图之三;
图11是本发明实施例提供的又一种像素电路的驱动时序示意图之四;
图12是本发明实施例提供的又一种像素电路的电路示意图之四;
图13是本发明实施例提供的又一种像素电路的电路示意图之五;
图14是本发明实施例提供的又一种像素电路的电路示意图之六;
图15是本发明实施例提供的又一种像素电路的电路示意图之七;
图16是本发明实施例提供的又一种像素电路的电路示意图之八;
图17是本发明实施例提供的又一种像素电路的电路示意图之九;
图18是本发明实施例提供的又一种像素电路的电路示意图之十;
图19是本发明实施例提供的又一种像素电路的电路示意图之十一;
图20是本发明实施例提供的一种像素电路的驱动方法的流程示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
本发明实施例提供了一种像素电路。图1是本发明实施例提供的一种像素电路的电路示意图。参见图1,该像素电路包括:驱动模块110、发光器件OLED、第一初始化模块130、数据写入模块140、发光控制模块150和第二初始化模块170。
其中,驱动模块110用于响应数据信号Vdata产生驱动电流。发光器件OLED用于响应驱动电流发光。第一初始化模块130用于在第一初始化阶段初始化驱动模块110的控制端。示例性地,第一初始化模块130响应第四扫描信号S4,采用第四初始化信号Vref4初始化驱动模块110的控制端。数据写入模块140用于在数据写入阶段将数据信号Vdata传输至驱动模块110的控制端。示例性地,数据写入模块140响应第五扫描信号S5,将数据信号Vdata传输至驱动模块110的控制端。发光控制模块150用于在发光阶段,周期性控制驱动电流向发光器件OLED传输的通断,间歇性使驱动电流传输至发光器件OLED。其中,发光阶段包括发光子阶段和初始化子阶段;发光控制模块150可在发光子阶段导通,使驱动电流传输至发光器件OLED,并在初始化子阶段关断,截断驱动电流向发光器件OLED的传输路径。示例性地,发光控制模块150响应发光控制信号EM导通或关断。第二初始化模块170用于在第二初始化阶段以及在初始化子阶段中导通,初始化驱动模块110的第一端,并在发光子阶段中关断。示例性地,第二初始化模块170响应第一扫描信号S1,将第一初始化信号Vref1传输至驱动模块110的第一端。其中,第二初始化阶段位于数据写入阶段之后。
图2是本发明实施例提供的一种像素电路的驱动时序示意图。结合图1和图2,以各控制信号均为低电平有效为例,示例性地,该像素电路的驱动过程包括:
第一初始化阶段T1,第四扫描信号S4为低电平,控制第一初始化模块130导通,以使第四初始化信号Vref4对驱动模块110的控制端进行初始化。
数据写入阶段T2,第五扫描信号S5为低电平,控制数据写入模块140导通,以使数据信号Vdata传输至驱动模块110的控制端。
第二初始化阶段T4,第一扫描信号S1为低电平,控制第二初始化模块170导通,以使第一初始化信号Vref1对驱动模块110的第一端进行初始化。
发光阶段T5,低频显示时,各扫描信号和发光控制信号EM的频率降低,发光阶段T5持续时间更长。第五扫描信号S5在整个发光阶段T5中都保持高电平,数据写入模块140关断。因此在整个发光阶段T5,控制模块110的控制端不会被重新写入数据信号Vdata。可认为在整个发光阶段T5,驱动模块110的控制端的电位都近似保持为在数据写入阶段T2写入的值。然而,在发光阶段T5持续较长时间的过程中,驱动模块110的第一端的电压逐渐发生偏差,导致驱动模块110的第一端和控制端的电压差发生偏差,从而产生驱动电流偏差。
为了实现发光器件OLED在发光阶段T5稳定发光,本发明实施例将发光阶段T5分为功能不同的发光子阶段T51和初始化子阶段T52,初始化子阶段T52位于相邻发光子阶段T51之间。在发光子阶段T51,发光控制模块150导通,驱动模块110产生驱动电流,驱动电流传输至发光器件OLED驱动发光器件OLED发光。在初始化子阶段T52,发光控制模块150关断,切断驱动电流向发光器件OLED的传输路径,发光器件OLED不发光。相应地,第一扫描信号S1在每个初始化子阶段T52变化为低电平。这样,在每个初始化子阶段T52,第二初始化模块170导通,采用第一初始化信号Vref1对驱动模块110的第一端进行初始化,使得驱动模块110第一端的电位恢复到第二初始化阶段T4完成时的值。此时,由于驱动模块110控制端的电位基本保持在数据写入阶段T2完成时的值,而驱动模块110第一端的电位又恢复到第二初始化阶段T4完成时的值,驱动模块110的第一端与控制端之间的电位差基本保持不变。那么,当下一个发光子阶段T51来临,发光控制模块150再次导通时,驱动模块110是以与第一个发光子阶段T51之前基本相同的状态产生驱动电流。这样,可以尽可能的保证每个发光子阶段T51中驱动电流的大小一致,从而保证每个发光子阶段T51中发光器件OLED亮度一致,减少低频显示时的闪屏问题。
在其他实施方式中,第二初始化模块170也可以用于初始化驱动模块110的第二端,或者用于初始化驱动模块110的第一端和第二端,其实现减少低频显示时的闪屏问题的原理类似。
综上所述,本发明实施例提供的像素电路,在数据写入完成后,发光阶段T5之前,即在第二初始化阶段T4,通过第二初始化模块170对驱动模块110的第一端和/或第二端进行初始化;并将发光阶段T5划分子发光阶段T51,在发光子阶段T51的发光间隙中,通过第二初始化模块170对驱动模块110的第一端和/或第二端进行与第二初始化阶段T4相同的初始化过程。这样,在一帧显示中,在发光子阶段T51前,驱动模块110能够以基本相同的状态开始产生驱动电流,在发光子阶段T51传输至发光器件OLED的驱动电流大小都基本一致,从而保证发光器件OLED的发光亮度基本不变。因此,相比于现有技术,本发明实施例可以改善显示面板的闪屏问题,尤其是在低频显示时的闪屏问题,提高显示画质。
需要说明的是,在上述实施例中,详述了第二初始化模块170对驱动模块110的第一端进行初始化的技术方案。下面对第二初始化模块170的其他设置方式进行具体说明。
图3是本发明实施例提供的另一种像素电路的电路示意图。参见图3,在一种实施方式中,可选地,第二初始化模块170用于初始化驱动模块110的第二端。具体地,第二初始化模块170响应第二扫描信号S2,采用第二初始化信号Vref2对驱动模块110的第二端进行初始化。
图4是本发明实施例提供的另一种像素电路的驱动时序示意图。结合图3与图4,该像素电路的驱动过程与图1和图2的不同之处在于:在第二初始化阶段T4和发光阶段T5,第二初始化模块170的导通与否通过第二扫描信号S2来控制,且第二初始化信号Vref2作用于驱动模块110的第二端。第二扫描信号S2的作用过程与图1和图2中第一扫描信号S1的作用过程相似,此处不再赘述。本实施例中,第二扫描信号S2在每个初始化子阶段T52变化为低电平。这样,在每个初始化子阶段T52,第二初始化模块170导通,采用第二初始化信号Vref2对驱动模块110的第二端进行初始化,使得驱动模块110第二端的电位恢复到第二初始化阶段T4完成时的值。那么,当下一个发光子阶段T51来临,发光控制模块150再次导通时,驱动模块110是以与第一个发光子阶段T51之前基本相同的状态产生驱动电流,从而保证每个发光子阶段T51中驱动电流的大小一致,使每个发光子阶段T51中发光器件OLED亮度一致,减少低频显示时的闪屏问题。
需要说明的是,当驱动模块110由P型晶体管构成时,其第一端与控制端之间的电位差对其产生的驱动电流的决定作用更强,将第二初始化模块170连接至驱动模块110的第一端(如图1)效果更好,可作为此情况下的优选方案。当驱动模块110由N型晶体管构成时,其第二端与控制端之间的电位差对其产生的驱动电流的决定作用更强,将第二初始化模块170连接至驱动模块110的第二端(如图3)可作为此情况下的优选方案。
图5是本发明实施例提供的又一种像素电路的电路示意图之一。参见图5,在一种实施方式中,可选地,第二初始化模块170用于初始化驱动模块110的第一端和第二端。具体地,第二初始化模块响应第一扫描信号S1,采用第一初始化信号Vref1对驱动模块110的第一端进行初始化;并响应第二扫描信号S2,采用第二初始化信号Vref2对驱动模块110的第二端进行初始化。
图6是本发明实施例提供的又一种像素电路的驱动时序示意图之一。结合图5与图6,该像素电路及其驱动过程是对前述实施方式的结合。在第二初始化阶段T4和每个初始化子阶段T52,对驱动模块110的第一端和第二端同时进行初始化。因此,本实施方式所能够实现的有益效果也是前述实施方式的结合,可以实现对驱动模块110更完全的复位。相比于前两种实施方式,本实施方式进一步确保了驱动模块110在发光子阶段T51前的状态一致性,从而进一步保证了每个发光子阶段T51中驱动电流的大小一致。并且,对驱动模块110的第一端和第二端均进行复位,无论驱动模块110由哪种类型的晶体管构成,都可以实现很好的复位效果。
示例性地,在通过跳帧的方式实现低频显示时,各发光子阶段T52的间隙时间,即发光阶段T5中发光控制信号EM每次维持高电平的时间,均与发光阶段T5前发光控制信号EM维持高电平的时间相同。第一扫描信号S1和第二扫描信号S2的有效时间,在发光阶段T5前与发光阶段T5后,都占据发光控制信号EM每个脉冲时间中的相同位置。
或者,在其他实现低频显示的方式中,发光间隙的持续时间可以短于发光阶段T5前发光控制信号EM维持高电平的时间,该发光间隙可仅用于通过第二初始化模块170完成对驱动模块110的初始化。其中,第一扫描信号S1和第二扫描信号S2的波形可以如图6所示完全相同;或者二者的有效时间(例如,低电平脉冲时间)可以部分重合或不重合,只要二者的有效时间分布于发光子阶段T51之前即可。优选第一扫描信号S1和第二扫描信号S2完全重合,可以减少初始化子阶段T52的时间,即减少发光间隙的时间,有利于使发光间隙更不易被人眼察觉,进一步减小出现闪屏的风险。
在上述各实施方式的基础上,可选地,将第一扫描信号S1复用为第二扫描信号S2。这样设置,既能够实现第一扫描信号S1和第二扫描信号S2完全重合,又可以减少信号线的数量,便于显示面板的布线。可选地,还可以将第一初始化信号Vref1复用为第二初始化信号Vref2,以进一步简化显示面板布线。
继续参见图1,在上述各实施方式的基础上,可选地,像素电路还包括:第三初始化模块120,与发光器件OLED连接,用于在发光器件初始化阶段初始化发光器件OLED的输入端。示例性地,第三初始化模块120响应第三扫描信号S3,采用第三初始化信号Vref3初始化发光器件OLED的输入端。本实施例在,每次发光前对发光器件OLED的输入端进行初始化,可以实现对发光器件OLED输入端的强制复位,避免上一帧显示对本帧显示的影响。其中,发光器件OLED的第一极为发光器件OLED的输入端,与发光控制模块150连接;发光器件OLED的第二极为发光器件OLED的输出端,连接第二电源信号VSS。
结合图1和图2,像素电路的驱动过程还可包括:发光器件初始化阶段T3,可设置于数据写入阶段T2和第二初始化阶段T4之间。在发光器件初始化阶段T3,第三扫描信号S3为低电平,控制第三初始化模块120导通,以使第三初始化信号Vref3对发光器件OLED的第一极进行初始化。
上述各实施方式示例性地给出了发光阶段之前,各阶段按照第一初始化阶段、数据写入阶段、发光器件初始化阶段和第二初始化阶段的顺序进行,但不作为对本发明的限定。下面,以图1所示像素电路为例,对其他时序进行说明。
图7是本发明实施例提供的又一种像素电路的驱动时序示意图之二。参见图7,在一种实施方式中,可选地,与图2所示的时序不同的是,设置发光器件初始化阶段T3与第二初始化阶段T4同时进行,即,在发光阶段T5之前,第一扫描信号S1与第三扫描信号S3的时序相同。由于在发光器件初始化阶段T3和第二初始化阶段T4中,发光控制信号EM均保持高电平,发光控制模块150不导通,驱动模块110与发光器件OLED之间无电流通路。因此第三初始化模块120对发光器件OLED的初始化和第二初始化模块170对驱动模块110的初始化过程互不影响。因此,发光器件初始化阶段T3与第二初始化阶段T4同时进行并不影响像素电路的正常工作。另外,本实施例这样设置,可以减少发光阶段T5前各准备阶段的总耗时。
在其他实施方式中,也可以根据需求设置第二初始化阶段T4在数据写入阶段T2和发光器件初始化阶段T3之间;还可以设置发光器件初始化阶段T3与第二初始化阶段T4部分重合。
图8是本发明实施例提供的又一种像素电路的驱动时序示意图之三。参见图8,在一种实施方式中,可选地,与图2所示的时序不同的是,设置发光器件初始化阶段T3与数据写入阶段T2同时进行,即,第五扫描信号S5与第三扫描信号S3的时序相同。这样可以减少发光阶段T5前各准备阶段的总耗时。在此基础上,可以将第五扫描信号S5复用为第三扫描信号S3,以简化显示面板布线。
在其他实施方式中,也可以设置发光器件初始化阶段T3与第一初始化阶段T1同时进行,或者发光器件初始化阶段T3在第一初始化阶段T1之前进行,或者发光器件初始化阶段T3在第一初始化阶段T1与数据写入阶段T2之间进行。总之,由于发光器件初始化阶段T3是对发光器件OLED的初始化过程,在发光阶段T5前,发光控制信号EM保持高电平,发光控制模块150不导通,那么驱动模块110与发光器件OLED之间始终无电流通路。因此,发光器件初始化阶段T3在发光阶段T5前的任意时间进行均可,均不会对驱动模块110的各端电位造成影响。
图9是本发明实施例提供的又一种像素电路的电路示意图之二。参见图9,在一种实施方式中,可选地,第二初始化模块170包括:第一晶体管M1和第二晶体管M2。第一晶体管M1的栅极接入第一扫描信号S1,第一晶体管M1的第一极接入第一初始化信号Vref1,第一晶体管M1的第二极与驱动模块110的第一端电连接。第二晶体管M2的栅极接入第二扫描信号S2,第二晶体管M2的第一极接入第二初始化信号Vref2,第二晶体管M2的第二极与驱动模块110的第二端电连接。具体地,结合图6和图9,在该像素电路的驱动过程中,第一晶体管M1用于在第二初始化阶段T4以及各初始化子阶段T52,响应第一扫描信号S1的低电平导通,将第一初始化信号Vref1传输至驱动模块110的第一端。第二晶体管M2用于在第二初始化阶段T4以及各初始化子阶段T52,响应第二扫描信号S2的低电平导通,将第二初始化信号Vref2传输至驱动模块110的第一端。
在其他实施方式中,若第二初始化模块170仅用于初始化驱动模块110的第一端,第二初始化模块170可仅包括第一晶体管M1。若第二初始化模块170仅用于初始化驱动模块110的第二端,第二初始化模块170可仅包括第二晶体管M2。
上述各实施方式示例性地给出了第二初始化模块170作为独立模块时的结构和驱动过程,但不作为对本发明的限定。在其他实施方式中,可以将第三初始化模块120复用为第二初始化模块170,以简化像素电路的结构,减少像素电路所需的信号线,简化显示面板的布线。下面对第三初始化模块120复用为第二初始化模块170的结构进行说明。
图10是本发明实施例提供的又一种像素电路的电路示意图之三。参见图10,在一种实施方式中,可选地,第三初始化模块120包括:串联连接的至少两个初始化单元121;定义相邻两个初始化单元121的连接节点为初始化节点NL,至少一个初始化节点NL连接至驱动模块110的第一端。
至少两个初始化单元121串联连接是指,沿自下而上的方向,第一个初始化单元121的第一端接入第三初始化信号Vref3,每个初始化单元121的第二端均与后一个初始化单元121的第一端电连接,最后一个初始化单元121的第二端与发光器件OLED的第一极电连接。并且,每个初始化单元121的控制端均接入第三扫描信号S3。
其中,由于第三初始化模块120复用为第二初始化模块170,那么像素电路驱动过程中的发光器件初始化阶段和第二初始化阶段同时进行。具体地,结合图11,在发光器件初始化阶段T3,第三扫描信号S3为低电平,控制所有初始化单元121导通,第三初始化信号Vref3通过所有初始化单元121传输至发光器件OLED的阳极,对发光器件OLED的阳极进行初始化。同时,第三初始化信号Vref3还经由初始化节点NL下方的所有初始化单元121传输至驱动模块110的第一端,对驱动模块110的第一端进行初始化,即完成第二初始化阶段T4。
本实施例这样设置,一则可以通过模块复用来简化像素电路结构。二则,在发光子阶段T51,由于发光控制模块150导通,驱动模块110导通,第一电源信号ELVDD与第二电源信号ELVSS之间形成完整电流通路,驱动模块110的第一端和第二端的电位均与发光器件OLED第一极的电位近似。那么,由于初始化节点NL与驱动模块110的第一端电连接,初始化节点NL的电位与驱动模块110的第一端的电位相同;则初始化节点NL的电位也与发光器件OLED第一极的电位相近。示例性地,沿自下而上的最后一个初始化节点NL连接至驱动模块110的第一端,最后一个初始化单元121的第一端和第二端的电位相近,近似完全断开,从而可以抑制发光器件OLED通过第三初始化模块120产生的漏电流。因此,本发明实施例减小了各初始化单元121的关断电流对发光器件OLED第一极电位的影响,使得电流通路中近似于仅包括驱动模块110沿初始化节点NL及其下部的初始化单元121形成的这一漏电路径,通过减少漏电路径来减少对驱动电流的分流,减少驱动电流的损失,使发光器件OLED的发光亮度更稳定,进一步减少画面闪烁。
在此基础上,当初始化节点NL下部连接的初始化单元121的数量不小于2时,相比于初始化节点NL下部仅连接一个初始化单元121,可以有效减少驱动模块110的第一端通过初始化节点NL及其下部的初始化单元121产生的漏电流,进一步减少驱动电流的损失。因此,可以尽量选择更靠近发光器件OLED第一极的初始化节点NL与驱动模块110连接,例如图10中选取最后一个初始化节点NL与驱动模块110的第一端电连接,以减少驱动模块110沿第三初始化模块120的漏电,进一步保持发光器件OLED第一极的电位稳定。
需要说明的是,由于第二初始化模块170需要在数据写入阶段T2之后,对驱动模块110的第一端进行初始化,以使发光阶段T5开始前,驱动模块的第一端和控制端之间有固定的电位差;并在每个初始化子阶段T52中,再通过对驱动模块110第一端的初始化恢复该电位差。因此,第二初始化阶段T4(发光器件初始化阶段T3)需要在数据写入阶段T2完成后进行。
需要说明的是,图10所示为自第三初始化模块120的多个初始化节点NL中,选择一个初始化节点NL与驱动模块110连接。但该连接方式并不作为对本发明的限定。
图12是本发明实施例提供的又一种像素电路的电路示意图之四。参见图12,在上述各实施例的基础上,可选地,多个初始化节点NL可同时与驱动模块110的第一端电连接。如图12所示,沿自下而上的方向,最后三个初始化节点NL均与驱动模块110的第一端连接,最后三个初始化节点NL之间的两个初始化单元121相当于被短路。因此,可以省去这两个初始化单元121,以简化电路结构,有利于提升显示面板的PPI。因此,优选地,仅一个初始化节点NL与驱动模块110的第一端电连接。这样设置,可以以较少的器件实现初始化效果。
图13是本发明实施例提供的又一种像素电路的电路示意图之五。参见图13,与图10不同之处在于,本实施例中,将初始化节点NL连接至驱动模块110的第二端。由于在驱动模块110与发光器件OLED的串联路径中,相较于驱动模块110的第一端,驱动模块110的第二端与发光器件OLED的第一极距离更近,那么,在发光子阶段T51中,驱动模块110第二端的电位与发光器件OLED第一极的电位更接近,会使得初始化节点NL的电位与发光器件OLED第一极的电位更接近,可以更好的抑制发光器件OLED的第一极沿第三初始化模块120的漏电。尤其是针对低灰阶显示时,发光器件OLED的亮度对电压变化更敏感,选择更接近发光器件OLED第一极电位的节点连接至初始化节点NL,能够进一步优化防漏电的效果。
图14是本发明实施例提供的又一种像素电路的电路示意图之六。参见图14,在一种实施方式中,可选地,第三初始化模块120中,一个初始化节点NL与驱动模块110的第一端电连接,另一个初始化节点NL与驱动模块110的第二端电连接。这样,在发光器件初始化阶段T3以及各初始化子阶段T52中,第三初始化信号Vref3可以对驱动模块110的第一端和第二端均进行初始化,实现对驱动模块110更全面的复位,从而改善显示画质。
下面结合几个具体实施例,对第三初始化模块120的具体结构和其在像素电路中的连接方式进行说明,但不作为对本发明的限定。
图15是本发明实施例提供的又一种像素电路的电路示意图之七,参见图15,在一种实施方式中,可选地,第三初始化模块120包括两个初始化单元121;相应地,初始化节点NL的数量为一个。该初始化节点NL与驱动模块110的第二端电连接。
图16是本发明实施例提供的又一种像素电路的电路示意图之八。参见图16,图16与图15的像素电路的区别在于:初始化节点NL与驱动模块110的第一端电连接。与驱动模块110的第二端相比,第一端的电压与发光器件OLED的阳极电压的偏差较大。这样的连接方式更适用于高灰阶显示时,由于高灰阶显示时,发光器件OLED两端的跨压大,发光器件OLED的亮度对电位变化敏感度较低灰阶显示时低一些,因此对发光器件OLED阳极的电压变化的容忍度更高。即使选择初始化节点NL与距离发光器件OLED较远的驱动模块110的第一端连接,仍然能够在一定程度上抑制发光器件OLED阳极漏电。
在另一种实施方式中,可选地,第三初始化模块120包括三个初始化单元121。相应地,初始化节点NL有两个;如图17所示,可以选择任意一个初始化节点NL与驱动模块110的第一端或第二端电连接;或者如图18所示,将两个初始化节点NL分别连接至驱动模块110的第一端和第二端。
当选择一个初始化节点NL与驱动模块110电连接时,可以与驱动模块110的第一端或第二端电连接,优选为与第二端电连接。而与驱动模块电连接的初始化节点NL可以是自下而上的第一个初始化节点NL,也可以是第二个初始化节点NL,优选为第二个初始化节点NL。因此,当选择一个初始化节点NL与驱动模块110电连接时的优选方案如图17所示,第二个初始化节点NL与驱动模块110的第二端电连接。这样,既能保证发光子阶段T52中,初始化节点NL的电位最接近发光器件OLED的第一极,保证对发光器件OLED的漏电抑制效果;又能保证初始化节点NL下端连接的初始化单元121数量最多,即保证驱动模块110的第二端向第三初始化信号Vref3方向的漏电路径中包含的初始化单元121数量最多,尽可能地减少驱动模块110通过第三初始化模块120产生的漏电流。
当选择两个初始化节点NL与驱动模块110电连接时,电路结构可参见图18,可选地,第一个和第二个初始化单元121之间的初始化节点NL与驱动模块110的第一端电连接,第二个和第三个初始化单元121之间的初始化节点NL与驱动模块110的第二端电连接。这样,在第二初始化阶段T4和各初始化子阶段T52,通过第三初始化模块120可实现对驱动模块110更完全的初始化。
继续参见图15-18,在上述各实施方式的基础上,可选地,初始化单元121包括:第三晶体管M3;第三晶体管M3的栅极接入第三扫描信号S3,第三晶体管M3的第一极作为初始化单元121的第一端,第三晶体管M3的第二极作为初始化单元121的第二端。这样,第三初始化模块120实际表现为多栅晶体管的结构。本实施例设置初始化单元121仅包括一个晶体管,使初始化单元121的结构简单,易于实现。
图19是本发明实施例提供的又一种像素电路的电路示意图之十一。下面以图19为例,对像素电路其他模块的结构进行具体说明,无论像素电路中的第三初始化模块120和第二初始化模块170如何设置,均可以与图19中的其他模块相结合构成完整的像素电路。
参见图19,在上述各实施方式的基础上,可选地,像素电路还包括:存储模块160,用于存储驱动模块110控制端的电位,以确保在发光阶段T5,驱动模块110控制端的电位稳定,使驱动模块110产生稳定的驱动电流。
继续参见图19,在上述各实施方式的基础上,可选地,驱动模块110包括驱动晶体管DTFT。驱动晶体管DTFT的栅极作为驱动模块110的控制端,驱动晶体管DTFT的第一极作为驱动模块110的第一端,驱动晶体管DTFT的第二极作为驱动模块110的第二端。由于在显示面板中的晶体管为对称结构,驱动晶体管DTFT的第一极可以称作源极或漏极,相应地,驱动晶体管DTFT的第二极可以称作漏极或源极。
继续参见图19,在上述各实施方式的基础上,可选地,存储模块160包括电容Cst,电容Cst的第一端接入第一电源信号ELVDD,电容Cst的第二端与驱动晶体管DTFT的栅极电连接。本实施例设置存储模块160仅包括一个电容,使像素电路的结构简单,易于实现。
继续参见图19,在上述各实施方式的基础上,可选地,第一初始化模块130包括:第四晶体管。第四晶体管的栅极接入第四扫描信号S4,第四晶体管的第一极接入第四初始化信号Vref4,第四晶体管的第二极与驱动晶体管DTFT的栅极电连接。本实施例中,设置第一初始化模块130仅包括一个晶体管,使像素电路的结构简单,易于实现。
进一步地,第四晶体管可使用双栅晶体管,由晶体管M4-1和晶体管M4-2构成,以减少发光阶段T5中驱动晶体管DTFT的栅极通过第四晶体管的漏电,稳定驱动晶体管DTFT的栅极电位,从而稳定驱动电流,进一步改善闪屏问题。
继续参见图19,在上述各实施方式的基础上,可选地,数据写入模块140包括:第五晶体管M5和第六晶体管。第五晶体管M5的栅极和第六晶体管的栅极均接入第五扫描信号S5,第五晶体管M5的第一极接入数据信号Vdata,第五晶体管M5的第二极与驱动晶体管DTFT的第一极电连接;第六晶体管的第一极与驱动晶体管DTFT的第二极电连接,第六晶体管的第二极与驱动晶体管DTFT的栅极电连接。其中,第五晶体管M5作为数据写入晶体管,第六晶体管作为补偿晶体管,使得数据写入模块140可以对驱动晶体管DTFT进行阈值电压补偿,以避免显示面板在运行过程中,驱动晶体管DTFT的阈值电压漂移对显示画质的影响。
进一步地,第六晶体管可使用双栅晶体管,由晶体管M6-1和晶体管M6-2构成,以减少发光阶段T5中驱动晶体管DTFT的栅极通过第六晶体管的漏电,进一步改善闪屏问题。
继续参见图19,在上述各实施方式的基础上,可选地,发光控制模块150包括:第七晶体管M7和第八晶体管M8。第七晶体管M7的栅极与第八晶体管M8的栅极均接入发光控制信号EM,第七晶体管M7的第一极接入第一电源信号ELVDD,第七晶体管M7的第二极与驱动晶体管DTFT的第一极电连接;第八晶体管M8的第一极与驱动晶体管DTFT的第二极电连接,第八晶体管M8的第二极与发光器件OLED的第一极电连接。第七晶体管M7用于控制第一电源信号ELVDD与驱动晶体管DTFT的第一极之间是否导通,第八晶体管M8用于控制驱动晶体管DTFT的第二极与发光器件OLED的第一极之间是否导通。
在上述各实施方式的基础上,可选地,第四初始化信号Vref4复用为第三初始化信号Vref3。这样设置,可以有效减少像素电路中信号线的数量,有利于显示面板的布线。
需要说明的是,在上述各实施例中,以像素电路中的各晶体管均为P型晶体管为例进行了说明,但不作为对本发明的限定。在其他实施方式中,也可以根据需求将部分或全部晶体管替换为N型晶体管。
还需要说明的是,在上述各实施例中,示例性地以基本的7T1C结构为改进基础对本发明实施例进行说明,并非对本发明的限定。在其他实施例中,还可以应用于7T1C结构的变形、5T1C结构及其变形、6T1C结构及其变形或者其他任意一种可应用本发明的发明构思的像素电路。
还需要说明的是,在上述各实施例中,驱动模块110、发光器件OLED、第一初始化模块130、数据写入模块140、发光控制模块150和存储模块160等模块的设置形式有多种,其可以是单独设置的模块,也可以是至少两个模块进行复用,还可以是至少两个模块中的部分器件复用。只要是能够实现本发明实施例所描述的功能,均在本发明的保护范围之内。
本发明实施例还提供了一种显示面板,包括本发明任意实施例所提供的像素电路,具有相应的有益效果。该显示面板可以是主动有机发光二极管显示面板。多个像素电路可以在显示面板中阵列排布。显示面板中还包括用于向像素电路提供各控制信号和数据信号的信号线,以及数据驱动器和扫描驱动器;其中,数据驱动器和扫描驱动器可设置于显示面板的非显示区。
本发明实施例还提供了一种像素电路的驱动方法,用于驱动如本发明任意实施例所提供的像素电路,具备相应的有益效果。图20是本发明实施例提供的一种像素电路的驱动方法的流程示意图。参见图20,该像素电路的驱动方法包括以下步骤:
S110、第一初始化阶段,第一初始化模块初始化驱动模块的控制端。
S120、数据写入阶段,数据写入模块将数据信号传输至驱动模块的控制端。
S130、第二初始化阶段,第二初始化模块导通,初始化驱动模块的第一端和/或驱动模块的第二端。
S140、发光阶段,包括交替设置的发光子阶段和初始化子阶段;在发光子阶段,第二初始化模块断开,发光控制模块控制驱动模块根据数据信号产生驱动电流,驱动电流驱动发光器件发光;在初始化子阶段,第二初始化模块导通,初始化驱动模块的第一端和/或驱动模块的第二端。
具体地,初始化子阶段位于相邻发光子阶段之间。发光控制模块在发光子阶段导通,第二初始化模块在发光子阶段断开,使驱动电流传输至发光器件;发光控制模块在初始化子阶段断开,第二初始化模块在初始化子阶段导通,初始化驱动模块的第一端和/或驱动模块的第二端。
本发明实施例提供的像素电路的驱动方法,在数据写入完成后,发光阶段之前,即在第二初始化阶段,通过第二初始化模块对驱动模块的第一端和/或第二端进行初始化;并将发光阶段划分子发光阶段,在发光子阶段的发光间隙,即初始化子阶段中,通过第二初始化模块对驱动模块的第一端和/或第二端进行与第二初始化阶段相同的初始化过程。这样,在一帧显示中,在发光子阶段前,驱动模块能够以基本相同的状态开始产生驱动电流,在发光子阶段传输至发光器件的驱动电流大小都基本一致,从而保证发光器件的发光亮度基本不变。因此,相比于现有技术,本发明实施例可以改善显示面板的闪屏问题,尤其是在低频显示时的闪屏问题,提高显示画质。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (9)

1.一种像素电路,其特征在于,包括:
驱动模块,包括用于接收数据信号的控制端和用于导通驱动电流传输路径的第一端和第二端,所述驱动模块用于响应数据信号产生驱动电流;
发光器件,用于响应所述驱动电流发光;
第一初始化模块,与所述驱动模块相连,所述第一初始化模块用于在第一初始化阶段,初始化所述控制端;
数据写入模块,与所述驱动模块相连,所述数据写入模块用于在数据写入阶段,将所述数据信号传输至所述控制端;
发光控制模块,所述发光控制模块用于在发光阶段,周期性控制所述驱动电流向所述发光器件传输的通断;其中,所述发光阶段包括发光子阶段和初始化子阶段;
第二初始化模块,用于在第二初始化阶段以及在所述初始化子阶段导通,初始化所述驱动模块的第一端和/或所述驱动模块的第二端,并在所述发光子阶段断开;其中,所述第二初始化阶段位于所述数据写入阶段之后;
还包括:
第三初始化模块,与所述发光器件连接,用于在发光器件初始化阶段,初始化所述发光器件的输入端;
所述第三初始化模块复用为所述第二初始化模块;
所述第三初始化模块包括多个初始化单元;定义相邻两个所述初始化单元的连接节点为初始化节点;
所述初始化节点的数量为一个;所述初始化节点与所述驱动模块的第一端或者所述驱动模块的第二端电连接;
或者,所述初始化节点的数量为两个;其中一个所述初始化节点与所述驱动模块的第一端电连接,和/或,另一个所述初始化节点与所述驱动模块的第二端电连接。
2.根据权利要求1所述的像素电路,其特征在于,所述初始化单元包括:第三晶体管;所述第三晶体管的栅极接入第三扫描信号,所述第三晶体管的第一极作为所述初始化单元的第一端,所述第三晶体管的第二极作为所述初始化单元的第二端。
3.根据权利要求1所述的像素电路,其特征在于,所述第一初始化模块包括:第四晶体管;所述第四晶体管的栅极接入第四扫描信号,所述第四晶体管的第一极接入第四初始化信号,所述第四晶体管的第二极与所述驱动模块的控制端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述第四晶体管为双栅晶体管。
5.根据权利要求1所述的像素电路,其特征在于,所述数据写入模块包括:第五晶体管和第六晶体管;
所述第五晶体管的栅极接入第五扫描信号,所述第五晶体管的第一极接入所述数据信号,所述第五晶体管的第二极与所述驱动模块的第一端电连接;所述第六晶体管的栅极接入所述第五扫描信号,所述第六晶体管的第一极与所述驱动模块的第二端电连接,所述第六晶体管的第二极与所述驱动模块的控制端电连接。
6.根据权利要求5所述的像素电路,其特征在于,所述第六晶体管为双栅晶体管。
7.根据权利要求1所述的像素电路,其特征在于,所述发光控制模块包括:第七晶体管和第八晶体管;
所述第七晶体管的栅极接入发光控制信号,所述第七晶体管的第一极接入第一电源信号,所述第七晶体管的第二极与所述驱动模块的第一端电连接;所述第八晶体管的栅极接入所述发光控制信号,所述第八晶体管的第一极与所述驱动模块的第二端电连接,所述第八晶体管的第二极与所述发光器件的第一极电连接。
8.一种显示面板,其特征在于,包括:权利要求1-7任一项所述的像素电路。
9.一种像素电路的驱动方法,其特征在于,所述驱动方法用于驱动权利要求1-7任一项所述的像素电路;
所述像素电路的驱动方法包括:
第一初始化阶段,所述第一初始化模块初始化所述驱动模块的控制端;
数据写入阶段,所述数据写入模块将所述数据信号传输至所述驱动模块的控制端;
第二初始化阶段,所述第二初始化模块导通,初始化所述驱动模块的第一端和/或所述驱动模块的第二端;
发光阶段,包括交替设置的发光子阶段和初始化子阶段;在所述发光子阶段,所述第二初始化模块断开,所述发光控制模块控制所述驱动模块根据所述数据信号产生驱动电流,所述驱动电流驱动所述发光器件发光;在所述初始化子阶段,所述第二初始化模块导通,初始化所述驱动模块的第一端和/或所述驱动模块的第二端。
CN202210588867.8A 2022-05-26 2022-05-26 像素电路及其驱动方法、显示面板 Active CN114783379B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210588867.8A CN114783379B (zh) 2022-05-26 2022-05-26 像素电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210588867.8A CN114783379B (zh) 2022-05-26 2022-05-26 像素电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN114783379A CN114783379A (zh) 2022-07-22
CN114783379B true CN114783379B (zh) 2024-02-09

Family

ID=82408650

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210588867.8A Active CN114783379B (zh) 2022-05-26 2022-05-26 像素电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN114783379B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107464517A (zh) * 2017-08-17 2017-12-12 上海天马有机发光显示技术有限公司 显示面板的驱动方法、驱动装置、显示面板及显示装置
CN111489701A (zh) * 2020-05-29 2020-08-04 上海天马有机发光显示技术有限公司 阵列基板及其驱动方法、显示面板和显示装置
CN112102785A (zh) * 2020-10-15 2020-12-18 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置
CN112397028A (zh) * 2019-08-16 2021-02-23 三星显示有限公司 像素电路
CN112509518A (zh) * 2020-11-27 2021-03-16 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置
CN112735314A (zh) * 2020-12-30 2021-04-30 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板和显示装置
CN113314073A (zh) * 2021-05-17 2021-08-27 上海天马微电子有限公司 显示面板及显示装置
CN113889030A (zh) * 2021-09-29 2022-01-04 京东方科技集团股份有限公司 显示面板的驱动方法及显示装置
CN113903307A (zh) * 2021-10-21 2022-01-07 京东方科技集团股份有限公司 信号提供方法、信号提供模组和显示装置
CN113906495A (zh) * 2021-04-23 2022-01-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN114514573A (zh) * 2021-07-30 2022-05-17 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107464517A (zh) * 2017-08-17 2017-12-12 上海天马有机发光显示技术有限公司 显示面板的驱动方法、驱动装置、显示面板及显示装置
CN112397028A (zh) * 2019-08-16 2021-02-23 三星显示有限公司 像素电路
CN111489701A (zh) * 2020-05-29 2020-08-04 上海天马有机发光显示技术有限公司 阵列基板及其驱动方法、显示面板和显示装置
US11189227B1 (en) * 2020-05-29 2021-11-30 Shanghai Tianma AM-OLED Co., Ltd. Display panel, driving method thereof, and display device
CN112102785A (zh) * 2020-10-15 2020-12-18 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置
CN112509518A (zh) * 2020-11-27 2021-03-16 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112735314A (zh) * 2020-12-30 2021-04-30 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板和显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置
CN113906495A (zh) * 2021-04-23 2022-01-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113314073A (zh) * 2021-05-17 2021-08-27 上海天马微电子有限公司 显示面板及显示装置
CN114514573A (zh) * 2021-07-30 2022-05-17 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN113889030A (zh) * 2021-09-29 2022-01-04 京东方科技集团股份有限公司 显示面板的驱动方法及显示装置
CN113903307A (zh) * 2021-10-21 2022-01-07 京东方科技集团股份有限公司 信号提供方法、信号提供模组和显示装置

Also Published As

Publication number Publication date
CN114783379A (zh) 2022-07-22

Similar Documents

Publication Publication Date Title
EP2613305B1 (en) Image display device and method of controlling the same
JP4778115B2 (ja) 画像表示装置
CN109754757B (zh) 像素驱动电路、显示装置及像素驱动方法
US9262962B2 (en) Pixel and organic light emitting display device using the same
WO2012032559A1 (ja) 表示装置およびその駆動方法
CN112509517B (zh) 像素电路的驱动方法、显示面板
CN110992895B (zh) 像素驱动电路和显示面板
CN114005400A (zh) 像素电路和显示面板
JP5414808B2 (ja) 表示装置およびその駆動方法
CN112908245B (zh) 像素电路及其驱动方法、显示面板
JP5399521B2 (ja) 表示装置およびその駆動方法
CN105448235A (zh) Amoled像素单元及其驱动方法、amoled显示装置
CN115240582B (zh) 像素电路及其驱动方法、显示面板
CN114783379B (zh) 像素电路及其驱动方法、显示面板
CN113948038B (zh) 像素电路及其驱动方法
CN115472120A (zh) 像素电路及其驱动方法、显示面板
CN114241998A (zh) 像素电路、显示装置和显示装置的驱动方法
CN115188334A (zh) 像素电路及其驱动方法、显示面板
CN117577044A (zh) 像素电路及其驱动方法、显示面板
CN116631321A (zh) 一种显示面板及其驱动方法
CN117456888A (zh) 像素电路及显示面板
JP2011180552A (ja) 画像表示装置及びその駆動方法
CN117995091A (zh) 一种像素电路及其驱动方法、显示面板和显示装置
CN116312376A (zh) 一种像素电路及其驱动方法、显示面板
CN117059037A (zh) 像素驱动电路及其驱动方法、显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant