CN113725288A - 一种高电子迁移率晶体管的栅结构及其制备方法 - Google Patents
一种高电子迁移率晶体管的栅结构及其制备方法 Download PDFInfo
- Publication number
- CN113725288A CN113725288A CN202110888711.7A CN202110888711A CN113725288A CN 113725288 A CN113725288 A CN 113725288A CN 202110888711 A CN202110888711 A CN 202110888711A CN 113725288 A CN113725288 A CN 113725288A
- Authority
- CN
- China
- Prior art keywords
- grid
- gate
- electron mobility
- mobility transistor
- high electron
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000002360 preparation method Methods 0.000 title abstract description 4
- 230000004888 barrier function Effects 0.000 claims abstract description 12
- 238000005530 etching Methods 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 12
- 230000002596 correlated effect Effects 0.000 claims description 9
- 238000001259 photo etching Methods 0.000 claims description 6
- 229920002120 photoresistant polymer Polymers 0.000 claims description 6
- 229910052751 metal Inorganic materials 0.000 claims description 5
- 239000002184 metal Substances 0.000 claims description 5
- 238000005516 engineering process Methods 0.000 claims description 4
- 238000000137 annealing Methods 0.000 claims description 3
- 238000004140 cleaning Methods 0.000 claims description 3
- 239000003292 glue Substances 0.000 claims description 3
- 230000005684 electric field Effects 0.000 abstract description 18
- 238000009826 distribution Methods 0.000 abstract description 12
- 239000004065 semiconductor Substances 0.000 description 13
- 230000015556 catabolic process Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 230000001965 increasing effect Effects 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 229910002601 GaN Inorganic materials 0.000 description 3
- 230000006911 nucleation Effects 0.000 description 3
- 238000010899 nucleation Methods 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 208000032750 Device leakage Diseases 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 230000005533 two-dimensional electron gas Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66446—Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
- H01L29/66462—Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7786—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Junction Field-Effect Transistors (AREA)
Abstract
一种高电子迁移率晶体管的栅结构,包括:栅极,设于高电子迁移率晶体管的源极和漏极之间,两个栅下凹槽,刻蚀形成于高电子迁移率晶体管的势垒层,栅极的栅脚设于两个栅下凹槽之间,其中,部分栅脚至少设于两个栅下凹槽其中一个中。本公开还提供了该栅结构的制备方法。本公开提供的一种高电子迁移率晶体管的栅结构,可以有效调节高电子迁移率晶体管内部的电场分布,以提高其工作电压,增大其输出功率,还可以通过调节栅极的位置,提高高电子迁移率晶体的栅控能力。
Description
技术领域
本公开涉及半导体技术领域,尤其涉及一种高电子迁移率晶体管的栅结构及其制备方法。
背景技术
高电子迁移率晶体管(High Electron Mobility Transistor,简称HEMT)具有输出功率密度大、高频高压、耐高温、抗辐射等优异特性,是制备高频高压功率放大器的核心器件,具有广泛的应用领域。其中,HEMT的栅结构是该器件的关键结构,直接决定着HEMT器件的性能。
传统栅结构采用凹槽T型栅结构,随着HEMT应用领域的进一步扩展,特别是随着HEMT进入到毫米波段应用,HEMT器件的源漏间距和栅长进一步缩短,栅结构对HEMT器件关态漏电流以及栅脚电场分布至关重要,需要对HEMT器件的栅结构进行优化,达到提高器件性能的目的,例如提高器件栅控能力、降低栅脚电场强度等。
发明内容
鉴于上述问题,本发明提供了一种高电子迁移率晶体管的栅结构及其制备方法,以至少部分解决上述技术问题。
本公开的一个方面提供了一种高电子迁移率晶体管的栅结构,包括:栅极,设于高电子迁移率晶体管的源极和漏极之间;两个栅下凹槽,刻蚀形成于所述高电子迁移率晶体管的势垒层;所述栅极的栅脚设于所述两个栅下凹槽之间,其中,部分所述栅脚至少设于所述两个栅下凹槽其中一个中。
可选的,所述两个栅下凹槽对称的分设于所述栅极两侧,所述两个栅下凹槽相邻的两侧均设有部分所述栅极的栅脚。
可选的,所述栅极的栅脚一部分设于所述两个栅下凹槽的其中一个中,另一部分设于所述两个栅下凹槽之间的势垒层上。
可选的,所述两个栅下凹槽的刻蚀边具有弧度。
可选的,所述栅极为T字型结构。
可选的,所述两个栅下凹槽的深度与所述高电子迁移率晶体管的预设开启电压的正向漂移正相关,与所述高电子迁移率晶体管的输出电流能力负相关。
可选的,所述两个栅下凹槽的宽度与所述高电子迁移率晶体管的尺寸正相关。
本公开另一方面提供了一种高电子迁移率晶体管的栅结构的制备方法,包括:对所述高电子迁移率晶体管所在晶圆匀胶,光刻显影出两个栅下凹槽区域后,刻蚀形成所述两个栅下凹槽;再次匀胶,曝光形成栅极区域,蒸发栅金属剥离形成栅极;其中,所述栅极的部分栅脚至少设于所述两个栅下凹槽其中一个中。
可选的,还包括:在光刻形成所述两个栅下凹槽时,通过回流技术使所述两个栅下凹槽边缘形成弧度。
可选的,在形成所述两个栅下凹槽后,还包括:将所述高电子迁移率晶体管所在晶圆去胶;将所述高电子迁移率晶体管所在晶圆表面清洗后进行高温退火,以修复刻蚀损伤。
在本公开实施例采用的上述至少一个技术方案能够达到以下有益效果:
本公开提供了一种HEMT的栅结构及其制备方法,通过优化栅结构,可以有效调节器件内部电场分布,从而进一步提高器件的击穿电压,即提高器件的工作电压,增大其输出功率;另外,通过调节栅位置,可以得到类似双栅结构,提高器件的栅控能力。
附图说明
为了更完整地理解本公开及其优势,现在将参考结合附图的以下描述,其中:
图1示意性示出了本公开实施例提供的一种高电子迁移率晶体管的栅结构的示意图;
图2示意性示出了本公开实施例提供的另一种高电子迁移率晶体管的栅结构的示意图;
图3示意性示出了传统高电子迁移率晶体管的结构示意图;
图4示意性示出了本公开实施例提供的一种高电子迁移率晶体管的结构示意图;
图5示意性示出了本公开实施例提供的一种高电子迁移率晶体管与传统高电子迁移率晶体管在夹断状态下沟道载流子浓度分布对比图;
图6示意性示出了本公开实施例提供的另一种高电子迁移率晶体管与传统高电子迁移率晶体管在高漏压下沟道电场分布对比图。
图7示意性示出了本公开实施例提供的一种高电子迁移率晶体管栅结构的制备方法。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。在下面的详细描述中,为便于解释,阐述了许多具体的细节以提供对本公开实施例的全面理解。然而,明显地,一个或多个实施例在没有这些具体细节的情况下也可以被实施。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
在此使用的术语仅仅是为了描述具体实施例,而并非意在限制本公开。在此使用的术语“包括”、“包含”等表明了所述特征、步骤、操作和/或部件的存在,但是并不排除存在或添加一个或多个其他特征、步骤、操作或部件。
在此使用的所有术语(包括技术和科学术语)具有本领域技术人员通常所理解的含义,除非另外定义。应注意,这里使用的术语应解释为具有与本说明书的上下文相一致的含义,而不应以理想化或过于刻板的方式来解释。
一般HEMT器件会做成凹槽结构,指的是对栅下的半导体层进行浅层刻蚀,非栅金属下的半导体区域不进行刻蚀,栅极结构参照图3。
本公开提供了一种高电子迁移率晶体管的栅结构,包括:栅极,设于高电子迁移率晶体管的源极和漏极之间;两个栅下凹槽,刻蚀形成于高电子迁移率晶体管的势垒层;栅极的栅脚设于两个栅下凹槽之间,其中,部分栅脚至少设于两个栅下凹槽其中一个中。相比于传统的栅结构,本公开提供的高电子迁移率晶体管的栅结构对沟道电子的控制能力更强,输出电流增加,还可以分散电场结构,使其击穿电压增强。
图1、2示意性示出了本公开实施例提供的两种高电子迁移率晶体管的栅结构的示意图。
在本公开实施例中,栅极为T字型结构。
如图1所示,在本公开实施例提供的一种高电子迁移率晶体管的栅结构,两个栅下凹槽对称的分设于栅极两侧,两个栅下凹槽相邻的两侧均设有部分栅极的栅脚。该结构类似双栅结构,有利于增强高电子迁移率晶体管的栅控能力。
如图2所示,在本公开实施例提供的另一种高电子迁移率晶体管的栅结构中,栅极的栅脚一部分设于两个栅下凹槽的其中一个中,另一部分设于两个栅下凹槽之间的势垒层上。该结构中,凹槽中的栅脚部分起到场板的作用,可以调节器件内部电场分布,抑制电场强度,从而提高该高电子迁移率晶体管的击穿电压。
可选的,在本公开实施例提供的高电子迁移率晶体管的栅结构中,栅下凹槽的刻蚀边缘可以为垂直直角,也可以具有弧度。优选的,两个栅下凹槽的刻蚀边具有弧度,可以避免锐利直角带来的电场陡增,有利于分散电场分布,增强器件击穿电压。
可选的,在本公开实施例提供的高电子迁移率晶体管的栅结构中,两个凹槽刻蚀深度可以一样或者不一样,刻蚀宽度也可以一样或者不一样,可根据实际需求进行调节。具体的,两个栅下凹槽的深度与高电子迁移率晶体管的预设开启电压的正向漂移正相关,与所述高电子迁移率晶体管的输出电流负相关,可以根据对开启电压和输出电流的实际需求,分别设置两个栅下凹槽的深度。两个栅下凹槽的宽度与高电子迁移率晶体管的尺寸正相关,一般来说,栅下凹槽的宽度越宽越好,也可以根据对栅极对沟道载流子的控制能力精度的要求,调节其宽度。
图3示意性示出了传统高电子迁移率晶体管的结构示意图。
如图3所示,高电子迁移率晶体管的结构自下至上依次包括衬底1、成核层2、第一半导体层3、插入层4、第二半导体层5、帽层6,其还包括栅极9、源极7、漏极8,该栅极9、源极7、漏极8位于帽层6上方,栅极9位于源极7及漏极8之间。其中,衬底1为SiC,其也可以为单晶硅或氮化镓或蓝宝石;成核层2为A1N层,厚度为2nm,其用于提高第一半导体层3的成核质量;第一半导体层3为GaN层,厚度为2.5μm;插入层4为AlN层,其厚度为1nm,其用于提高高密度二维电子气(2-DEG)的限阈能力;第二半导体层5(即势垒层)为A1GaN,厚度为20nm,第二半导体层5的材料的带隙宽度大于第一半导体层3的材料的带隙宽度,其与第一半导体层3构成异质结;帽层6为GaN层,厚度为1-2nm,其用于保护第二半导体层5的界面;源极7及漏极8为钛层、铝层、镍层以及金层经高温合金形成,栅极9为镍层和金层叠置形成。多个周期的该器件结构可以通过N2注入形成器件与器件之间的隔离,使器件之间互不影响。
在传统高电子迁移率晶体管中,栅结构包括栅极和一个栅极凹槽,该栅极的栅脚设于该凹槽之中。
图4示意性示出了本公开实施例提供的一种高电子迁移率晶体管的结构示意图。
图4为图1所示的高电子迁移率晶体管的具体结构示意图,如图4所示,两栅下凹槽对称设于栅极的栅脚两侧,且两各栅下凹槽中均设有部分栅金属,形成了双栅结构。栅下凹槽被刻蚀于第二半导体层(即势垒层中)。与传统高电子迁移率晶体管相比,增加的一个栅下凹槽,栅极的位置有所调整,形成了双栅结构,使得高电子迁移率晶体管的栅控能力增强,器件输出电流增加,由于栅脚凹槽的存在,分散了电场分布,增强了击穿电压。
在本公开实施例中,本实施例中,源极7和漏极8间距为2.4μm,源极7与栅极9间距为0.8μm,栅极9与漏极8间距为1.4μm;栅极9垂直宽度为0.2μm,高度为450nm,水平宽度0.6μm,其为T字型。
图5示出了如图1所示的高电子迁移率晶体管与传统高电子迁移率晶体管在夹断状态下沟道载流子浓度分布对比图。
如图5所示,图1所示的高电子迁移率晶体管与传统高电子迁移率晶体管相比,当器件处于截止状态时,沟道中的载流子浓度降低,器件泄漏电流降低,即栅控能力更强。
图6示意性示出了图2所示的高电子迁移率晶体管与传统高电子迁移率晶体管在高漏压下沟道电场分布对比图。
如图6所示,常规高电子迁移率晶体管的栅脚电场峰值为3.5MV/mm,图2所示的高电子迁移率晶体管的栅脚电场为3.28MV/mm,说明图2所示的高电子迁移率晶体管相比于传统的高电子迁移率晶体管,降低了电场强度,即提高器件的工作电压,增大其输出功率。
图7示意性示出了本公开实施例提供的一种高电子迁移率晶体管栅结构的制备方法。
如图7所示,本公开实施例提供的一种高电子迁移率晶体管的栅结构的制备方法包括步骤S1~S2。
S1,对高电子迁移率晶体管所在晶圆匀胶,光刻显影出两个栅下凹槽区域后,刻蚀高电子迁移率晶体管的势垒层,形成两个栅下凹槽。
在本公开实施例中,在光刻形成两个栅下凹槽时,通过回流技术使两个栅下凹槽边缘形成弧度。两个栅下凹槽的刻蚀边具有弧度,可以避免锐利直角带来的电场陡增,有利于分散电场分布,增强器件击穿电压。
在形成两个栅下凹槽后,S1还包括步骤S101~S102。
S101,将高电子迁移率晶体管所在晶圆去胶。
S102,将高电子迁移率晶体管所在晶圆表面清洗后进行高温退火,以修复刻蚀损伤。
S2,再次匀胶,曝光形成栅极区域,蒸发栅金属剥离形成栅极。
其中,栅极的部分栅脚至少设于两个栅下凹槽其中一个中。参考图1,当所述栅脚设于两个栅下凹槽之间,使两个栅下凹槽对称的分设于所述栅极两侧,且所述两个栅下凹槽相邻的两侧均设有部分所述栅极的栅脚时,得到类似双栅结构,可以提高高电子迁移率晶体管的栅控能力。参考图2,当所述栅极的栅脚一部分设于两个栅下凹槽的其中一个中,另一部分设于两个栅下凹槽之间的势垒层上时,该栅结构可以有效调节器件内部电场分布,从而提高高电子迁移率晶体管的击穿电压,即提高高电子迁移率晶体管的工作电压,增大其输出功率。
本领域技术人员可以理解,本公开的各个实施例和/或权利要求中记载的特征可以进行多种组合或/或结合,即使这样的组合或结合没有明确记载于本公开中。特别地,在不脱离本公开精神和教导的情况下,本公开的各个实施例和/或权利要求中记载的特征可以进行多种组合和/或结合。所有这些组合和/或结合均落入本公开的范围。
尽管已经参照本公开的特定示例性实施例示出并描述了本公开,但是本领域技术人员应该理解,在不背离所附权利要求及其等同物限定的本公开的精神和范围的情况下,可以对本公开进行形式和细节上的多种改变。因此,本公开的范围不应该限于上述实施例,而是应该不仅由所附权利要求来进行确定,还由所附权利要求的等同物来进行限定。
Claims (10)
1.一种高电子迁移率晶体管的栅结构,其特征在于,包括:
栅极,设于高电子迁移率晶体管的源极和漏极之间;
两个栅下凹槽,刻蚀形成于所述高电子迁移率晶体管的势垒层;
所述栅极的栅脚设于所述两个栅下凹槽之间,其中,部分所述栅脚至少设于所述两个栅下凹槽其中一个中。
2.根据权利要求1所述的栅结构,其特征在于,所述两个栅下凹槽对称的分设于所述栅极两侧,所述两个栅下凹槽相邻的两侧均设有部分所述栅极的栅脚。
3.根据权利要求1所述的栅结构,其特征在于,所述栅极的栅脚一部分设于所述两个栅下凹槽的其中一个中,另一部分设于所述两个栅下凹槽之间的势垒层上。
4.根据权利要求1所述的栅结构,其特征在于,所述两个栅下凹槽的刻蚀边具有弧度。
5.根据权利要求1所述的栅结构,其特征在于,所述栅极为T字型结构。
6.根据权利要求1所述的栅结构,其特征在于,所述两个栅下凹槽的深度与所述高电子迁移率晶体管的预设开启电压的正向漂移正相关,与所述高电子迁移率晶体管的输出电流能力负相关。
7.根据权利要求1所述的栅结构,其特征在于,所述两个栅下凹槽的宽度与所述高电子迁移率晶体管的尺寸正相关。
8.一种高电子迁移率晶体管的栅结构的制备方法,其特征在于,包括:
对高电子迁移率晶体管所在晶圆匀胶,光刻显影出两个栅下凹槽区域后,刻蚀所述高电子迁移率晶体管的势垒层,形成所述两个栅下凹槽;
再次匀胶,曝光形成栅极区域,蒸发栅金属剥离形成栅极。
9.根据权利要求8所述的方法,其特征在于,还包括:
在光刻形成所述两个栅下凹槽时,通过回流技术使所述两个栅下凹槽边缘形成弧度。
10.根据权利要求8所述的方法,其特征在于,在形成所述两个栅下凹槽后,还包括:
将所述高电子迁移率晶体管所在晶圆去胶;
将所述高电子迁移率晶体管所在晶圆表面清洗后进行高温退火,以修复刻蚀损伤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110888711.7A CN113725288B (zh) | 2021-08-03 | 2021-08-03 | 一种高电子迁移率晶体管的栅结构及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110888711.7A CN113725288B (zh) | 2021-08-03 | 2021-08-03 | 一种高电子迁移率晶体管的栅结构及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113725288A true CN113725288A (zh) | 2021-11-30 |
CN113725288B CN113725288B (zh) | 2024-07-26 |
Family
ID=78674782
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110888711.7A Active CN113725288B (zh) | 2021-08-03 | 2021-08-03 | 一种高电子迁移率晶体管的栅结构及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113725288B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115394842A (zh) * | 2022-05-16 | 2022-11-25 | 山东大学 | 一种高功率增益截止频率的InAlN/GaN HEMT及其制备方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160240645A1 (en) * | 2015-02-12 | 2016-08-18 | Infineon Technologies Austria Ag | Semiconductor Device |
JP2016164926A (ja) * | 2015-03-06 | 2016-09-08 | 日本電信電話株式会社 | 窒化物半導体装置およびその製造方法 |
WO2018103606A1 (zh) * | 2016-12-08 | 2018-06-14 | 中国电子科技集团公司第五十五研究所 | 一种具有高线性度的GaN鳍式高电子迁移率晶体管及其制造方法 |
CN108987474A (zh) * | 2018-06-04 | 2018-12-11 | 北京大学深圳研究生院 | 一种增强型高电子迁移率晶体管及其制备方法 |
CN110299408A (zh) * | 2019-07-22 | 2019-10-01 | 东南大学 | 一种具有槽栅调制结构的半极性GaN基增强型高电子迁移率晶体管 |
CN110571265A (zh) * | 2019-07-30 | 2019-12-13 | 西安电子科技大学 | 一种基于GaN的鳍式场效应晶体管器件及其制造方法 |
-
2021
- 2021-08-03 CN CN202110888711.7A patent/CN113725288B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160240645A1 (en) * | 2015-02-12 | 2016-08-18 | Infineon Technologies Austria Ag | Semiconductor Device |
JP2016164926A (ja) * | 2015-03-06 | 2016-09-08 | 日本電信電話株式会社 | 窒化物半導体装置およびその製造方法 |
WO2018103606A1 (zh) * | 2016-12-08 | 2018-06-14 | 中国电子科技集团公司第五十五研究所 | 一种具有高线性度的GaN鳍式高电子迁移率晶体管及其制造方法 |
CN108987474A (zh) * | 2018-06-04 | 2018-12-11 | 北京大学深圳研究生院 | 一种增强型高电子迁移率晶体管及其制备方法 |
CN110299408A (zh) * | 2019-07-22 | 2019-10-01 | 东南大学 | 一种具有槽栅调制结构的半极性GaN基增强型高电子迁移率晶体管 |
CN110571265A (zh) * | 2019-07-30 | 2019-12-13 | 西安电子科技大学 | 一种基于GaN的鳍式场效应晶体管器件及其制造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115394842A (zh) * | 2022-05-16 | 2022-11-25 | 山东大学 | 一种高功率增益截止频率的InAlN/GaN HEMT及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113725288B (zh) | 2024-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10439029B2 (en) | Field plate power device and method of manufacturing the same | |
US12094962B2 (en) | Enhancement-mode semiconductor device and preparation method therefor | |
CN1989601B (zh) | 制造具有盖层和凹进栅极的氮化物基晶体管的方法 | |
US20190296139A1 (en) | Transistor and Method for Manufacturing the Same | |
CN110061053B (zh) | 一种增强型半导体晶体管及其制备方法 | |
CN104377241A (zh) | 功率半导体器件及其制造方法 | |
CN101232045A (zh) | 一种场效应晶体管多层场板器件及其制作方法 | |
TWI701835B (zh) | 高電子遷移率電晶體 | |
CN117766561A (zh) | 一种p沟道氮化镓异质结晶体管及其制备方法 | |
CN113725288B (zh) | 一种高电子迁移率晶体管的栅结构及其制备方法 | |
CN110571265A (zh) | 一种基于GaN的鳍式场效应晶体管器件及其制造方法 | |
WO2021124706A1 (ja) | 半導体装置及びその製造方法、並びに電子機器 | |
JPH07302805A (ja) | エレベーテッド・ゲート(elevated gate)電界効果トランジスタ構造およびその製造方法 | |
US20190067485A1 (en) | Semiconductor structure and fabrication method thereof | |
TWI724694B (zh) | 氮化鎵高電子遷移率電晶體及其製造方法 | |
CN108807528A (zh) | 一种新型微波氮化镓高电子迁移率晶体管 | |
CN109817711B (zh) | 具有AlGaN/GaN异质结的氮化镓横向晶体管及其制作方法 | |
CN114447113A (zh) | 基于栅下图形化的新型Fin结构GaN HEMT器件及其制备方法 | |
CN107564960A (zh) | 一种GaNFinFETHEMT器件 | |
KR20220125032A (ko) | Hemt 소자 및 이의 제조 방법 | |
CN105448976A (zh) | 一种增强型AlGaN/GaN高电子迁移率晶体管及其制造方法 | |
CN213546322U (zh) | 一种高电子迁移率晶体管结构 | |
CN213782023U (zh) | 一种自对准低欧姆接触电阻GaN HEMT器件 | |
KR102125386B1 (ko) | 전력 반도체 소자 및 그 제조방법 | |
CN214956756U (zh) | 半导体器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |