CN113703237A - 阵列基板、阵列基板的暗点化修补方法及显示面板 - Google Patents

阵列基板、阵列基板的暗点化修补方法及显示面板 Download PDF

Info

Publication number
CN113703237A
CN113703237A CN202110948088.XA CN202110948088A CN113703237A CN 113703237 A CN113703237 A CN 113703237A CN 202110948088 A CN202110948088 A CN 202110948088A CN 113703237 A CN113703237 A CN 113703237A
Authority
CN
China
Prior art keywords
array substrate
pixel electrode
pixel
common electrode
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110948088.XA
Other languages
English (en)
Inventor
胡银昌
王飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN202110948088.XA priority Critical patent/CN113703237A/zh
Publication of CN113703237A publication Critical patent/CN113703237A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136268Switch defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开了一种阵列基板、阵列基板的暗点化修补方法及显示面板,所述阵列基板具有暗点化像素区,所述阵列基板包括衬底、公共电极线、暗化像素电极以及导电部;所述公共电极线设置于所述衬底上,所述公共电极线用于与对向基板的公共电极接入相同电位的电压;所述暗化像素电极设置在所述衬底上,且位于所述暗点化像素区,所述暗化像素电极与所述公共电极线间隔设置;所述导电部连接于所述公共电极线和所述暗化像素电极。本申请提高了暗点化修补的成功几率。

Description

阵列基板、阵列基板的暗点化修补方法及显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板、阵列基板的暗点化修补方法及显示面板。
背景技术
在阵列基板的生产过程中,受生产工艺及外部环境的影响,薄膜晶体管中会存在一些金属碎屑或异物等残留物,导致受该薄膜晶体管驱动的像素在显示时成为亮点,进而使得显示面板的画面显示异常。因此,通常需要对显示异常的像素进行暗点化修补,以改善显示面板的显示质量。
目前,阵列基板的暗点化修补手法为:采用镭射工艺隔绝显示异常像素对应的薄膜晶体管的输入信号,像素电极和公共电极线熔接并连通形成等电位,使得显示异常像素对应的液晶无法偏转,进而实现暗点化。然而,对于彩膜设置在阵列基板侧(Color-FilterOn Array,COA)的产品,由于像素电极和公共电极线之间间隔有色阻层以及其他绝缘膜层,导致像素电极和公共电极线之间的距离较大,进而会降低像素电极和公共电极线的熔接几率,导致暗点化修补失败。
发明内容
本申请实施例提供一种阵列基板、阵列基板的暗点化修补方法及显示面板,以解决现有技术中存在的阵列基板的暗点化修补成功几率较低的技术问题。
本申请实施例提供一种阵列基板,所述阵列基板具有暗点化像素区,所述阵列基板包括:
衬底;
公共电极线,所述公共电极线设置于所述衬底上,所述公共电极线用于与对向基板的公共电极接入相同电位的电压;
暗化像素电极,所述暗化像素电极设置在所述衬底上,且位于所述暗点化像素区,所述暗化像素电极与所述公共电极线间隔设置;以及
导电部,所述导电部连接于所述公共电极线和所述暗化像素电极。
可选的,在本申请的一些实施例中,所述导电部的一端搭接在所述暗化像素电极远离所述衬底的一面,所述导电部的另一端搭接在所述公共电极线远离所述衬底的一面。
可选的,在本申请的一些实施例中,所述暗化像素电极和所述公共电极线之间具有容置空间,所述导电部位于所述容置空间内,所述导电部的一端与所述暗化像素电极靠近所述容置空间的一面相连,所述导电部的另一端与所述公共电极线靠近所述容置空间的一面相连。
可选的,在本申请的一些实施例中,所述暗化像素电极和所述公共电极线同层设置。
可选的,在本申请的一些实施例中,所述阵列基板包括对应所述暗化像素电极的第一薄膜晶体管,所述第一薄膜晶体管与所述暗化像素电极断开设置。
可选的,在本申请的一些实施例中,所述阵列基板还包括显示像素电极,所述显示像素电极和所述暗化像素电极构成对应一子像素的像素电极;
所述阵列基板还包括对应所述显示像素电极的第二薄膜晶体管,所述第二薄膜晶体管与所述显示像素电极电连接。
可选的,在本申请的一些实施例中,所述阵列基板还包括对应所述子像素的数据线,所述第一薄膜晶体管包括第一源极和第一漏极,所述第二薄膜晶体管包括第二源极和第二漏极,所述第二源极的一端与所述数据线相连,所述第二源极的另一端与所述第一源极相连,所述第二漏极与所述显示像素电极电连接,所述第一漏极与所述暗化像素电极断开设置。
可选的,在本申请的一些实施例中,所述导电部的材料选自钨、银和金中的一种或多种。
本申请实施例提供一种显示面板,所述显示面板包括相对设置的阵列基板和对向基板,所述阵列基板为前述任一实施例所述的阵列基板,所述对向基板包括依次设置的基底以及所述公共电极,所述公共电极位于所述基底靠近所述阵列基板的一侧,且与所述公共电极线相对设置。
本申请实施例还提供一种阵列基板的暗点化修补方法,其包括以下步骤:
提供一阵列基板,所述阵列基板包括衬底和设置在所述衬底上的公共电极线及多个子像素,每一所述子像素包括像素电极和电连接于所述像素电极的薄膜晶体管,所述像素电极与对应的所述公共电极线间隔设置;
当检测出所述阵列基板中的异常子像素时:
断开所述异常子像素的所述像素电极与对应的所述薄膜晶体管之间的电连接;
在所述异常子像素的所述像素电极和对应的所述公共电极线之间形成导电部,以使所述像素电极和对应的所述公共电极线的电位相同。
相较于现有技术中的阵列基板,本申请提供的阵列基板包括与对向基板的公共电极接入相同电位的电压的公共电极线、暗化像素电极以及导电部,公共电极线和暗化像素电极间隔设置,本申请通过设置使公共电极线和暗化像素电极电连接的导电部,使得公共电极线和暗化像素电极具有相同的电位,进而使得暗化像素电极与对向基板的公共电极具有相同的电位,此时,该暗化像素电极所在的暗点化像素区对应的液晶无法偏转,暗点化像素区对应的子像素呈现为暗态,进而实现暗点化。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请第一实施例提供的阵列基板的平面结构示意图。
图2是本申请第一实施例提供的阵列基板的剖面结构示意图。
图3是本申请第二实施例提供的阵列基板的平面结构示意图。
图4是本申请第二实施例提供的阵列基板的剖面结构示意图。
图5是本申请实施例提供的阵列基板的暗点化修补方法的流程示意图。
图6是本申请实施例提供的显示面板的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
本申请实施例提供一种阵列基板、阵列基板的暗点化修补方法及显示面板。以下分别进行详细说明。需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。
本申请提供一种阵列基板,所述阵列基板具有暗点化像素区,所述阵列基板包括衬底、公共电极线、暗化像素电极以及导电部。所述公共电极线设置于所述衬底上。所述公共电极线用于与对向基板的公共电极接入相同电位的电压。所述暗化像素电极设置在所述衬底上,且位于所述暗点化像素区。所述暗化像素电极与所述公共电极线间隔设置。所述导电部连接于所述公共电极线和所述暗化像素电极。
由此,本申请通过设置使公共电极线和暗化像素电极电连接的导电部,使得公共电极线和暗化像素电极具有相同的电位,进而使得暗化像素电极与对向基板的公共电极具有相同的电位,此时,该暗化像素电极所在的暗点化像素区对应的液晶无法偏转,暗点化像素区对应的子像素呈现为暗态,进而实现暗点化。
下面通过具体实施例对本申请提供的阵列基板进行详细的阐述。
请参照图1和图2,本申请第一实施例提供一种阵列基板100。阵列基板100具有暗点化像素区10A。阵列基板100包括衬底10、公共电极线11、暗化像素电极12以及导电部13。公共电极线11设置于衬底10上。公共电极线11用于与对向基板的公共电极接入相同电位的电压。暗化像素电极12设置在衬底10上,且位于暗点化像素区10A。暗化像素电极12与公共电极线11间隔设置。导电部13连接于公共电极线11和暗化像素电极12。
需要说明的是,在本申请以下各实施例中,将公共电极线11定义为“第一公共电极线11”。阵列基板100还包括第二公共电极线14,第二公共电极线14位于衬底10和第一公共电极线11之间。第二公共电极线14于衬底10所在平面的正投影和暗化像素电极12于衬底10所在平面的正投影部分重叠,以使第二公共电极线14和暗化像素电极12之间形成存储电容。
阵列基板100还包括显示像素电极15。显示像素电极15和暗化像素电极12构成对应一子像素(图中未标识)的像素电极20。其中,显示像素电极15是指像素电极20中未经暗点化修补的部分。子像素包括像素电极20和对应于像素电极20的色阻。
在本实施例中,像素电极20可以为八畴、四畴或两畴的结构。暗化像素电极12可以为主区像素电极,显示像素电极15可以为次区像素电极。在一些实施例中,暗化像素电极12也可以为次区像素电极,显示像素电极15可以为主区像素电极。
在一些实施例中,像素电极20也可以不存在主区像素电极和次区像素电极之分。此时,暗化像素电极12为对应一子像素的像素电极,在此不再赘述。
如图1所示,阵列基板100还包括对应子像素的数据线16、对应暗化像素电极12的第一薄膜晶体管111以及对应显示像素电极15的第二薄膜晶体管112。第一公共电极线11对应覆盖数据线16。第一薄膜晶体管111与暗化像素电极12断开设置。第二薄膜晶体管112与显示像素电极15电连接。
具体的,第一薄膜晶体管111包括第一源极1111和第一漏极1112。第二薄膜晶体管112包括第二源极1121和第二漏极1122。第二源极1121的一端与数据线16相连。第二源极1121的另一端与第一源极1111相连。第二漏极1122与显示像素电极15电连接。第一漏极1112与暗化像素电极12断开设置。
当检测到阵列基板100中的异常子像素时,比如,当检测到暗化像素电极12所在区域为异常区域时,可以通过镭射切割工艺断开第一薄膜晶体管111与暗化像素电极12的电连接,如图1中的P位置,可以断开第一漏极1112和暗化像素电极12的电连接,以隔绝第一薄膜晶体管111的输入信号。
需要说明的是,本申请中的阵列基板100还包括对应子像素的第三薄膜晶体管(图中未标识)。其中,第三薄膜晶体管可以为共享薄膜晶体管,所述共享薄膜晶体管的结构可以根据实际应用需求进行设定,本申请对此不作限定。另外,阵列基板100还包括扫描线,第一薄膜晶体管111还包括电连接于所述扫描线的第一栅极(图中未示出),第二薄膜晶体管112还包括电连接于所述扫描线的第二栅极(图中未示出),上述扫描线、第一栅极以及第二栅极的具体结构均可以参照现有技术,在此不再赘述。
如图2所示,阵列基板100包括依次设置于第二公共电极线14上的绝缘层30、第一钝化层40、色阻层50以及第二钝化层60。其中,第二公共电极线14可以与栅极(图中未示出)同层设置。绝缘层30可以为栅极绝缘层。色阻层50包括相邻设置的第一色阻501和第二色阻502。第一色阻501和第二色阻502分别独立地选自红色色阻、绿色色阻和蓝色色阻中的一种,且第一色阻501和第二色阻502不同。
在本实施例中,暗化像素电极12和第一公共电极线11同层设置在第二钝化层60远离衬底10的一侧。暗化像素电极12和第一公共电极线11之间具有容置空间20a。导电部13跨过容置空间20a。导电部13的一端搭接在暗化像素电极12远离衬底10的一面。导电部13的另一端搭接在第一公共电极线11远离衬底10的一面。
本申请的发明人在实验探究中发现,在采用镭射工艺使像素电极和第二公共电极线熔接而连通形成等电位时,需要穿过绝缘层、第一钝化层、色阻层以及第二钝化层,由于绝缘层、第一钝化层、色阻层以及第二钝化层的总厚度较厚,比如,上述膜层的总厚度可达3.5微米以上。因此,通常需要较大的镭射能量才能击穿上述膜层,以实现像素电极和第二公共电极线的搭接,然而,在较高的镭射能量下,镭射区域附近的膜层会受到损伤,进而降低了暗点化修补的成功几率。
针对上述技术问题,本实施例利用阵列基板100中的第一公共电极线11与对向基板中的公共电极具有相同电位的特性,通过在暗化像素电极12和第一公共电极线11之间设置一导电部13,导电部13搭接在暗化像素电极12和第一公共电极线11的边缘,进而在暗点化修补时,能够省去镭射工艺,避免了对镭射区附近的膜层造成损伤,从而提高了暗点化修补的成功几率。另外,由于导电部13可以通过成膜工艺来实现,因此,本申请通过设置导电部13来将暗化像素电极12和第一公共电极线11进行搭接,还可以简化暗点化修补的工艺制程。
具体的,导电部13的材料可以选自钨、银、金、铜、铝、钼和钛中的一种或多种。在本实施例中,导电部13的材料为钨或银。通过使用钨或者银为导电材料,可以提高导电部13的成膜稳定性。
其中,可以采用物理气相沉积工艺形成导电部13。在一些实施例中,还可以采用其他成膜工艺如喷涂、打印等形成导电部13,本申请对导电部13的具体形成工艺不作具体限定。
本实施例通过在暗化像素电极12和第一公共电极线11上设置搭接两者的导电部13,使得暗化像素电极12和第一公共电极线11具有相同的电位,进而使得暗点化像素区10A对应的液晶无法偏转,进而使得暗点化像素区10A对应的子像素部分呈现为暗态,从而实现暗点化。
请参照图3和图4,本申请第二实施例提供一种阵列基板100。本申请第二实施例提供的阵列基板100与第一实施例的不同之处在于:导电部13位于容置空间20a内,导电部13的一端与暗化像素电极12靠近容置空间20a的一面相连,导电部13的另一端与第一公共电极线11靠近容置空间20a的一面相连。
本实施例通过将导电部13仅设置在暗化像素电极12和第一公共电极线11之间的容置空间20a内,可以省去导电部13在暗化像素电极12以及第一公共电极线11上表面的搭接部分,进而在实现暗点化修补的同时,能够减少导电部13的占用空间,避免因导电部13的设置而增加阵列基板100的膜层厚度。
请参照图5,本申请实施例提供一种阵列基板的暗点化修补方法,其包括以下步骤:
B1:提供一阵列基板,所述阵列基板包括衬底和设置在所述衬底上的公共电极线及多个子像素,每一所述子像素包括像素电极和电连接于所述像素电极的薄膜晶体管,所述像素电极与对应的所述公共电极线间隔设置;
当检测出所述阵列基板中的异常子像素时:
B2:断开所述异常子像素的所述像素电极与对应的所述薄膜晶体管之间的电连接;
B3:在所述异常子像素的所述像素电极和对应的所述公共电极线之间形成导电部,以使所述像素电极和对应的所述公共电极线的电位相同。
下面对本实施例提供的阵列基板的暗点化修补方法进行详细的阐述。
B1:提供一阵列基板,所述阵列基板包括衬底和设置在所述衬底上的公共电极线及多个子像素,每一所述子像素包括像素电极和电连接于所述像素电极的薄膜晶体管,所述像素电极与对应的所述公共电极线间隔设置。
其中,所述公共电极线用于与对向基板中的公共电极接入相同电位的电压。像素电极包括主区像素电极和次区像素电极。主区像素电极和次区像素电极均与对应的薄膜晶体管电连接。
当检测出所述阵列基板中的异常子像素部分时,比如,若检测出主区像素电极对应的子像素部分存在异常,执行以下步骤:
B2:断开所述异常子像素的主区像素电极与对应的薄膜晶体管之间的电连接。
具体的,可以采用镭射切割工艺断开所述主区像素电极和对应的薄膜晶体管的漏极之间的电连接。
B3:在所述异常子像素的主区像素电极和对应的公共电极线之间形成导电部,以使所述主区像素电极和对应的所述公共电极线的电位相同。
其中,可以采用物理气相沉积工艺在所述主区像素电极和所述公共电极线之间形成导电部,以使导电部搭接在主区像素电极和公共电极线上,从而使得主区像素电极和公共电极线导通,此时,当接入电压信号时,主区像素电极和公共电极线具有相同的电位。
在阵列基板和对应的对向基板对组贴合之后,由于公共电极线的电位与对向基板中的公共电极的电位相同,因此,主区像素电极和对向基板中的公共电极具有相同的电位,从而能够使得主区像素电极所在区域的液晶无法偏转,以实现阵列基板的暗点化修补。
需要说明的是,本实施例中经过暗点化修补后的阵列基板的结构可以参照前述任一实施例中阵列基板100的结构,在此不再赘述。
请参照图6,本申请实施例还提供一种显示面板1000,显示面板1000包括相对设置的阵列基板100、对向基板200以及设置在阵列基板100和对向基板200之间的液晶300。
其中,阵列基板100可以为前述任一实施例所述的阵列基板100。本实施例仅以第一实施例提供的阵列基板100为例进行说明,但并不限于此。
对向基板200包括依次设置的基底201和公共电极202。公共电极202位于基底201靠近阵列基板100的一侧。公共电极202与第一公共电极线11相对设置。
当阵列基板100和对向基板200接入电压时,对向基板200中的公共电极202和阵列基板100中的第一公共电极线11可以接入相同电位的电压,以使得两者之间对应区域的液晶300无法发生偏转,从而对阵列基板100中的数据线(图中未示出)起到遮挡效果。由于本实施例的阵列基板100中设置有使暗化像素电极12和第一公共电极线11导通的导电部13,因此,暗化像素电极12和第一公共电极线11具有相同的电位,从而使得暗化像素电极12和对向基板200中的公共电极202具有相同的电位。当显示面板1000处于暗态时,暗化像素电极12所在区域对应的液晶300无法偏转,该区域的子像素部分便会呈现为暗态,从而实现暗点化,进而能够提升显示面板1000的显示质量。
需要说明的是,本实施例中的对向基板200还可以包括其他膜层结构如配向层等,本实施例中的对向基板200的结构仅为示意,用于方便描述本实施例,但并不能理解为对本申请的限制。
相较于现有技术中的阵列基板,本申请提供的阵列基板包括与对向基板的公共电极接入相同电位的电压的公共电极线、暗化像素电极以及导电部,公共电极线和暗化像素电极间隔设置,本申请通过设置使公共电极线和暗化像素电极电连接的导电部,使得公共电极线和暗化像素电极具有相同的电位,进而使得暗化像素电极与对向基板的公共电极具有相同的电位,此时,该暗化像素电极所在的暗点化像素区对应的液晶无法偏转,暗点化像素区对应的子像素呈现为暗态,进而实现暗点化。
以上对本申请实施例所提供的一种阵列基板、阵列基板的暗点化修补方法及显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种阵列基板,其特征在于,所述阵列基板具有暗点化像素区,所述阵列基板包括:
衬底;
公共电极线,所述公共电极线设置于所述衬底上,所述公共电极线用于与对向基板的公共电极接入相同电位的电压;
暗化像素电极,所述暗化像素电极设置在所述衬底上,且位于所述暗点化像素区,所述暗化像素电极与所述公共电极线间隔设置;以及
导电部,所述导电部连接于所述公共电极线和所述暗化像素电极。
2.根据权利要求1所述的阵列基板,其特征在于,所述导电部的一端搭接在所述暗化像素电极远离所述衬底的一面,所述导电部的另一端搭接在所述公共电极线远离所述衬底的一面。
3.根据权利要求1所述的阵列基板,其特征在于,所述暗化像素电极和所述公共电极线之间具有容置空间,所述导电部位于所述容置空间内,所述导电部的一端与所述暗化像素电极靠近所述容置空间的一面相连,所述导电部的另一端与所述公共电极线靠近所述容置空间的一面相连。
4.根据权利要求2或3所述的阵列基板,其特征在于,所述暗化像素电极和所述公共电极线同层设置。
5.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括对应所述暗化像素电极的第一薄膜晶体管,所述第一薄膜晶体管与所述暗化像素电极断开设置。
6.根据权利要求5所述的阵列基板,其特征在于,所述阵列基板还包括显示像素电极,所述显示像素电极和所述暗化像素电极构成对应一子像素的像素电极;
所述阵列基板还包括对应所述显示像素电极的第二薄膜晶体管,所述第二薄膜晶体管与所述显示像素电极电连接。
7.根据权利要求6所述的阵列基板,其特征在于,所述阵列基板还包括对应所述子像素的数据线,所述第一薄膜晶体管包括第一源极和第一漏极,所述第二薄膜晶体管包括第二源极和第二漏极,所述第二源极的一端与所述数据线相连,所述第二源极的另一端与所述第一源极相连,所述第二漏极与所述显示像素电极电连接,所述第一漏极与所述暗化像素电极断开设置。
8.根据权利要求1所述的阵列基板,其特征在于,所述导电部的材料选自钨、银和金中的一种或多种。
9.一种显示面板,其特征在于,所述显示面板包括相对设置的阵列基板和对向基板,所述阵列基板为权利要求1至8任一项所述的阵列基板,所述对向基板包括依次设置的基底以及所述公共电极,所述公共电极位于所述基底靠近所述阵列基板的一侧,且与所述公共电极线相对设置。
10.一种阵列基板的暗点化修补方法,其特征在于,包括以下步骤:
提供一阵列基板,所述阵列基板包括衬底和设置在所述衬底上的公共电极线及多个子像素,每一所述子像素包括像素电极和电连接于所述像素电极的薄膜晶体管,所述像素电极与对应的所述公共电极线间隔设置;
当检测出所述阵列基板中的异常子像素时:
断开所述异常子像素的所述像素电极与对应的所述薄膜晶体管之间的电连接;
在所述异常子像素的所述像素电极和对应的所述公共电极线之间形成导电部,以使所述像素电极和对应的所述公共电极线的电位相同。
CN202110948088.XA 2021-08-18 2021-08-18 阵列基板、阵列基板的暗点化修补方法及显示面板 Pending CN113703237A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110948088.XA CN113703237A (zh) 2021-08-18 2021-08-18 阵列基板、阵列基板的暗点化修补方法及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110948088.XA CN113703237A (zh) 2021-08-18 2021-08-18 阵列基板、阵列基板的暗点化修补方法及显示面板

Publications (1)

Publication Number Publication Date
CN113703237A true CN113703237A (zh) 2021-11-26

Family

ID=78653219

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110948088.XA Pending CN113703237A (zh) 2021-08-18 2021-08-18 阵列基板、阵列基板的暗点化修补方法及显示面板

Country Status (1)

Country Link
CN (1) CN113703237A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101202290A (zh) * 2007-12-24 2008-06-18 友达光电股份有限公司 像素结构及其修补方法
CN101276070A (zh) * 2007-03-30 2008-10-01 财团法人工业技术研究院 缺陷修补结构及缺陷修补方法
CN107329296A (zh) * 2017-08-25 2017-11-07 深圳市华星光电技术有限公司 液晶面板暗点化修补方法及阵列基板结构
CN108351572A (zh) * 2016-10-14 2018-07-31 京东方科技集团股份有限公司 阵列基板及其修复方法
CN113219746A (zh) * 2021-04-21 2021-08-06 惠科股份有限公司 一种阵列基板、显示面板和暗点化处理方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101276070A (zh) * 2007-03-30 2008-10-01 财团法人工业技术研究院 缺陷修补结构及缺陷修补方法
CN101202290A (zh) * 2007-12-24 2008-06-18 友达光电股份有限公司 像素结构及其修补方法
CN108351572A (zh) * 2016-10-14 2018-07-31 京东方科技集团股份有限公司 阵列基板及其修复方法
CN107329296A (zh) * 2017-08-25 2017-11-07 深圳市华星光电技术有限公司 液晶面板暗点化修补方法及阵列基板结构
CN113219746A (zh) * 2021-04-21 2021-08-06 惠科股份有限公司 一种阵列基板、显示面板和暗点化处理方法

Similar Documents

Publication Publication Date Title
US6657231B2 (en) Thin film transistor array panel
JP4364925B2 (ja) アクティブマトリクス基板、液晶パネル、液晶表示装置、テレビジョン受像機
TW594341B (en) In-plane switching mode liquid crystal display device
JP4105210B2 (ja) アクティブマトリクス基板、表示装置および画素欠陥修正方法
US20080049155A1 (en) Active Matrix Substrate, Method for Correcting a Pixel Deffect Therein and Manufacturing Method Thereof
US20070046883A1 (en) In-plane-switching liquied crystal display
KR20130096605A (ko) 액정표시장치 및 액정표시장치의 리페어 방법
JP2000250436A (ja) 薄膜トランジスタアレイ及びその製造方法
CN105974705B (zh) 阵列基板、其制作方法、修复方法、显示面板及显示装置
US6429908B1 (en) Method for manufacturing a gate of thin film transistor in a liquid crystal display device
US10908467B2 (en) Array substrate and repairing method thereof, display panel
US7808567B2 (en) Pixel structures, methods of forming the same and multi domain vertical alignment LCDs
CN102466932A (zh) 液晶面板、tft阵列基板及其制造方法
JP3335567B2 (ja) アクティブマトリクス型液晶表示装置およびその欠陥修正方法
US7414679B2 (en) Display panel including a joint and address line having protruding portions, and method for repairing the same
JP4279265B2 (ja) 薄膜トランジスタアレイ基板とその補修方法
CN113703237A (zh) 阵列基板、阵列基板的暗点化修补方法及显示面板
US11329069B2 (en) Display panel
JP3310600B2 (ja) アクティブマトリクス型液晶表示装置およびその欠陥修正方法
JPH04283725A (ja) 薄膜トランジスタマトリクス及びその断線修復方法
KR950004218B1 (ko) 매트릭스 어드레스 표시장치 및 그 제조방법
JPH0419618A (ja) アクティブマトリクス型表示装置の製造方法
CN117192847A (zh) 阵列基板及其修复方法、显示装置
CN117492288A (zh) 阵列基板及显示面板
JPH0416929A (ja) アクティブマトリクス型表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination