CN113644074A - 高密度三维多层存储器及制备方法 - Google Patents
高密度三维多层存储器及制备方法 Download PDFInfo
- Publication number
- CN113644074A CN113644074A CN202110625260.8A CN202110625260A CN113644074A CN 113644074 A CN113644074 A CN 113644074A CN 202110625260 A CN202110625260 A CN 202110625260A CN 113644074 A CN113644074 A CN 113644074A
- Authority
- CN
- China
- Prior art keywords
- conductive medium
- memory
- storage unit
- layer
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000002360 preparation method Methods 0.000 title claims abstract description 14
- 238000003860 storage Methods 0.000 claims abstract description 96
- 239000004065 semiconductor Substances 0.000 claims description 69
- 239000000463 material Substances 0.000 claims description 40
- 238000005530 etching Methods 0.000 claims description 24
- 238000000151 deposition Methods 0.000 claims description 21
- 238000002955 isolation Methods 0.000 claims description 18
- 238000000034 method Methods 0.000 claims description 15
- 239000007772 electrode material Substances 0.000 claims description 13
- 239000011810 insulating material Substances 0.000 claims description 11
- 239000002184 metal Substances 0.000 claims description 10
- 230000000149 penetrating effect Effects 0.000 claims description 8
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 238000005520 cutting process Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 abstract description 80
- 238000005516 engineering process Methods 0.000 abstract description 4
- 239000011229 interlayer Substances 0.000 abstract description 2
- 230000002349 favourable effect Effects 0.000 abstract 1
- 230000008021 deposition Effects 0.000 description 4
- 230000035515 penetration Effects 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 238000013500 data storage Methods 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/20—Programmable ROM [PROM] devices comprising field-effect components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
- H10B63/845—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
- H10B61/10—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having two electrodes, e.g. diodes or MIM elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/10—Phase change RAM [PCRAM, PRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B99/00—Subject matter not provided for in other groups of this subclass
- H10B99/16—Subject matter not provided for in other groups of this subclass comprising memory cells having diodes
Landscapes
- Semiconductor Memories (AREA)
Abstract
高密度三维多层存储器及制备方法,涉及存储器的制备技术。本发明的存储器包括底层电路部分以及设置于底层电路部分上方的基础结构体,所述基础结构体由曲线状分割槽分为彼此独立的两个指叉结构,曲线状分割槽内并列设置有至少3个存储单元孔,每个存储单元孔内设置有一个垂直电极,所述存储介质为绝缘介质;在存储单元孔的内壁、第一导电介质层区域,设置有缓冲区,所述缓冲区自存储单元孔的内壁向存储单元孔的轴线凸出,缓冲区与存储介质相接。本发明的存储器存储密度高,层间电阻低,有利于存储器更为稳定的工作。
Description
技术领域
本发明涉及存储器的制备技术。
背景技术
现有技术包括可擦除可编程只读存储器(EPROM),电可擦除可编程只读存储器(EEPROM),闪存,NAND-快闪存储器,硬磁盘、光盘(CD)、数字通用光盘(DVD),蓝光光盘协会注册的蓝光光盘等在内的各种数字存储技术, 50余年来已经广泛用于数据存储。然而,存储介质的寿命通常小于5年到10年。针对大数据存储而开发的反熔丝存储技术,因其非常昂贵且存储密度低,不能满足海量数据存储的需求。
现有技术的三维存储器,在存储密度增大、存储单元面积减小的同时,若垂直电极采用电阻率较高的N-/N+或P-/P+多晶硅,电阻会比较大,将会导致不同层间垂直电极的电位差,也会导致存储单元的串联电阻较大,影响正常存储器工作性能。
发明内容
本发明所要解决的技术问题是,提供一种高密度三维多层存储器,具有高密度、低成本、垂直电极的电阻低等特点。
本发明还提供一种高密度三维多层存储器的制备方法,除所制备得到的存储器具有上述优点以外,还具有工艺简化、成品率高的优点。
本发明解决所述技术问题采用的技术方案是,高密度三维多层存储器,包括底层电路部分以及设置于底层电路部分上方的基础结构体,所述基础结构体由曲线状分割槽分为彼此独立的两个指叉结构,分别称为第一指叉结构和第二指叉结构,所述基础结构体包括自下向上交错重叠的第一导电介质层和绝缘介质层,曲线状分割槽内并列设置有至少3个存储单元孔,每个存储单元孔内设置有一个垂直电极,相邻两个存储单元孔之间为绝缘隔离柱;
垂直电极和指叉结构的第一导电介质层以及二者之间的存储介质形成存储器结构,
所述存储器为PN结型半导体存储器或肖特基半导体存储器;
其特征在于,
所述存储介质为绝缘介质;
在存储单元孔的内壁、第一导电介质层区域,设置有缓冲区,所述缓冲区自存储单元孔的内壁向存储单元孔的轴线凸出,缓冲区与存储介质相接。
所述存储单元孔的侧壁在纵向剖面上的轮廓线为直线。
所述垂直电极与底部电路部分形成电路连接。
第一导电介质的材料为P型半导体,垂直电极的材料为N型半导体,所述缓冲区的材质为掺杂类型与第一导电介质相同且掺杂浓度低于第一导电介质的半导体材料;
或者,第一导电介质层为N型半导体,垂直电极的材料为P型半导体,所述缓冲区的材质为掺杂类型与第一导电介质相同且掺杂浓度低于第一导电介质的半导体材料。
或者,第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属,所述缓冲区的材质为掺杂类型与第一导电介质相同且掺杂浓度低于第一导电介质的半导体材料。
所述存储器为阻变存储器、磁变存储器、相变存储器或铁电存储器。
本发明还提供一种高密度三维多层存储器的制备方法,包括下述步骤:
1)形成基础结构体:以第一导电介质层和绝缘介质层交错重叠的方式,设置预定层数的第一导电介质层和绝缘介质层,形成基础结构体;
2)对基础结构体开槽:在基础结构体上开设一道自顶层到底层贯穿的曲线状分割槽,由此分割槽将基础结构体分割为两个交错且相互分离的指叉结构;
3)在分割槽内设置预定数量的存储单元孔,相邻存储单元孔之间为绝缘介质,存储单元孔内设置垂直电极,垂直电极和指叉结构之间为存储介质层;垂直电极、存储介质和第一导电介质的材料为符合预设的存储器所需的材料,所述预设的存储器为半导体存储器,PN结型半导体和肖特基存储器;
其特征在于,所述步骤3)中,在设置存储介质之前,包括下述步骤:
在分割槽内壁的第一导电介质区域表面设置缓冲区。
所述步骤6)中,所述存储单元孔为穿透基础结构体的通孔。
所述步骤3)包括:
3.1在分割槽内壁的第一导电介质区域表面沉积形成缓冲区,该缓冲区的导电类型与第一导电介质相同且掺杂浓度低于第一导电介质;
3.2在分割槽内填充绝缘介质,然后刻蚀填充的绝缘介质,形成沿分割槽排列的存储单元孔,并且缓冲区暴露于存储单元孔内;
3.3在存储单元孔内壁沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,然后对存储单元孔底部的存储介质层刻蚀出通孔以暴露底部电路;
3.4在存储单元孔内设置垂直电极;
所述导电介质层、中间介质层和垂直电极层的材质为下述各项之一:
(a)第一导电介质层为P型半导体,垂直电极层为N型半导体;
(b)第一导电介质层为N型半导体,垂直电极层为P型半导体;
(c)第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属。
或者,所述步骤3)包括:
(3.1)在分割槽内填充绝缘介质,然后刻蚀填充的绝缘介质,形成沿分割槽排列的存储单元孔;
(3.2)在存储单元孔内壁的第一导电介质区域表面沉积形成缓冲区,该缓冲区的导电类型与第一导电介质相同且掺杂浓度低于第一导电介质;
(3.3)在存储单元孔内沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,然后对存储单元孔底部的存储介质层刻蚀出通孔以暴露底部电路;
(3.4)在存储单元孔内设置垂直电极;
所述导电介质层、中间介质层和垂直电极层的材质为下述各项之一:
(a)第一导电介质层为P型半导体,垂直电极层为N型半导体;
(b)第一导电介质层为N型半导体,垂直电极层为P型半导体;
(c)第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属。
或者,所述步骤3)包括:
(3.1)在分割槽内壁的第一导电介质区域表面沉积形成缓冲区,该缓冲区的导电类型与第一导电介质相同且掺杂浓度低于第一导电介质;
(3.2)在分割槽内壁沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,然后在预定的垂直电极位置处,将存储介质层刻蚀出通孔以暴露底部电路;
(3.3)在分割槽内沉积电极材料,形成电极材料区;
(3.4)刻蚀分割槽内的电极材料区,形成截断电极材料区的隔离孔,隔离孔将电极材料区分割为分离的垂直电极;
(3.5)在隔离孔内填充绝缘材料;
所述导电介质层、中间介质层和垂直电极层的材质为下述各项之一:
(a)第一导电介质层为P型半导体,垂直电极层为N型半导体;
(b)第一导电介质层为N型半导体,垂直电极层为P型半导体;
(c)第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属。
本发明的有益效果是,本发明的存储器存储密度高,层间电阻低,有利于存储器更为稳定的工作。本发明的制备方法工艺成本低,成品率高,本发明的多层 2bits OTP存储单元从半导体深槽通过深井介质隔离而形成,工艺上只需要两次深井刻蚀及填充,并且单元隔离和左右指叉隔离一步完成。由于只有存储单元阵列的最小尺寸由深井刻蚀工艺所限,而隔离槽的最小尺寸只需起到足够绝缘作用即可,因此本发明可获得更高密度。本发明一致性比较好,除极少量牺牲单元以外,存储单元的编程介质不受刻蚀工艺的损害,特别的,本发明工艺参数更容易控制。
附图说明
图1为基础结构体的立体示意图。
图2为本发明的原型结构体的俯视示意图。
图3为本发明的原型结构体的正视方向剖视示意图。
图4为开设了曲线分割槽的原型结构体俯视方向示意图。
图5为开设了曲线分割槽的原型结构体A--A'方向剖视示意图。
图6为实施例1的步骤A1在原型结构体俯视方向示意图。
图7为实施例1步骤A1在原型结构体A--A'方向剖视示意图。
图8为实施例1的步骤A2在原型结构体俯视方向示意图。
图9为实施例1步骤A2在原型结构体A--A'方向剖视示意图。
图10为实施例1的步骤A3在原型结构体俯视方向示意图。
图11为实施例1步骤A3在原型结构体A--A'方向剖视示意图。
图12为实施例1的步骤A4在原型结构体俯视方向示意图。
图13为实施例1步骤A4在原型结构体A--A'方向剖视示意图。
图14为实施例1的步骤A5在原型结构体俯视方向示意图。
图15为实施例1步骤A5在原型结构体A--A'方向剖视示意图。
图16为实施例2的步骤B4在原型结构体俯视方向示意图。
图17为实施例2步骤B4在原型结构体A--A'方向剖视示意图。
图18为实施例2的步骤B5在原型结构体俯视方向示意图。
图19为实施例2步骤B5在原型结构体A--A'方向剖视示意图。
其中,图19a为实施例2的第一种刻蚀状态示意图,图19b为实施例2的第二种刻蚀状态示意图。
图20为实施例2的步骤B6在原型结构体俯视方向示意图。
图21为实施例2步骤B6在原型结构体A--A'方向剖视示意图。
图22为实施例2的步骤B7在原型结构体俯视方向示意图。
图23为实施例2步骤B7在原型结构体A--A'方向剖视示意图。
图24为实施例3的步骤C3在原型结构体俯视方向示意图。
图25为实施例3步骤C3在原型结构体A--A'方向剖视示意图。
图26为实施例3的步骤C4在原型结构体俯视方向示意图。
图27为实施例3步骤C4在原型结构体A--A'方向剖视示意图。
图28为实施例3的步骤C5在原型结构体俯视方向示意图。
图29为实施例3步骤C5在原型结构体A--A'方向剖视示意图。
具体实施方式
理想状态下,刻蚀工艺形成的槽或者孔的顶部与底部宽度一致,但是,实际工艺中,顶部和底部宽度保持一致是非常困难的。本发明的原型结构体A--A'方向剖视示意图按照实际情况示出,分割槽在纵向剖面视图上体现为上宽下窄的梯形。为简化起见,俯视图并未表现出这一梯形结构,特此说明。
本发明的各部分材料可以为下表中1~6项之一:
本发明中,若第一导电介质为半导体,缓冲层为衬底选择性沉积形成的缓冲区,导电类型与第一导电介质相同(同为P型或同为N型)但掺杂浓度低于第一导电介质。若存储器为PN结存储器,垂直电极为P型半导体,第一导电介质为N 型半导体,则缓冲区为低掺杂N型半导体(即N-半导体)。若存储器为肖特基存储器,垂直电极为P型肖特基金属,第一导电介质为N型半导体或与缓冲层形成欧姆接触的金属,则缓冲区为低掺杂N型半导体(即N-半导体)。缓冲层的掺杂浓度与厚度根据器件性能进行优化,如第一导电介质为N型半导体,缓冲层的掺杂浓度通常低于第一导电介质。
实施例1:
本实施例是制备方法的第一个实施例,包括下述步骤:
A1.在底部电路43上形成基础结构体:以第一导电介质层41和绝缘介质层 42交错重叠的方式,设置预定层数的第一导电介质层和绝缘介质层,形成基础结构体,参见图2、图3;
A2.对基础结构体开槽:在基础结构体上开设一道自顶层到底层贯穿的曲线状分割槽,由此分割槽将基础结构体分割为两个交错且相互分离的指叉结构,参见图4、图5;
A3.对位于分割槽内壁的第一导电介质区域进行衬底特异性沉积,在分割槽内壁的第一导电介质表面区域形成低掺杂半导体材质的缓冲区71,参见图6、图7。缓冲区因完全覆盖分割槽内壁的第一导电介质区表面,优选的方式是,对第一导电介质区上下的绝缘介质区亦有部分覆盖,以保证在存储介质被击穿后,垂直电极和第一导电介质之间有缓冲区的作用。
A4.在步骤A3处理后的分割槽内壁沉积绝缘材料作为存储介质,形成覆盖分割槽内壁的存储介质层110,参见图8、图9;在分割槽底部、垂直电极位置处的存储介质层应予以穿透处理,详见后文。
A5.在分割槽内填充电极材料,形成电极材料区,参见图10、图11;
A6、采用掩膜下刻蚀工艺,沿填充有绝缘介质的分割槽刻蚀出隔离孔121。隔离孔将电极材料区分割为多个离散的垂直电极。本发明中,隔离孔的宽度可以做到很小(如10nm及以下),保持不低于绝缘介质击穿厚度(如二氧化硅层的击穿厚度0.5-5nm)即可,参见图12、图13;
A7.在隔离孔内填充绝缘介质141,参见图14、15。
经过步骤A4沉积后,会在分割槽的底部区域形成底部隔离,会将步骤A7设置在存储单元孔内的垂直电极隔离于底部电路,因此需要对沉积在分割槽底部的绝缘介质进行“穿透”处理,使垂直电极和底部电路形成导电连接。
第一种穿透方式是,在步骤A4完成后,将底部区域的绝缘介质刻蚀出通孔至暴露出底部电路,使步骤A5-A7设置的垂直电极与底部电路直接接触,此方式称为刻蚀穿透。
第二种穿透方式是,在步骤A7之前,并不处理底部绝缘介质。设置垂直电极后,在垂直电极和底部电路之间施加击穿电压,击穿存储单元孔内底部、垂直电极和底部电路之间的绝缘介质,形成导电连接。
实施例2:
本实施例是制备方法的第二个实施例,包括下述步骤:
B1.在底部电路43上形成基础结构体:以第一导电介质层41和绝缘介质层 42交错重叠的方式,设置预定层数的第一导电介质层和绝缘介质层,形成基础结构体,参见图2、图3;
B2.对基础结构体开槽:在基础结构体上开设一道自顶层到底层贯穿的曲线状分割槽,由此分割槽将基础结构体分割为两个交错且相互分离的指叉结构,参见图4、图5;
B3.对位于分割槽内壁的第一导电介质表面区域进行衬底特异性沉积,形成低掺杂半导体材质的缓冲区71,参见图6、图7。
B4.在分割槽内填充绝缘介质,参见图16、图17;
B5.刻蚀分割槽内绝缘介质,形成存储单元孔,如图18、图19;图19a示出了一种理想情况的刻蚀,将沉积在分割槽内壁的绝缘介质完全刻蚀。实际上,缓冲区之间的、步骤B4沉积的绝缘介质也可以保留,以降低工艺成本,如图19b。
B6.在存储单元孔内壁沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,如图20和图21。
B7、存储单元孔内设置垂直电极,如图22和图23。
存储单元孔内底部区域绝缘介质的穿透与实施例1同理。
实施例3
本实施例是制备方法的第三个实施例,包括下述步骤:
C1.在底部电路43上形成基础结构体:以第一导电介质层41和绝缘介质层 42交错重叠的方式,设置预定层数的第一导电介质层和绝缘介质层,形成基础结构体,参见图2、图3;
C2.对基础结构体开槽:在基础结构体上开设一道自顶层到底层贯穿的曲线状分割槽,由此分割槽将基础结构体分割为两个交错且相互分离的指叉结构,参见图4、图5;
C3.在分割槽内填充绝缘介质,然后刻蚀绝缘介质形成存储单元孔,参见图 24、图25;
C4.对位于存储单元孔内壁的第一导电介质表面区域进行特异性沉积,形成低掺杂半导体材质的缓冲区,参见图26、图27。
C5.在存储单元孔内壁沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层110,如图28和图29;
C6.存储单元孔内设置垂直电极。
存储单元孔内底部区域绝缘介质的穿透与实施例1同理。
实施例4
本实施例是一种高密度三维多层存储器,其结构可参见制备方法的各图。本实施例包括底层电路部分以及设置于底层电路部分上方的基础结构体,所述基础结构体由曲线状分割槽分为彼此独立的两个指叉结构,分别称为第一指叉结构和第二指叉结构,所述基础结构体包括自下向上交错重叠的第一导电介质层和绝缘介质层,曲线状分割槽内并列设置有至少3个存储单元孔,每个存储单元孔内设置有一个垂直电极,相邻两个存储单元孔之间为绝缘隔离柱;
垂直电极和指叉结构的第一导电介质层以及二者之间的存储介质形成存储器结构,
所述存储器为PN结型半导体存储器或肖特基半导体存储器;
所述存储介质为绝缘介质;
在存储单元孔的内壁、第一导电介质层区域,设置有缓冲区,所述缓冲区自存储单元孔的内壁向存储单元孔的轴线凸出,缓冲区与存储介质相接。所述存储单元孔的侧壁在纵向剖面上的轮廓线为直线,图5的椭圆形虚线区域内的最长直线即为存储单元孔在纵向剖面上的一部分轮廓线。
Claims (10)
1.高密度三维多层存储器,包括底层电路部分以及设置于底层电路部分上方的基础结构体,所述基础结构体由曲线状分割槽分为彼此独立的两个指叉结构,分别称为第一指叉结构和第二指叉结构,所述基础结构体包括自下向上交错重叠的第一导电介质层和绝缘介质层,曲线状分割槽内并列设置有至少3个存储单元孔,每个存储单元孔内设置有一个垂直电极,相邻两个存储单元孔之间为绝缘隔离柱;
垂直电极和指叉结构的第一导电介质层以及二者之间的存储介质形成存储器结构,
所述存储器为PN结型半导体存储器或肖特基半导体存储器;
其特征在于,
所述存储介质为绝缘介质;
在存储单元孔的内壁、第一导电介质层区域,设置有缓冲区,所述缓冲区自存储单元孔的内壁向存储单元孔的轴线凸出,缓冲区与存储介质相接。
2.如权利要求1所述的高密度三维多层存储器,其特征在于,所述存储单元孔的侧壁在纵向剖面上的轮廓线为直线。
3.如权利要求1所述的高密度三维多层存储器,其特征在于,所述垂直电极与底部电路部分形成电路连接。
4.如权利要求1所述的高密度三维多层存储器,其特征在于,
第一导电介质的材料为P型半导体,垂直电极的材料为N型半导体,所述缓冲区的材质为掺杂类型与第一导电介质相同且掺杂浓度低于第一导电介质的半导体材料;
或者,第一导电介质层为N型半导体,垂直电极的材料为P型半导体,所述缓冲区的材质为掺杂类型与第一导电介质相同且掺杂浓度低于第一导电介质的半导体材料。
或者,第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属,所述缓冲区的材质为掺杂类型与第一导电介质相同且掺杂浓度低于第一导电介质的半导体材料。
5.如权利要求1所述的高密度三维多层存储器,其特征在于,所述存储器为阻变存储器、磁变存储器、相变存储器或铁电存储器。
6.高密度三维多层存储器的制备方法,包括下述步骤:
1)形成基础结构体:以第一导电介质层和绝缘介质层交错重叠的方式,设置预定层数的第一导电介质层和绝缘介质层,形成基础结构体;
2)对基础结构体开槽:在基础结构体上开设一道自顶层到底层贯穿的曲线状分割槽,由此分割槽将基础结构体分割为两个交错且相互分离的指叉结构;
3)在分割槽内设置预定数量的存储单元孔,相邻存储单元孔之间为绝缘介质,存储单元孔内设置垂直电极,垂直电极和指叉结构之间为存储介质层;垂直电极、存储介质和第一导电介质的材料为符合预设的存储器所需的材料,所述存储器为PN结型半导体存储器或肖特基半导体存储器;
其特征在于,所述步骤3)中,在设置存储介质之前,包括下述步骤:
在分割槽内壁的第一导电介质区域表面设置缓冲区。
7.如权利要求4所述的高密度三维多层存储器的制备方法,其特征在于,所述步骤6)中,所述存储单元孔为穿透基础结构体的通孔。
8.如权利要求4所述的高密度三维多层存储器的制备方法,其特征在于,
所述步骤3)包括:
3.1在分割槽内壁的第一导电介质区域表面沉积形成缓冲区,该缓冲区的导电类型与第一导电介质相同且掺杂浓度低于第一导电介质;
3.2在分割槽内填充绝缘介质,然后刻蚀填充的绝缘介质,形成沿分割槽排列的存储单元孔,并且缓冲区暴露于存储单元孔内;
3.3在存储单元孔内壁沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,然后对存储单元孔底部的存储介质层刻蚀出通孔以暴露底部电路;
3.4在存储单元孔内设置垂直电极;
所述导电介质层、中间介质层和垂直电极层的材质为下述各项之一:
(a)第一导电介质层为P型半导体,垂直电极层为N型半导体;
(b)第一导电介质层为N型半导体,垂直电极层为P型半导体;
(c)第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属。
9.如权利要求4所述的高密度三维多层存储器的制备方法,其特征在于,所述步骤3)包括:
(3.1)在分割槽内填充绝缘介质,然后刻蚀填充的绝缘介质,形成沿分割槽排列的存储单元孔;
(3.2)在存储单元孔内壁的第一导电介质区域表面沉积形成缓冲区,该缓冲区的导电类型与第一导电介质相同且掺杂浓度低于第一导电介质;
(3.3)在存储单元孔内沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,然后对存储单元孔底部的存储介质层刻蚀出通孔以暴露底部电路;
(3.4)在存储单元孔内设置垂直电极;
所述导电介质层、中间介质层和垂直电极层的材质为下述各项之一:
(a)第一导电介质层为P型半导体,垂直电极层为N型半导体;
(b)第一导电介质层为N型半导体,垂直电极层为P型半导体;
(c)第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属。
10.如权利要求4所述的高密度三维多层存储器的制备方法,其特征在于,所述步骤3)包括:
(3.1)在分割槽内壁的第一导电介质区域表面沉积形成缓冲区,该缓冲区的导电类型与第一导电介质相同且掺杂浓度低于第一导电介质;
(3.2)在分割槽内壁沉积绝缘材料作为存储介质,形成覆盖存储单元孔内壁的存储介质层,然后在预定的垂直电极位置处,将存储介质层刻蚀出通孔以暴露底部电路;
(3.3)在分割槽内沉积电极材料,形成电极材料区;
(3.4)刻蚀分割槽内的电极材料区,形成截断电极材料区的隔离孔,隔离孔将电极材料区分割为分离的垂直电极;
(3.5)在隔离孔内填充绝缘材料;
所述导电介质层、中间介质层和垂直电极层的材质为下述各项之一:
(a)第一导电介质层为P型半导体,垂直电极层为N型半导体;
(b)第一导电介质层为N型半导体,垂直电极层为P型半导体;
(c)第一导电介质层的材料为满足肖特基二极管所需的半导体材料,所述垂直电极的材料为满足肖特基二极管所需的金属。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110625260.8A CN113644074B (zh) | 2021-06-04 | 2021-06-04 | 高密度三维多层存储器及制备方法 |
US17/998,523 US20240224540A1 (en) | 2021-06-04 | 2021-10-08 | High-density three-dimensional multilayer memory and fabrication method |
PCT/CN2021/122565 WO2022252461A1 (zh) | 2021-06-04 | 2021-10-08 | 高密度三维多层存储器及制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110625260.8A CN113644074B (zh) | 2021-06-04 | 2021-06-04 | 高密度三维多层存储器及制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113644074A true CN113644074A (zh) | 2021-11-12 |
CN113644074B CN113644074B (zh) | 2023-12-15 |
Family
ID=78415921
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110625260.8A Active CN113644074B (zh) | 2021-06-04 | 2021-06-04 | 高密度三维多层存储器及制备方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240224540A1 (zh) |
CN (1) | CN113644074B (zh) |
WO (1) | WO2022252461A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114649327A (zh) * | 2022-05-13 | 2022-06-21 | 成都皮兆永存科技有限公司 | 低阻互联高密度三维存储器件及制备方法 |
WO2023097935A1 (zh) * | 2021-12-01 | 2023-06-08 | 成都皮兆永存科技有限公司 | 低阻硅化物互联三维多层存储器及制备方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130168752A1 (en) * | 2011-12-28 | 2013-07-04 | Min-Soo Kim | Nonvolatile memory device and method for fabricating the same |
KR20150114102A (ko) * | 2014-03-31 | 2015-10-12 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
CN109545787A (zh) * | 2018-09-25 | 2019-03-29 | 成都皮兆永存科技有限公司 | 三维可编程存储器的制备方法 |
CN109686703A (zh) * | 2018-09-25 | 2019-04-26 | 成都皮兆永存科技有限公司 | 可编程存储器的制备方法 |
CN109887923A (zh) * | 2019-02-03 | 2019-06-14 | 成都皮兆永存科技有限公司 | 三维可编程存储器制备方法 |
CN112397524A (zh) * | 2019-08-13 | 2021-02-23 | 美光科技公司 | 在导电层面中具有导电轨的三维存储器以及相关设备、系统及方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011016196A1 (ja) * | 2009-08-03 | 2011-02-10 | パナソニック株式会社 | 半導体メモリの製造方法 |
US10192878B1 (en) * | 2017-09-14 | 2019-01-29 | Sandisk Technologies Llc | Three-dimensional memory device with self-aligned multi-level drain select gate electrodes |
KR20210029871A (ko) * | 2019-09-06 | 2021-03-17 | 삼성전자주식회사 | 정보 저장 패턴을 포함하는 반도체 소자 |
-
2021
- 2021-06-04 CN CN202110625260.8A patent/CN113644074B/zh active Active
- 2021-10-08 WO PCT/CN2021/122565 patent/WO2022252461A1/zh active Application Filing
- 2021-10-08 US US17/998,523 patent/US20240224540A1/en active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130168752A1 (en) * | 2011-12-28 | 2013-07-04 | Min-Soo Kim | Nonvolatile memory device and method for fabricating the same |
KR20150114102A (ko) * | 2014-03-31 | 2015-10-12 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
CN109545787A (zh) * | 2018-09-25 | 2019-03-29 | 成都皮兆永存科技有限公司 | 三维可编程存储器的制备方法 |
CN109686703A (zh) * | 2018-09-25 | 2019-04-26 | 成都皮兆永存科技有限公司 | 可编程存储器的制备方法 |
CN109887923A (zh) * | 2019-02-03 | 2019-06-14 | 成都皮兆永存科技有限公司 | 三维可编程存储器制备方法 |
WO2020156039A1 (zh) * | 2019-02-03 | 2020-08-06 | 成都皮兆永存科技有限公司 | 三维可编程存储器制备方法 |
CN112397524A (zh) * | 2019-08-13 | 2021-02-23 | 美光科技公司 | 在导电层面中具有导电轨的三维存储器以及相关设备、系统及方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023097935A1 (zh) * | 2021-12-01 | 2023-06-08 | 成都皮兆永存科技有限公司 | 低阻硅化物互联三维多层存储器及制备方法 |
CN114649327A (zh) * | 2022-05-13 | 2022-06-21 | 成都皮兆永存科技有限公司 | 低阻互联高密度三维存储器件及制备方法 |
WO2023216632A1 (zh) * | 2022-05-13 | 2023-11-16 | 成都皮兆永存科技有限公司 | 低阻互联高密度三维存储器件及制备方法 |
Also Published As
Publication number | Publication date |
---|---|
US20240224540A1 (en) | 2024-07-04 |
WO2022252461A1 (zh) | 2022-12-08 |
CN113644074B (zh) | 2023-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10192929B2 (en) | Three-dimensional memory devices having through-stack contact via structures and method of making thereof | |
CN109075175B (zh) | 三维存储装置中的阶梯区域之间的直通存储级通孔结构及其制备方法 | |
US10177164B2 (en) | Semiconductor device | |
KR101941803B1 (ko) | 허니콤 셀 구조 3차원 비휘발성 메모리 디바이스 | |
CN109545787B (zh) | 三维可编程存储器的制备方法 | |
TW201901859A (zh) | 動態隨機存取記憶體及其製造方法 | |
CN113644074B (zh) | 高密度三维多层存储器及制备方法 | |
JP2000100979A (ja) | 電気的にプログラム可能な不揮発性メモリセル装置及びこの不揮発性メモリセル装置を製造する方法 | |
WO2022174593A1 (zh) | 全自对准高密度3d多层存储器的制备方法 | |
WO2017044166A1 (en) | Three-dimensional resistive random access memory containing self-aligned memory elements | |
CN114730736A (zh) | 具有被穿孔介电壕沟结构包围的通孔结构的三维存储器器件及其制造方法 | |
KR20180018239A (ko) | 반도체 메모리 장치 | |
CN113540097A (zh) | 高密度三维多层存储器及制备方法 | |
US20240244826A1 (en) | Semiconductor device having transistor device of three-dimensional structure | |
CN113035874A (zh) | 高密度三维可编程存储器的制备方法 | |
CN114400215A (zh) | 低阻硅化物互联三维多层存储器及制备方法 | |
CN111584495A (zh) | 电阻式随机存取存储器及其制造方法 | |
CN113437070B (zh) | 半导体装置及其形成方法 | |
US11456254B2 (en) | Three-dimensional semiconductor memory device | |
US7705341B2 (en) | Phase change memory device using PNP-BJT for preventing change in phase change layer composition and widening bit line sensing margin | |
US20240315009A1 (en) | Semiconductor memory device | |
US20240196596A1 (en) | Semiconductor memory devices | |
TWI825769B (zh) | 半導體記憶體裝置 | |
TW202220182A (zh) | 記憶體裝置及其製造方法 | |
KR20230155998A (ko) | 반도체 소자 및 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |