CN113570993A - 数据驱动器、包括该数据驱动器的显示设备 - Google Patents

数据驱动器、包括该数据驱动器的显示设备 Download PDF

Info

Publication number
CN113570993A
CN113570993A CN202110467251.0A CN202110467251A CN113570993A CN 113570993 A CN113570993 A CN 113570993A CN 202110467251 A CN202110467251 A CN 202110467251A CN 113570993 A CN113570993 A CN 113570993A
Authority
CN
China
Prior art keywords
data
type transistor
buffer
current
bias current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110467251.0A
Other languages
English (en)
Inventor
黄英秀
高俊哲
权五照
金贞敏
柳凤铉
李炯玟
崔升勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Korea University Research and Business Foundation
Samsung Display Co Ltd
Original Assignee
Korea University Research and Business Foundation
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Korea University Research and Business Foundation, Samsung Display Co Ltd filed Critical Korea University Research and Business Foundation
Publication of CN113570993A publication Critical patent/CN113570993A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及数据驱动器和包括该数据驱动器的显示设备。该数据驱动器包括数模转换器、缓冲器和缓冲器控制器。数模转换器被配置成接收具有数字类型的数据信号并且将数据信号转换成具有模拟类型的数据电压。缓冲器被配置成缓冲数据电压并且输出数据电压。缓冲器控制器被配置成基于数据信号的先前线数据和数据信号的当前线数据来确定缓冲器的参数。

Description

数据驱动器、包括该数据驱动器的显示设备
技术领域
本发明构思的示例实施例涉及数据驱动器、包括该数据驱动器的显示设备以及使用该显示设备驱动显示面板的方法。更具体地,本发明构思的示例实施例涉及比较先前线数据和当前线数据以改变缓冲器的参数的数据驱动器、包括该数据驱动器的显示设备以及使用该显示设备驱动显示面板的方法。
背景技术
通常,显示设备包括显示面板和显示面板驱动器。显示面板基于输入图像数据显示图像。显示面板包括多条栅线、多条数据线和多个像素。显示面板驱动器包括栅驱动器、数据驱动器和驱动控制器。栅驱动器将栅信号输出到栅线。数据驱动器将数据电压输出到数据线。驱动控制器控制栅驱动器和数据驱动器。
数据驱动器包括缓冲器。缓冲器可以在给定时间(例如,1H时间)内将数据电压传输到像素电路。随着显示面板的分辨率增加,1H时间被缩短并且缓冲器的偏置电流增加,以在缩短的1H时间内将数据电压传输到像素电路。当缓冲器的偏置电流增加时,可能增加显示设备的功耗。
发明内容
本发明构思的示例实施例提供了一种数据驱动器,该数据驱动器比较先前线数据和当前线数据以改变缓冲器的参数,以降低显示设备的功耗。
本发明构思的示例实施例还提供一种包括该数据驱动器的显示设备。
本发明构思的示例实施例还提供一种使用该显示设备驱动显示面板的方法。
在根据本发明构思的数据驱动器的示例实施例中,数据驱动器包括数模转换器、缓冲器和缓冲器控制器。数模转换器被配置成接收具有数字类型的数据信号并且将数据信号转换成具有模拟类型的数据电压。缓冲器被配置成缓冲数据电压并且输出数据电压。缓冲器控制器被配置成基于数据信号的先前线数据和数据信号的当前线数据来确定缓冲器的参数。
在示例实施例中,缓冲器控制器可以是被配置成计算先前线数据与当前线数据之间的差的减法器。
在示例实施例中,缓冲器控制器可以被配置成基于先前线数据和当前线数据来确定偏置电流。
在示例实施例中,缓冲器可以包括:第一电流源,连接到第一电力电压端子和第一节点,并且被配置成具有第一偏置电流;第二电流源,连接到第一电力电压端子和第一节点,并且被配置成具有与第一偏置电流不同的第二偏置电流;和第一开关,连接在第二电流源与第一节点之间。
在示例实施例中,缓冲器可以进一步包括:1-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有第一偏置电流;2-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有第二偏置电流;和1-2开关,连接在第二节点与2-2电流源之间。
在示例实施例中,缓冲器可以进一步包括:第三电流源,连接在第一电力电压端子和第一节点之间,并且被配置成具有与第一偏置电流和第二偏置电流不同的第三偏置电流;和第二开关,连接在第三电流源与第一节点之间。
在示例实施例中,缓冲器可以进一步包括:3-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有第三偏置电流;和2-2开关,连接在第二节点与3-2电流源之间。
在示例实施例中,缓冲器可以包括:差分输入部分,被配置成接收输入电压;电力供给器,被配置成将偏置电流提供到差分输入部分;放大器,被配置成放大输入电压;和输出部分,被配置成输出放大后的输入电压作为输出电压。
在示例实施例中,差分输入部分可以包括:第一p型晶体管,连接到第一输入端子;第一n型晶体管,连接到第一输入端子;第二p型晶体管,连接到第二输入端子并且连接到第一p型晶体管;和第二n型晶体管,连接到第二输入端子并且连接到第一n型晶体管。
在示例实施例中,电力供给器可以包括:第一电流源,连接到第一电力电压端子和第一节点,并且被配置成具有第一偏置电流;第二电流源,连接到第一电力电压端子和第一节点,并且被配置成具有与第一偏置电流不同的第二偏置电流;第一开关,连接在第二电流源与第一节点之间;1-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有第一偏置电流;2-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有第二偏置电流;和1-2开关,连接在第二节点与2-2电流源之间。第一p型晶体管和第二p型晶体管可以在第一节点处连接。第一n型晶体管和第二n型晶体管可以在第二节点处连接。
在示例实施例中,放大器可以包括:第七p型晶体管和第八p型晶体管,被配置成接收第一电压;第七n型晶体管和第八n型晶体管,被配置成接收第二电压;第三p型晶体管和第五p型晶体管,彼此串联连接在第一电力电压端子与第七p型晶体管之间;第四p型晶体管和第六p型晶体管,彼此串联连接在第一电力电压端子与第八p型晶体管之间;第三n型晶体管和第五n型晶体管,彼此串联连接在第七n型晶体管与第二电力电压端子之间;和第四n型晶体管和第六n型晶体管,彼此串联连接在第八n型晶体管与第二电力电压端子之间。
在示例实施例中,输出部分可以包括:第九p型晶体管,连接在第一电力电压端子与输出端子之间;第九n型晶体管,连接在输出端子与第二电力电压端子之间;第一电容器,包括连接到第四p型晶体管和第六p型晶体管的第一电极以及连接到输出端子的第二电极;和第二电容器,包括连接到第四n型晶体管和第六n型晶体管的第一电极以及连接到输出端子的第二电极。
在示例实施例中,数据驱动器可以进一步包括:存储器,被配置成接收当前线数据,将当前线数据延迟一个线时段以生成先前线数据,并且将先前线数据输出到缓冲器控制器。
在示例实施例中,存储器可以包括触发器。
在示例实施例中,当前线数据可以具有N位。缓冲器控制器可以被配置成将当前线数据的高M位与先前线数据的高M位进行比较。N是正整数。M是小于N的正整数。
在根据本发明构思的显示设备的示例实施例中,显示设备包括显示面板、驱动控制器、数据驱动器和缓冲器控制器。显示面板被配置成基于输入图像数据显示图像。驱动控制器被配置成基于输入图像数据生成具有数字类型的数据信号。数据驱动器包括数模转换器和缓冲器,数模转换器被配置成接收数据信号并且将数据信号转换成具有模拟类型的数据电压,缓冲器被配置成缓冲数据电压并且将数据电压输出到显示面板。缓冲器控制器被配置成基于数据信号的先前线数据和数据信号的当前线数据来确定缓冲器的参数。
在示例实施例中,缓冲器控制器可以被配置成基于先前线数据和当前线数据来确定偏置电流。
在示例实施例中,缓冲器控制器可以被布置在数据驱动器中。
在示例实施例中,缓冲器控制器可以被布置在驱动控制器中。
在根据本发明构思的驱动显示面板的方法的示例实施例中,该方法包括:基于输入图像数据生成具有数字类型的数据信号,基于输入图像数据的先前线数据和输入图像数据的当前线数据,确定缓冲器的偏置电流;将数据信号转换成具有模拟类型的数据电压,并且通过偏置电流利用缓冲器对数据电压进行缓冲,并且将数据电压输出到显示面板。
根据数据驱动器、显示设备和驱动显示面板的方法,可以比较先前线数据和当前线数据以改变缓冲器的参数,使得可以降低缓冲器的功耗并且缓冲器可以具有高的摆率。因此,可以在降低显示设备的功耗的同时高度维持显示设备的显示质量。
另外,用于调节缓冲器的参数的缓冲器控制器电路被布置在数模转换器的先前级处,使得缓冲器控制器电路可以被实现为由低电压操作的数字电路。因此,由于缓冲器控制器电路而引起的数据驱动器的面积的增加可以被最小化。
附图说明
通过参照附图详细描述本发明构思的示例实施例,本发明构思的以上和其他特征将变得更显而易见。
图1是图示出根据本发明构思的示例实施例的显示设备的框图。
图2是图示出图1的数据驱动器的框图。
图3是图示出图1的数据驱动器的数模转换器、存储器、缓冲器控制器和缓冲器的概念图。
图4是图示出图1的数据驱动器的数模转换器、触发器、减法器和缓冲器的概念图。
图5是图示出图2的缓冲器的电路图。
图6是图示出当先前线数据与当前线数据之间的差是小的时从图2的缓冲器输出的数据电压的波形的概念图。
图7是图示出当先前线数据与当前线数据之间的差是大的时从图2的缓冲器输出的数据电压的波形的概念图。
图8是图示出图2的缓冲器的根据先前线数据与当前线数据之间的差的绝对值的偏置电流的表。
图9是图示出根据本发明构思的示例实施例的显示设备的缓冲器的电路图。
图10是图示出根据本发明构思的示例实施例的数据驱动器的数模转换器和缓冲器以及显示设备的存储器和缓冲器控制器的概念图。
具体实施方式
在下文中,将参照附图详细地说明本发明构思。
图1是图示出根据本发明构思的示例实施例的显示设备的框图。
参照图1,显示设备包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅驱动器300、伽马参考电压生成器400和数据驱动器500。
例如,驱动控制器200和数据驱动器500可以一体地形成。例如,驱动控制器200、伽马参考电压生成器400和数据驱动器500可以一体地形成。至少包括一体地形成的驱动控制器200和数据驱动器500的驱动模块可以是时序控制器嵌入式数据驱动器(TED)。
显示面板100具有显示图像的显示区和与显示区邻近的外围区。
显示面板100包括多条栅线GL、多条数据线DL以及连接到栅线GL和数据线DL的多个像素P。栅线GL在第一方向D1上延伸,并且数据线DL在与第一方向D1交叉的第二方向D2上延伸。
驱动控制器200从外部设备接收输入图像数据IMG和输入控制信号CONT。输入图像数据IMG可以包括红色图像数据、绿色图像数据和蓝色图像数据。输入图像数据IMG可以进一步包括白色图像数据。输入图像数据IMG可以包括品红色图像数据、黄色图像数据和青色图像数据。输入控制信号CONT可以包括主时钟信号和数据使能信号。输入控制信号CONT可以进一步包括垂直同步信号和水平同步信号。
驱动控制器200基于输入图像数据IMG和输入控制信号CONT生成第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3和数据信号DATA。
驱动控制器200基于输入控制信号CONT生成用于控制栅驱动器300的操作的第一控制信号CONT1,并且将第一控制信号CONT1输出到栅驱动器300。第一控制信号CONT1可以包括垂直起始信号和栅时钟信号。
驱动控制器200基于输入控制信号CONT生成用于控制数据驱动器500的操作的第二控制信号CONT2,并且将第二控制信号CONT2输出到数据驱动器500。第二控制信号CONT2可以包括水平起始信号和负载信号。
驱动控制器200基于输入图像数据IMG生成数据信号DATA。驱动控制器200将数据信号DATA输出到数据驱动器500。
驱动控制器200基于输入控制信号CONT生成用于控制伽马参考电压生成器400的操作的第三控制信号CONT3,并且将第三控制信号CONT3输出到伽马参考电压生成器400。
栅驱动器300响应于从驱动控制器200接收的第一控制信号CONT1生成驱动栅线GL的栅信号。栅驱动器300将栅信号输出到栅线GL。例如,栅驱动器300可以顺序地将栅信号输出到栅线GL。例如,栅驱动器300可以被安装在显示面板100的外围区上。例如,栅驱动器300可以被集成在显示面板100的外围区上。
伽马参考电压生成器400响应于从驱动控制器200接收的第三控制信号CONT3生成伽马参考电压VGREF。伽马参考电压生成器400将伽马参考电压VGREF提供到数据驱动器500。伽马参考电压VGREF具有与数据信号DATA的电平相对应的值。
在示例实施例中,伽马参考电压生成器400可以被布置在驱动控制器200中或数据驱动器500中。
数据驱动器500从驱动控制器200接收第二控制信号CONT2和数据信号DATA,并且从伽马参考电压生成器400接收伽马参考电压VGREF。数据驱动器500使用伽马参考电压VGREF将数据信号DATA转换成具有模拟类型的数据电压。数据驱动器500将数据电压输出到数据线DL。
参照图2至图8详细说明数据驱动器500的结构和操作。
图2是图示出图1的数据驱动器500的框图。
一起参照图1和图2,数据驱动器500可以包括移位寄存器520、锁存器540、数模转换器(DAC)560和多个缓冲器B1至BX。
移位寄存器520顺序地移位数据信号DATA。
锁存器540接收数据信号DATA并且临时存储数据信号DATA。
数模转换器560基于伽马参考电压VGREF将具有数字类型的数据信号DATA转换成具有模拟类型的数据电压。数模转换器560可以包括用于增加数据信号DATA的电平的电平移位器。
缓冲器B1至BX缓冲数据电压并且将数据电压输出到显示面板100的数据线DL。缓冲器B1至BX可以以一对一连接而连接到数据线DL。缓冲器B1至BX的数量可以与数据线DL的数量相同。
图3是图示出图1的数据驱动器500的数模转换器N-BIT DAC1、存储器MEM、缓冲器控制器580和缓冲器B1的概念图。
参照图1至图3,数据驱动器500可以包括数模转换器N-BIT DAC1、缓冲器B1和缓冲器控制器580(有时被称为缓冲器控制器电路580)。数模转换器N-BIT DAC1可以接收具有数字类型的数据信号(例如,数据信号N-BIT DATA),并且将数据信号(例如,数据信号N-BITDATA)转换成具有模拟类型的数据电压VD。缓冲器B1可以缓冲数据电压VD并且输出数据电压VD。缓冲器控制器580可以基于数据信号(例如,数据信号N-BIT DATA)的先前线数据和数据信号(例如,数据信号N-BIT DATA)的当前线数据来确定缓冲器B1的参数PAR。
缓冲器控制器580可以将缓冲器B1的参数PAR输出到缓冲器B1。可以为每个缓冲器B1至BX布置缓冲器控制器电路580。因此,缓冲器控制器电路580的数量可以与缓冲器B1至BX的数量相同。
数据驱动器500可以进一步包括存储器MEM。存储器MEM可以接收当前线数据PRESENT DATA并且将当前线数据PRESENT DATA延迟一个线时段以生成先前线数据PREVIOUS DATA。存储器MEM可以将先前线数据PREVIOUS DATA输出到缓冲器控制器580。
例如,当前线数据PRESENT DATA可以具有N位。例如,缓冲器控制器580可以将当前线数据PRESENT DATA的高M位与先前线数据PREVIOUS DATA的高M位进行比较。在本文中,存储器MEM可以接收当前线数据PRESENT DATA的高M位,并且输出先前线数据PREVIOUS DATA的高M位。在本文中,N可以是自然数。M可以是小于N的自然数。
当将当前线数据PRESENT DATA的高M位与先前线数据PREVIOUS DATA的高M位进行比较时,当前线数据PRESENT DATA与先前线数据PREVIOUS DATA之间的差可以使用小的负载来确定。当将当前线数据PRESENT DATA的高M位与先前线数据PREVIOUS DATA的高M位进行比较时,存储器MEM的大小可以减小,并且用于操作缓冲器控制器580的功耗可以降低。
可替代地,缓冲器控制器580可以将当前线数据PRESENT DATA的N位与先前线数据的N位进行比较。如果对由于存储器MEM的大小以及缓冲器控制器580的操作导致的负载或功耗没有限制,则缓冲器控制器580可以将当前线数据PRESENT DATA的N位与先前线数据PREVIOUS DATA的N位进行比较,使得可以更精确地控制缓冲器B1的参数PAR。
图4是图示出图1的数据驱动器500的数模转换器N-BIT DAC1、触发器FF、减法器582和缓冲器B1的概念图。图4可以图示出包括图3的元件的具体示例的电路。
参照图1至图4,缓冲器控制器的示例可以是计算先前线数据PREVIOUS DATA与当前线数据PRESENT DATA之间的差的减法器582。例如,减法器582可以计算先前线数据PREVIOUS DATA与当前线数据PRESENT DATA之间的差的绝对值。减法器582可以基于先前线数据PREVIOUS DATA与当前线数据PRESENT DATA之间的差的绝对值来确定缓冲器B1的偏置电流IB。
缓冲器B1可以具有根据先前线数据PREVIOUS DATA和当前线数据PRESENT DATA而变化的偏置电流IB。例如,随着先前线数据PREVIOUS DATA与当前线数据PRESENT DATA之间的差的绝对值增加,缓冲器B1的与当前线数据PRESENT DATA相对应的偏置电流IB可以增加。相反,随着先前线数据PREVIOUS DATA与当前线数据PRESENT DATA之间的差的绝对值减小,缓冲器B1的与当前线数据PRESENT DATA相对应的偏置电流IB可以减小。
例如,存储器的示例可以是触发器FF。触发器FF的大小可以与当前线数据PRESENTDATA的高M位相对应。
图5是图示出图2的缓冲器B1的电路图。
参照图1至图5,缓冲器(例如,缓冲器B1)可以包括差分输入部分20、电力供给器40A和40B、放大器60和输出部分80。
差分输入部分20可以接收输入电压VIN(+)和VIN(-)。输入电压VIN(+)和VIN(-)可以具有差分类型。
电力供给器40A和40B可以将偏置电流IB提供到差分输入部分20。
放大器60可以从差分输入部分20接收输入电压VIN(+)和VIN(-),并且放大输入电压VIN(+)和VIN(-)。
输出部分80可以输出放大的输入电压作为输出电压VOUT。
差分输入部分20可以包括连接到接收第一差分输入电压VIN(+)的第一输入端子的第一p型晶体管P1以及连接到第一输入端子的第一n型晶体管N1。差分输入部分20可以进一步包括连接到接收第二差分输入电压VIN(-)的第二输入端子并且连接到第一p型晶体管P1的第二p型晶体管P2以及连接到第二输入端子并且连接到第一n型晶体管N1的第二n型晶体管N2。
电力供给器40A和40B可以包括连接在接收第一电力电压VDD的第一电力电压端子与第一节点之间的第一电流源IB11、连接在第一电力电压端子与第一节点之间的第二电流源IB21以及连接在第二电流源IB21与第一节点之间的第一开关SW11。第一电流源IB11可以具有第一偏置电流。第二电流源IB21可以具有与第一偏置电流不同的第二偏置电流。
例如,第一电流源IB11的第一偏置电流可以被表示为第一偏置电流IB1,并且第二电流源IB21的第二偏置电流可以被表示为第二偏置电流IB2。例如,第一偏置电流IB1可以大于第二偏置电流IB2。
第一开关SW11可以通过缓冲器控制器580的第一开关控制信号CTRL1来接通和断开。当第一开关SW11断开时,缓冲器B1的偏置电流可以是第一偏置电流IB1。当第一开关SW11接通时,缓冲器B1的偏置电流可以是第一偏置电流IB1和第二偏置电流IB2的和IB1+IB2。
电力供给器40A和40B可以进一步包括连接在第二节点与接收第二电力电压VSS的第二电力电压端子之间的1-2电流源IB12、连接在第二节点与第二电力电压端子之间的2-2电流源IB22以及连接在第二节点与2-2电流源IB22之间的1-2开关SW12。1-2电流源IB12可以具有第一偏置电流IB1。2-2电流源IB22可以具有第二偏置电流IB2。
与第一开关SW11相同地,1-2开关SW12可以由第一开关控制信号CTRL1来控制。
适当地,第一电流源IB11和1-2电流源IB12的电流IB1可以彼此相同。然而,实际上,第一电流源IB11和1-2电流源IB12的电流IB1可以彼此略微不同。
适当地,第二电流源IB21和2-2电流源IB22的电流IB2可以彼此相同。然而,实际上,第二电流源IB21和2-2电流源IB22的电流IB2可以彼此略微不同。
在本示例实施例中,电力供给器40A和40B可以进一步包括连接在第一电力电压端子与第一节点之间的第三电流源IB31和连接在第三电流源IB31与第一节点之间的第二开关SW21。第三电流源IB31可以具有与第一偏置电流IB1和第二偏置电流IB2不同的第三偏置电流IB3。
例如,第三偏置电流IB3可以小于第一偏置电流IB1和第二偏置电流IB2。
第二开关SW21可以通过缓冲器控制器580的第二开关控制信号CTRL2来接通和断开。当第二开关SW21断开时,缓冲器B1的偏置电流可以是第一偏置电流IB1。当第二开关SW21接通时,缓冲器B1的偏置电流可以是第一偏置电流IB1和第三偏置电流IB3的和IB1+IB3。
当第一开关SW11和第二开关SW21两者接通时,缓冲器B1的偏置电流可以是第一偏置电流IB1、第二偏置电流IB2和第三偏置电流IB3的和IB1+IB2+IB3。
在本示例实施例中,电力供给器40A和40B可以进一步包括连接在第二节点与第二电力电压端子之间的3-2电流源IB32和连接在第二节点与3-2电流源IB32之间的2-2开关SW22。3-2电流源IB32可以具有第三偏置电流IB3。
与第二开关SW21相同地,2-2开关SW22可以由第二开关控制信号CTRL2来控制。
适当地,第三电流源IB31和3-2电流源IB32的电流IB3可以彼此相同。然而,实际上,第三电流源IB31和3-2电流源IB32的电流IB3可以彼此略微不同。
放大器60可以包括接收第一电压VBP的第七p型晶体管P7和第八p型晶体管P8、接收第二电压VBN的第七n型晶体管N7和第八n型晶体管N8。放大器60可以进一步包括在第一电力电压端子与第七p型晶体管P7之间彼此串联连接的第三p型晶体管P3和第五p型晶体管P5。放大器60可以进一步包括在第一电力电压端子与第八p型晶体管P8之间彼此串联连接的第四p型晶体管P4和第六p型晶体管P6。放大器60可以进一步包括在第七n型晶体管N7与第二电力电压端子之间彼此串联连接的第三n型晶体管N3和第五n型晶体管N5。放大器60可以进一步包括在第八n型晶体管N8与第二电力电压端子之间彼此串联连接的第四n型晶体管N4和第六n型晶体管N6。
输出部分80可以包括连接在第一电力电压端子与输出输出电压VOUT的输出端子之间的第九p型晶体管P9以及连接在输出端子与第二电力电压端子之间的第九n型晶体管N9。
输出部分80可以进一步包括第一电容器C1,第一电容器C1包括连接到第四p型晶体管P4和第六p型晶体管P6的第一电极以及连接到输出端子的第二电极。输出部分80可以进一步包括第二电容器C2,第二电容器C2包括连接到第四n型晶体管N4和第六n型晶体管N6的第一电极以及连接到输出端子的第二电极。
图6是图示出当先前线数据VA与当前线数据VB之间的差是小的时从图2的缓冲器输出的数据电压VD(参见图3或图4)的波形的概念图。在一个实施例中,图6和图7的先前线数据VA和当前线数据VB是与如以上描述的图3和图4中的先前线数据PREVIOUS DATA和当前线数据PRESENT DATA相同的数据。图7是图示出当先前线数据VA与当前线数据VB之间的差是大的时从图2的缓冲器输出的数据电压VD的波形的概念图。图8是图示出图2的缓冲器的根据先前线数据VA与当前线数据VB之间的差的绝对值的偏置电流IB的表。
在图6中,第一曲线CV1表示当偏置电流IB被设置成第一偏置电流IB1、第二偏置电流IB2和第三偏置电流IB3的和IB1+IB2+IB3时的数据电压,并且第二曲线CV2表示当偏置电流IB被设置成第一偏置电流IB1时的数据电压。
在图7中,第三曲线CV3表示当偏置电流IB被设置成第一偏置电流IB1、第二偏置电流IB2和第三偏置电流IB3的和IB1+IB2+IB3时的数据电压,并且第四曲线CV4表示当偏置电流IB被设置成第一偏置电流IB1时的数据电压。
在图6中,先前线数据VA与当前线数据VB之间的差的绝对值是小的,使得即使偏置电流IB被设置成小的,数据电压也可以在1H时段内充分地被传输到像素,例如,参见第二曲线CV2。
例如,在图6中,偏置电流IB可以被设置成第一偏置电流IB1,并且图5中的第一开关SW11、1-2开关SW12、第二开关SW21和2-2开关SW22可以断开。
相反,在图7中,先前线数据VA与当前线数据VB之间的差的绝对值是大的,使得如果偏置电流IB被设置成小的,则数据电压可能无法在1H时段内充分地被传输到像素,例如,参见第四曲线CV4。
例如,在图7中,偏置电流IB可以被设置成第一偏置电流IB1、第二偏置电流IB2和第三偏置电流IB3的和IB1+IB2+IB3,并且图5中的第一开关SW11、1-2开关SW12、第二开关SW21和2-2开关SW22可以接通。
图8表示根据先前线数据VA和当前线数据VB之间的差的绝对值来设置缓冲器的偏置电流IB的示例。
当先前线数据VA与当前线数据VB之间的差的绝对值等于或小于VDD/4时,偏置电流IB可以被设置成第一偏置电流IB1。
当先前线数据VA与当前线数据VB之间的差的绝对值大于VDD/4并且等于或小于VDD/2时,偏置电流IB可以被设置成第一偏置电流IB1和第二偏置电流IB2的和IB1+IB2。
当先前线数据VA与当前线数据VB之间的差的绝对值大于VDD/2并且等于或小于3VDD/4时,偏置电流IB可以被设置成第一偏置电流IB1和第三偏置电流IB3的和IB1+IB3。
当先前线数据VA与当前线数据VB之间的差的绝对值大于3VDD/4时,偏置电流IB可以被设置成第一偏置电流IB1、第二偏置电流IB2和第三偏置电流IB3的和IB1+IB2+IB3。
根据本示例实施例,可以比较先前线数据和当前线数据以改变缓冲器的参数,使得可以降低缓冲器的功耗并且缓冲器可以具有高的摆率。因此,可以在降低显示设备的功耗的同时高度维持显示设备的显示质量。
另外,用于调节缓冲器的参数的缓冲器控制器电路被布置在数模转换器的先前级处,使得缓冲器控制器电路可以被实现为由低电压操作的数字电路。因此,由于缓冲器控制器电路而引起的数据驱动器的面积的增加可以被最小化。
图9是图示出根据本发明构思的示例实施例的显示设备的缓冲器的电路图。
除了缓冲器的电力供给器的结构之外,根据本示例实施例的数据驱动器、显示设备以及驱动显示面板的方法与参照图1至图8说明的先前的示例实施例的数据驱动器、显示设备以及驱动显示面板的方法基本相同。因此,将使用相同的附图标记指与在图1至图8的先前的示例实施例中描述的部分相同或相似的部分,并且将省略关于以上元件的任何重复说明。
参照图1至图4和图9,缓冲器(例如,缓冲器B1)可以包括差分输入部分20、电力供给器41A和41B、放大器60和输出部分80。
差分输入部分20可以接收输入电压VIN(+)和VIN(-)。输入电压VIN(+)和VIN(-)可以具有差分类型。
电力供给器41A和41B可以将偏置电流IB提供到差分输入部分20。
放大器60可以从差分输入部分20接收输入电压VIN(+)和VIN(-),并且放大输入电压VIN(+)和VIN(-)。
输出部分80可以输出放大的输入电压作为输出电压VOUT。
差分输入部分20可以包括连接到接收第一差分输入电压VIN(+)的第一输入端子的第一p型晶体管P1以及连接到第一输入端子的第一n型晶体管N1。差分输入部分20可以进一步包括连接到接收第二差分输入电压VIN(-)的第二输入端子并且连接到第一p型晶体管P1的第二p型晶体管P2以及连接到第二输入端子并且连接到第一n型晶体管N1的第二n型晶体管N2。
电力供给器41A和41B可以包括连接在接收第一电力电压VDD的第一电力电压端子与第一节点之间的第一电流源IB11、连接在第一电力电压端子与第一节点之间的第二电流源IB21以及连接在第二电流源IB21与第一节点之间的第一开关SW11。第一电流源IB11可以具有第一偏置电流。第二电流源IB21可以具有与第一偏置电流不同的第二偏置电流。
例如,第一电流源IB11的第一偏置电流可以被表示为第一偏置电流IB1,并且第二电流源IB21的第二偏置电流可以被表示为第二偏置电流IB2。例如,第一偏置电流IB1可以大于第二偏置电流IB2。
第一开关SW11可以通过缓冲器控制器580的开关控制信号CTRL来接通和断开。当第一开关SW11断开时,缓冲器B1的偏置电流可以是第一偏置电流IB1。当第一开关SW11接通时,缓冲器B1的偏置电流可以是第一偏置电流IB1和第二偏置电流IB2的和IB1+IB2。
电力供给器41A和41B可以进一步包括连接在第二节点与接收第二电力电压VSS的第二电力电压端子之间的1-2电流源IB12、连接在第二节点与第二电力电压端子之间的2-2电流源IB22以及连接在第二节点与2-2电流源IB22之间的1-2开关SW12。1-2电流源IB12可以具有第一偏置电流IB1。2-2电流源IB22可以具有第二偏置电流IB2。
与第一开关SW11相同地,1-2开关SW12可以由开关控制信号CTRL来控制。
适当地,第一电流源IB11和1-2电流源IB12的电流IB1可以彼此相同。然而,实际上,第一电流源IB11和1-2电流源IB12的电流IB1可以彼此略微不同。
适当地,第二电流源IB21和2-2电流源IB22的电流IB2可以彼此相同。然而,实际上,第二电流源IB21和2-2电流源IB22的电流IB2可以彼此略微不同。
根据本示例实施例,可以比较先前线数据和当前线数据以改变缓冲器的参数,使得可以降低缓冲器的功耗并且缓冲器可以具有高的摆率。因此,可以在降低显示设备的功耗的同时高度维持显示设备的显示质量。
另外,用于调节缓冲器的参数的缓冲器控制器电路被布置在数模转换器的先前级处,使得缓冲器控制器电路可以被实现为由低电压操作的数字电路。因此,由于缓冲器控制器电路而引起的数据驱动器的面积的增加可以被最小化。
图10是图示出根据本发明构思的示例实施例的数据驱动器的数模转换器和缓冲器以及显示设备的存储器和缓冲器控制器的概念图。
除了存储器和缓冲器控制器被布置在驱动控制器中之外,根据本示例实施例的数据驱动器、显示设备以及驱动显示面板的方法与参照图1至图8说明的先前的示例实施例的数据驱动器、显示设备以及驱动显示面板的方法基本相同。因此,将使用相同的附图标记指与在图1至图8的先前的示例实施例中描述的部分相同或相似的部分,并且将省略关于以上元件的任何重复说明。
参照图1、图2和图10,显示设备包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅驱动器300、伽马参考电压生成器400和数据驱动器500。
数据驱动器500可以包括移位寄存器520、锁存器540、数模转换器(DAC)560和多个缓冲器B1至BX。
移位寄存器520顺序地移位数据信号DATA。
锁存器540接收数据信号DATA并且临时存储数据信号DATA。
数模转换器560基于伽马参考电压VGREF将具有数字类型的数据信号DATA转换成具有模拟类型的数据电压。数模转换器560可以包括用于增加数据信号DATA的电平的电平移位器。
缓冲器B1至BX缓冲数据电压并且将数据电压输出到显示面板100的数据线DL。缓冲器B1至BX可以以一对一的连接而连接到数据线DL。缓冲器B1至BX的数量可以与数据线DL的数量相同。
数据驱动器500可以包括数模转换器N-BIT DAC1和缓冲器B1。数模转换器N-BITDAC1可以接收具有数字类型的数据信号(例如,数据信号N-BIT DATA),并且将数据信号(例如,数据信号N-BIT DATA)转换成具有模拟类型的数据电压VD。缓冲器B1可以缓冲数据电压VD并且输出数据电压VD。
显示设备可以包括缓冲器控制器220(有时被称为缓冲器控制器电路220)。缓冲器控制器220可以基于数据信号(例如,数据信号N-BIT DATA)的先前线数据和数据信号(例如,数据信号N-BIT DATA)的当前线数据来确定缓冲器B1的参数PAR。
缓冲器控制器220可以将缓冲器B1的参数PAR输出到缓冲器B1。
在本示例实施例中,缓冲器控制器220可以被布置在驱动控制器200中。
根据本示例实施例,可以比较先前线数据和当前线数据以改变缓冲器的参数,使得可以降低缓冲器的功耗并且缓冲器可以具有高的摆率。因此,可以在降低显示设备的功耗的同时高度维持显示设备的显示质量。
另外,用于调节缓冲器的参数的缓冲器控制器电路被布置在数模转换器的先前级处,使得缓冲器控制器电路可以被实现为由低电压操作的数字电路。因此,由于缓冲器控制器电路而引起的数据驱动器的面积的增加可以被最小化。
根据本示例实施例,可以降低显示设备的功耗。
前述内容是本发明构思的例示,并且不应被解释为限制。尽管已经描述了本发明构思的一些示例实施例,但是本领域技术人员将容易理解,示例实施例中的许多修改是可能的,而实质上不脱离本发明构思的新颖性教导和优点。因此,所有这样的修改旨在被包括在如权利要求中限定的本发明构思的范围内。在权利要求中,装置加功能的从句旨在覆盖在本文中被描述为执行所陈述的功能的结构,并且不仅覆盖结构上的等同物,而且还覆盖等同的结构。因此,应理解,前述内容是本发明构思的示例,并且不应被解释为限于所公开的特定示例实施例,并且对所公开的示例实施例以及其他示例实施例的修改旨在被包括在所附权利要求的范围内。本发明构思由所附权利要求限定,而权利要求的等同物被包括在本发明构思中。

Claims (19)

1.一种数据驱动器,包括:
数模转换器,被配置成接收具有数字类型的数据信号,并且将所述数据信号转换成具有模拟类型的数据电压;
缓冲器,被配置成缓冲所述数据电压并且输出所述数据电压;和
缓冲器控制器,被配置成基于所述数据信号的先前线数据和所述数据信号的当前线数据来确定所述缓冲器的参数。
2.根据权利要求1所述的数据驱动器,其中,所述缓冲器控制器是被配置成计算所述先前线数据与所述当前线数据之间的差的减法器。
3.根据权利要求1所述的数据驱动器,其中,所述缓冲器控制器被配置成基于所述先前线数据和所述当前线数据来确定偏置电流。
4.根据权利要求3所述的数据驱动器,其中,所述缓冲器包括:
第一电流源,连接到第一电力电压端子和第一节点,并且被配置成具有第一偏置电流;
第二电流源,连接到所述第一电力电压端子和所述第一节点,并且被配置成具有与所述第一偏置电流不同的第二偏置电流;和
第一开关,连接在所述第二电流源与所述第一节点之间。
5.根据权利要求4所述的数据驱动器,其中,所述缓冲器进一步包括:
1-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有所述第一偏置电流;
2-2电流源,连接在所述第二节点与所述第二电力电压端子之间,并且被配置成具有所述第二偏置电流;和
1-2开关,连接在所述第二节点与所述2-2电流源之间。
6.根据权利要求5所述的数据驱动器,其中,所述缓冲器进一步包括:
第三电流源,连接在所述第一电力电压端子和所述第一节点之间,并且被配置成具有与所述第一偏置电流和所述第二偏置电流不同的第三偏置电流;和
第二开关,连接在所述第三电流源与所述第一节点之间。
7.根据权利要求6所述的数据驱动器,其中,所述缓冲器进一步包括:
3-2电流源,连接在所述第二节点与所述第二电力电压端子之间,并且被配置成具有所述第三偏置电流;和
2-2开关,连接在所述第二节点与所述3-2电流源之间。
8.根据权利要求3所述的数据驱动器,其中,所述缓冲器包括:
差分输入部分,被配置成接收输入电压;
电力供给器,被配置成将所述偏置电流提供到所述差分输入部分;
放大器,被配置成放大所述输入电压;和
输出部分,被配置成输出放大后的所述输入电压作为输出电压。
9.根据权利要求8所述的数据驱动器,其中,所述差分输入部分包括:
第一p型晶体管,连接到第一输入端子;
第一n型晶体管,连接到所述第一输入端子;
第二p型晶体管,连接到第二输入端子并且连接到所述第一p型晶体管;和
第二n型晶体管,连接到所述第二输入端子并且连接到所述第一n型晶体管。
10.根据权利要求9所述的数据驱动器,其中,所述电力供给器包括:
第一电流源,连接到第一电力电压端子和第一节点,并且被配置成具有第一偏置电流;
第二电流源,连接到所述第一电力电压端子和所述第一节点,并且被配置成具有与所述第一偏置电流不同的第二偏置电流;
第一开关,连接在所述第二电流源与所述第一节点之间;
1-2电流源,连接在第二节点与第二电力电压端子之间,并且被配置成具有所述第一偏置电流;
2-2电流源,连接在所述第二节点与所述第二电力电压端子之间,并且被配置成具有所述第二偏置电流;和
1-2开关,连接在所述第二节点与所述2-2电流源之间,
其中,所述第一p型晶体管和所述第二p型晶体管在所述第一节点处连接,并且
其中,所述第一n型晶体管和所述第二n型晶体管在所述第二节点处连接。
11.根据权利要求10所述的数据驱动器,其中,所述放大器包括:
第七p型晶体管和第八p型晶体管,被配置成接收第一电压;
第七n型晶体管和第八n型晶体管,被配置成接收第二电压;
第三p型晶体管和第五p型晶体管,彼此串联连接在所述第一电力电压端子与所述第七p型晶体管之间;
第四p型晶体管和第六p型晶体管,彼此串联连接在所述第一电力电压端子与所述第八p型晶体管之间;
第三n型晶体管和第五n型晶体管,彼此串联连接在所述第七n型晶体管与所述第二电力电压端子之间;和
第四n型晶体管和第六n型晶体管,彼此串联连接在所述第八n型晶体管与所述第二电力电压端子之间。
12.根据权利要求11所述的数据驱动器,其中,所述输出部分包括:
第九p型晶体管,连接在所述第一电力电压端子与输出端子之间;
第九n型晶体管,连接在所述输出端子与所述第二电力电压端子之间;
第一电容器,包括连接到所述第四p型晶体管和所述第六p型晶体管的第一电极以及连接到所述输出端子的第二电极;和
第二电容器,包括连接到所述第四n型晶体管和所述第六n型晶体管的第一电极以及连接到所述输出端子的第二电极。
13.根据权利要求1所述的数据驱动器,进一步包括:
存储器,被配置成接收所述当前线数据,将所述当前线数据延迟一个线时段以生成所述先前线数据,并且将所述先前线数据输出到所述缓冲器控制器。
14.根据权利要求13所述的数据驱动器,其中,所述存储器包括触发器。
15.根据权利要求1所述的数据驱动器,其中,所述当前线数据具有N位,
其中,所述缓冲器控制器被配置成将所述当前线数据的高M位与所述先前线数据的高M位进行比较,
其中,N是正整数,并且
其中,M是小于N的正整数。
16.一种显示设备,包括:
显示面板,被配置成基于输入图像数据显示图像;
驱动控制器,被配置成基于所述输入图像数据生成具有数字类型的数据信号;
数据驱动器,包括数模转换器和缓冲器,所述数模转换器被配置成接收所述数据信号并且将所述数据信号转换成具有模拟类型的数据电压,所述缓冲器被配置成缓冲所述数据电压并且将所述数据电压输出到所述显示面板;以及
缓冲器控制器,被配置成基于所述数据信号的先前线数据和所述数据信号的当前线数据来确定所述缓冲器的参数。
17.根据权利要求16所述的显示设备,其中,所述缓冲器控制器被配置成基于所述先前线数据和所述当前线数据来确定偏置电流。
18.根据权利要求17所述的显示设备,其中,所述缓冲器控制器被布置在所述数据驱动器中。
19.根据权利要求17所述的显示设备,其中,所述缓冲器控制器被布置在所述驱动控制器中。
CN202110467251.0A 2020-04-28 2021-04-28 数据驱动器、包括该数据驱动器的显示设备 Pending CN113570993A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200051673A KR20210133358A (ko) 2020-04-28 2020-04-28 데이터 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR10-2020-0051673 2020-04-28

Publications (1)

Publication Number Publication Date
CN113570993A true CN113570993A (zh) 2021-10-29

Family

ID=75690151

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110467251.0A Pending CN113570993A (zh) 2020-04-28 2021-04-28 数据驱动器、包括该数据驱动器的显示设备

Country Status (4)

Country Link
US (1) US11443672B2 (zh)
EP (1) EP3905232A1 (zh)
KR (1) KR20210133358A (zh)
CN (1) CN113570993A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114023234B (zh) * 2021-11-10 2023-07-04 Tcl华星光电技术有限公司 显示装置及电子设备
CN114038373A (zh) * 2021-11-18 2022-02-11 Tcl华星光电技术有限公司 显示装置及其驱动方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101243814B1 (ko) 2006-06-30 2013-03-18 엘지디스플레이 주식회사 출력 버퍼 및 그 구동 방법과 그를 이용한 표시장치
KR100861921B1 (ko) 2007-05-11 2008-10-09 삼성전자주식회사 온도에 따라 슬루 레이트를 조절할 수 있는 소스 라인드라이버와 그 방법, 상기 소스 라인 드라이버를 구비하는디스플레이 장치
KR101640448B1 (ko) 2008-12-05 2016-07-19 삼성전자주식회사 디지털-아날로그 변환 회로 및 이를 포함하는 컬럼 드라이버
KR101155550B1 (ko) * 2010-07-30 2012-06-19 매그나칩 반도체 유한회사 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버
KR101379937B1 (ko) 2012-02-27 2014-04-03 한국과학기술원 Lcd 구동을 위한 저전력-고속 버퍼 증폭회로
KR102055841B1 (ko) 2013-03-05 2019-12-13 삼성전자주식회사 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로
KR20160020650A (ko) * 2014-08-13 2016-02-24 삼성디스플레이 주식회사 데이터 드라이버 및 이의 구동 방법
KR102159257B1 (ko) * 2014-09-26 2020-09-23 삼성전자 주식회사 디스플레이 구동 회로 및 디스플레이 구동 방법

Also Published As

Publication number Publication date
KR20210133358A (ko) 2021-11-08
EP3905232A1 (en) 2021-11-03
US20210335182A1 (en) 2021-10-28
US11443672B2 (en) 2022-09-13

Similar Documents

Publication Publication Date Title
US9275595B2 (en) Output buffer circuit and source driving circuit including the same
KR101952936B1 (ko) 표시 장치 및 그 구동 방법
US11302236B2 (en) Display device and method for driving the same
EP3905232A1 (en) Data driver, display apparatus including the same
US11069276B2 (en) Display apparatus and method of driving display panel using the same
KR102166897B1 (ko) 표시 장치 및 그 구동 방법
KR20100077325A (ko) 바이어스 제어 회로, 소스 드라이버 및 액정 디스플레이 장치
CN114694607A (zh) 信号电平转换电路、驱动电路、显示驱动器以及显示装置
US10777112B2 (en) Display driver IC and display apparatus including the same
CN101540151A (zh) 液晶显示装置用源极驱动电路及具备它的液晶显示装置
US20190189047A1 (en) Data driving device and display device including the same
CN109686317B (zh) 显示设备及其操作方法
US8520033B2 (en) Source driver of image display systems and methods for driving pixel array
TWI670933B (zh) 運算放大器
JP5721444B2 (ja) ソースドライバおよびそれを用いた液晶ディスプレイ装置
KR101700372B1 (ko) 데이터 드라이버 제어 회로 및 이를 포함하는 디스플레이 장치
US11527193B2 (en) Display driving apparatus
US20240144854A1 (en) Power management device for driving display panel
US20240146263A1 (en) Differential amplifier and a data driving device
WO2023176670A1 (ja) 電圧検知回路、表示ドライバ、表示装置及び比較器
US20240105099A1 (en) Data driving device
US20110001742A1 (en) Voltage generating system
KR20240044638A (ko) 소스 드라이버 ic 및 이를 포함하는 디스플레이 장치
KR101037084B1 (ko) 액정표시장치의 데이터 구동장치 및 방법
CN116386508A (zh) 锁存电路及包括该锁存电路的数据驱动器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination