CN113554970A - Goa驱动电路、显示面板和显示装置 - Google Patents

Goa驱动电路、显示面板和显示装置 Download PDF

Info

Publication number
CN113554970A
CN113554970A CN202111096140.XA CN202111096140A CN113554970A CN 113554970 A CN113554970 A CN 113554970A CN 202111096140 A CN202111096140 A CN 202111096140A CN 113554970 A CN113554970 A CN 113554970A
Authority
CN
China
Prior art keywords
signal
circuit
line scanning
sub
stage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111096140.XA
Other languages
English (en)
Other versions
CN113554970B (zh
Inventor
沈婷婷
郑浩旋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202111096140.XA priority Critical patent/CN113554970B/zh
Publication of CN113554970A publication Critical patent/CN113554970A/zh
Priority to JP2022573280A priority patent/JP2023544940A/ja
Priority to KR1020227041717A priority patent/KR20230042214A/ko
Priority to PCT/CN2021/143379 priority patent/WO2023040125A1/zh
Application granted granted Critical
Publication of CN113554970B publication Critical patent/CN113554970B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Abstract

本申请提出一种GOA驱动电路、显示面板和显示装置,其中,GOA驱动电路包括多级级联的GOA电路,每一级GOA电路包括相连接的GOA电路单元和信号拆分电路,信号拆分电路与显示面板中相邻两根扫描线连接,GOA电路单元按照原始GOA电路单元工作,将输出的行扫描信号作为下一级GOA电路单元的输入信号以及作为上一级GOA电路单元的复位信号,同时,信号拆分电路将本级输出的行扫描信号拆分输出第一子行扫描信号和第二子行扫描信号,实现对两行像素单元的扫描驱动,减少了GOA电路单元的器件数量,节约显示面板的边框,实现显示面板的窄边化。

Description

GOA驱动电路、显示面板和显示装置
技术领域
本申请属于显示面板技术领域,尤其涉及一种GOA驱动电路、显示面板和显示装置。
背景技术
随着显示技术的快速发展,显示面板在娱乐、教育、安防等各种领域得到广泛应用。在显示面板内,GOA(Gate On Array,阵列基板行驱动)技术是指将栅极驱动电路(Gatedriver IC)直接制作在阵列(Array)基板上,通过输出行扫描信号实现对栅极进行逐行扫描。GOA技术是实现显示面板窄边框的主要技术之一,在此基础上为了更进一步窄边框化面板,通常会减少GOA电路的信号或器件数量。通常的一个GOA电路单元接收一个Clock信号,并输出该Clock信号的一个循环作为该行像素的扫描信号,这无疑增加了边框的尺寸,不利于显示面板窄边化。
发明内容
本申请的目的在于提供一种GOA驱动电路,旨在实现显示面板的窄边化。
本申请实施例的第一方面提供了一种GOA驱动电路,包括多级级联的GOA电路,每一级所述GOA电路包括相连接的GOA电路单元和信号拆分电路,每一级所述信号拆分电路包括用于连接相邻两根扫描线的第一信号输出端和第二信号输出端;
每一级所述信号拆分电路受前级所述信号拆分电路输出的第一子行扫描信号和第二子行扫描信号和/或外部控制信号中的若干控制信号触发并将当前级所述GOA电路单元输出的行扫描信号拆分输出第一子行扫描信号和第二子行扫描信号至第一信号输出端、第二信号输出端以及后级所述信号拆分电路;
其中,每一级所述信号拆分电路输出的第一子行扫描信号的上升沿与每一级所述GOA电路单元输出的行扫描信号的上升沿同时触发,每一级所述信号拆分电路输出的第二子行扫描信号的下降沿与每一级所述GOA电路单元输出的行扫描信号的下降沿同时触发,每一级所述信号拆分电路输出的第一子行扫描信号的高电平时长和第二子行扫描信号的高电平时长部分重叠。
可选的,所述外部控制信号包括多路时钟信号、帧起始信号、行扫描高电平信号、行扫描低电平信号、第一脉冲复位信号和第二脉冲复位信号;
所述第一脉冲复位信号用于输入至第j级所述信号拆分电路,所述第二脉冲复位信号用于输入至第j+1级所述信号拆分电路,其中,j=1,3,…,n-1;
第j级所述信号拆分电路的第一子行扫描信号的下降沿与所述第一脉冲复位信号的上升沿同时触发,第j+1级所述信号拆分电路的第一子行扫描信号的下降沿与所述第二脉冲复位信号的上升沿同时触发;
第一级所述信号拆分电路受所述帧起始信号、所述行扫描高电平信号、所述行扫描低电平信号、所述第一脉冲复位信号以及当前级所述GOA电路单元输出的下拉信号触发并将当前级所述行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号;
第二级所述信号拆分电路受所述帧起始信号、所述行扫描高电平信号、所述行扫描低电平信号、所述第二脉冲复位信号、当前级所述GOA电路单元输出的下拉信号以及第一级所述信号拆分电路输出的第一子行扫描信号触发,并将当前级所述行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号;
第i级所述信号拆分电路受所述行扫描高电平信号、所述行扫描低电平信号、相应脉冲复位信号、当前级所述GOA电路单元输出的下拉信号以及第i-2级所述信号拆分电路输出的第二子行扫描信号和第i-1级所述信号拆分电路输出的第一子行扫描信号触发,并将当前级所述行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号,其中,i≧3,i为整数。
可选的,每一级所述信号拆分电路包括第一开关电路、第二开关电路和下拉电路;
所述第一开关电路的信号输出端与所述下拉电路的第一信号端共接构成所述信号拆分电路的第一信号输出端,所述第二开关电路的信号输出端与所述下拉电路的第二信号端共接构成所述信号拆分电路的第二信号输出端,所述第一开关电路和所述第二开关电路还分别与当前级所述GOA电路单元的信号输出端连接,所述下拉电路的受控端与当前级所述GOA电路单元的下拉点连接并输入下拉信号;
所述第一开关电路,用于根据相应的脉冲复位信号、前级所述信号拆分电路输出的第二子行扫描信号、所述行扫描高电平信号、所述行扫描低电平信号和所述帧起始信号中的若干信号的电平组合在对应时序对应导通和关断,以输出当前级的第一子行扫描信号;
所述第二开关电路,用于根据前级所述信号拆分电路输出的第一子行扫描信号、所述行扫描低电平信号和所述帧起始信号中的若干信号的电平组合在对应时序对应导通和关断,以输出当前级的第二子行扫描信号;
所述下拉电路,用于根据所述行扫描低电平信号以及所述下拉信号的电平组合在对应时序对应导通和关断,以使所述第一子行扫描信号和所述第二子行扫描信号下拉复位。
可选的,所述第一开关电路包括第一电子开关管、第二电子开关管、第三电子开关管和第一电容;
所述第一电子开关管的第一端用于输入所述帧起始信号、前级所述信号拆分电路输出的第二子行扫描信号和所述行扫描高电平信号中的一个信号,所述第一电子开关管的受控端用于输入所述帧起始信号或者前级所述信号拆分电路输出的第二子行扫描信号,所述第一电子开关管的第二端、所述第二电子开关管的第二端、所述第三电子开关管的受控端和所述第一电容的第一端共接,所述第二电子开关管的第二端用于输入所述行扫描低电平信号,所述第二电子开关管的受控端用于输入相应的脉冲复位信号,所述第三电子开关管的第一端用于输入当前级所述GOA电路单元输出的行扫描信号,所述第三电子开关管的第二端和所述第一电容的第二端共接构成所述第一开关电路的信号输出端。
可选的,所述第二开关电路包括第四电子开关管、第五电子开关管、第六电子开关管和第二电容;
所述第四电子开关管的第一端用于输入所述行扫描低电平信号,所述第四电子开关管的第二端、所述第五电子开关管的第一端、所述第六电子开关管的受控端和所述第二电容的第一端共接,所述第五电子开关管的第二端、所述第五电子开关管的受控端和所述第六电子开关管的第一端共接并用于输入当前级所述GOA电路单元输出的行扫描信号,所述第四电子开关管的受控端用于输入所述帧起始信号或者前级所述信号拆分电路输出的第一子行扫描信号,所述第六电子开关管的第二端和所述第二电容的第二端共接构成所述第二开关电路的信号输出端。
可选的,所述下拉电路包括第七电子开关管和第八电子开关管;
所述第七电子开关管的第一端构成所述下拉电路的第一信号端,所述第八电子开关管的第一端构成所述下拉电路的第二信号端,所述第七电子开关管的受控端和所述第八电子开关管的受控端共接并用于输入下拉信号,所述第七电子开关管的第二端和所述第八电子开关管的第二端共接。
可选的,所述信号拆分电路还包括切换电路,所述切换电路的第一信号输入端、所述第一开关电路的信号输出端和所述下拉电路的第一信号端共接,所述切换电路的第二信号输入端、所述第二开关电路的信号输出端和所述下拉电路的第二信号端共接,所述切换电路的第三信号输入端用于输入当前级所述GOA电路单元输出的行扫描信号,所述切换电路的第一信号输出端和第二信号输出端构成所述信号拆分电路的第一信号输出端和第二信号输出端,所述切换电路的受控端用于输入开关选择信号、所述行扫描高电平信号和所述行扫描低电平信号;
所述切换电路,用于受所述开关选择信号的高低电平、所述行扫描高电平信号和所述行扫描低电平信号触发导通和关断,以将所述第一子行扫描信号和第二子行扫描信号切换输出至所述信号拆分电路的第一信号输出端和第二信号输出端,或者将当前级所述GOA电路单元输出的行扫描信号分别输出至所述信号拆分电路的第一信号输出端和第二信号输出端。
可选的,所述切换电路包括第九电子开关管、第十电子开关管、第十一电子开关管、第十二电子开关管、第十三电子开关管、第十四电子开关管、第十五电子开关管和第十六电子开关管;
所述第九电子开关管的第一端和受控端用于输入所述行扫描高电平信号,所述第十电子开关管的第一端用于输入所述行扫描低电平信号,所述第九电子开关管的第二端、所述第十电子开关管的第二端和所述第十二电子开关管的受控端共接,所述第十二电子开关管的第一端构成所述切换电路的第一信号输入端,所述第十二电子开关管的第二端和所述第十一电子开关管的第二端共接构成所述切换电路的第一信号输出端,所述第十一电子开关管的第一端和所述第十五电子开关管的第一端共接构成所述切换电路的第三信号输入端,所述第十一电子开关管的受控端、所述第十电子开关管的受控端、所述第十五电子开关管的受控端和所述第十四电子开关管的受控端共接并用于输入开关选择信号,所述第十三电子开关管的第一端和受控端用于输入所述行扫描高电平信号,所述第十四电子开关管的第一端用于输入所述行扫描低电平信号,所述第十三电子开关管的第二端、所述第十四电子开关管的第二端和所述第十六电子开关管的受控端共接,所述第十六电子开关管的第一端构成所述切换电路的第二信号输入端,所述第十六电子开关管的第二端和所述第十五电子开关管的第二端共接构成所述切换电路的第二信号输出端。
本申请实施例的第二方面提供了一种显示面板,包括阵列基板和如上所述的GOA驱动电路,所述GOA驱动电路设置于所述阵列基板的一侧或者两侧。
本申请实施例的第三方面提供了一种显示装置,包括背光模组、驱动电路板和如上所述的显示面板,所述背光模组和所述显示面板相对设置,所述驱动电路板与所述显示面板电性连接。
本申请实施例与现有技术相比存在的有益效果是:上述的GOA驱动电路中的各级联GOA电路分别包括一GOA电路单元和一信号拆分电路,信号拆分电路与显示面板中相邻两根扫描线连接,GOA电路单元按照原始GOA电路单元工作,将输出的行扫描信号作为下一级GOA电路单元的输入信号以及作为上一级GOA电路单元的复位信号,同时,信号拆分电路将本级输出的行扫描信号拆分输出第一子行扫描信号和第二子行扫描信号,实现对两行像素单元的扫描驱动,减少了GOA电路单元的器件数量,节约显示面板的边框,实现显示面板的窄边化。
附图说明
图1为本申请实施例提供的GOA驱动电路的第一种结构示意图;
图2为本申请实施例提供的GOA驱动电路的波形示意图;
图3为本申请实施例提供的GOA驱动电路的第二种结构示意图;
图4为图1所示的GOA驱动电路中的GOA电路的结构示意图;
图5为图4所示的GOA电路中的信号拆分电路的第一种结构示意图;
图6为图4所示的GOA电路中的信号拆分电路的第一种电路示意图;
图7为图6所示的GOA电路中的信号拆分电路的第一种波形示意图;
图8为图4所示的GOA电路中的信号拆分电路的第二种结构示意图;
图9为图8所示的GOA电路中的信号拆分电路的第二种电路示意图;
图10为图9所示的GOA电路中的信号拆分电路的第二种波形示意图。
具体实施方式
为了使本申请所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
实施例一
本申请实施例的第一方面提了一种GOA驱动电路,如图1所示,GOA驱动电路包括多级级联的GOA电路100,每一级GOA电路100包括相连接的GOA电路单元10和信号拆分电路20,每一级信号拆分电路20包括用于连接相邻两根扫描线的第一信号输出端和第二信号输出端;
每一级信号拆分电路20受前级信号拆分电路20输出的第一子行扫描信号和第二子行扫描信号和/或外部控制信号中的若干控制信号触发并将当前级GOA电路单元10输出的行扫描信号拆分输出第一子行扫描信号和第二子行扫描信号至第一信号输出端、第二信号输出端以及后级信号拆分电路20;
其中,每一级信号拆分电路20输出的第一子行扫描信号的上升沿与每一级GOA电路单元10输出的行扫描信号的上升沿同时触发,每一级信号拆分电路20输出的第二子行扫描信号的下降沿与每一级GOA电路单元10输出的行扫描信号的下降沿同时触发,每一级信号拆分电路20输出的第一子行扫描信号的高电平时长和第二子行扫描信号的高电平时长部分重叠。
本实施例中,GOA电路100通过阵列基板上的绑定区接收驱动电路板输入的外部控制信号,并转换为行扫描信号,外部控制信号包括多路时钟信号、帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、复位信号GRST等,GOA电路单元10采用原始GOA电路单元10结构以及相同工作方式,例如4T1C的GOA电路单元10或者8T1C的GOA电路单元10,GOA驱动电路可采用单边或者双边驱动,具体驱动方式不限,同时,输入至GOA驱动电路时钟信号的数量可包括四路或者八路等,具体数量根据GOA电路100以及内部的GOA电路单元10的结构和工作需求决定,在此不做限制。
GOA电路单元10根据输入的其中一路时钟信号、帧起始信号STV等控制信号逐行输出行扫描信号,同时,本级输出的行扫描信号作为上一级GOA电路单元10的复位信号以及对应下级的输入信号,行与行的GOA电路单元10相互影响,产生移位脉冲信号。
同时,本级输出的行扫描信号输入至本级的信号拆分电路20进行信号拆分,并转换输出两路子行扫描信号,两路子行扫描信号作为最终的行扫描信号输出,并逐行驱动对应两行像素单元,同时,两路子行扫描信号分别作为下一级信号拆分电路20和下下级信号拆分电路20的控制信号,以使各级的信号拆分电路20对应转换拆分产生移位脉冲信号,进而驱动阵列基板对应行的像素单元,如图2所示,各GOA电路单元10按照原始工作方式输出第一移位脉冲信号Cout1-Cout n,同时,各级信号拆分电路20根据接收到的前级信号拆分电路20输出的第一子行扫描信号和第二子行扫描信号和/或外部控制信号中的若干控制信号输出第二移位脉冲信号Gout1-Gout n+1,基于原始单一GOA电路单元10驱动一行像素单元,通过设置信号拆分电路20,一路GOA电路100可驱动两行像素单元,在阵列基板的行数不变的情况下,相较于原始电路,可节省一半GOA电路单元10的器件数量,节约了显示面板的边框,实现显示面板的窄边化。
其中,信号拆分电路20根据各控制信号输出移位的第一子行扫描信号和第二子行扫描信号,每一级信号拆分电路20输出的第一子行扫描信号的上升沿与每一级GOA电路单元10输出的行扫描信号的上升沿同时触发,每一级信号拆分电路20输出的第二子行扫描信号的下降沿与每一级GOA电路单元10输出的行扫描信号的下降沿同时触发,通过如此设置,第一子行扫描信号和第二子行扫描信号跟随原始行扫描信号同步移位输出,保证各行像素单元正常驱动,提高驱动可靠性。
其中,各级信号拆分电路20可采用对应不同的驱动控制信号驱动并拆分输出第一子行扫描信号和第二子行扫描信号,各级信号拆分电路20接收到的驱动控制信号不做具体限制。
同时,信号拆分电路20可采用不同开关结构的拆分电路,例如移位电路、时序电路等结构,具体结构不限。
在上述GOA驱动电路的基础上进行具体化,如图1和图3所示,在一个实施例中,外部控制信号包括多路时钟信号、帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、第一脉冲复位信号RST1和第二脉冲复位信号RST2;
第一脉冲复位信号RST1用于输入至第j级信号拆分电路20,第二脉冲复位信号RST2用于输入至第j+1级信号拆分电路20,其中,j=1,3,…,n-1;
第j级信号拆分电路20的第一子行扫描信号的下降沿与第一脉冲复位信号RST1的上升沿同时触发,第j+1级信号拆分电路20的第一子行扫描信号的下降沿与第二脉冲复位信号RST2的上升沿同时触发。
本实施例中,外部时钟信号、行扫描高电平信号VGH、行扫描低电平信号VGL、帧起始信号STV、第一脉冲复位信号RST1和第二脉冲复位信号RST2由驱动电路板通过阵列基板的绑定区输入,如图2所示,第一脉冲复位信号RST1和第二脉冲复位信号RST2呈脉冲波形,并分别用于实现奇数级和偶数级的信号拆分电路20的第一子行扫描信号的下降沿控制。
同时,各级信号拆分电路20的驱动方式与各级GOA电路单元10类似,即由第一级GOA电路100的信号拆分电路20接收帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、第一脉冲复位信号RST1以及当前级GOA电路单元10输出的下拉信号QB-n触发产生第一级的第一子行扫描信号和第二子行扫描信号,第一级的第一子行扫描信号和第二子行扫描信号输入至阵列基板的第一行像素单元和第二行像素单元,同时,第一级的第一子行扫描信号输入至第二级的信号拆分电路20中,以及第一级的第二子行扫描信号输入至第三级的信号拆分电路20,作为第二级的信号拆分电路20和第三级的信号拆分电路20的驱动控制信号。
第二级信号拆分电路20受帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、第二脉冲复位信号RST2、当前级GOA电路单元10输出的下拉信号QB-n以及第一级信号拆分电路20输出的第一子行扫描信号触发,并将当前级行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号,第二级的第一子行扫描信号输入至第三级的信号拆分电路20中,以及第二级的第二子行扫描信号输入至第四级的信号拆分电路20,作为第三级的信号拆分电路20和第四级的信号拆分电路20的驱动控制信号。
以此类推,第i级信号拆分电路20受行扫描高电平信号VGH、行扫描低电平信号VGL、相应脉冲复位信号、当前级GOA电路单元10输出的下拉信号QB-n以及第i-2级信号拆分电路20输出的第二子行扫描信号和第i-1级信号拆分电路20输出的第一子行扫描信号触发,并将当前级行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号,其中,i≧3,i为整数,直至最后一级信号拆分电路20对应输出第一子行扫描信号和第二子行扫描信号,最终产生移位脉冲信号Gout1-Gout n+1,并驱动对应各行的像素单元。
如图3所示,为了进一步提高输出信号的稳定性,在一个实施例中,GOA电路单元10与信号拆分电路20集成形成GOA芯片,GOA芯片包括用于接收时钟信号的时钟信号端CK、用于接收行扫描高电平信号VGH的行扫描高电平信号端、用于接收行扫描低电平信号VGL的行扫描低电平信号端、用于接收输入信号的第一信号输入端Cout n-2、用于接收对应前级输出的第二子行扫描信号的第二信号输入端Gout n-3、用于接收对应前级输出的第一子行扫描信号的第三信号输入端Gout n-2、用于接收下级GOA芯片输出的行扫描信号的第四信号输入端Cout n+1、用于接收对应复位脉冲信号的复位脉冲信号端RST、用于输出当前级的行扫描信号的第一信号输出端Cout n、用于输出当前级的第一子行扫描信号的第二信号输出端Gout n和用于输出当前级的第二子行扫描信号的第三信号输出端Gout n+1。
其中,对于第一级的GOA芯片,第一信号输入端Cout n-2、第二信号输入端Gout n-3和第三信号输入端Gout n-2分别输入帧起始信号STV,帧起始信号STV作为第一级的GOA芯片内的GOA电路单元10的输入信号,通过GOA电路单元10转换输出第一级的行扫描信号,同时,帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、第一脉冲复位信号RST1作为第一级的GOA芯片内的信号拆分电路20的驱动控制信号,对信号拆分电路20进行开关控制,并拆分输出当前级的第一子行扫描信号Gout1和第二子行扫描信号Gout2。
对于第二级的GOA芯片,第一信号输入端Cout n-2和第二信号输入端Gout n-3分别输入帧起始信号STV,第三信号输入端Gout n-2输入第一级的GOA芯片输出的第一子行扫描信号,帧起始信号STV作为第二级的GOA芯片内的GOA电路单元10的输入信号,通过GOA电路单元10转换输出第二级的行扫描信号,同时,帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、第二脉冲复位信号RST2以及第一级的GOA芯片输出的第一子行扫描信号作为第二级的GOA芯片内的信号拆分电路20的驱动控制信号,对信号拆分电路20进行开关控制,并拆分输出当前级的第一子行扫描信号Gout3和第二子行扫描信号Gout4。
对于第三级以及最后一级的GOA芯片,第一信号输入端Cout n-2输入第i-2级GOA芯片输出的行扫描信号、第二信号输入端Gout n-3输入第i-2级GOA芯片输出的第二子行扫描信号,第三信号输入端Gout n-2输入第i-1级GOA芯片输出的第一子行扫描信号,第i-2级GOA芯片输出的行扫描信号作为当前级的GOA芯片内的GOA电路单元10的输入信号,通过GOA电路单元10转换输出当前级的行扫描信号,同时,帧起始信号STV、行扫描高电平信号VGH、行扫描低电平信号VGL、对应脉冲复位信号、第i-2级GOA芯片输出的第二子行扫描信号和第i-1级GOA芯片输出的第一子行扫描信号作为当前级的GOA芯片内的信号拆分电路20的驱动控制信号,对信号拆分电路20进行开关控制,并拆分输出当前级的第一子行扫描信号Goutn和第二子行扫描信号Gout n+1。
在上述GOA驱动电路的基础上进行优化和具体化,如图4和图5所示,在一个实施例中,每一级信号拆分电路20包括第一开关电路21、第二开关电路22和下拉电路23;
第一开关电路21的信号输出端与下拉电路23的第一信号端共接构成信号拆分电路20的第一信号输出端,第二开关电路22的信号输出端与下拉电路23的第二信号端共接构成信号拆分电路20的第二信号输出端,第一开关电路21和第二开关电路22还分别与当前级GOA电路单元10的信号输出端连接,下拉电路23的受控端与当前级GOA电路单元10的下拉点连接并输入下拉信号QB-n;
第一开关电路21,用于根据相应的脉冲复位信号、前级信号拆分电路20输出的第二子行扫描信号、行扫描高电平信号VGH、行扫描低电平信号VGL和帧起始信号STV中的若干信号的电平组合在对应时序对应导通和关断,以输出当前级的第一子行扫描信号;
第二开关电路22,用于根据前级信号拆分电路20输出的第一子行扫描信号、行扫描低电平信号VGL和帧起始信号STV中的若干信号的电平组合在对应时序对应导通和关断,以输出当前级的第二子行扫描信号;
下拉电路23,用于根据行扫描低电平信号VGL以及下拉信号QB-n的电平组合在对应时序对应导通和关断,以使第一子行扫描信号和第二子行扫描信号下拉复位。
本实施例中,第一开关电路21包括用于输入前级信号拆分电路20输出的第二子行扫描信号的第一信号输入端、用于输入脉冲复位信号的第二信号输入端、用于输入行扫描高电平信号VGH的第三信号输入端、用于输入行扫描低电平信号VGL的第四信号输入端和用于连接当前级GOA电路单元10的信号输出端的第五信号输入端,第二开关电路22包括用于输入前级信号拆分电路20输出的第一子行扫描信号的第一信号输入端、用于输入行扫描低电平信号VGL的第二信号输入端和用于连接当前级GOA电路单元10的信号输出端的第三信号输入端,下拉电路23则包括用于输入行扫描低电平信号VGL的第一信号输入端和用于连接当前级GOA电路单元10的下拉点的第二信号输入端,其中,当前级GOA电路单元10的下拉点为GOA电路单元10的PD点电压。
具体地,结合图7所示,当第一开关电路21的第一信号输入端为高电平时,第一开关电路21导通,第一开关电路21输出当前级GOA电路单元10输出的行扫描信号的低电平,当第一开关电路21的第一信号输入端关断时,第一开关电路21由于内部电容耦合继续导通,第一开关电路21输出当前级GOA电路单元10输出的行扫描信号的高电平,当第二信号输入端即脉冲复位信号为高电平时,第一开关电路21关断,由于内部电容耦合至低电平,第一开关电路21输出低电平,第一开关电路21输出表征第一子行扫描信号的第一脉冲信号,同时当下拉信号QB-n为高电平时,下拉电路23导通,低电平输出,第一子行扫描信号下拉复位为低电平。
同时,当第二开关电路22的第一信号输入端为高电平时,第二开关电路22关断,第二开关电路22输出低电平,当第二开关电路22的第一信号输入端为低电平时,第二开关电路22导通,第二开关电路22输出当前级GOA电路单元10输出的行扫描信号的高电平,当第二开关电路22的第三信号输入端为低电平时,第二开关电路22由于内部电容耦合至低电平,从而输出表征第二子行扫描信号的第二脉冲信号,同时当下拉信号QB-n为高电平时,下拉电路23导通,低电平输出,第二子行扫描信号下拉复位为低电平。
通过设置第一开关电路21、第二开关电路22和下拉电路23,实现行扫描信号的拆分转换,并输出两路移位的子行扫描信号,电路结构简单。
其中,第一开关电路21、第二开关电路22和下拉电路23可采用对应开关结构进行时序开关控制。
在上述信号拆分电路20的基础上进行具体化,如图6所示,在一个实施例中,第一开关电路21包括第一电子开关管T1、第二电子开关管T2、第三电子开关管T3和第一电容C1;
第一电子开关管T1的第一端用于输入帧起始信号STV、前级信号拆分电路20输出的第二子行扫描信号和行扫描高电平信号VGH中的一个信号,第一电子开关管T1的受控端用于输入帧起始信号STV或者前级信号拆分电路20输出的第二子行扫描信号,第一电子开关管T1的第二端、第二电子开关管T2的第二端、第三电子开关管T3的受控端和第一电容C1的第一端共接,第二电子开关管T2的第二端用于输入行扫描低电平信号VGL,第二电子开关管T2的受控端用于输入相应的脉冲复位信号,第三电子开关管T3的第一端用于输入当前级GOA电路单元10输出的行扫描信号,第三电子开关管T3的第二端和第一电容C1的第二端共接构成第一开关电路21的信号输出端。
第二开关电路22包括第四电子开关管T4、第五电子开关管T5、第六电子开关管T6和第二电容C2;
第四电子开关管T4的第一端用于输入行扫描低电平信号VGL,第四电子开关管T4的第二端、第五电子开关管T5的第一端、第六电子开关管T6的受控端和第二电容C2的第一端共接,第五电子开关管T5的第二端、第五电子开关管T5的受控端和第六电子开关管T6的第一端共接并用于输入当前级GOA电路单元10输出的行扫描信号,第四电子开关管T4的受控端用于输入帧起始信号STV或者前级信号拆分电路20输出的第一子行扫描信号,第六电子开关管T6的第二端和第二电容C2的第二端共接构成第二开关电路22的信号输出端。
下拉电路23包括第七电子开关管T7和第八电子开关管T8;
第七电子开关管T7的第一端构成下拉电路23的第一信号端,第八电子开关管T8的第一端构成下拉电路23的第二信号端,第七电子开关管T7的受控端和第八电子开关管T8的受控端共接并用于输入下拉信号QB-n,第七电子开关管T7的第二端和第八电子开关管T8的第二端共接。
本实施例中,结合图7所示,当第一电子开关管T1的受控端和第一端为高电平时,第一电子开关管T1导通,输入高电平至第三电子开关管T3,第三电子开关管T3导通,第三电子开关管T3的第二端输出当前级GOA电路单元10输出的行扫描信号的低电平,当第一电子开关管T1的受控端为低电平时,第三电子开关管T3关断,当第三电子开关管T3的第一端为高电平时,第三电子开关管T3由于第一电容C1耦合继续开启输出当前级GOA电路单元10输出的行扫描信号的高电平,当脉冲复位信号为高电平时,第二电子开关管T2导通,行扫描低电平信号VGL输入至第三电子开关管T3,第三电子开关管T3关断,第三电子开关管T3的第二端由于第一电容C1耦合至低电平,当下拉信号QB-n为高电平时,第七电子开关管T7导通,第七电子开关管T7输出低电平,从而将第三电子开关管T3的第二端输出的第一子行扫描信号下拉复位。
当第四电子开关管T4的受控端为高电平时,第四电子开关管T4导通,输入低电平至第六电子开关管T6,当行扫描信号为低电平时,第五电子开关管T5关断,第六电子开关管T6关断,第六电子开关管T6输出低电平,当行扫描信号为高电平时,行扫描信号和第四电子开关管T4的受控端的电压部分重叠,第四电子开关管T4和第五电子开关管T5同时导通,通过调整器件尺寸,第六电子开关管T6保持关断状态,当第四电子开关管T4的受控端为低电平时,行扫描信号继续为高电平,第六电子开关管T6导通,并输出行扫描信号的高电平,当行扫描信号切换为低电平时,第五电子开关管T5关断,第六电子开关管T6的第二端由于第二电容C2耦合至低电平,当下拉信号QB-n为高电平时,第八电子开关管T8导通,第八电子开关管T8输出低电平,从而将第六电子开关管T6的第二端输出的第二子行扫描信号下拉复位。
通过设置对称八个电子开关管,以及设置对应的驱动控制信号,实现了行扫描信号的拆分,电路结构简单,方便进行GOA电路100的集成设置,同时,节约了显示面板的边框,实现显示面板的窄边化。
在上述信号拆分电路20的基础上进行优化和具体化,为了实现GOA驱动电路的驱动多样性以及输出不同的分辨率,如图9所示,在一个实施例中,信号拆分电路20还包括切换电路24,切换电路24的第一信号输入端、第一开关电路21的信号输出端和下拉电路23的第一信号端共接,切换电路24的第二信号输入端、第二开关电路22的信号输出端和下拉电路23的第二信号端共接,切换电路24的第三信号输入端用于输入当前级GOA电路单元10输出的行扫描信号,切换电路24的第一信号输出端和第二信号输出端构成信号拆分电路20的第一信号输出端和第二信号输出端,切换电路24的受控端用于输入开关选择信号Switch、行扫描高电平信号VGH和行扫描低电平信号VGL;
切换电路24,用于受开关选择信号Switch的高低电平、行扫描高电平信号VGH和行扫描低电平信号VGL触发导通和关断,以将第一子行扫描信号和第二子行扫描信号切换输出至信号拆分电路20的第一信号输出端和第二信号输出端,或者将当前级GOA电路单元10输出的行扫描信号分别输出至信号拆分电路20的第一信号输出端和第二信号输出端。
本实施例中,如图3和图8所示,外部控制信号还包括开关选择信号Switch,开关选择信号Switch输入至切换电路24进行两路信号的切换输出。
具体地,当开关选择信号Switch为第一电平信号时,切换电路24的第三信号输入端与两个输出信号端连通,当前级GOA电路单元10输出的行扫描信号分别输出至信号拆分电路20的第一信号输出端和第二信号输出端,与之连接的相邻两行像素单元同时打开,并输入相同的数据信号,阵列基板的分辨率降低。
当开关选择信号Switch为与第一电平信号相反极性的第二电平信号时,切换电路24的第一信号输入端与自身的第一信号输出端连通,切换电路24的第二信号输入端与自身的第二信号输出端连通,由第一开关电路21、第二开关电路22和下拉电路23拆分输出的第一子行扫描信号和第二子行扫描信号输出至信号拆分电路20的第一信号输出端和第二信号输出端,相邻两行像素单元逐行开启,如图10,在一个实施例中,第一电平信号为高电平,第二电平信号为低电平。
其中,切换电路24可由不同开关器件组成,实现受控切换输入输出功能,切换电路24的具体结构根据需求对应设置。
在上述信号拆分电路20的基础上进行优化和具体化,如图10所示,在一个实施例中,切换电路24包括第九电子开关管T9、第十电子开关管T10、第十一电子开关管T11、第十二电子开关管T12、第十三电子开关管T13、第十四电子开关管T14、第十五电子开关管T15和第十六电子开关管T16;
第九电子开关管T9的第一端和受控端用于输入行扫描高电平信号VGH,第十电子开关管T10的第一端用于输入行扫描低电平信号VGL,第九电子开关管T9的第二端、第十电子开关管T10的第二端和第十二电子开关管T12的受控端共接,第十二电子开关管T12的第一端构成切换电路24的第一信号输入端,第十二电子开关管T12的第二端和第十一电子开关管T11的第二端共接构成切换电路24的第一信号输出端,第十一电子开关管T11的第一端和第十五电子开关管T15的第一端共接构成切换电路24的第三信号输入端,第十一电子开关管T11的受控端、第十电子开关管T10的受控端、第十五电子开关管T15的受控端和第十四电子开关管T14的受控端共接并用于输入开关选择信号Switch,第十三电子开关管T13的第一端和受控端用于输入行扫描高电平信号VGH,第十四电子开关管T14的第一端用于输入行扫描低电平信号VGL,第十三电子开关管T13的第二端、第十四电子开关管T14的第二端和第十六电子开关管T16的受控端共接,第十六电子开关管T16的第一端构成切换电路24的第二信号输入端,第十六电子开关管T16的第二端和第十五电子开关管T15的第二端共接构成切换电路24的第二信号输出端。
如图9和图10所示,当开关选择信号Switch为高电平时,第十电子开关管T10、第十四电子开关管T14分别导通,并分别输出低电平至第十二电子开关管T12和第十六电子开关管T16,第十二电子开关管T12和第十六电子开关管T16关断;在第十电子开关管T10、第十四电子开关管T14分别导通时,与此同时,第十一电子开关管T11、第十五电子开关管T15也分别导通,当前级GOA电路单元10输出的行扫描信号分别输出至信号拆分电路20的第一信号输出端和第二信号输出端,与之连接的相邻两行像素单元同时打开,并输入相同的数据信号,阵列基板的分辨率降低。
当开关选择信号Switch为低电平时,第十电子开关管T10、第十一电子开关管T11、第十四电子开关管T14和第十五电子开关管T15关断,第九电子开关管T9和第十三电子开关管T13导通并输入高电平至第十二电子开关管T12和第十六电子开关管T16,第十二电子开关管T12和第十六电子开关管T16导通,由第一开关电路21、第二开关电路22和下拉电路23拆分输出的第一子行扫描信号和第二子行扫描信号输出至信号拆分电路20的第一信号输出端和第二信号输出端,相邻两行像素单元逐行开启。
实施例二
本申请还提出一种显示面板,该显示面板包括阵列基板和GOA驱动电路,该GOA驱动电路的具体结构参照上述实施例,由于本显示面板采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。其中,GOA驱动电路设置于阵列基板的一侧或者两侧。
本实施例中,阵列基板上包括显示区和非显示区,非显示区设置有绑定引脚区以及GOA驱动电路,GOA驱动电路设置于阵列基板非显示区的一侧或者两侧,用于显示区的逐行扫描,并配合数据信号实现对显示区的逐行扫描驱动。
实施例三
本申请还提出一种显示装置,该显示装置包括背光模组、驱动电路板和显示面板,该显示面板的具体结构参照上述实施例,由于本显示装置采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。其中,背光模组和显示面板相对设置,驱动电路板与显示面板电性连接。
本实施例中,背光模组用于提供背光,驱动电路板通过覆晶薄膜与显示面板连接,并输入外部控制信号至覆晶薄膜中的驱动芯片,驱动芯片将外部控制信号对应转换为数据信号以及GOA驱动电路驱动所需的控制信号,GOA驱动电路转换输出由多路子行扫描信号的移位脉冲信号,并配合数据信号实现对显示区的逐行扫描驱动。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种GOA驱动电路,包括多级级联的GOA电路,其特征在于,每一级所述GOA电路包括相连接的GOA电路单元和信号拆分电路,每一级所述信号拆分电路包括用于连接相邻两根扫描线的第一信号输出端和第二信号输出端;
每一级所述信号拆分电路受前级所述信号拆分电路输出的第一子行扫描信号和第二子行扫描信号和/或外部控制信号中的若干控制信号触发并将当前级所述GOA电路单元输出的行扫描信号拆分输出第一子行扫描信号和第二子行扫描信号至第一信号输出端、第二信号输出端以及后级所述信号拆分电路;
其中,每一级所述信号拆分电路输出的第一子行扫描信号的上升沿与每一级所述GOA电路单元输出的行扫描信号的上升沿同时触发,每一级所述信号拆分电路输出的第二子行扫描信号的下降沿与每一级所述GOA电路单元输出的行扫描信号的下降沿同时触发,每一级所述信号拆分电路输出的第一子行扫描信号的高电平时长和第二子行扫描信号的高电平时长部分重叠。
2.如权利要求1所述的GOA驱动电路,其特征在于,所述外部控制信号包括多路时钟信号、帧起始信号、行扫描高电平信号、行扫描低电平信号、第一脉冲复位信号和第二脉冲复位信号;
所述第一脉冲复位信号用于输入至第j级所述信号拆分电路,所述第二脉冲复位信号用于输入至第j+1级所述信号拆分电路,其中,j=1,3,…,n-1;
第j级所述信号拆分电路的第一子行扫描信号的下降沿与所述第一脉冲复位信号的上升沿同时触发,第j+1级所述信号拆分电路的第一子行扫描信号的下降沿与所述第二脉冲复位信号的上升沿同时触发;
第一级所述信号拆分电路受所述帧起始信号、所述行扫描高电平信号、所述行扫描低电平信号、所述第一脉冲复位信号以及当前级所述GOA电路单元输出的下拉信号触发并将当前级所述行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号;
第二级所述信号拆分电路受所述帧起始信号、所述行扫描高电平信号、所述行扫描低电平信号、所述第二脉冲复位信号、当前级所述GOA电路单元输出的下拉信号以及第一级所述信号拆分电路输出的第一子行扫描信号触发,并将当前级所述行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号;
第i级所述信号拆分电路受所述行扫描高电平信号、所述行扫描低电平信号、相应脉冲复位信号、当前级所述GOA电路单元输出的下拉信号以及第i-2级所述信号拆分电路输出的第二子行扫描信号和第i-1级所述信号拆分电路输出的第一子行扫描信号触发,并将当前级所述行扫描信号拆分输出为第一子行扫描信号和第二子行扫描信号,其中,i≧3,i为整数。
3.如权利要求2所述的GOA驱动电路,其特征在于,每一级所述信号拆分电路包括第一开关电路、第二开关电路和下拉电路;
所述第一开关电路的信号输出端与所述下拉电路的第一信号端共接构成所述信号拆分电路的第一信号输出端,所述第二开关电路的信号输出端与所述下拉电路的第二信号端共接构成所述信号拆分电路的第二信号输出端,所述第一开关电路和所述第二开关电路还分别与当前级所述GOA电路单元的信号输出端连接,所述下拉电路的受控端与当前级所述GOA电路单元的下拉点连接并输入下拉信号;
所述第一开关电路,用于根据相应的脉冲复位信号、前级所述信号拆分电路输出的第二子行扫描信号、所述行扫描高电平信号、所述行扫描低电平信号和所述帧起始信号中的若干信号的电平组合在对应时序对应导通和关断,以输出当前级的第一子行扫描信号;
所述第二开关电路,用于根据前级所述信号拆分电路输出的第一子行扫描信号、所述行扫描低电平信号和所述帧起始信号中的若干信号的电平组合在对应时序对应导通和关断,以输出当前级的第二子行扫描信号;
所述下拉电路,用于根据所述行扫描低电平信号以及所述下拉信号的电平组合在对应时序对应导通和关断,以使所述第一子行扫描信号和所述第二子行扫描信号下拉复位。
4.如权利要求3所述的GOA驱动电路,其特征在于,所述第一开关电路包括第一电子开关管、第二电子开关管、第三电子开关管和第一电容;
所述第一电子开关管的第一端用于输入所述帧起始信号、前级所述信号拆分电路输出的第二子行扫描信号和所述行扫描高电平信号中的一个信号,所述第一电子开关管的受控端用于输入所述帧起始信号或者前级所述信号拆分电路输出的第二子行扫描信号,所述第一电子开关管的第二端、所述第二电子开关管的第二端、所述第三电子开关管的受控端和所述第一电容的第一端共接,所述第二电子开关管的第二端用于输入所述行扫描低电平信号,所述第二电子开关管的受控端用于输入相应的脉冲复位信号,所述第三电子开关管的第一端用于输入当前级所述GOA电路单元输出的行扫描信号,所述第三电子开关管的第二端和所述第一电容的第二端共接构成所述第一开关电路的信号输出端。
5.如权利要求4所述的GOA驱动电路,其特征在于,所述第二开关电路包括第四电子开关管、第五电子开关管、第六电子开关管和第二电容;
所述第四电子开关管的第一端用于输入所述行扫描低电平信号,所述第四电子开关管的第二端、所述第五电子开关管的第一端、所述第六电子开关管的受控端和所述第二电容的第一端共接,所述第五电子开关管的第二端、所述第五电子开关管的受控端和所述第六电子开关管的第一端共接并用于输入当前级所述GOA电路单元输出的行扫描信号,所述第四电子开关管的受控端用于输入所述帧起始信号或者前级所述信号拆分电路输出的第一子行扫描信号,所述第六电子开关管的第二端和所述第二电容的第二端共接构成所述第二开关电路的信号输出端。
6.如权利要求5所述的GOA驱动电路,其特征在于,所述下拉电路包括第七电子开关管和第八电子开关管;
所述第七电子开关管的第一端构成所述下拉电路的第一信号端,所述第八电子开关管的第一端构成所述下拉电路的第二信号端,所述第七电子开关管的受控端和所述第八电子开关管的受控端共接并用于输入下拉信号,所述第七电子开关管的第二端和所述第八电子开关管的第二端共接。
7.如权利要求3-6任一项所述的GOA驱动电路,其特征在于,所述信号拆分电路还包括切换电路,所述切换电路的第一信号输入端、所述第一开关电路的信号输出端和所述下拉电路的第一信号端共接,所述切换电路的第二信号输入端、所述第二开关电路的信号输出端和所述下拉电路的第二信号端共接,所述切换电路的第三信号输入端用于输入当前级所述GOA电路单元输出的行扫描信号,所述切换电路的第一信号输出端和第二信号输出端构成所述信号拆分电路的第一信号输出端和第二信号输出端,所述切换电路的受控端用于输入开关选择信号、所述行扫描高电平信号和所述行扫描低电平信号;
所述切换电路,用于受所述开关选择信号的高低电平、所述行扫描高电平信号和所述行扫描低电平信号触发导通和关断,以将所述第一子行扫描信号和第二子行扫描信号切换输出至所述信号拆分电路的第一信号输出端和第二信号输出端,或者将当前级所述GOA电路单元输出的行扫描信号分别输出至所述信号拆分电路的第一信号输出端和第二信号输出端。
8.如权利要求7所述的GOA驱动电路,其特征在于,所述切换电路包括第九电子开关管、第十电子开关管、第十一电子开关管、第十二电子开关管、第十三电子开关管、第十四电子开关管、第十五电子开关管和第十六电子开关管;
所述第九电子开关管的第一端和受控端用于输入所述行扫描高电平信号,所述第十电子开关管的第一端用于输入所述行扫描低电平信号,所述第九电子开关管的第二端、所述第十电子开关管的第二端和所述第十二电子开关管的受控端共接,所述第十二电子开关管的第一端构成所述切换电路的第一信号输入端,所述第十二电子开关管的第二端和所述第十一电子开关管的第二端共接构成所述切换电路的第一信号输出端,所述第十一电子开关管的第一端和所述第十五电子开关管的第一端共接构成所述切换电路的第三信号输入端,所述第十一电子开关管的受控端、所述第十电子开关管的受控端、所述第十五电子开关管的受控端和所述第十四电子开关管的受控端共接并用于输入开关选择信号,所述第十三电子开关管的第一端和受控端用于输入所述行扫描高电平信号,所述第十四电子开关管的第一端用于输入所述行扫描低电平信号,所述第十三电子开关管的第二端、所述第十四电子开关管的第二端和所述第十六电子开关管的受控端共接,所述第十六电子开关管的第一端构成所述切换电路的第二信号输入端,所述第十六电子开关管的第二端和所述第十五电子开关管的第二端共接构成所述切换电路的第二信号输出端。
9.一种显示面板,其特征在于,包括阵列基板和如权利要求1-8任一项所述的GOA驱动电路,所述GOA驱动电路设置于所述阵列基板的一侧或者两侧。
10.一种显示装置,其特征在于,包括背光模组、驱动电路板如权利要求9所述的显示面板,所述背光模组和所述显示面板相对设置,所述驱动电路板与所述显示面板电性连接。
CN202111096140.XA 2021-09-18 2021-09-18 Goa驱动电路、显示面板和显示装置 Active CN113554970B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202111096140.XA CN113554970B (zh) 2021-09-18 2021-09-18 Goa驱动电路、显示面板和显示装置
JP2022573280A JP2023544940A (ja) 2021-09-18 2021-12-30 ゲート集積駆動回路、表示パネル及び表示装置
KR1020227041717A KR20230042214A (ko) 2021-09-18 2021-12-30 게이트 집적 구동 회로, 디스플레이 패널과 디스플레이 장치
PCT/CN2021/143379 WO2023040125A1 (zh) 2021-09-18 2021-12-30 栅极集成驱动电路、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111096140.XA CN113554970B (zh) 2021-09-18 2021-09-18 Goa驱动电路、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113554970A true CN113554970A (zh) 2021-10-26
CN113554970B CN113554970B (zh) 2022-01-14

Family

ID=78106587

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111096140.XA Active CN113554970B (zh) 2021-09-18 2021-09-18 Goa驱动电路、显示面板和显示装置

Country Status (4)

Country Link
JP (1) JP2023544940A (zh)
KR (1) KR20230042214A (zh)
CN (1) CN113554970B (zh)
WO (1) WO2023040125A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114242018A (zh) * 2021-12-28 2022-03-25 深圳创维-Rgb电子有限公司 Goa驱动电路、goa电路驱动方法及显示面板
WO2023040125A1 (zh) * 2021-09-18 2023-03-23 惠科股份有限公司 栅极集成驱动电路、显示面板和显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013003462A (ja) * 2011-06-20 2013-01-07 Canon Inc 表示装置
CN103474040A (zh) * 2013-09-06 2013-12-25 合肥京东方光电科技有限公司 栅极驱动单元、栅极驱动电路和显示装置
CN104700799A (zh) * 2015-03-17 2015-06-10 深圳市华星光电技术有限公司 栅极驱动电路及显示装置
CN105741808A (zh) * 2016-05-04 2016-07-06 京东方科技集团股份有限公司 栅极驱动电路、阵列基板、显示面板及其驱动方法
CN106898319A (zh) * 2017-02-20 2017-06-27 武汉华星光电技术有限公司 一种goa电路及液晶显示面板
US20170213497A1 (en) * 2015-07-22 2017-07-27 Boe Technology Group Co., Ltd. Goa unit driving circuit and driving method thereof, display panel and display device
CN110390903A (zh) * 2019-06-20 2019-10-29 昆山龙腾光电有限公司 栅极驱动电路及显示装置
US20200035177A1 (en) * 2018-07-26 2020-01-30 Tianma Japan, Ltd. Display device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106023937B (zh) * 2016-07-28 2018-09-18 武汉华星光电技术有限公司 栅极驱动电路
CN107016971B (zh) * 2017-04-18 2020-03-27 京东方科技集团股份有限公司 一种扫描电路单元、栅极驱动电路及扫描信号控制方法
CN110322854B (zh) * 2019-07-05 2021-07-06 信利半导体有限公司 一种goa驱动电路、阵列基板、和显示装置
CN112863447A (zh) * 2021-01-11 2021-05-28 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113554970B (zh) * 2021-09-18 2022-01-14 惠科股份有限公司 Goa驱动电路、显示面板和显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013003462A (ja) * 2011-06-20 2013-01-07 Canon Inc 表示装置
CN103474040A (zh) * 2013-09-06 2013-12-25 合肥京东方光电科技有限公司 栅极驱动单元、栅极驱动电路和显示装置
CN104700799A (zh) * 2015-03-17 2015-06-10 深圳市华星光电技术有限公司 栅极驱动电路及显示装置
US20170213497A1 (en) * 2015-07-22 2017-07-27 Boe Technology Group Co., Ltd. Goa unit driving circuit and driving method thereof, display panel and display device
CN105741808A (zh) * 2016-05-04 2016-07-06 京东方科技集团股份有限公司 栅极驱动电路、阵列基板、显示面板及其驱动方法
CN106898319A (zh) * 2017-02-20 2017-06-27 武汉华星光电技术有限公司 一种goa电路及液晶显示面板
US20200035177A1 (en) * 2018-07-26 2020-01-30 Tianma Japan, Ltd. Display device
CN110390903A (zh) * 2019-06-20 2019-10-29 昆山龙腾光电有限公司 栅极驱动电路及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023040125A1 (zh) * 2021-09-18 2023-03-23 惠科股份有限公司 栅极集成驱动电路、显示面板和显示装置
CN114242018A (zh) * 2021-12-28 2022-03-25 深圳创维-Rgb电子有限公司 Goa驱动电路、goa电路驱动方法及显示面板
CN114242018B (zh) * 2021-12-28 2023-05-23 深圳创维-Rgb电子有限公司 Goa驱动电路、goa电路驱动方法及显示面板

Also Published As

Publication number Publication date
CN113554970B (zh) 2022-01-14
WO2023040125A1 (zh) 2023-03-23
KR20230042214A (ko) 2023-03-28
JP2023544940A (ja) 2023-10-26

Similar Documents

Publication Publication Date Title
US9785280B2 (en) Touch driving circuit, display device and driving method thereof
EP3346458B1 (en) Shift register, driving method thereof, grid driving circuit, and display apparatus
US9190170B1 (en) Shift register unit, gate driving device, display panel and display device
CN101937718B (zh) 双向移位寄存器
US8948336B2 (en) Shift register and driving method thereof, gate driving apparatus and display apparatus
CN110111831B (zh) 移位寄存器、栅极驱动电路及显示装置
WO2017020549A1 (zh) 移位寄存器、栅极驱动电路、显示面板的驱动方法、显示装置
EP2498260A1 (en) Shift register and the scanning signal line driving circuit provided there with, and display device
CN101609719B (zh) 显示装置的移位寄存器
CN113554970B (zh) Goa驱动电路、显示面板和显示装置
CN103258494A (zh) 一种移位寄存器、栅极驱动装置和液晶显示装置
CN108877720B (zh) 栅极驱动电路、显示装置及驱动方法
US10522065B2 (en) Transmitting electrode scan driving unit, driving circuit, driving method and array substrate
CN113035111B (zh) 栅极驱动电路、驱动装置和显示装置
CN101510398A (zh) 源极驱动电路
US8077135B2 (en) Source driver of LCD for black insertion technology
CN101593561B (zh) 液晶显示器
CN112164364B (zh) 显示面板的驱动电路、显示面板及其驱动方法
CN110322847A (zh) 栅极驱动电路、显示装置及驱动方法
CN108877659B (zh) 栅极驱动电路、显示装置及其驱动方法
CN111883041B (zh) 驱动电路、显示面板及电子设备
CN101447232A (zh) 预下拉前级突波的移位缓存器
CN110189682B (zh) 栅极驱动电路及其显示面板
JPWO2006051790A1 (ja) 駆動装置および駆動方法
CN108091290B (zh) 驱动电路和触控显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant