CN113516947A - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN113516947A
CN113516947A CN202110437276.6A CN202110437276A CN113516947A CN 113516947 A CN113516947 A CN 113516947A CN 202110437276 A CN202110437276 A CN 202110437276A CN 113516947 A CN113516947 A CN 113516947A
Authority
CN
China
Prior art keywords
transistor
pixel driving
electrically connected
driving circuit
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110437276.6A
Other languages
English (en)
Other versions
CN113516947B (zh
Inventor
王美红
马扬昭
匡立莲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202211675517.1A priority Critical patent/CN115811903A/zh
Priority to CN202110437276.6A priority patent/CN113516947B/zh
Publication of CN113516947A publication Critical patent/CN113516947A/zh
Priority to US17/719,558 priority patent/US20220277691A1/en
Application granted granted Critical
Publication of CN113516947B publication Critical patent/CN113516947B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明实施例公开了一种显示面板和显示装置,该显示面板包括:多个阵列排布的像素驱动电路、多条第一信号线和屏蔽单元;所述像素驱动电路与所述第一信号线电连接;衬底基板;像素驱动电路、第一信号线以及屏蔽单元均位于衬底基板的一侧;在垂直于衬底基板所在平面的方向上,至少部分像素驱动电路和至少部分第一信号线与屏蔽单元交叠;在垂直于衬底基板所在平面的方向上,与屏蔽单元具有交叠的第一信号线包括第一线段;屏蔽单元的至少部分复用为第一线段。本发明实施例提供的显示面板和显示装置能够实现高分辨率,同时能够满足显示面板中高透光区的透光和显示要求。

Description

显示面板和显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示器具有自发光、驱动电压低、发光效率高、响应时间短、可实现柔性显示等优点,而成为当前最具发展潜力的显示器。
OLED显示器的OLED元件属于电流驱动型元件,需要设置相应的像素驱动电路为OLED元件提供驱动电流,以使OLED元件能够发光。除此外OLED显示器件中还设置有相应的信号线用于传输相应的信号至像素驱动电路,以控制像素驱动电路驱动OLED元件进行发光。现有技术中,为解决工艺制程和器件老化等原因引起的像素驱动电路中驱动晶体管的阈值电压漂移问题,通常会在显示面板中设置具有阈值补偿功能的像素驱动电路。
但是,当前具有阈值补偿功能的像素驱动电路需要设置多种不同的信号线为其提供相应的信号,使得像素驱动电路和与其电连接信号线具有较大的尺寸,不利于显示面板的高PPI;同时,也无法满足高透光区的透光和显示的要求。
发明内容
针对上述存在问题,本发明实施例提供一种显示面板和显示装置,以缩小像素驱动路和与像素驱动电路电连接的信号线的占用面积,有利于显示面板的高分辨率,以及能够满足高透光区的透光和显示要求。
第一方面,本发明实施例提供了一种显示面板,包括:
多个阵列排布的像素驱动电路、多条第一信号线和屏蔽单元;所述像素驱动电路与所述第一信号线电连接;
衬底基板;所述像素驱动电路、所述第一信号线以及所述屏蔽单元均位于所述衬底基板的一侧;在垂直于所述衬底基板所在平面的方向上,至少部分所述像素驱动电路和至少部分所述第一信号线与所述屏蔽单元交叠;
在垂直于所述衬底基板所在平面的方向上,与所述屏蔽单元具有交叠的所述第一信号线包括第一线段;所述屏蔽单元的至少部分复用为所述第一线段。
第二方面,本发明实施例还提供了一种显示装置,包括:上述显示面板。
本发明实施例提供的显示面板和显示装置,通过设置与至少部分像素驱动电路和第一信号线相交叠的屏蔽单元,能够屏蔽外部电场和/或光信号对像素驱动电路或者设置在显示面板中的其它元器件的影响,以提高显示面板的性能;同时,通过将屏蔽单元的至少部分复用为与屏蔽单元具有交叠的第一信号线的第一线段,使得第一线段即能够传输相应的信号至像素驱动电路,也能够起到屏蔽外部电场和/或光信号的作用,从而简化显示面板的设计;此外,当将屏蔽单元的至少部分复用为第一线段时,可以空出原用于设置第一线段的位置,以缩小像素驱动电路和信号线所在区域的面积,从而有利于增加显示面板单位面积中所设置的像素驱动电路的数量,提高显示面板的分辨率;同时,当像素驱动电路和信号线所在区域的面积缩小时,能够增加显示面板中未设置像素驱动电路和信号线的区域的面积,从而有利于提高显示面板的透光面积,满足高透光区的透光和显示要求。
附图说明
图1是相关技术的一种显示面板的结构示意图;
图2是相关技术的一种像素驱动电路的电路结构示意图;
图3是现有技术的一种显示面板的局部俯视结构示意图;
图4是本发明实施例提供的一种显示面板的局部俯视结构示意图;
图5是沿图4中A-A截面的一种剖面结构示意图;
图6是本发明实施例提供又一种显示面板的局部俯视结构示意图;
图7是本发明实施例提供的一种显示面板的俯视结构示意图;
图8是本发明实施例提供的又一种显示面板的膜层结构示意图;
图9是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图10是沿图9中B-B截面的一种剖面结构示意图;
图11是本发明实施例提供的又一种显示面板的膜层结构示意图;
图12是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图13是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图14是沿图13中C-C截面的一种剖面结构示意图;
图15是本发明实施例提供的又一种显示面板的膜层结构示意图;
图16是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图17是沿图16中D-D截面的一种剖面结构示意图;
图18是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图19是沿图18中E-E截面的一种剖面结构示意图;
图20是本发明实施例提供的又一种显示面板的膜层结构示意图;
图21是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图22是沿图21中F-F截面的一种剖面结构示意图;
图23是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图24是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图25是沿图24中J-J截面的剖面结构示意图;
图26是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图27是沿图26中I-I截面的一种剖面结构示意图;
图28是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图29是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图30是沿图29中K-K截面的一种剖面结构示意图;
图31是本发明实施例提供又一种显示面板的局部俯视结构示意图;
图32是沿图31中L-L截面的一种剖面结构示意图;
图33是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图34是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图35是本发明实施例提供的一种显示面板的结构示意图;
图36是本发明实施例提供的又一种显示面板的局部俯视结构示意图;
图37是本发明实施例提供的一种显示装置的结构示意图;
图38是沿图37中M-M截面的一种剖面结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1是相关技术的一种显示面板的结构示意图。如图1所示,显示面板001的显示区0110包括多个阵列排布的像素驱动电路010以及多条横纵交叉的信号线021和022,信号线021和022限定像素驱动010的位置,并传输相应的信号至像素驱动电路010,使得像素驱动电路010驱动发光元件进行发光(图中未示出)。
现有技术中,为解决工艺制程和器件老化等原因引起的像素驱动电路中驱动晶体管的阈值电压漂移问题,通常会在显示面板中设置具有阈值补偿功能的像素驱动电路,常见的为7T1C像素驱动电路。图2是相关技术的一种像素驱动电路的电路结构示意图,结合图1和图2所示,像素驱动电路010包括七个晶体管和一个存储电容Cst,七个晶体管分别为驱动晶体管T、初始化晶体管M4、数据写入晶体管M2、阈值补偿晶体管M3、复位晶体管M5、第一发光控制晶体管M1和第二发光控制晶体管M6。此时,显示面板001中需要设置多条与像素驱动电路中各晶体管的栅极电连接的扫描信号线(第一扫描信号线Scan1、第二扫描信号线Scan2、第三扫描信号线Scan3和发光控制信号线Emit)以分别控制各晶体管的导通或断开;同时,显示面板001中还设置有多条与各晶体管的源极或漏极电连接的信号线,例如用于传输数据信号的数据信号线Data、用于传输初始化信号和复位信号的复位信号线Ref以及用于传输电源信号线电源信号线PVDD;如此,在初始化阶段,第一扫描信号线Scan1传输的第一扫描信号控制初始化晶体管M4导通,使得初始化信号线Ref传输的初始化信号通过导通的初始化晶体管M4写入至驱动晶体管T的栅极和存储电容Cst中,以对驱动晶体管T的栅极和存储电容Cst进行初始化,以便于其它信号的写入;在数据写入阶段,第二扫描信号线Scan2传输的第二扫描信号控制数据写入晶体管M2和阈值补偿晶体管M3导通,使得数据信号线Data传输的数据信号能够依次通过导通的数据写入晶体管M2、驱动晶体管T和阈值补偿晶体管M3写入至驱动晶体管T的栅极和存储电容Cst中,同时对驱动晶体管T的阈值电压进行补偿;在复位阶段,第三扫描信号线Scan3传输的第三扫描信号控制复位晶体管M5导通,使得复位信号线Ref传输的复位信号通过导通的复位晶体管M5写入至发光元件020的阳极,以对发光元件020的阳极进行复位;在发光阶段,发光控制信号线Emit传输的发光控制信号能够控制第一发光控制晶体管M1和第二发光控制晶体管M6导通,使得驱动晶体管T提供的驱动电流能够流入发光元件020中,驱动发光元件020进行发光;由于数据写入阶段对驱动晶体管T的阈值电压进行了补偿,因此驱动晶体管T在发光阶段提供至发光元件020的驱动电流会与驱动晶体管T的阈值无关,从而确保发光元件020能够准确稳定地发光,提高显示面板001的显示效果。
但是,因显示面板中需要设置多种不同的信号线为具有阈值补偿功能的7T1C像素驱动电路提供相应的信号,使得像素驱动电路和与其电连接的信号线构成的驱动单元所占用的面积较大。图3是现有技术的一种显示面板的局部俯视结构示意图,如图3,每个驱动单元0100(包括像素驱动电路和与该像素驱动电路电连接的信号线)无论在横向方向X上,还是在纵向方向Y上均具有较大的尺寸,从而不利于显示面板的高PPI;同时,也无法满足高透光区的透光和显示的要求。
为解决上述技术问题,本发明实施例提供一种显示面板,该显示面板包括多个阵列排布的像素驱动电路、多条第一信号线和屏蔽单元;像素驱动电路与第一信号线电连接;衬底基板;像素驱动电路、第一信号线以及屏蔽单元均位于衬底基板的一侧;在垂直于衬底基板所在平面的方向上,至少部分像素驱动电路和至少部分信号线与屏蔽单元交叠;在垂直于衬底基板所在平面的方向上,与屏蔽单元具有交叠的第一信号线包括第一线段;屏蔽单元的至少部分复用为所述第一线段。
采用上述技术方案,第一方面,通过设置与至少部分像素驱动电路和第一信号线相交叠的屏蔽单元,能够屏蔽外部电场和/或光信号对像素驱动电路或者设置在显示面板中的其它元器件的影响,以提高显示面板的性能,该性能例如可以为显示性能或;第二方面,通过将屏蔽单元的至少部分复用为与屏蔽单元具有交叠的第一信号线的第一线段,使得第一线段即能够传输相应的信号至像素驱动电路,也能够起到屏蔽外部电场和/或光信号的作用,从而简化显示面板的设计;第三方面,当将屏蔽单元的至少部分复用为第一线段时,可以空出原用于设置第一线段的位置,以缩小像素驱动电路和与该像素驱动电路电连接的信号线所在区域的面积,从而有利于增加显示面板中单位面积中所设置的像素驱动电路的数量,提高显示面板的分辨率;同时,当像素驱动电路和信号线的所在区域的面积缩小时,能够增加显示面板中未设置像素驱动电路和信号线的区域的面积,从而有利于提高显示面板的透光面积,满足高透光区的透光和显示要求。
以上是本发明的核心思想,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。以下将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。
图4是本发明实施例提供的一种显示面板的局部俯视结构示意图,图5是沿图4中A-A截面的一种剖面结构示意图,结合图4和图5,显示面板包括衬底基板P1,以及位于衬底基板P1一侧的多个阵列排布的发光元件40、多个阵列排布的像素驱动电路10、多条第一信号线21。其中,像素驱动电路10与第一信号线21电连接,第一信号线21能够传输相应的信号至像素驱动电路10,控制像素驱动电路10驱动发光元件40发光。
在衬底基板P1的一侧还设置有屏蔽单元30;在垂直衬底基板P1所在平面的方向Z上,至少部分像素驱动电路10和至少部分第一信号线21与屏蔽单元30交叠;此处的交叠即为:在平面上,至少部分像素驱动电路10所在的区域和至少部分第一信号线21所在的区域均与屏蔽单元30所在的区域部分重叠,重叠区域内的各结构可以相互复用。其中,屏蔽单元30可以用于屏蔽外界电场和/或外界光信号。示例性的,当屏蔽单元30用于屏蔽外界电场时,该屏蔽单元30能够屏蔽由衬底基板P1侧产生的电场,以防该电场影响像素驱动电路10或像素驱动电路10中的某些器件的性能,以及防止该电场对第一信号线21所传输信号的稳定性等;而当屏蔽单元30用于屏蔽外界光信号时,该屏蔽单元30可以防止外界光线影响像素驱动电路10中晶体管的沟道,使得像素驱动电路10中的晶体管发生阈值漂移,而影响显示效果;或者,屏蔽单元30可以作为能够提高光学传感器(图中未示出)成像准确性的遮光结构。如此,通过在显示面板中设置屏蔽单元30能够提高显示面板的显示效果和/或提高显示面板中光感器件的成像准确度。
相应的,在不影响显示面板中其它结构设计的前提下,屏蔽单元30可以由一层或多层结构组成。可以理解的是,用于设置屏蔽单元的第一导电层可以位于衬底基板与像素驱动电路之间、位于用于像素驱动电路中功能膜层之间、以及位于像素驱动电路与发光元件之间中的一种或多种的组合,在实际应用中,其可根据实际需要进行设计。如图5所示,本实施例仅以用于设置屏蔽单元30的第一导电层P2位于像素驱动电路10与衬底基板P1之间为例进行示例性的说明。
继续结合图4和图5所示,由于用于设置屏蔽单元30的第一导电层P2的材料可选用具有导电功能的材料。此时,在垂直于衬底基板P1所在平面的方向Z上,与屏蔽单元30具有交叠的第一信号线21可以包括第一线段211,屏蔽单元30的至少部分复用为该第一线段211。如此,通过将第一线段211设置于第一导电层P2中,能够在其它功能膜层(P3~P9)中空出原用于设置第一线段211的位置,从而能够缩小像素驱动电路10和与其电连接的第一信号线21所在区域的面积,进而有利于增加显示面板中单位面积中所设置的像素驱动电路的数量,提高显示面板的分辨率;同时,当像素驱动电路和信号线的所在区域的面积缩小时,能够增加显示面板中未设置像素驱动电路和信号线的区域的面积,从而有利于提高显示面板的透光面积,满足高透光区的透光和显示要求。
可以理解的是,此处所述的功能膜层(P3~P9)并非单指一个膜层,而是为用于形成显示面板中像素驱动电路、信号线以及发光元件等结构的多个膜层的组合。
需要说明的是,当前已知的像素驱动电路的结构千变万化,用于控制像素驱动电路工作的信号线可以依据实际需要进行设计,即与像素驱动电路电连接的第一信号线可以为任意能够传输信号至像素驱动电路的信号线,本发明实施例对此不做具体限定。同时,为便于描述,本发明实施例仅示例性的以像素驱动电路为7T1C像素驱动电路为例进行说明,而对于在7T1C像素驱动电路的基础上增减有源器件和/或无源器件的其它像素驱动电路,本发明实施例同样适用。其中,有源器件包括晶体管等,无源器件包括电容、电阻、电感等。
当前7T1C像素驱动电路中通常包括七个晶体管和一个存储电容,而与7T1C像素驱动电路电连接的第一信号线可以为与7T1C像素驱动电路中晶体管的源极或漏极电连接的信号线,也可以为与7T1C像素驱动电路中晶体管的栅极电连接的信号线。以下针对第一信号线为不同种类的信号线时,对像素驱动电路和其它信号线的影响进行示例性的说明。
可选的,当第一信号线为与像素驱动电路中晶体管的源极或漏极电连接的信号线时,继续结合参考图4和图5,像素驱动电路10包括至少一个第一晶体管T1;与第一信号线21的第一线段211电连接的像素驱动电路10为第一类像素驱动电路101;第一类像素驱动电路101的第一晶体管T1的第一极通过第一过孔H1与第一线段211电连接。
其中,在本发明实施例中所涉及到的第一极和第二极分别为源极和漏极中一个;即当晶体管为P型晶体管时,第一极为源极,第二极为漏极,使得第一信号线传输的信号能够从第一晶体管的源极输入,以及从第一晶体管T1的漏极输出;而当晶体管为N型晶体管时,第一极为漏极,第二极为源极,使得第一信号线传输的信号能够从第一晶体管的漏极输出,以及从晶体管的源极输出。
如此,通过将屏蔽单元30的至少部分复用为与第一类像素驱动电路101中第一晶体管T1的第一极电连接的第一线段211,能够空出原用于设置第一线段211的位置,以缩小第一类像素驱动电路和与该第一类像素驱动电路电连接的信号线所在区域的面积,从而有利于增加显示面板中单位面积中所设置的像素驱动电路的数量,提高显示面板的分辨率;同时,当第一类像素驱动电路和与其电连接的信号线的所在区域的面积缩小时,能够增加显示面板中未设置像素驱动电路和信号线的区域的面积,从而有利于提高显示面板的透光面积,满足高透光区的透光和显示要求。
可选的,继续结合参考图4和图5,显示面板还包括多条第二信号线22;像素驱动电路10还包括第二晶体管T2;第二晶体管T2的第一极与第二信号线22电连接,且位于同一列的至少部分像素驱动电路10的第二晶体管T2共用第二信号线22;沿像素驱动电路的行方向X,分别与位于同一行且相邻的两个第一类像素驱动电路101电连接的两条第二信号线22之间的距离为L1,第二信号线22的线宽为L2;其中,6≤L1/L2≤8。
具体的,在现有技术中通常会将延伸方向保持一致的信号线同层设置,而本技术方案将与第二信号线22的延伸方向一致的第一信号线21的第一线段211设置在用于设置屏蔽单元30的第一导电P2中,从而相较于现有技术,减少了第二信号线22所在的第三金属层P6中所设置的信号线所在区域的面积,空出了第二信号线22所在的第三金属层P6中原用于设置第一线段211的位置,此时可移动第一类像素驱动电路10的局部结构和第二信号线22,使得分别与相邻两个第一类像素驱动电路101电连接的第二信号线22之间的距离减小,即在第二信号线22的线宽不变的前提下,分别与相邻两个第一类像素驱动电路101电连接的第二信号线22之间的距离与第二信号线22的线宽的比值减小,进而在像素驱动电路10的行方向X上,第一类像素驱动电路101和与其电连接的第二信号线22的总尺寸可减小4%~14%,相当于第一类像素驱动电路101所在区域的面积可减小4%~14%;如此,相较于现有技术,显示面板中第一类像素驱动电路10所在区域的面积缩小,能够有利于增加显示面板中所设置的像素驱动电路10的数量,即增大显示面板的分辨率;同时,当第一类像素驱动电路10所在区域的面积缩小时,能够增加显示面板中未设置像素驱动电路和信号线的区域的面积,从而有利于提高显示面板的透光面积,满足高透光区的透光和显示要求。
可选的,继续结合参考图4和图5,通常显示面板中的各发光元件40与各像素驱动电路10对应电连接,以使各发光元件40能够与其对应的像素驱动电路10的驱动下进行发光。相应的,至少一个第一晶体管T1可以包括第一发光控制晶体管M1,像素驱动电路10还可以包括第二发光控制晶体管M6和驱动晶体管T;第一发光控制晶体管M1的第二极与驱动晶体管T的第一极电连接;第二发光控制晶体管M6的第一极与驱动晶体管T的第二极电连接,第二发光控制晶体管M6的第二极通过第二过孔H2与发光元件40的阳极41电连接;此时,沿第一方向Y',电连接第一发光控制晶体管M1的第一过孔H11与第二过孔H2交叠;其中,第一方向Y'与衬底基板P1所在平面平行且与像素驱动电路10的列方向Y具有第一夹角。
示例性的,因将第一信号线21的第一线段211设置在用于设置屏蔽单元30的第一导电层P2中,从而相较于现有技术,空出了原用于设置第一线段211的位置,使得第一类像素驱动电路101的局部结构可沿-X的方向移动,即第一发光控制晶体管M1和与其直接电连接的其它结构向第二发光控制晶体管M6侧移动,使得电连接第二发光控制晶体管M6和发光元件40的第二过孔H2与电连接第一发光控制晶体管M1和第一线段211的第一过孔H11之间具有较近的距离L3,从而在与像素驱动电路10的列方向Y具有较小偏移角度(第一夹角)的方向Y'上,第一过孔H11即可与第二过孔H2相交叠。其中,第一夹角可以为一较小的角度,例如为小于或等于10度,此时,第一方向Y'与像素驱动电路10的列方向Y近似平行。
当第一信号线21是与第一发光控制晶体管M1的第一极电连接的信号线时,该第一信号线21即为正性电源电压信号线PVDD,用于传输正性电源电压信号至第一发光控制晶体管M1的第一极;相应的,第二信号线22可以为数据信号线Data,与数据信号线Data电连接的第二晶体管T2可以为数据写入晶体管M2。
需要说明的是,图4仅为本发明实施例示例性的附图,图4中仅示例性的示出了通过移动第一类像素驱动电路101局部结构以缩小第一过孔H11与第二过孔H2之间的距离的情况。而在本发明实施例中,当将屏蔽单元的至少部分复用为第一线段时,还可以具有其它缩小第一类像素驱动电路101所在区域的面积的实现方式。
示例性的,图6是本发明实施例提供又一种显示面板的局部俯视结构示意图。图6中与图4中相同之处,可参照上述对图4的说明,此处仅对图6与图4中不同之处进行示例性的说明。结合参考图4和图6所示,在空出了原用于设置第一线段211的位置后,第一发光控制晶体管M1和与其直接电连接的至少部分其它结构向第二发光控制晶体管M6侧移动,而电连接第一发光控制晶体管M1的第一过孔H11的位置可以保持不变;此时,相较于现有技术,第一过孔H11到第一发光控制晶体管M1的沟道区所在的位置之间的水平距离由L4减小至L4',即在第一发光控制晶体管M1的沟道区的宽度W1不变的前提下,可减小第一发光控制晶体管M1的非沟道区与其沟道区的比值,也即L4'/W1<L4/W1;如此,同样能够在像素驱动电路10的行方向X上缩小第一类像素驱动电路101的尺寸。
可选的,图7是本发明实施例提供的一种显示面板的俯视结构示意图,如图7所示,显示面板100的屏蔽单元30包括多个屏蔽子单元(3001和3002);在垂直于衬底基板P1所在平面的方向上,每个屏蔽子单元(3001或3002)与N个像素驱动电路10交叠;像素驱动电路10还包括存储电容Cst;与同一屏蔽子单元(3001或3002)具有交叠的各像素驱动电路10中存储电容Cst的第一极板为一体结构;在各第一类像素驱动电路101中,为一体结构的各存储电容Cst的第一极板通过M个第三过孔H3与同一第一线段211电连接;其中,M<N,且M和N均为正整数。
具体的,在像素驱动电路10中存储电容Cst的第一极板通常与一固定电压信号电连接,存储电容Cst的第二极板与驱动晶体管T的栅极电连接,以使存储电容Cst能够稳定地存储驱动晶体管T的栅极电位。为减少显示面板100中信号线的数量,可使与第一发光控制晶体管M1的第一极电连接的正性电源电压信号复用为与存储电容Cst的第一极板电连接的信号线;此时,属于同一像素驱动电路10的存储电容Cst和第一发光控制晶体管可以与同一条正性电源电压信号线PVDD电连接;同时,因正性电源电压信号线PVDD传输的正向电源电压信号为固定电压信号,即使不同像素驱动电路10共用正性电源电压信号线PVDD时,也不会影响各像素驱动电路10的性能,此时与同一屏蔽子单元(3001或3002)具有交叠的各第一类像素驱动电路101的存储电容Cst的第一极板可与同一屏蔽子单元(3001或3002)电连接,且电连接屏蔽子单元(3001或3002)与第一类像素驱动电路101的存储电容Cst的第一极板的第三过孔H3的数量可小于该屏蔽子单元(3001或3002)相交叠的第一类像素驱动电路101数量,以能够节省出用于设置第三过孔H3的空间,从而能够进一步缩小与同一屏蔽子单元(3001或3002)具有交叠的各像素驱动电路所在区域的总面积。
可以理解的是,当屏蔽单元30包括多个屏蔽子单元(3001或3002),此处所述的每个屏蔽子单元(3001或3002)与至少一个像素驱动电路具有交叠可以理解为每个屏蔽子单元与至少一个像素驱动电路的部分结构相交叠,也可以理解为在垂直衬底基板P1所在平面的方向上,每个屏蔽子单元(3001或3002)覆盖至少一个像素驱动电路10,即每个屏蔽子单元(3001或3002)可以与一个、两个或多个像素驱动电路10具有交叠;此时,每个屏蔽子单元可以对至少一个像素驱动电路10起到屏蔽作用;本发明实施例对每个屏蔽子单元(3001或3002)所覆盖的像素驱动电路10的数量不做具体限定。同时,任意两个屏蔽子单元与屏蔽子单元可以相互独立,或者任意两个屏蔽子单元可以具有交叠或复用的部分,本发明实施例对此不做具体限定。
示例性的,如图7所示,每个屏蔽子单元3001(3002)可以覆盖三个像素驱动电路10的数量,该三个像素驱动电路10可以为用于驱动同一像素单元的不同颜色的三个发光元件的像素驱动电路10。
可以理解的是,结合图4、图5和图7所示,当第一信号线21为正性电源电压信号线PVDD时,该第一信号线21所传输的信号为固定电压信号;此时,每个屏蔽子单元(3001或3002)可以包括至少一个第一屏蔽结构,而位于衬底基板P1一侧的第一导电层P2中可以包括该第一屏蔽结构,并将该第一屏蔽结构复用为第一线段211,且由同一屏蔽子单元(3001或3002)覆盖的各像素驱动电路100电连接的第一线段211为一体结构。如此,仅需要在第一导电层P2中设置屏蔽单元30,即可使各屏蔽子单元(3001、3002)对应各像素驱动电路10起到良好的屏蔽作用,同时,因由同一屏蔽子单元(3001或3002)覆盖的各像素驱动电路100电连接的第一线段211为一体结构,使得该第一线段211具有较大的横截面积,从而有利于降低第一线段211的电阻,减小第一线段211上所传输信号的损耗,进而有利于提高显示面板的显示效果。
需要说明的是,如图5所示,本发明实施例中复用为第一线段的屏蔽单元的第一导电层P2可以位于衬底基板P1与像素驱动电路的中晶体管的有源层所在半导体层P3之间;或者,如图8所示,复用为第一线段的屏蔽单元的第一导电层P2也可以位于发光元件40与用于设置第二信号线(Data)的第三金属层P6之间,此时,为便于第一过孔H11的设计可在第二信号线所在的第三金属层P6做设置相应的搭接结构;或者,复用为第一线段的屏蔽单元的第一导电层还可以设置于其它功能膜层之间,本发明实施例对此不做具体限定。
可以理解的是,如图5所示,显示面板还可以包括用于设置驱动晶体管T的栅极的第一金属层P4、用于设置存储电容Cst的第一极板的第二金属层P5以及分别用于设置发光元件40的阳极41、发光层43和阴极42的阳极金属层P7、发光层P8和阴极层P9;除此外,显示面板还可以包括位于相邻两个功能膜层之间的绝缘层,例如位于第一导电层P2与半导体层P3之间的绝缘层P23、位于半导体层P3与第一金属层P4之间的绝缘层P34、位于第一金属层P4与第二金属层P5之间的绝缘层P45、位于第二金属层P5和第三金属层P6之间的绝缘层P56、位于第三金属层P6与阳极金属层P7之间的平坦化层P67以及用于限定发光元件40的位置的像素定义层P79。或者,当复用为第一线段的屏蔽单元的第一导电层P2位于发光元件40与用于设置第二信号线(Data)的第三金属层P6之间时,与图5不同的是,如图8所示,第三金属层P6与第一导电层P2之间设置有绝缘层P62、第一导电层P2与阳极金属层P7之间具有平坦化层P27。
需要说明的是,图5和图8仅示例性地示出了各膜层之间的相对位置关系,而在本发明实施例中膜层之间的相对位置关系可以在满足设计需求的基础上进行调换,且调换膜层后可依据实际需要设置相应的绝缘层以下仅针对本发明实施例中所涉及的功能膜层进行示例性的说明,本领域技术人员能够想到在任意两个功能层之间还需设置绝缘层,以下对绝缘层的设置方式不再一一赘述。
可以理解的是,上述以第一信号线为正性电源电压信号线为例对本发明实施例进行了示例性的说明,而当第一信号线为与像素驱动电路中的第一晶体管的源极或漏极电连接的信号线时,该第一信号线还可以为数据信号线。
可选的,图9是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图10是沿图9中B-B截面的一种剖面结构示意图,结合参考图9和图10,当第一信号线21为数据信号线Data时,第二信号线22可以为正性电源电压信号线PVDD;此时,当屏蔽单元30的至少部分复用为与第一类像素驱动电路(1011、1012)电连接的数据信号线Data时,相较于现有技术,在第二信号线22(PVDD)所在的第三金属层P6中会空出原用于设置与第一类像素驱动电路(1011、1012)电连接的数据信号线Data的位置,使得第一类像素驱动电路1011(或1012)和与其电连接的第二信号线PVDD能够沿+X的方向移动,从而使相邻的两条第二信号线PVDD之间的距离减小,其减小的尺度可依据原数据信号线Data的宽度而定;其中,当现有技术中正性电源电压信号线PVDD的宽度与数据信号线Data的宽度相同或相近时,分别与相邻两个第一类像素驱动电路(1011和1012)电连接的第二信号线PVDD之间的距离L1与该第二信号线PVDD的宽度L2之间的比值同样可以为6≤L1/L2≤8。
可选的,继续结合参考图9和图10,当第一信号线21为数据信号线Data时,至少一个第一晶体管T可以包括数据写入晶体管M2;像素驱动电路10还包括驱动晶体管T;数据写入晶体管M2用于将数据信号线Data传输的数据信号写入至驱动晶体管T的栅极;此时,当沿像素驱动电路10的行方向X依次排列且相邻的两个第一类像素驱动电路分别为第一像素驱动电路1011和第二像素驱动电路1012时,沿第一方向Y',电连接第一像素驱动电路1011的数据写入晶体管M2的第一过孔H12与第二像素驱动电路1012的驱动晶体管T的有源层Ts交叠;其中,第一方向Y'与衬底基板P1所在平面平行且与像素驱动电路10的列方向Y具有第一夹角。
具体的,将屏蔽单元30的至少部分复用为与第一类像素驱动电路电连接的数据信号线Data,即将数据信号线Data设置于第一导电层P1中,以空出第三金属层P6中原用于设置数据信号线Data的位置,以缩小相邻两个第一类像素驱动电路(1011、10112)之间的距离,且随着相邻两个第一类像素驱动电路(1011环绕1012)之间的距离缩短,相邻两个第一类像素驱动电路(1011和1012)中各器件之间的距离缩短,直至相邻的两个第一类像素驱动电路(1011和1012)所在的区域具有交叠;此时,沿第一方向Y',电连接第一像素驱动电路1011的数据写入晶体管M2的第一过孔H1与和第二像素驱动电路1012中驱动晶体管T的有源层Ts具有交叠,该有源层Ts特指在垂直衬底基板P1所在平面的方向上,驱动晶体管T的有源层中与其栅极相交叠的区域,例如驱动晶体管T的“几”字形有源层的区域;同时,像素驱动电路10中通常还包括与驱动晶体管T的栅极电连接的存储电容Cst,该存储电容Cst用于存储驱动晶体管T的栅极电位,且存储电容Cst的一个极板(第二极板)会复用为驱动晶体管T的栅极,使得沿第一方向,电连接第一像素驱动电路1011中数据写入晶体管M2的第一过孔H12也会与存储电容Cst具有交叠。如此,通过将与第一类像素驱动电路(1011、1012)电连接的数据信号线Data设置在第一导电层P2中,能够缩小第一类像素驱动电路(1011、1012)和与其电连接的信号线所在区域的面积间,从而有利于提高显示面板的分辨率,同时能够满足高透过率的透光和显示要求。
其中,第一方向Y'为与像素驱动电路10的列方向Y具有较小夹角(第一夹角)的方向,该第一夹角只要满足:在将屏蔽单元30的至少部分复用为数据信号线Data后,相邻两个像素驱动电路具有交叠,使得相邻的几个像素驱动电路所在区域的面积总和减小即可;示例性的,第一方向Y'可与像素驱动电路10的列方向Y近似平行。
需要说明的是,图10仅为本发明实施例示例性的附图,图10中仅示例性的示出了复用为数据信号线Data的屏蔽单元30所在的第一导电层P2位于衬底基板P1与驱动晶体管T的有源层T所在的膜层P3之间;而在本发明实施例中,如图11所示,复用为数据信号线Data的屏蔽单元30所在的第一导电层P2还可以位于第二信号线(正性电源电压信号线PVDD)所在的膜层P6与发光元件40之间,此时,为便于第一过孔H12的设计,可利用膜层P6中的结构做搭接结构。或者,复用为数据信号线的屏蔽单元所在的膜层的位置还可以依据实际情况进行设置,本发明实施例对此不做具体限定。
可以理解的是,继续结合参考图9和图10,当第一信号线21为数据信号线Data时,该第一信号线所传输的信号为可变电压信号,此时第一导电层P1中复用为第一线段211的任意两个第一屏蔽结构应相互绝缘,以防信号串扰。
相应的,因第一导电层P1中任意相邻的两条第一线段211互绝缘,使得第一导电层P1中任意相邻两条第一线段之间会存在间隙;此时,为防止该间隙影响屏蔽单元30的屏蔽效果,可在其膜层中设置其它屏蔽结构,以填充任意相邻两条第一线段之间的间隙。
示例性的,继续结合参考图9和图10,当位于第一导电层P2中任意相邻两条第一线段211之间存在间隙时,可以采用用于设置发光元件40的阳极的阳极金属层P7中设置第三屏蔽结构,并采用该第三屏蔽结构填充相邻的两条第一线段211之间的间隙,以提高屏蔽单元30的屏蔽效果。
示例性的,图12是本发明实施例提供的又一种显示面板的局部俯视结构示意图。结合参考图10和图12,像素驱动电路10中通常还包括存储电容Cst,该存储电容Cst的第一极板通常位于第二金属层P5,除此外该第二金属层P5中还可以包括屏蔽单元30的第二屏蔽结构3021,且在垂直衬底基板P1所在平面的方向Z上,第二屏蔽结构3021与位于第一导电层P2中的第一屏蔽结构211的间隙具有交叠;如此,能够确保屏蔽单元30能够对像素驱动电路10的各个位置均起到屏蔽作用。
需要说明的是,位于第二金属层P5的第一屏蔽结构可以与位于阳极金属层P7的第三屏蔽结构同时存在,也可以仅择一设置,本发明实施例对此不做具体限定。
可以理解的是,上述以第一信号线为沿像素驱动电路的列方向延伸的信号线为例进行示例性的说明,而当第一信号线为与像素驱动电路中的第一晶体管的源极或漏极电连接的信号线时,该第一信号线还可以为沿像素驱动电路的行方向延伸的信号线。
可选的,图13是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图14是沿图13中C-C截面的一种剖面结构示意图,结合参考图13和图14所示,显示面板还包括位于衬底基板P1一侧的半导体层P3;半导体层P3包括第一晶体管T1的有源层;位于半导体层P3远离衬底基板P1一侧的第一金属层P4;第一金属层P4包括多条第三信号线23;在垂直衬底基板P1所在平面的方向上,第三信号线23中与第一晶体管T1的有源层相交叠的位置为第一晶体管T1的栅极;位于同一行的至少部分像素驱动电路10的第一晶体管T1共用第三信号线23和第一信号线21。
具体的,由于位于同一行的至少部分像素驱动电路10共用第一信号线21,使得第一信号线21沿像素驱动电路10的行方向延伸,而在沿行方向延伸的第一信号线21的第一线段211复用屏蔽单元30的至少部分时,能够在像素驱动电路10的列方向Y上空出原用于设置第一线段211的位置,使得像素驱动电路10能够在像素驱动电路10的列方向Y上得以压缩,从而能够减小像素驱动电路所在区域的面积,有利于显示面板的高分辨率,以及有利于高透光区的透光和显示需求。
可以理解的是,当第一信号线为与第一晶体管的源极或漏极电连接且沿像素驱动电路的行方向延伸的信号线时,该信号线例如可以为与初始化晶体管和/或复位晶体管电连接的复位信号线。
其中,继续结合参考图13和图14,因各复位信号线Ref传输的信号通常为相同的信号,使得各像素驱动电路10可以共用复位信号线Ref,此时膜层P2可以为非图案化的整层结构,或膜层P2中可以包括多个屏蔽子单元,每个屏蔽子单元可以与多个第一类像素驱动电路101相交叠,使得该多个像素驱动电路101可共用复位信号线Ref;如此,即能够满足屏蔽单元30的屏蔽性能,也能够使与第一类像素驱动电路101电连接的复位信号线Ref具有较大的横截面积,从而能够降低复位信号线Ref所传输的信号的损耗,进而有利于提高显示面板的显示效果。
可选的,继续结合参考图13和图14,当至少一个第一晶体管T1包括初始化晶体管M4时,第一信号线21可以为与初始化晶体管M4电连接的复位信号线。相应的,像素驱动电路10还包括存储电容Cst;初始化晶体管M4与存储电容Cst沿像素驱动电路10的列方向Y依次排列;第一金属层P4包括存储电容Cst的第二极板;初始化晶体管M4的第二极与存储电容Cst的第二极板电连接于第一节点N1;此时,显示面板还包括位于第一金属层P4远离衬底基板P1一侧的第二金属层P5;第二金属层P5包括存储电容Cst的第一极板;位于第二金属层P5远离衬底基板P1一侧的第三金属层P6;第三金属层P6包括多条第四信号线24;存储电容Cst的第一极板通过第三过孔H3与第四信号线24电连接,且位于同一列的至少部分像素驱动电路10的存储电容Cst共用第四信号线24;显示面板还包括第一导电层P2;第一导电层P2包括第一线段211;第一导电层P2位于衬底基板P1与半导体层P3之间,其中,与初始化晶体管M4电连接的第一过孔H13位于第三信号线23靠近存储电容Cst的一侧。
具体的,通过将屏蔽单元30的至少部分复用为与第一类像素驱动电路101中初始化晶体管M4电连接复位信号线Ref,使得与第一类像素驱动电路101中初始化晶体管M4电连接复位信号线Ref位于第一导电层P2,能够空出原用于设置复位信号线Ref的位置,即相较于现有技术,使得第一类像素驱动电路101和与其电连接的信号线所在的区域的面积能够在像素驱动电路10的列方向Y缩小;示例性的,当原复位信号线Ref在沿像素驱动电路10的列方向上的线宽为1μm~4μm之间,且像素驱动电路10和与其电连接的信号线在沿像素驱动电路10的行方向X上的宽度为Wμm时,第一类像素驱动电路101和与其电连接的信号线所在的区域的面积至少可缩小Wμm2~4Wμm2。同时,通过将复用为复位信号线Ref的第一导电层P2设置于衬底基板P1与半导体层P3之间,可直接在第一导电层P2和半导体层P3之间设置第一过孔H13,即可实现初始化晶体管M4的第一极与复位信号线Ref的电连接,从而在提高显示面板的分辨率和高透光区的透光面积的基础上,还有利于简化工艺制程。
需要说明的是,图14仅为本发明实施例示例性的附图,图14中仅示例性的示出了第一导电层P2位于衬底基板P1与半导体层P3之间的情况,而在本发明实施例中,第一导电层P2还可以为半导体层P3与第三金属层P6之间。
示例性的,如图15所示,第一导电层P2位于第二金属层P5与第三金属层P6之间,此时同样可以直接在第一导电层P2和半导体层P3之间设置第一过孔H13,即可实现初始化晶体管M4的第一极与复位信号线Ref的电连接,有利于简化工艺制程。
可以理解的是,除上述的膜层设置方式外,还可以为其它的膜层设置方式,在能够实现初始化晶体管的第一极与复位信号线的电连接,且能够简化工艺制程的前提下,本领域技术人员能够在本申请已有描述的基础上想到,其均属于本申请的保护范围,在此不再一一赘述。
需要说明的是,当第一导电层与半导体层之间的距离较远时,为便于第一过孔的设置,还可以利于第一导电层与半导体层之间的已有膜层做搭接结构,以将第一过孔拆分为两个子过孔,从而能够降低第一过孔的设置难度。
可选的,图16是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图17是沿图16中D-D截面的一种剖面结构示意图。结合图16和图17所示,当至少一个第一晶体管T1包括初始化晶体管M4时,像素驱动电路10还包括存储电容Cst;此时,初始化晶体管M4与存储电容Cst沿像素驱动电路10的列方向Y依次排列;第一金属层P4包括存储电容Cst的第二极板;初始化晶体管M4的第二极与存储电容Cst的第二极板电连接于第一节点N1;相应的,显示面板还包括位于第一金属层P4远离衬底基板P1一侧的第二金属层P5;第二金属层P5包括存储电容Cst的第一极板;位于第二金属层P5远离衬底基板P1一侧的第三金属层P6;第三金属层P6包括多条第四信号线24和多个第一搭接结构P601;存储电容Cst的第一极板通过第三过孔H3与第四信号线24(PVDD)电连接,且位于同一列的至少部分像素驱动电路10的存储电容Cst共用第四信号线24(PVDD);位于第三金属层P6远离衬底基板P1一侧的第一导电层P2;第一导电层P2包括第一线段211;与初始化晶体管M4电连接的第一过孔H13包括第一子过孔H131和第二子过孔H132;初始化晶体管M4的第一极通过第一子过孔H131与第一搭接结构P601电连接,第一搭接结构P601通过第二子过孔H132与第一线段211电连接;其中,第一子过孔H131位于第三信号线23靠近存储电容Cst的一侧,第二子过孔H132位于第三信号线23远离存储电容Cst的一侧。
如此,在第一导电层P2位于第三金属层P6远离衬底基板P1的一侧时,该第一导电层P2与半导体层P3之间具有较远的距离,此时可在第三金属层P6中设置第一搭接结构P601,以使第一过孔H13分为两个子过孔(第一子过孔H131和第二子过孔H132),从而能够减小单个过孔的打孔深度,降低打孔难度;同时,将第一搭接结构P601与第四信号线24同层设置,能够简化显示面板的工艺制程,降低显示面板的成本,有利于显示面板的低成本。此外,通过将第一子过孔H131和第二子过孔H132设置于第三信号线23相对的两侧,以使第一子过孔H131与第二子过孔H132互不影响。
上述以第一信号线为与初始化晶体管的第一极电连接的复位信号线,而在本发明实施例中,当与初始化晶体管电连接的复位信号线和与复位晶体管电连接的复位信号线为不同的复位信号线时,第一信号线还可以为与复位晶体管电连接的复位信号线。
可选的,图18是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图19是沿图18中E-E截面的一种剖面结构示意图。结合参考图18和图19,显示面板中还包括多个阵列排布的发光元件40,各发光元件40能够在其对应的像素驱动电路10驱动下进行发光。至少一个第一晶体管T1包括复位晶体管M5;复位晶体管M5的第二极通过第四过孔H4与发光元件40的阳极电连接;此时,在垂直衬底基板P1所在平面的方向上,复位晶体管M5的有源层M5S中与第三信号线23相交叠的位置为复位晶体管M5的沟道区M5g;复位晶体管M5的有源层M5S中,从复位晶体管M5的沟道区M5g至电连接该复位晶体管M5的所述第一过孔H14的区域M5d以及从复位晶体管M5的沟道区M5g至电连接该复位晶体管M5的第四过孔H4的区域M5s为复位晶体管M5的非沟道区;复位晶体管M5的非沟道区(M5s和M5d)与复位晶体管M5的沟道区M5g的面积比Sq为1.5≤Sq≤2。
具体的,当第一晶体管T1包括复位晶体管M5时,与复位晶体管M5的源极或漏极电连接的第一信号线21为复位信号线Ref';此时,通过将屏蔽单元30的至少部分复用为与第一类像素驱动电路101中复位晶体管M5电连接复位信号线Ref',此时可在像素驱动电路10的列方向Y上缩短复位晶体管M5的有源层的尺寸,使得复位晶体管M5的非沟道区M5d和M5s的面积与其沟道区M5g的面积之间的比值降至1.5~2的范围内,相较于现有技术,在像素驱动电路10的列方向Y上复位晶体管M5的有源层的尺寸可相对缩短30%~60%;如此,在将屏蔽单元30的至少部分复用为与复位晶体管M5电连接的复位信号线Ref'时,能够有利于缩小复位晶体管M5的尺寸,以缩小像素驱动电路10的所在区域的面积,从而能够相对增加显示面板中所设置的像素驱动电路10的数量,有利于显示面板的高分辨率,以及能够满足高透光区的显示需求。
可选的,继续结合参考图18和图19,当至少一个第一晶体管T1包括复位晶体管M5时,像素驱动电路10还可以包括发光控制晶体管(M1和M6)和驱动晶体管T;且驱动晶体管T、发光控制晶体管(M1和M6)和复位晶体管M5沿像素驱动电路10的列方向Y依次排列;发光控制晶体管包括第一发光控制晶体管M1和第二发光控制晶体管M6;相应的,显示面板还包括位于第一金属层P4远离衬底基板P1一侧的第三金属层P6;第三金属层P6包括多条第四信号线24;位于第三金属层P6远离衬底基板一侧的显示层(P7、P8和P9);显示层(P7、P8和P9)包括多个阵列排布的发光元件40;显示面板还包括第一导电层P2;该第一导电层P2包括第一线段211;第一导电层P2位于衬底基板P1与半导体层P3之间。此时,第一发光控制晶体管M1的第一极通过第五过孔H5与第四信号线24电连;第一发光控制晶体管M1的第二极与驱动晶体管T的第一极电连接;第二发光控制晶体管M6的第一极与驱动晶体管T的第二极电连接,第二发光控制晶体管M6和复位晶体管M5电连接于第二节点N2,且均通过第二节点N2处的第四过孔H4与发光元件40的阳极电连接;与复位晶体管M5电连接的第一过孔H14位于第三信号线23远离第四过孔H4和第五过孔H5的一侧。
如此,通过将第一导电层P2设置于衬底基板P1与半导体层P3之间,能够使得第一导电层P2与半导体层P3之间具有较近的距离,从而可直接在第一导弹层P2与半导体层P3之间设置第一过孔H13,即可实现复位晶体管M5与复位信号线Ref'的电连接,从而在提高显示面板的分辨率和高透光区的透光面积的基础上,还有利于简化工艺制程。
需要说明的是,图19仅为本发明实施例示例性的附图,图19中仅示例性的示出了第一导电层P2位于衬底基板P1与半导体层P3之间的情况,而在本发明实施例中,第一导电层P2还可以为半导体层P3与第三金属层P6之间。
示例性的,如图20所示,第一导电层P2位于第二金属层P5与第三金属层P6之间,此时同样可以直接在第一导电层P2和半导体层P3之间设置第一过孔H14,即可实现复位晶体管M5的第一极与复位信号线Ref'的电连接,有利于简化工艺制程。
可以理解的是,除上述的膜层设置方式外,还可以为其它的膜层设置方式,在能够实现复位晶体管M5的第一极与复位信号线Ref'的电连接,且能够简化工艺制程的前提下,本领域技术人员能够在本申请已有描述的基础上想到,其均属于本申请的保护范围,在此不再一一赘述。
需要说明的是,当第一导电层与半导体层之间的距离较远时,为便于第一过孔的设置,还可以利于第一导电层与半导体层之间的已有膜层做搭接结构,以将第一过孔拆分为两个子过孔,从而能够降低第一过孔的设置难度。
可选的,图21是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图22是沿图21中F-F截面的一种剖面结构示意图。结合参考图21和图22,当至少一个第一晶体管T1包括复位晶体管M5时,像素驱动电路10还可以包括发光控制晶体管(M1和M6)和驱动晶体管T;且驱动晶体管T、发光控制晶体管(M1和M6)和复位晶体管M5沿像素驱动电路10的列方向Y依次排列;发光控制晶体管包括第一发光控制晶体管M1和第二发光控制晶体管M6。显示面板还包括位于第一金属层P4远离衬底基板P1一侧的第三金属层P6;第三金属层P6包括多条第四信号线24和多个第二搭接结构P602;位于第三金属层P6远离衬底基板P1一侧的显示层(P7、P8和P9);显示层(P7、P8和P9)包括多个阵列排布的发光元件;以及位于显示层(P7、P8和P9)与第三金属层P6之间的第一导电层P2;第一导电层P2包括所述第一线段211。相应的,第一发光控制晶体管M1的第一极通过第五过孔H5与第四信号线24电连接,第一发光控制晶体管M1的第二极与驱动晶体管T的第一极电连接;第二发光控制晶体管M6的第一极与驱动晶体管T的第二极电连接,第二发光控制晶体管M6和复位晶体管M5电连接于第二节点N2,且均通过第二节点N2处的第四过孔H4与发光元件40的阳极电连接;此时,与复位晶体管M5电连接的第一过孔H14包括第三子过孔H141和第四子过孔H142;复位晶体管M5的第一极通过第三子过孔H141与第二搭接结构P602电连接,第二搭接结构P602通过第四子过孔H142与第一线段211电连接;其中,第三子过孔H141位于第三信号线23远离第四过孔H4的一侧;在垂直衬底基板P1所在平面的方向Z上,第四子过孔H142与第四过孔H4和第五过孔H5之间的区域交叠。
如此,在第一导电层P2位于显示层(P7、P8和P9)与第三金属层P6之间时,该第一导电层P2与半导体层P3之间具有较远的距离,此时可在第三金属层P6中设置第二搭接结构P602,以使第一过孔H14分为两个子过孔(第三子过孔H141和第四子过孔H142),从而能够减小单个过孔的打孔深度,降低打孔难度;同时,将第二搭接结构P602与第四信号线24同层设置,能够简化显示面板的工艺制程,降低显示面板的成本,有利于显示面板的低成本。此外,通过将第三子过孔H141和第四子过孔H142设置于第三信号线23相对的两侧,以使第三子过孔H141和第四子过孔H142互不影响,且当第四子过孔H142与第四过孔H4和第五过孔H5之间的区域具有交叠时,可以提高空间利用率,有利于进一步缩小像素驱动电路10所在区域的面积。
需要说明的是,上述分别针对与同一像素驱动电路的初始化晶体管和复位晶体管电连接的两条复位信号线复用屏蔽单元的情况进行了示例性的说明;而在本法发明实施例中,与同一像素驱动电路的初始化晶体管和复位晶体管电连接的两条复位信号线均可以复用屏蔽单元,如图23所示,当分别与同一像素驱动电路10的初始化晶体管和复位晶体管电连接的复位信号线Ref和Ref'均复用屏蔽单元30时,能够使像素驱动电路10所在区域的尺寸进一步缩小。
可以理解的是,上述以第一信号线为与像素驱动电路中晶体管的源极或漏极电连接的信号线为例,对本发明实施例的技术方案进行了示例性的说明,而在本发明实施例中第一信号线还可以为与像素驱动电路中晶体管的栅极电连接的信号线。
可选的,图24是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图25是沿图24中J-J截面的剖面结构示意图,结合参考图24和图25,像素驱动电路10包括至少一个第三晶体管T3;与第一信号线21的第一线段211电连接的像素驱动电路10为第一类像素驱动电路101;第一类像素驱动电路101的第三晶体管T3的栅极通过第一过孔H15与第一线段211电连接;同一第一类像素驱动电路101的任意两个第三晶体管T3的栅极相互绝缘。
具体的,通过使同一第一类像素驱动电路101的任意两个第三晶体管T3的栅极相互绝缘,使得第三晶体管T3的栅极所在的膜层P4中仅保留第三晶体管T3的栅极结构,而将与第三晶体管T3电连接的第一线段211设置在屏蔽单元30所在的膜层P2,相较于将第三晶体管T3的栅极和与第三晶体管T3的栅极电连接的信号线均设置于第三晶体管T3的栅极所在的膜层的情况,能够空出栅极相互绝缘的两个第三晶体管T3之间的区域,以使第一类像素驱动电路101的其它结构能够移至该区域内,从而能够压缩第一类像素驱动电路的尺寸,进而有利于显示面板的高分辨率,以及有利于高透光区的透光和显示需求。
可选的,继续结合参考图24和图25,至少一个第三晶体管T3可以包括数据写入晶体管M2和阈值补偿晶体管M3;像素驱动电路10还包括驱动晶体管T和初始化晶体管M4;数据写入晶体管M2和阈值补偿晶体管M3沿像素驱动电路10的行方向X依次排列,初始化晶体管M4、阈值补偿晶体管M3以及所驱动晶体管T沿像素驱动电路10的列方向Y依次排列;数据写入晶体管M2的第二极与驱动晶体管T的第一极电连接;阈值补偿晶体管M3的第一极与驱动晶体管T的第二极电连接;初始化晶体管M4的第二极、阈值补偿晶体管M3的第二极以及驱动晶体管T的栅极电连接于第一节点N1;位于同一行的至少部分像素驱动电路10的数据写入晶体管M3和阈值补偿晶体管M3共用第一信号线21(Scan2);第一类像素驱动电路101中数据写入晶体管M2的栅极和阈值补偿晶体管M3的栅极与同一第一线段211电连接。
具体的,当至少一个第三晶体管T3包括数据写入晶体管M2和阈值补偿晶体管M3时,与数据写入晶体管M2和阈值补偿晶体管M3电连接的第一信号线21为第二扫描信号线Scan2;通过将屏蔽单元30的至少部分32复用为与第一类像素驱动电路101的数据写入晶体管M2和阈值补偿晶体管M3的栅极电连接的第二扫描信号线Scan2,使得第一节点N1能够设置于同一第一类像素驱动电路101的阈值补偿晶体管M3与数据写入晶体管M2之间的区域,即相较于现有技术,第一节点N1的部分结构能够向驱动晶体管T的一侧移动,从而使得初始化晶体管M4随之移动,进而在像素驱动电路10的列方向Y上,能够缩小第一类像素驱动电路101的尺寸。
可选的,继续结合参考图24和图25,显示面板100包括位于衬底基板P1一侧的半导体层P3;半导体层P3包括数据写入晶体管M2、阈值补偿晶体管M3、初始化晶体管M4以及驱动晶体管T的有源层;有源层包括沟道区和位于所述沟道区两侧的第一极和第二极;位于半导体层P3远离衬底基板一侧的第一金属层P4;第一金属层P4包括数据写入晶体管M2、阈值补偿晶体管M3、初始化晶体管M4以及驱动晶体管T的栅极;在垂直衬底基板P1所在平面的方向Z上,有源层中与栅极交叠的位置为有源层的沟道区;第一节点N1包括第一分部N11和第二分部N12;第一分部N11沿像素驱动电路10的行方向X延伸,用于电连接阈值补偿晶体管M3的第二极和初始化晶体管M4的第二极;第二分部N12沿像素驱动电路10的列方向Y延伸,用于电连接第一分部N11和驱动晶体管T的栅极;其中,在垂直衬底基板P1所在平面的方向Z上,第一分部N11和第二分部N12与栅极互不交叠。
具体的,在第一分部N11与阈值补偿晶体管M3的第二极和初始化晶体管M4的第二极同层设置时,初始化晶体管M4的第二极、第一分部N11以及阈值补偿晶体管M3的第二极可沿像素驱动电路10的行方向X依次排列;因将与同一第一类像素驱动电路101的阈值补偿晶体管M3和数据写入晶体管M2的栅极电连接的第二扫描信号线Scan2与阈值补偿晶体管M3和数据写入晶体管M2的栅极分布设置于不同的膜层(P2和P4),从而在将第一分部N11的分部设置于阈值补偿晶体管M3和数据写入晶体管M2的栅极之间的区域时,该第一分部N11不会与阈值补偿晶体管M3和数据写入晶体管M2的栅极所在膜层的结构相交叠,从而不会在第一分部N11的位置应形成晶体管的位置,以防因不应形成晶体管的位置,因阈值补偿晶体管M3和数据写入晶体管M2的栅极所在膜层的结构与第一分部N11交叠,而形成晶体管,影响像素驱动电路10的性能。
可选的,继续结合参考图24和图25,阈值补偿晶体管M3的有源层包括第一沟道区M3g1和第二沟道区M3g2;在第二方向X'上,初始化晶体管M4的第二极和第一分部N11与第一沟道区M3g1和/或第二沟道区M3g2交叠;其中,第二方向X'平行于衬底基板P1所在平面且与像素驱动电路10的行方向X具有第二夹角。
具体的,因阈值补偿晶体管M3和数据写入晶体管M2的栅极相互绝缘,使得第一分部N11可设置于阈值补偿晶体管M3和数据写入晶体管M2的栅极之间的区域,即相较于现有技术,第一分部N11和初始化晶体管M4的第二极均向驱动晶体管T的一侧移动,使得在第一分部N11和初始化晶体管M4的第二极与驱动晶体管T之间的距离为Y1,阈值补偿晶体管M3第一沟道区M3g1与驱动晶体管之间的距离为Y2,阈值补偿晶体管M3第二沟道区M3g2与驱动晶体管之间的距离为Y3时,Y1可以介于Y2与Y3之间,或者Y1与Y2相当,或者Y1与Y3相当,从而在与像素驱动电路10的行方向X具有较小夹角(第二夹角)的方向(第二方向X')上,初始化晶体管M4的第二极和第一分部N11即可与第一沟道区Mg1和/或第二沟道区Mg2相交叠。其中,第二夹角可以为一较小的夹角,使得第二方向X'与像素驱动电路10的行方向X近似平行。
可选的,继续结合参考图24和图25,当显示面板包括位于第一金属层P4远离衬底基板P1一侧的第三金属层P6,该第三金属层P6可以包括第二分部N12;而第一分部N11位于半导体层P3;第二分部N12的一端通过第七过孔H7与第一分部N11电连接,第二分部N12的另一端通过第八过孔H8与驱动晶体管T的栅极电连接。
具体的,通过将第一节点N1的第一分部N11和第二分部N12分别设置于半导体层P3和第三金属层P6,相较于现有技术,仅需要改变用于设置第一分部N11的半导体层P3的结构,而设置第二分部N12的第三金属层P6的结构以及驱动晶体管T的结构均可以保持原状,有利于简化像素驱动电路的设计。
需要说明的是,图24和图25仅为本发明实施例示例性的附图,图24和图25仅示例性的示出了第一分部N11和第二分部N12分别位于不同的膜层,而在本发明实施例,第一分部N11和第二分部N12可以分设于相同的膜层。
可选的,图26是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图27是沿图26中I-I截面的一种剖面结构示意图,结合参考图26和图27,第一分部N11和第二分部N12均位于半导体层P3;所述第二分部的一端与所述第一分部电连接,所述第二分部的另一端通过第六过孔H6与驱动晶体管T的栅极电连接;其中,当第二沟道区M3g2位于第一沟道区M3g1靠近驱动晶体管T的一侧时,第一分部N11位于第一沟道区M3g1靠近驱动晶体管T的一侧。
如此,通过将第一分部N11和第二分部N12设置在同一膜层(半导体层P3),能够使第一分部N11和第二分部N12在同种工艺下,采用同种工艺形成,且直接将第一分部N11与第二分部N12形成一体结构即可,无需在为电连接第一分部N11和第二分部N12设置相应的过孔,从而能够简化工艺制程,降低显示面板的成本;同时,通过将第一分部N11设置于第一沟道M3g1靠近驱动晶体管T的一侧,有利于空出第一分部N11远离驱动晶体管T一侧的区域,以用于设置第一类像素驱动电路101的其它结构,从而有利于第一类像素驱动电路101的进一步缩小。
需要说明的是,由于阈值补偿晶体管M3的第二极电连接于驱动晶体管T的栅极,而在发光阶段驱动晶体管T会根据其栅极的电位产生驱动电流,驱动发光元件40呈现出相应的亮度,即驱动晶体管T的栅极电位会直接影响发光元件40的发光亮度;因此,为防止因阈值补偿晶体管M3在发光阶段产生漏流而影响驱动晶体管T的栅极电位,通常将阈值补偿晶体管M3的设置为具有双栅结构的晶体管,以使阈值补偿晶体管M3具有较小的漏电流;即阈值补偿晶体管M3通常包括第一栅极和第二栅极和第二栅极,且第一栅极与其第一沟道M3g1交叠,第二栅极与其第一沟道M3g2交叠。其中,阈值补偿晶体管M3的第一栅极和第二栅极通常为一体结构,而在本发明实施例中,阈值补偿晶体管M3的第一栅极和第二栅极还可以为两个相互独立的结构。
可选的,图28是本发明实施例提供的又一种显示面板的局部俯视结构示意图,如图28所示,当阈值补偿晶体管M3的栅极包括第一栅极G1和第二栅极G2,该第一栅极G1与第一沟道区具有交叠,该第二栅极G2与第二沟道区具有交叠,且第一栅极与第二栅极相互绝缘时,在第二方向X'上第二栅极G2与驱动晶体管T的有源层交叠。
具体的,通过将同一阈值补偿晶体管M3的第一栅极G1和第二栅极G2独立设置,且第一栅极G1和第二栅极G2分别通过第一过孔H151和H152与同一第一线段211电连接,实现同一阈值补偿晶体管M3的第一栅极G1和第二栅极G2同步接收第二扫描信号;同时,当同一阈值补偿晶体管M3的第一栅极G1和第二栅极G2分别独立设置时,可在第一栅极G1和第二栅极G2所在的膜层中空出第一栅极G1和第二栅极之间的区域,以用于设置像素驱动电路的其它结构,相较于现有技术,例如可以将驱动晶体管T向第一栅极G1和第二栅极之间的区域移动,此时在沿像素驱动电路的列方向Y上,可缩短驱动晶体管T的有源层(图中示出的“几”字形)与第一栅极和第二栅极之间的距离,从而只需要在与像素驱动电路的行方向X具有较小偏移角度(第二夹角)的方向X'上,第二栅极G2即可与驱动晶体管T的有源层交叠。其中,第二夹角可以为一较小的角度,此时,第二方向X'与像素驱动电路10的行方向X近似平行。
此外,像素驱动电路10中通常还包括存储电容Cst,存储电容Cst的第二极板通常复用驱动晶体管T的栅极,因此当在第二方向X'上,第二栅极G2与驱动晶体管T的有源层交叠时,在第二方向X'上,第二栅极G2也会与驱动存储电容Cst具有交叠,甚至在像素驱动电路10的行方向X上,第二栅极G2也即可与驱动存储电容Cst具有交叠。
需要说明的是,上述通过将阈值补偿晶体管M3设置为双栅的结构的形式,减小阈值补偿晶体管M3的漏流;而在本发明实施例中,可通过改变阈值补偿晶体管的材料的方式,也可将阈值补偿晶体管设置为单栅结构,例如采用LTPO工艺制作的单栅阈值补偿晶体管以减小阈值补偿晶体管的漏流。
示例性的,图29是本发明实施例提供的又一种显示面板的局部俯视结构示意图,图30是沿图29中K-K截面的一种剖面结构示意图,结合参考图29和图30,阈值补偿晶体管M3仅包括一个栅极,此时阈值补偿晶体管M3的有源层可以设置在氧化物半导体P32中,而其它晶体管(驱动晶体管T、数据写入晶体管M2)的有源层可以设置在低温多晶硅半导体层P31中,如此能够使其它晶体管具有较快的响应速度,以及在阈值补偿晶体管M3为单栅结构的前提下,即可具有较小的漏流的,又可减小阈值补偿晶体管M3的尺寸,从而能够进一步缩小包括该阈值补偿晶体管M3的像素驱动电路10的尺寸。同时,当阈值补偿晶体管M3的有源层M3g设置在氧化物半导体P32中,数据写入晶体管M2的有源层M2g设置在低温多晶硅半导体层P31中时,阈值补偿晶体管M3的沟道类型与数据写入晶体管M2的沟道类型不同,使得阈值补偿晶体管M3的栅极和数据写入晶体管M2的栅极需分别通过第一过孔H1511和H1512分别与不同的第一线段321(Scan21)和322(Scan22)电连接,以确保阈值补偿晶体管M3和数据写入晶体管M2能够分别在不同的第二扫描信号的控制下同时导通。
相应的,栅极金属层包括第一栅极金属层P410和第二栅极金属层P420,第一栅极金属层P410设置有数据写入晶体管M2等有源层位于低温多晶硅半导体层P31的晶体管的栅极,该第一金属层P410的材料例如可以为钼材料;第二栅极金属层P420设置有阈值补偿晶体管的栅极,第二栅极金属层P420的材料可以包括钼材料和钛材料;同时,因低温多晶硅半导体层P31和氧化物半导体P32分别位于不同膜层,因此当阈值补偿晶体管M3的第一极可通过位于第三金属层P6的搭接结构P604与驱动晶体管T的第二极电连接,阈值补偿晶体管M3的第二极可通过位于第三金属层P6的搭接结构P605与初始化晶体管M4以及第一节点N1电连接。
此外,当第一信号线为与晶体管的栅极电连接的信号线时,该第一信号线还可以为与初始化晶体管的栅极电连接的第一扫描信号线。继续结合图24和图25所示,至少一个第三晶体管T3还可以包括初始化晶体管M4,第一信号线21包括与初始化晶体管M4的栅极电连接的第一扫描信号线Scan1,此时屏蔽单元30的部分结构31可以复用为与初始化晶体管M4电连接的第一扫描信号线Scan1,使得初始化晶体管M4的栅极可通过第一过孔H16与第一扫描信号线Scan1电连接,此时,相邻的两个初始化晶体管M4的栅极之间的区域可用于设置其它结构,以达到进一步缩小第一类像素驱动电路101所在区域的面积。
同时,当屏蔽单元30的一部分31和屏蔽单元30的另一部分32分别复用为不同扫描信号线(第一扫描信号线Scan1和第二扫描信号线Scan2)时,由于第一扫描信号线Scan1传输的第一扫描信号与第二扫描信号线Scan2传输的第二扫描信号具有差异,且第一扫描信号和第二扫描信号均为可变电压的信号,因此屏蔽单元30的两个部分31和32应相互绝缘,即位于第一导电层P2中的屏蔽单元30的两个部分31和32间隔设置,使得屏蔽单元30两部分31和32之间存在间隙,而该间隙可能影响屏蔽单元30的屏蔽效果;此时,可在不影响显示面板中器件和信号线的设置的前提下,可采用显示面板中的已有膜层填充该间隙,例如第二金属层P5除包括存储电容Cst的第一极板外,还可以包括第二屏蔽结构33,该第二屏蔽结构33与第一导电层P2中屏蔽单元30两部分31和32之间间隙相交叠,以提高屏蔽单元30的屏蔽效果。
需要说明的是,图24和图25仅示例性的示出了在第二金属层P5中设置第二屏蔽结构33;而在本发明实施例中,也可以在有机发光元件的阳极所在的阳极金属层中设置第三屏蔽结构,且在能够满足屏蔽单元的屏蔽需求的前提下,第二屏蔽结构和第三屏蔽结构可以仅保留一种,或者第二屏蔽结构和第三屏蔽结构也可以同时存在。此外,在不影响显示面板中其它结构的设置的前提下,还可以在其它金属膜层中设置屏蔽结构,以确保屏蔽单元30具有良好的屏蔽性能。
可以理解的是,上述以至少一个第三晶体管包括阈值补偿晶体管、数据写入晶体管以及初始化晶体管时,第一类像素驱动电路的缩小情况进行了示例性的说明,而在本发明实施例中,当像素驱动电路中还包括其他需要扫描信号进行控制晶体管时,该至少一个第三晶体管还可以包括其它晶体管。
可选的,图31是本发明实施例提供又一种显示面板的局部俯视结构示意图,图32是沿图31中L-L截面的一种剖面结构示意图,结合参考图31和图32,至少一个第三晶体管T3包括沿像素驱动电路10的行方向X依次排列的第一发光控制晶体管M1和第二发光控制晶体管M6,且像素驱动电路还包括驱动晶体管T;相应的,显示面板还包括多个阵列排布的发光元件40和多条第四信号线24;第一发光控制晶体管M1的第一极通过第五过孔H5与第四信号线24电连接,且位于同一列的至少部分像素驱动电路10的第一发光控制晶体管M1共用第四信号线24;第一发光控制晶体管M1的第二极与驱动晶体管T的第一极电连接;第二发光控制晶体管M6的第一极与驱动晶体管T的第二极电连接,第二发光控制晶体管M6通过第四过孔H4与发光元件40的阳极电连接;沿第二方向X',第五过孔H5和第四过孔H4与第一发光控制晶体管M1的栅极和/或第二发光控制晶体管M6的栅极交叠;其中,第二方向X'平行于衬底基板P1所在平面且与像素驱动电路10的行方向具有第二夹角。
具体的,通过使共用第一信号线21(Emit)的第一发光控制晶体管M1和第二发光控制晶体管M6的栅极相互绝缘,即第一发光控制晶体管M1和第二发光控制晶体管M6相互独立,使得第一发光控制晶体管M1的栅极与第二发光控制晶体管M6的栅极之间的区域能够设置其它结构;此时,可将电连接第一发光控制晶体管M1与第四信号线24(PVDD)的第五过孔H5、以及电连接第二发光控制晶体管M6与发光元件40的阳极的第四过孔H4设置于第一发光控制晶体管M1的栅极与第二发光控制晶体管M6的栅极之间的区域,无需额外的区域去设置第四过孔H4和第五过孔H5,从而能够相对缩小第一类像素驱动电路101所在区域的面积,进而有利于显示面板的高分辨率,以及满足显示面板中高透光区的透光和显示需求。同时,当第四过孔H4和第五过孔H5设置于第一发光控制晶体管M1的栅极与第二发光控制晶体管M6的栅极之间的区域时,可在沿与像素驱动电路10的行方向X近似平行的第二方向X'上,第四过孔H4和第五过孔H5同时与第一发光控制晶体管M1的栅极和第二发光控制晶体管M6的栅极相交叠,或者与第一发光控制晶体管M1的栅极和第二发光控制晶体管M6的栅极中的一个相交叠。
相应的,将与第一类像素驱动电路101中的第一发光控制晶体管M1和第二发光控制晶体管的栅极电连接的第一线段211(Emit)复用屏蔽单元30的部分301,而仅在第一金属层P4中保留第一发光控制晶体管M1和第二发光控制晶体管M2的栅极,使得第一发光控制晶体管M1和第二发光控制晶体管M2的栅极需要通过第一过孔H17与屏蔽单元30的部分301电连接。
可选的,继续结合参考图31和图32,至少一个第三晶体管T3包括复位晶体管M5;相应的,显示面板还包括多个阵列排布的发光元件40和多条第五信号线25(Ref');此时,复位晶体管M5的第一极与第五信号线25(Ref')电连接,且位于同一行的至少部分像素驱动电路10的复位晶体管M5共用第五信号线25(Ref');复位晶体管M5的第二极与发光元件40的阳极电连接。
如此,在复位晶体管M5的栅极所在的第一金属层P5中,仅保留复位晶体管M5的栅极,以空出相邻的两个复位晶体管M5的栅极之间的区域,用于设置第一类像素驱动电路101的其它结构,从而有利于缩小第一类像素驱动电路101所在区域的面积。
可选的,继续结合参考图31和图32,当至少一个第三晶体管T3包括复位晶体管M5时,显示面板还可以包括位于衬底基板P1一侧的半导体层P3;半导体层P3包括复位晶体管M5的有源层M5g;位于半导体层P3背离衬底基板P1一侧的第一金属层P4;第一金属层P4包括复位晶体管M5的栅极;在垂直衬底基板M5所在平面的方向Z上,复位晶体管M5的有源层中与复位晶体管M5的栅极交叠的位置为复位晶体管M5的沟道区;位于第一金属层P4背离衬底基板P1一侧的第二金属层P5;第二金属层P5包括第五信号线25(Ref');复位晶体管M5的第一极通过第九过孔H91与第五信号线25(Ref')电连接;位于第二金属层P5背离衬底基板P1一侧的显示层(P7、P8和P9);显示层(P7、P8和P9)包括发光元件40;复位晶体管M5的第二极通过第四过孔H4与发光元件40电连接;复位晶体管M5的有源层中,从复位晶体管M5的沟道区M5g至电连接该复位晶体管M5的第九过孔H92的区域M5d以及从复位晶体管M5的沟道区M5g至电连接该复位晶体管M5的第四过孔H4的区域M5s为复位晶体管M5的非沟道区;复位晶体管M5的非沟道区(M5s和M5d)与复位晶体管M5的沟道区M5g的面积比Sq为1.5≤Sq≤2。
具体的,在复位晶体管M5的栅极所在的第一金属层P5中,仅保留复位晶体管M5的栅极,而将与复位晶体管M5电连接的第一线段211(Scan3)复用屏蔽单元30的302部分,使得位于复位晶体管M5的栅极的一侧的结构设置于相邻两个复位晶体管M5的栅极之间的位置,此时,可在像素驱动电路10的列方向Y上缩短复位晶体管M5的有源层的尺寸,使得复位晶体管M5的非沟道区M5d和M5s的面积与其沟道区M5g的面积之间的比值降至1.5~2的范围内,相较于现有技术,在像素驱动电路10的列方向Y上复位晶体管M5的有源层的尺寸可相对缩短30%~60%;如此,在将屏蔽单元30的至少部分复用为与复位晶体管M5电连接的复位信号线Ref'时,能够有利于缩小复位晶体管M5的尺寸,以缩小像素驱动电路10的所在区域的面积,从而能够相对增加显示面板中所设置的像素驱动电路10的数量,有利于显示面板的高分辨率,以及能够满足高透光区的显示需求。
需要说明的是,图31和图32仅为本发明实施例示例性的附图,图31和图32中,示例性的示出了,复位晶体管M5的第一极需要通过第三搭接结构P603与第五信号线25(ref')电连接;此时,复位晶体管M5的第一极可通过第九过孔H92与第三搭接结构P603,在由第三搭接结构P603通过第十过孔H91与第五信号线25(ref')。
可以理解的是,图31中仅示例性的示出了第九过孔H92和第十过孔H91均位于第五信号25(ref')的同一侧,而在本发明实施例中第九过孔H92和第十过孔H91还可以位于第五信号25(ref')相对的两侧(如图33所示)。
还需要说明的是,本发明实施例中,至少一个第三晶体管T3可以仅包括第一发光控制晶体管M1和第二发光控制晶体管M6,也可以仅包括复位晶体管M5,或者可以包括第一发光控制晶体管M1、第二发光控制晶体管M6和复位晶体管M5;或者,第一类像素驱动电路中所有晶体管中需要与扫描信号线电连接的各晶体管均为第三晶体管,(如图34);在能够实现缩小第一类像素驱动电路所在区域的面积的前提下,本发明实施例对此不做具体限定。
此外,在本发明实施例中,显示面板中所有像素驱动电路可以均为第一类像素驱动电路,此时因相较于现有技术,各第一类像素驱动电路和与其电连接的信号线所在区域的尺寸缩小,有利于增加显示面板中像素驱动电路的数量,进而提高显示面板的分辨率;同时,当显示面板包括高透光区时,因第一类像素驱动电路的尺寸缩小,需要遮光的面积缩小,即需要设置屏蔽单元的区域缩小,使得高透光区的透光面积增加,从而满足高透光区的透光和显示需求。或者,显示面板中,仅部分像素驱动电路为第一类像素驱动电路,此时同样能够提高显示面板的分辨率,以及满足高透光区的透光和显示需求。
示例性的,图35是本发明实施例提供的一种显示面板的结构示意图。如图35所示,显示面板100显示区110;像素驱动电路10位于显示区110中;显示区110包括光学部件设置区112和围绕光学部件设置区112的第一显示区111;位于光学部件设置区112的像素驱动电路10与第一线段211电连接。如此,能够使光学部件设置区112的像素驱动电路10具有较小的尺寸,从而能够提高光学部件设置区的透光面积,满足光学部件设置区112的透光和显示需求。
可选的,图36是本发明实施例提供的又一种显示面板的局部俯视结构示意图。如图36所示,当屏蔽单元包括多个屏蔽子单元(3001、3002),且在垂直衬底基板所在平面的方向上,每个屏蔽子单元(3001、3002)覆盖至少一个所述像素驱动电路时,各屏蔽子单元(3001、3002)在衬底基板上的垂直投影为第一投影;该第一投影的边缘为弧形,以防止在光透过相邻两个屏蔽子单元之间的间隙时发生衍射,从而能够提高显示面板的显示效果;同时,当显示面板包括高透光区,且该高透光区用于设置光学传感器时,通过将设置于高透光区的遮光子单元的投影设置为弧形,能够提高光学传感器,所采集的光信号的准确性。
可选的,继续参考图36,当屏蔽单元包括多个屏蔽子单元(3001、3002),相邻的两个屏蔽子单元(3001和3002)可通过连接线50进行连接,该连接线可以为透明导线;此时,显示面板还包括位于衬底基板一侧的透明导电层,该透明导电层包括多条连接线50,以用于连接不同的屏蔽子单元。其中,该透明导电层可以为发光元件的阳极层中的氧化铟锡层。如此,能够使相邻两个屏蔽子单元(3001和3002)之间的区域充分透光,而不会因设置连接线,而减小透光面积。
需要说明的是,连接两个屏蔽子单元(3001和3002)连接线,也可以为非透明的连接线;此时,可将连接线设置为曲线形式,以防止光透过信号线与信号线之间的区域时发生衍射。
基于同一发明构思,本发明实施例还提供一种显示装置,该显示装置包括本发明实施例提供的显示面板,因此该显示装置具备本发明实施例提供的显示面板的技术特征,能够达到本发明实施例提供的显示面板的有益效果,相同之处可参照上述对本发明实施例提供的显示面板的描述,在此不再赘述。
可选的,图37是本发明实施例提供的一种显示装置的结构示意图,图38是沿图37中M-M截面的一种剖面结构示意图。结合参考图37和图38,显示装置200包括显示面板100和光学传感器210;显示面板100的显示区110包括光学部件设置区112,该光学部件设置区112用于设置光学传感器210。
可以理解的是,本发明实施例提供的显示装置可以为手机、平板电脑、智能可穿戴设备(例如,智能手表)以及本领域技术人员可知的其他具有光信号采集功能的显示装置,本发明实施例对此不作限定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (33)

1.一种显示面板,其特征在于,包括:
多个阵列排布的像素驱动电路、多条第一信号线和屏蔽单元;所述像素驱动电路与所述第一信号线电连接;
衬底基板;所述像素驱动电路、所述第一信号线以及所述屏蔽单元均位于所述衬底基板的一侧;在垂直于所述衬底基板所在平面的方向上,至少部分所述像素驱动电路和至少部分所述第一信号线与所述屏蔽单元交叠;
在垂直于所述衬底基板所在平面的方向上,与所述屏蔽单元具有交叠的所述第一信号线包括第一线段;所述屏蔽单元的至少部分复用为所述第一线段。
2.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路包括至少一个第一晶体管;
与所述第一信号线的第一线段电连接的所述像素驱动电路为第一类像素驱动电路;所述第一类像素驱动电路的所述第一晶体管的第一极通过第一过孔与所述第一线段电连接;所述第一极为源极或漏极。
3.根据权利要求2所述的显示面板,其特征在于,还包括:多条第二信号线;所述像素驱动电路还包括第二晶体管;所述第二晶体管的第一极与所述第二信号线电连接,且位于同一列的至少部分所述像素驱动电路的第二晶体管共用所述第二信号线;
沿所述像素驱动电路的行方向,分别与位于同一行且相邻的两个所述第一类像素驱动电路电连接的两条所述第二信号线之间的距离为L1,所述第二信号线的线宽为L2;其中,6≤L1/L2≤8。
4.根据权利要求2所述的显示面板,其特征在于,还包括:多个阵列排布的发光元件;
所述至少一个第一晶体管包括第一发光控制晶体管;所述像素驱动电路还包括第二发光控制晶体管和驱动晶体管;所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二发光控制晶体管的第二极通过第二过孔与所述发光元件的阳极电连接;当所述第一极为源极时,所述第二极为漏极;或者,当所述第一极为漏极时,所述第二极为源极;
沿第一方向,电连接所述第一发光控制晶体管的所述第一过孔与所述第二过孔交叠;其中,所述第一方向与所述衬底基板所在平面平行且与所述像素驱动电路的列方向具有第一夹角。
5.根据权利要求2所述的显示面板,其特征在于,所述屏蔽单元包括多个屏蔽子单元;在垂直于所述衬底基板所在平面的方向上,每个所述屏蔽子单元与N个所述像素驱动电路交叠;
所述像素驱动电路还包括存储电容;与同一所述屏蔽子单元具有交叠的各所述像素驱动电路中所述存储电容的第一极板为一体结构;在各所述第一类像素驱动电路中,为一体结构的各所述存储电容的第一极板通过M个第三过孔与同一所述第一线段电连接;其中,M<N,且M和N均为正整数。
6.根据权利要求2所述的显示面板,其特征在于,所述至少一个第一晶体管包括数据写入晶体管;所述像素驱动电路还包括驱动晶体管;所述数据写入晶体管用于将所述第一信号线传输的数据信号写入至所述驱动晶体管的栅极;
沿所述像素驱动电路的行方向依次排列且相邻的两个所述第一类像素驱动电路分别为第一像素驱动电路和第二像素驱动电路;沿第一方向,电连接所述第一像素驱动电路的数据写入晶体管的所述第一过孔与所述第二像素驱动电路的所述驱动晶体管的有源层交叠;其中,所述第一方向与所述衬底基板所在平面平行且与所述像素驱动电路的列方向具有第一夹角。
7.根据权利要求2所述的显示面板,其特征在于,包括:
位于所述衬底基板一侧的半导体层;所述半导体层包括所述第一晶体管的有源层;
位于所述半导体层远离衬底基板一侧的第一金属层;所述第一金属层包括多条第三信号线;在垂直所述衬底基板所在平面的方向上,所述第三信号线中与所述第一晶体管的有源层相交叠的位置为所述第一晶体管的栅极;位于同一行的至少部分所述像素驱动电路的所述第一晶体管共用所述第三信号线和所述第一信号线。
8.根据权利要求7所述的显示面板,其特征在于,还包括:所述像素驱动电路还包括存储电容;所述至少一个第一晶体管包括初始化晶体管;所述初始化晶体管与所述存储电容沿所述像素驱动电路的列方向依次排列;所述第一金属层包括所述存储电容的第二极板;所述初始化晶体管的第二极与所述存储电容的第二极板电连接于第一节点;其中,当所述第一极为源极时,所述第二极为漏极,或者当所述第一极为漏极时,所述第二极为源极;
所述显示面板还包括:
位于所述第一金属层远离所述衬底基板一侧的第二金属层;所述第二金属层包括所述存储电容的第一极板;
位于所述第二金属层远离所述衬底基板一侧的第三金属层;所述第三金属层包括多条第四信号线;所述存储电容的第一极板通过第三过孔与所述第四信号线电连接,且位于同一列的至少部分所述像素驱动电路的所述存储电容共用所述第四信号线;
所述显示面板还包括第一导电层;所述第一导电层包括所述第一线段;所述第一导电层位于所述衬底基板与所述半导体层之间,或者所述第一导电层位于所述第三金属层与所述半导体层之间;
其中,与所述初始化晶体管电连接的所述第一过孔位于所述第三信号线靠近所述存储电容的一侧。
9.根据权利要求7所述的显示面板,其特征在于,所述像素驱动电路还包括存储电容;所述至少一个第一晶体管包括初始化晶体管;所述初始化晶体管与所述存储电容沿所述像素驱动电路的列方向依次排列;所述第一金属层包括所述存储电容的第二极板;所述初始化晶体管的第二极与所述存储电容的第二极板电连接于第一节点;其中,当所述第一极为源极时,所述第二极为漏极,或者当所述第一极为漏极时,所述第二极为源极;
所述显示面板还包括:
位于所述第一金属层远离所述衬底基板一侧的第二金属层;所述第二金属层包括所述存储电容的第一极板;
位于所述第二金属层远离所述衬底基板一侧的第三金属层;所述第三金属层包括多条第四信号线和多个第一搭接结构;所述存储电容的第一极板通过第三过孔与所述第四信号线电连接,且位于同一列的至少部分所述像素驱动电路的所述存储电容共用所述第四信号线;
位于所述第三金属层远离所述衬底基板一侧的第一导电层;所述第一导电层包括所述第一线段;
与所述初始化晶体管电连接的所述第一过孔包括第一子过孔和第二子过孔;所述初始化晶体管的第一极通过所述第一子过孔与所述第一搭接结构电连接,所述第一搭接结构通过所述第二子过孔与所述第一线段电连接;其中,所述第一子过孔位于所述第三信号线靠近所述存储电容的一侧,所述第二子过孔位于所述第三信号线远离所述存储电容的一侧。
10.根据权利要求7所述的显示面板,其特征在于,还包括:多个阵列排布的发光元件;所述至少一个所述第一晶体管包括复位晶体管;所述复位晶体管的第二极通过第四过孔与所述发光元件的阳极电连接;其中,当所述第一极为源极时,所述第二极为漏极,或者当所述第一极为漏极时,所述第二极为源极;
在垂直所述衬底基板所在平面的方向上,所述复位晶体管的有源层中与所述第三信号线相交叠的位置为所述复位晶体管的沟道区;所述复位晶体管的有源层中,从所述复位晶体管的沟道区至电连接该所述复位晶体管的所述第一过孔以及从所述复位晶体管的沟道区至电连接该所述复位晶体管的所述第四过孔的区域为所述复位晶体管的非沟道区;所述复位晶体管的非沟道区与所述复位晶体管的沟道区的面积比Sq为1.5≤Sq≤2。
11.根据权利要求7所述的显示面板,其特征在于,还包括:
位于所述第一金属层远离所述衬底基板一侧的第三金属层;所述第三金属层包括多条第四信号线;
位于所述第三金属层远离所述衬底基板一侧的显示层;所述显示层包括多个阵列排布的发光元件;
所述显示面板还包括第一导电层;所述第一导电层包括所述第一线段;所述第一导电层位于所述衬底基板与所述半导体层之间,或者所述第一导电层位于所述第三金属层与所述半导体层之间;
所述至少一个第一晶体管包括复位晶体管;所述像素驱动电路还包括发光控制晶体管和驱动晶体管;所述驱动晶体管、所述发光控制晶体管和所述复位晶体管沿所述像素驱动电路的列方向依次排列;所述发光控制晶体管包括第一发光控制晶体管和第二发光控制晶体管;所述第一发光控制晶体管的第一极通过第五过孔与所述第四信号线电连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二发光控制晶体管和所述复位晶体管电连接于第二节点,且均通过所述第二节点处的第四过孔与所述发光元件的阳极电连接;其中,当所述第一极为源极时,所述第二极为漏极,或者,当所述第一极为漏极时,所述第二极为源极;
与所述复位晶体管电连接的所述第一过孔位于所述第三信号线远离所述第四过孔和所述第五过孔的一侧。
12.根据权利要求7所述的显示面板,其特征在于,还包括:
位于所述第一金属层远离所述衬底基板一侧的第三金属层;所述第三金属层包括多条第四信号线和多个第二搭接结构;
位于所述第三金属层远离所述衬底基板一侧的显示层;所述显示层包括多个阵列排布的发光元件;
以及位于所述显示层与所述第三金属层之间的第一导电层;所述第一导电层包括所述第一线段;
所述至少一个第一晶体管包括复位晶体管;所述像素驱动电路还包括发光控制晶体管和驱动晶体管;所述驱动晶体管、所述发光控制晶体管和所述复位晶体管沿所述像素驱动电路的列方向依次排列;所述发光控制晶体管包括第一发光控制晶体管和第二发光控制晶体管;所述第一发光控制晶体管的第一极通过第五过孔与所述第四信号线电连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二发光控制晶体管和所述复位晶体管电连接于第二节点,且均通过所述第二节点处的第四过孔与所述发光元件的阳极电连接;其中,当所述第一极为源极时,所述第二极为漏极,或者,当所述第一极为漏极时,所述第二极为源极;
与所述复位晶体管电连接的所述第一过孔包括第三子过孔和第四子过孔;所述复位晶体管的第一极通过所述第三子过孔与所述第二搭接结构电连接,所述第二搭接结构通过所述第四子过孔与所述第一线段电连接;其中,所述第三子过孔位于所述第三信号线远离所述第四过孔的一侧;在垂直所述衬底基板所在平面的方向上,所述第四子过孔与所述第四过孔和第五过孔之间的区域交叠。
13.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路包括至少一个第三晶体管;
与所述第一信号线的第一线段电连接的所述像素驱动电路为第一类像素驱动电路;所述第一类像素驱动电路的所述第三晶体管的栅极通过第一过孔与所述第一线段电连接;同一所述第一类像素驱动电路的任意两个所述第三晶体管的栅极相互绝缘。
14.根据权利要求13所述的显示面板,其特征在于,所述像素驱动电路还包括驱动晶体管和初始化晶体管;所述至少一个第三晶体管包括数据写入晶体管和阈值补偿晶体管;所述数据写入晶体管和所述阈值补偿晶体管沿所述像素驱动电路的行方向依次排列,所述初始化晶体管、所述阈值补偿晶体管以及所述驱动晶体管沿所述像素驱动电路的列方向依次排列;
所述数据写入晶体管的第二极与所述驱动晶体管的第一极电连接;所述阈值补偿晶体管的第一极与所述驱动晶体管的第二极电连接;所述初始化晶体管的第二极、所述阈值补偿晶体管的第二极以及所述驱动晶体管的栅极电连接于第一节点;其中,所述第一极为源极,所述第二极为漏极;或者,所述第一极为漏极,所述第二极为源极;
位于同一行的至少部分所述像素驱动电路的所述数据写入晶体管和所述阈值补偿晶体管共用所述第一信号线;所述第一类像素驱动电路中所述数据写入晶体管的栅极和所述阈值补偿晶体管的栅极与同一所述第一线段电连接。
15.根据权利要求14所述的显示面板,其特征在于,包括:
位于所述衬底基板一侧的半导体层;所述半导体层包括所述数据写入晶体管、阈值补偿晶体管、所述初始化晶体管以及所述驱动晶体管的有源层;所述有源层包括沟道区和位于所述沟道区两侧的第一极和第二极;
位于所述半导体层远离所述衬底基板一侧的第一金属层;所述第一金属层包括所述数据写入晶体管、所述阈值补偿晶体管、所述初始化晶体管以及所述驱动晶体管的栅极;在垂直所述衬底基板所在平面的方向上,所述有源层中与所述栅极交叠的位置为所述有源层的沟道区;
所述第一节点包括第一分部和第二分部;所述第一分部沿所述像素驱动电路的行方向延伸,用于电连接所述阈值补偿晶体管的第二极和所述初始化晶体管的第二极;所述第二分部沿所述像素驱动电路的列方向延伸,用于电连接所述第一分部和所述驱动晶体管的栅极;
其中,在垂直所述衬底基板所在平面的方向上,所述第一分部和所述第二分部与所述栅极互不交叠。
16.根据权利要求15所述的显示面板,其特征在于,所述阈值补偿晶体管的有源层包括第一沟道区和第二沟道区;
在第二方向上,所述初始化晶体管的第二极和所述第一分部与所述第一沟道区和/或所述第二沟道区交叠;其中,所述第二方向平行于所述衬底基板所在平面且与所述像素驱动电路的行方向具有第二夹角。
17.根据权利要求16所述的显示面板,其特征在于,所述第一分部和所述第二分部均位于所述半导体层;所述第二分部的一端与所述第一分部电连接,所述第二分部的另一端通过第六过孔与所述驱动晶体管的栅极电连接;
其中,所述第二沟道区位于所述第一沟道区靠近所述驱动晶体管的一侧;所述第一分部位于所述第一沟道区靠近所述驱动晶体管的一侧。
18.根据权利要求16所述的显示面板,其特征在于,还包括:
位于所述第一金属层远离所述衬底基板一侧的第三金属层;所述第三金属层包括所述第二分部;所述第一分部位于所述半导体层;所述第二分部的一端通过第七过孔与所述第一分部电连接,所述第二分部的另一端通过第八过孔与所述驱动晶体管的栅极电连接。
19.根据权利要求16所述的显示面板,其特征在于,所述阈值补偿晶体管的栅极包括第一栅极和第二栅极;所述第一栅极与所述第一沟道区具有交叠,所述第二栅极与所述第二沟道区具有交叠;所述第一栅极与所述第二栅极相互绝缘;
其中,在所述第二方向上所述第二栅极与所述驱动晶体管的有源层交叠。
20.根据权利要求13所述的显示面板,其特征在于,还包括:多个阵列排布的发光元件和多条第四信号线;
所述像素驱动电路还包括驱动晶体管;所述至少一个第三晶体管包括沿所述像素驱动电路的行方向依次排列的第一发光控制晶体管和第二发光控制晶体管;所述第一发光控制晶体管的第一极通过第五过孔与所述第四信号线电连接,且位于同一列的至少部分所述像素驱动电路的第一发光控制晶体管共用所述第四信号线;所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二发光控制晶体管通过第四过孔与所述发光元件的阳极电连接;其中,所述第一极为源极,所述第二极为漏极,或者,所述第一极为漏极,所述第二极为源极;
沿第二方向,所述第五过孔和所述第四过孔与所述第一发光控制晶体管的栅极和/或所述第二发光控制晶体管的栅极交叠;其中,所述第二方向平行于所述衬底基板所在平面且与所述像素驱动电路的行方向具有第二夹角。
21.根据权利要求13所述的显示面板,其特征在于,还包括:多个阵列排布的发光元件和多条第五信号线;所述至少一个第三晶体管包括复位晶体管;
所述复位晶体管的第一极与所述第五信号线电连接,且位于同一行的至少部分所述像素驱动电路的所述复位晶体管共用所述第五信号线;所述复位晶体管的第二极与所述发光元件的阳极电连接;所述第一极为源极,所述第二极为漏极,或者,所述第一极为漏极,所述第一极为源极。
22.根据权利要求21所述的显示面板,其特征在于,包括:
位于所述衬底基板一侧的半导体层;所述半导体层包括所述复位晶体管的有源层;
位于所述半导体层背离所述衬底基板一侧的第一金属层;所述第一金属层包括所述复位晶体管的栅极;在垂直所述衬底基板所在平面的方向上,所述复位晶体管的有源层中与所述复位晶体管的栅极交叠的位置为所述复位晶体管的沟道区;
位于所述第一金属层背离所述衬底基板一侧的第二金属层;所述第二金属层包括所述第五信号线;所述复位晶体管的第一极通过第九过孔与所述第五信号线电连接;
位于所述第二金属层背离所述衬底基板一侧的显示层;所述显示层包括所述发光元件;所述复位晶体管的第二极通过第四过孔与所述发光元件电连接;
所述复位晶体管的有源层中,从所述复位晶体管的沟道区至电连接该所述复位晶体管的所述第九过孔以及从所述复位晶体管的沟道区至电连接该所述复位晶体管的所述第四过孔的区域为所述复位晶体管的非沟道区;所述复位晶体管的非沟道区与所述复位晶体管的沟道区的面积比Sq为1.5≤Sq≤2。
23.根据权利要求1所述的显示面板,其特征在于,包括:所述屏蔽单元包括多个屏蔽子单元;在垂直所述衬底基板所在平面的方向上,每个所述屏蔽子单元覆盖至少一个所述像素驱动电路。
24.根据权利要求23所述的显示面板,其特征在于,还包括:
位于所述衬底基板一侧的第一导电层;每个所述屏蔽子单元包括至少一个第一屏蔽结构;所述第一导电层包括所述第一屏蔽结构;所述第一屏蔽结构复用为所述第一线段;
所述第一信号线用于传输固定电压信号;由同一所述屏蔽子单元覆盖的各所述像素驱动电路电连接的所述第一线段为一体结构。
25.根据权利要求23所述的显示面板,其特征在于,还包括:
位于所述衬底基板一侧的第一导电层;每个所述屏蔽子单元包括至少一个第一屏蔽结构;所述第一导电层包括所述第一屏蔽结构;所述第一屏蔽结构复用为所述第一线段;
所述第一信号线用于传输可变电压信号;任意两条所述第一线段相互绝缘。
26.根据权利要求25所述的显示面板,其特征在于,还包括:
位于所述衬底基板一侧的第二金属层;每个所述屏蔽子单元还包括至少一个第二屏蔽结构;所述第二金属层包括所述第二屏蔽结构;在垂直所述衬底基板所在平面的方向上,所述第二屏蔽结构与所述第一屏蔽结构间隙具有交叠;
所述像素驱动电路包括存储电容,所述第二金属层还包括所述存储电容的第一极板。
27.根据权利要求25所述的显示面板,其特征在于,还包括:多个阵列排布的发光元件;
位于所述衬底基板一侧的阳极金属层;每个所述屏蔽子单元还包括至少一个第三屏蔽结构;所述阳极金属层包括所述第三屏蔽结构和所述发光元件的阳极;
在垂直所述衬底基板所在平面的方向上,所述第三屏蔽结构与所述第一屏蔽结构间隙具有交叠。
28.根据权利要求23所述的显示面板,其特征在于,各所述屏蔽子单元在所述衬底基板上的垂直投影为第一投影;所述第一投影的边缘为弧形。
29.根据权利要求23所述的显示面板,其特征在于,还包括:
位于所述衬底基板一侧的透明导电层;所述透明导电层包括多条连接线;所述连接线用于连接与不同所述屏蔽子单元相交叠的所述像素驱动电路。
30.根据权利要求23所述的显示面板,其特征在于,还包括:多条连接线;所述连接线用于连接与不同所述屏蔽子单元相交叠的所述像素驱动电路;其中,所述连接线为曲线。
31.根据权利要求1所述的显示面板,其特征在于,还包括:显示区;所述像素驱动电路位于所述显示区;
所述显示区包括光学部件设置区和围绕所述光学部件设置区的第一显示区;位于所述光学部件设置区的所述像素驱动电路与所述第一线段电连接。
32.一种显示装置,其特征在于,包括:权利要求1~31任一项所述的显示面板。
33.根据权利要求32所述的显示装置,其特征在于,还包括:光学传感器;
所述显示面板还包括显示区;所述显示区包括光学部件设置区;所述光学传感器设置于所述光学部件设置区。
CN202110437276.6A 2021-04-22 2021-04-22 显示面板和显示装置 Active CN113516947B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202211675517.1A CN115811903A (zh) 2021-04-22 2021-04-22 显示面板和显示装置
CN202110437276.6A CN113516947B (zh) 2021-04-22 2021-04-22 显示面板和显示装置
US17/719,558 US20220277691A1 (en) 2021-04-22 2022-04-13 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110437276.6A CN113516947B (zh) 2021-04-22 2021-04-22 显示面板和显示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202211675517.1A Division CN115811903A (zh) 2021-04-22 2021-04-22 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113516947A true CN113516947A (zh) 2021-10-19
CN113516947B CN113516947B (zh) 2023-01-17

Family

ID=78061564

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202110437276.6A Active CN113516947B (zh) 2021-04-22 2021-04-22 显示面板和显示装置
CN202211675517.1A Pending CN115811903A (zh) 2021-04-22 2021-04-22 显示面板和显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202211675517.1A Pending CN115811903A (zh) 2021-04-22 2021-04-22 显示面板和显示装置

Country Status (2)

Country Link
US (1) US20220277691A1 (zh)
CN (2) CN113516947B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114361223A (zh) * 2021-12-30 2022-04-15 厦门天马显示科技有限公司 显示面板和显示装置
CN115188909A (zh) * 2022-06-30 2022-10-14 厦门天马显示科技有限公司 发光面板和显示装置
CN115347036A (zh) * 2022-06-28 2022-11-15 厦门天马微电子有限公司 一种发光面板及显示装置
WO2023115457A1 (zh) * 2021-12-23 2023-06-29 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置
WO2024103344A1 (zh) * 2022-11-17 2024-05-23 京东方科技集团股份有限公司 显示基板和显示装置
WO2024108477A1 (zh) * 2022-11-24 2024-05-30 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板、显示面板和显示装置
WO2024168468A1 (zh) * 2023-02-13 2024-08-22 京东方科技集团股份有限公司 显示基板及显示装置

Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010038432A1 (en) * 1995-09-14 2001-11-08 Kazuhiko Yanagawa Active-matrix liquid crystal display
US6396470B1 (en) * 1999-03-19 2002-05-28 Fujitsu Limited Liquid crystal display apparatus
JP2002158335A (ja) * 2000-11-22 2002-05-31 Toshiba Corp 半導体装置の配線構造およびその設計方法
US20020158857A1 (en) * 2000-11-30 2002-10-31 Seiko Epson Corporation System and methods for driving an electrooptic device
US20060250592A1 (en) * 2004-12-24 2006-11-09 Yukihiro Noguchi Display
US20070013685A1 (en) * 2005-06-30 2007-01-18 Seiko Epson Corporation Integrated circuit device and electronic instrument
CN101976543A (zh) * 2009-12-31 2011-02-16 四川虹欧显示器件有限公司 驱动控制电路模组及其等离子显示屏
CN103974529A (zh) * 2013-01-30 2014-08-06 鸿富锦精密工业(武汉)有限公司 印刷电路板
CN104143561A (zh) * 2013-05-09 2014-11-12 三星显示有限公司 有机发光二极管显示器
CN206209685U (zh) * 2016-12-01 2017-05-31 京东方科技集团股份有限公司 一种触摸显示屏及显示装置
CN107316873A (zh) * 2017-07-19 2017-11-03 武汉天马微电子有限公司 一种阵列基板及显示装置
CN108022946A (zh) * 2016-10-31 2018-05-11 乐金显示有限公司 有机发光显示装置
CN209232793U (zh) * 2018-12-13 2019-08-09 昆山国显光电有限公司 一种显示面板及显示装置
CN110114885A (zh) * 2019-03-29 2019-08-09 京东方科技集团股份有限公司 显示基板及其制备方法、显示面板
CN110335564A (zh) * 2019-06-29 2019-10-15 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示装置
CN110992880A (zh) * 2019-12-19 2020-04-10 武汉天马微电子有限公司 一种显示面板及显示装置
CN111312753A (zh) * 2019-11-29 2020-06-19 京东方科技集团股份有限公司 背板提高开口率的方法、制作方法、背板及显示面板
CN111951729A (zh) * 2020-08-17 2020-11-17 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示装置
CN112117284A (zh) * 2019-06-21 2020-12-22 三星显示有限公司 显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090054704A (ko) * 2007-11-27 2009-06-01 엘지전자 주식회사 유기전계발광소자
KR102551789B1 (ko) * 2016-06-15 2023-07-07 삼성디스플레이 주식회사 디스플레이 장치
KR101980781B1 (ko) * 2016-10-31 2019-05-21 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법

Patent Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010038432A1 (en) * 1995-09-14 2001-11-08 Kazuhiko Yanagawa Active-matrix liquid crystal display
US6396470B1 (en) * 1999-03-19 2002-05-28 Fujitsu Limited Liquid crystal display apparatus
JP2002158335A (ja) * 2000-11-22 2002-05-31 Toshiba Corp 半導体装置の配線構造およびその設計方法
US20020158857A1 (en) * 2000-11-30 2002-10-31 Seiko Epson Corporation System and methods for driving an electrooptic device
US20060250592A1 (en) * 2004-12-24 2006-11-09 Yukihiro Noguchi Display
US20070013685A1 (en) * 2005-06-30 2007-01-18 Seiko Epson Corporation Integrated circuit device and electronic instrument
CN101976543A (zh) * 2009-12-31 2011-02-16 四川虹欧显示器件有限公司 驱动控制电路模组及其等离子显示屏
CN103974529A (zh) * 2013-01-30 2014-08-06 鸿富锦精密工业(武汉)有限公司 印刷电路板
CN104143561A (zh) * 2013-05-09 2014-11-12 三星显示有限公司 有机发光二极管显示器
CN108022946A (zh) * 2016-10-31 2018-05-11 乐金显示有限公司 有机发光显示装置
CN206209685U (zh) * 2016-12-01 2017-05-31 京东方科技集团股份有限公司 一种触摸显示屏及显示装置
CN107316873A (zh) * 2017-07-19 2017-11-03 武汉天马微电子有限公司 一种阵列基板及显示装置
CN209232793U (zh) * 2018-12-13 2019-08-09 昆山国显光电有限公司 一种显示面板及显示装置
CN110114885A (zh) * 2019-03-29 2019-08-09 京东方科技集团股份有限公司 显示基板及其制备方法、显示面板
CN112117284A (zh) * 2019-06-21 2020-12-22 三星显示有限公司 显示装置
CN110335564A (zh) * 2019-06-29 2019-10-15 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示装置
CN111312753A (zh) * 2019-11-29 2020-06-19 京东方科技集团股份有限公司 背板提高开口率的方法、制作方法、背板及显示面板
CN110992880A (zh) * 2019-12-19 2020-04-10 武汉天马微电子有限公司 一种显示面板及显示装置
CN111951729A (zh) * 2020-08-17 2020-11-17 上海天马有机发光显示技术有限公司 一种阵列基板、显示面板及显示装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023115457A1 (zh) * 2021-12-23 2023-06-29 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置
CN114361223A (zh) * 2021-12-30 2022-04-15 厦门天马显示科技有限公司 显示面板和显示装置
CN115347036A (zh) * 2022-06-28 2022-11-15 厦门天马微电子有限公司 一种发光面板及显示装置
CN115188909A (zh) * 2022-06-30 2022-10-14 厦门天马显示科技有限公司 发光面板和显示装置
WO2024103344A1 (zh) * 2022-11-17 2024-05-23 京东方科技集团股份有限公司 显示基板和显示装置
WO2024108477A1 (zh) * 2022-11-24 2024-05-30 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板、显示面板和显示装置
WO2024168468A1 (zh) * 2023-02-13 2024-08-22 京东方科技集团股份有限公司 显示基板及显示装置

Also Published As

Publication number Publication date
US20220277691A1 (en) 2022-09-01
CN115811903A (zh) 2023-03-17
CN113516947B (zh) 2023-01-17

Similar Documents

Publication Publication Date Title
CN113516947B (zh) 显示面板和显示装置
US10490122B2 (en) Display device
US10249696B2 (en) Display device
CN111951729B (zh) 一种阵列基板、显示面板及显示装置
US11903274B2 (en) Display substrate and display device
CN115066755A (zh) 显示基板及显示装置
EP4340569A1 (en) Display substrate and display device
CN113096588B (zh) 辅助像素电路、显示面板和显示装置
KR20220042007A (ko) 발광 표시 장치
CN115274708A (zh) 显示面板及显示装置
US12114532B2 (en) Display substrate and display device
KR20210022216A (ko) 표시 장치
US20210151470A1 (en) Display device
CN116249398A (zh) 发光显示装置及其制造方法
CN102544064B (zh) 使用氧化物半导体的器件、显示装置、和电子设备
CN115602091A (zh) 显示面板及显示装置
US12101972B2 (en) Display substrate and display device
CN117178319A (zh) 显示基板、显示面板及显示装置
CN118486250A (zh) 一种显示面板和显示装置
US20240312388A1 (en) Pixel circuit, driving method thereof, and display device
CN117795682A (zh) 显示面板及显示装置
CN118414705A (zh) 显示面板及显示装置
CN118805215A (zh) 显示面板及显示装置
KR20240115950A (ko) 표시 장치
CN117059019A (zh) 一种显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant