CN115274708A - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN115274708A CN115274708A CN202210935801.1A CN202210935801A CN115274708A CN 115274708 A CN115274708 A CN 115274708A CN 202210935801 A CN202210935801 A CN 202210935801A CN 115274708 A CN115274708 A CN 115274708A
- Authority
- CN
- China
- Prior art keywords
- transistor
- orthographic projection
- substrate
- substrate base
- base plate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 412
- 238000002161 passivation Methods 0.000 claims description 23
- 239000003990 capacitor Substances 0.000 claims description 12
- 239000010410 layer Substances 0.000 description 420
- 238000010586 diagram Methods 0.000 description 18
- 101150104779 HTR2A gene Proteins 0.000 description 9
- 239000000463 material Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000000903 blocking effect Effects 0.000 description 5
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 239000011733 molybdenum Substances 0.000 description 4
- 230000000149 penetrating effect Effects 0.000 description 4
- 229910052719 titanium Inorganic materials 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 3
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 101100004188 Arabidopsis thaliana BARD1 gene Proteins 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910001182 Mo alloy Inorganic materials 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910001069 Ti alloy Inorganic materials 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 229910052758 niobium Inorganic materials 0.000 description 2
- 239000010955 niobium Substances 0.000 description 2
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 239000011112 polyethylene naphthalate Substances 0.000 description 1
- -1 polyethylene terephthalate Polymers 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本公开涉及显示技术领域,提出一种显示面板和显示装置。显示面板包括显示区、位于显示区的扇出区,显示面板还包括:衬底基板、多条数据线、多条第一数据扇出线、多条第二数据扇出线。数据线在衬底基板上的正投影沿第一方向间隔分布且沿第二方向延伸,第一方向和第二方向相交;第一数据扇出线在衬底基板上的正投影沿第二方向间隔分布且沿第一方向延伸,第一数据扇出线与数据线对应设置,第一数据扇出线连接与其对应的数据线;第二数据扇出线在衬底基板上的正投影沿第一方向间隔分布且沿第二方向延伸,第二数据扇出线与第一数据扇出线对应设置,第二数据扇出线连接与其对应的第一数据扇出线。该显示面板可以实现较窄的边框设计。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
相关技术中,显示面板的边框较宽。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
根据本公开的一个方面,提供一种显示面板,所述显示面板包括显示区、位于所述显示区的扇出区,所述显示面板还包括:衬底基板、多条数据线、多条第一数据扇出线、多条第二数据扇出线。多条数据线位于所述显示区,所述数据线在所述衬底基板上的正投影沿第一方向间隔分布且沿第二方向延伸,所述第一方向和所述第二方向相交;多条第一数据扇出线位于所述扇出区,所述第一数据扇出线在所述衬底基板上的正投影沿所述第二方向间隔分布且沿所述第一方向延伸,所述第一数据扇出线与所述数据线对应设置,所述第一数据扇出线连接与其对应的所述数据线;多条第二数据扇出线位于所述扇出区,所述第二数据扇出线在所述衬底基板上的正投影沿所述第一方向间隔分布且沿所述第二方向延伸,所述第二数据扇出线与所述第一数据扇出线对应设置,所述第二数据扇出线连接与其对应的所述第一数据扇出线。
本公开一种示例性实施例中,述显示面板还包括:多条第一信号线、多条第二信号线,多条第一信号线位于所述显示区,所述第一信号线在所述衬底基板上的正投影沿所述第一方向延伸且沿所述第二方向间隔分布,多条所述第一信号线中包括第一子信号线,所述第一子信号线的至少部分结构用于形成所述第一数据扇出线;多条第二信号线位于所述显示区,且与所述第一信号线位于不同导电层,所述第二信号线在所述衬底基板上的正投影沿所述第二方向延伸且沿所述第一方向间隔分布,多条所述第二信号线中包括第二子信号线,所述第二子信号线的至少部分结构用于形成所述第二数据扇出线。
本公开一种示例性实施例中,相邻两所述第一信号线在所述衬底基板上的正投影在所述第二方向上的最小距离为S1,相邻两所述第一信号线在所述衬底基板上的正投影在所述第二方向上的最大距离为S2,其中,(S2-S1)/S1大于等于0且小于等于0.2;和/或,相邻两所述第二信号线在所述衬底基板上的正投影在所述第一方向上的最小距离为S3,相邻两所述第二信号线在所述衬底基板上的正投影在所述第一方向上的最大距离为S4,其中,(S4-S3)/S3大于等于0且小于等于0.2。
本公开一种示例性实施例中,所述第一子信号线还包括与所述第一数据扇出线间隔设置的第一模拟线,所述第二子信号线还包括与所述第二数据扇出线间隔设置的第二模拟线;所述扇出区包括第一扇出区和第二扇出区,所述第一数据扇出线位于所述第一扇出区,所述第二数据扇出线位于所述第二扇出区;多条所述第一信号线中还包括第三模拟线,所述第三模拟线位于所述第一扇出区以外的显示区;多条所述第二信号线中还包括第四模拟线,所述第四模拟线位于所述第二扇出区以外的显示区。
本公开一种示例性实施例中,所述显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极;所述显示面板还包括:公共电极层,所述公共电极层用于形成所述发光单元的第二电极;其中,所述第一模拟线、所述第二模拟线、所述第三模拟线、所述第四模拟线连接所述公共电极层。
本公开一种示例性实施例中,所述第一模拟线通过过孔连接与其在所述衬底基板上的正投影相交的第四模拟线;所述第三模拟线通过过孔连接与其在所述衬底基板上的正投影相交的所述第二模拟线、第四模拟线。
本公开一种示例性实施例中,所述显示面板还包括位于所述显示区周围的边框区,所述边框区包括相对设置的第一边框区和第二边框区,所述扇出区位于靠近所述第二边框区的一侧;所述显示面板还包括:电极环、电源电路,所述电极环位于所述边框区,且连接所述公共电极层,所述电极环位于所述第一边框区的至少部分结构连接所述第二模拟线和所述第四模拟线;电源电路绑定于所述第二边框区,所述电源电路连接所述电极环位于所述第二边框区的至少部分结构,所述电源电路用于向所述电极环提供电源信号。
本公开一种示例性实施例中,所述第一扇出区包括第一子扇出区和第二子扇出区,所述第一子扇出区和第二子扇出区位于所述第二扇出区在所述第一方向上两侧;多条所述第二信号线中还包括至少一条第五模拟线,所述第五模拟线的部分结构位于所述第二扇出区,且所述第五模拟线分别通过过孔连接与其在所述衬底基板上正投影相交的所述第一模拟线和第三模拟线。
本公开一种示例性实施例中,多条所述第一信号线位于同一导电层,多条所述第二信号线位于同一导电层;所述第二信号线所在导电层位于所述第一信号线所在导电层背离所述衬底基板的一侧。
本公开一种示例性实施例中,所述显示面板还包括:第一源漏层、第二源漏层,第一源漏层位于所述衬底基板的一侧,所述第一源漏层包括所述第一信号线;第二源漏层位于所述第一源漏层背离所述衬底基板的一侧,所述第二源漏层包括所述第二信号线和所述数据线;所述第二信号线在所述衬底基板上的正投影位于相邻两所述数据线在所述衬底基板上的正投影之间。
本公开一种示例性实施例中,所述第一信号线包括多个第一过孔接触部和第一延伸部,多个所述第一过孔接触部在所述衬底基板上的正投影沿所述第一方向间隔分布,所述第一延伸部连接于所述第一过孔接触部,所述第一过孔接触部在所述衬底基板上的正投影在所述第二方向上的尺寸大于所述第一延伸部在所述衬底基板上的正投影在所述第二方向上的尺寸;所述第二信号线包括多个第二过孔接触部和第二延伸部,多个所述第二过孔接触部在所述衬底基板上的正投影沿所述第二方向间隔分布,所述第二延伸部连接于所述第二过孔接触部,所述第二过孔接触部在所述衬底基板上的正投影在所述第一方向上的尺寸大于所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸;其中,所述第一过孔接触部和所述第二过孔接触部对应设置,所述第一过孔接触部在所述衬底基板上的正投影和与其对应的所述第二过孔接触部在所述衬底基板上的正投影至少部分交叠,至少部分所述第一过孔接触部通过过孔连接与其对应的所述第二过孔接触部。
本公开一种示例性实施例中,相邻所述第一过孔接触部在所述衬底基板上的正投影在所述第一方向上的最小距离为S5,相邻所述第一过孔接触部在所述衬底基板上的正投影在所述第一方向上的最大距离为S6,其中,(S6-S5)/S5大于等于0且小于等于0.2;和/或,相邻所述第二过孔接触部在所述衬底基板上的正投影在所述第二方向上的最小距离为S7,相邻所述第二过孔接触部在所述衬底基板上的正投影在所述第二方向上的最大距离为S8,其中,(S8-S7)/S7大于等于0且小于等于0.2。
本公开一种示例性实施例中,多个所述第一过孔接触部中包括第一实孔接触部,多个所述第二过孔接触部中包括第二实孔接触部和第二虚孔接触部;所述第一实孔接触部和与其对应的所述第二实孔接触部通过过孔连接,所述第二虚孔接触部和与其在所述衬底基板上的正投影相交的所述第一信号线绝缘设置。
本公开一种示例性实施例中,多个所述第一过孔接触部中还包括第一虚孔接触部,所述第一虚孔接触部和与其对应的所述第二虚孔接触部绝缘设置。
本公开一种示例性实施例中,所述显示面板包括:第一平坦层,第一平坦层位于所述第一源漏层和所述第二源漏层之间,所述第一平坦层的厚度小于等于1.6um。
本公开一种示例性实施例中,所述显示面板还包括:钝化层、第一平坦层,钝化层位于所述第一信号线所在导电层和所述第二信号线所在导电层之间;第一平坦层位于所述钝化层和所述所述第二信号线所在导电层之间;其中,所述第一平坦层上形成有第一开孔,所述第一开孔在所述衬底基板上的正投影与所述第二虚孔接触部在所述衬底基板上的正投影至少部分交叠。
本公开一种示例性实施例中,所述显示面板还包括:钝化层、第一平坦层,钝化层位于所述第一信号线所在导电层和所述第二信号线所在导电层之间;第一平坦层位于所述钝化层和所述所述第二信号线所在导电层之间;其中,所述钝化层上形成有第二开孔,所述第二开孔在所述衬底基板上的正投影与所述第二虚孔接触部在所述衬底基板上的正投影至少部分交叠。
本公开一种示例性实施例中,所述第一数据扇出线和所述第一模拟线之间断口在所述衬底基板上的正投影在所述第一方向上的尺寸为1.5um-3.5um;和/或,所述第二数据扇出线和所述第二模拟线之间断口在所述衬底基板上的正投影在所述第二方向上的尺寸为1.5um-3.5um。
本公开一种示例性实施例中,在所述衬底基板上的正投影位于所述第二信号线相邻两侧的所述数据线包括第三延伸部、第四延伸部、第五延伸部,所述第四延伸部连接于所述第三延伸部和所述第五延伸部之间;所述第二过孔接触部和所述第四延伸部的至少部分结构在所述第一方向上相对设置,且所述第四延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸大于所述第三延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸,所述第四延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸大于所述第五延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸。
本公开一种示例性实施例中,所述显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括:电极层,电极层位于所述衬底基板的一侧,所述电极层包括多个电极部,所述电极部用于形成所述发光单元的第一电极;所述第一数据扇出线和所述第一模拟线之间的断口在所述衬底基板上的正投影与所述电极部在所述衬底基板上的正投影不交叠;和/或,所述第二数据扇出线和所述第二模拟线之间的断口在所述衬底基板上的正投影与所述电极部在所述衬底基板上的正投影不交叠。
本公开一种示例性实施例中,所述显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括:电极层,电极层位于所述衬底基板的一侧,所述电极层包括多个电极部,所述电极部用于形成所述发光单元的第一电极;所述第一过孔接触部在所述衬底基板上的正投影和所述电极部在所述衬底基板上的正投影不交叠;所述第二过孔接触部在所述衬底基板上的正投影和所述电极部在所述衬底基板上的正投影不交叠。
本公开一种示例性实施例中,所述显示面板还包括多个像素驱动电路和多个发光单元,多个所述像素驱动电路沿所述第一方向和所述第二方向阵列分布的,所述像素驱动电路连接所述发光单元的第一电极;所述像素驱动电路包括驱动晶体管、第六晶体管、第七晶体管,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述发光单元的第一电极,所述第七晶体管的第一极连接第二初始信号线,所述第七晶体管的第二极连接所述发光单元的第一电极。所述显示面板还包括:第一有源层、第一栅极层,第一有源层位于所述衬底基板的一侧,所述第一有源层包括第六有源部和第七有源部,所述第六有源部用于形成所述第六晶体管的沟道区,所述第七有源部用于形成所述第七晶体管的沟道区;第一栅极层位于所述第一有源层背离所述衬底基板的一侧,所述第一栅极层包括使能信号线和第二复位信号线,所述使能信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第六有源部在所述衬底基板上的正投影,所述第二复位信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第七有源部在所述衬底基板上的正投影;其中,所述第一方向为行方向,所述第一信号线在所述衬底基板上的正投影位于同一行像素驱动电路中所述使能信号线在所述衬底基板上的正投影和所述第二复位信号线在所述衬底基板上的正投影之间。
本公开一种示例性实施例中,所述显示面板还包括多个像素驱动电路和多个发光单元,多个所述像素驱动电路沿所述第一方向和所述第二方向阵列分布的,所述像素驱动电路连接所述发光单元的第一电极;所述像素驱动电路包括驱动晶体管、第六晶体管、第一晶体管,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述发光单元的第一电极,所述第一晶体管的第一极连接第一初始信号线,所述第一晶体管的第二极连接所述驱动晶体管的栅极。所述显示面板还包括:第一栅极层、第二栅极层,第一栅极层位于所述衬底基板的一侧,所述第一栅极层包括使能信号线,所述使能信号线的部分结构用于形成所述第六晶体管的栅极;第二栅极层位于所述第一栅极层背离所述衬底基板的一侧,所述第二栅极层包括所述第一初始信号线;所述第一信号线中的第一延伸部在所述衬底基板上的正投影位于本行像素驱动电路中所述第一初始信号线在所述衬底基板上的正投影和相邻下一行像素驱动电路中所述使能信号线在所述衬底基板上的正投影之间。
本公开一种示例性实施例中,所述显示面板包括多个在所述第一方向和所述第二方向上阵列分布的重复单元,所述重复单元包括n行m列子重复单元,n、m为大于等于1的正整数;所述子重复单元包括在所述第一方向上相邻分布的两个像素驱动电路,同一所述子重复单元中两像素驱动电路镜像对称设置;在所述第二方向上分布的多个所述重复单元形成重复单元列,在所述第一方向上相邻的两所述重复单元列之间对应设置一条所述第二信号线;在所述第一方向上分布的多个所述重复单元形成重复单元行,每个所述重复单元行对应设置一条所述第一信号线。
本公开一种示例性实施例中,所述显示面板还包括发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括:电极层,电极层包括多个电极部,所述电极部用于形成所述发光单元的第一电极;其中,在所述第一方向上相邻两所述子重复单元中,相邻两所述数据线在所述衬底基板上的正投影与同一所述电极部在所述衬底基板上的正投影相交,且位于所述第二信号线在所述衬底基板上的正投影的两侧。
本公开一种示例性实施例中,m为大于等于2的正整数;在所述第一方向上相邻的所述重复单元列中,相邻两所述数据线在所述衬底基板上的正投影在所述第一方向上的最小距离为L1;在位于同一所述重复单元中且在所述第一方向上相邻的两所述子重复单元中,相邻两所述数据线在所述衬底基板上的正投影在所述第一方向上的最小距离为L2;其中,L1大于L2。
本公开一种示例性实施例中,n为大于等于2的正整数;所述显示面板还包括发光单元,所述像素驱动电路包括驱动晶体管、第六晶体管、第七晶体管,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述发光单元的第一电极,所述第六晶体管的栅极连接使能信号线,所述第七晶体管的第一极连接第二初始信号线,所述第七晶体管的第二极连接所述发光单元的第一电极,所述第七晶体管的栅极连接第二复位信号线;同一所述重复单元行包括第一像素驱动电路行和第二像素驱动电路行,所述第一像素驱动电路行包括沿所述第一方向分布的多个像素驱动电路,所述第二像素驱动电路行包括沿所述第一方向分布的多个像素驱动电路;所述第一信号线在所述衬底基板上的正投影位于所述第一像素驱动电路行中所述使能信号线在所述衬底基板上的正投影和所述第一像素驱动电路行中所述第二复位信号线在所述衬底基板上的正投影之间;在所述第一像素驱动电路行中,所述使能信号线在所述衬底基板上的正投影和所述第二复位信号线在所述衬底基板上的正投影在所述第二方向上的最小距离为L3;在所述第二像素驱动电路行中,所述使能信号线在所述衬底基板上的正投影和所述第二复位信号线在所述衬底基板上的正投影在所述第二方向上的最小距离为L4;其中,L3大于L4。
本公开一种示例性实施例中,所述显示面板包括像素驱动电路和发光单元,所述像素驱动电路包括驱动晶体管、第一晶体管、第二晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、电容;所述第一晶体管的第一极连接第一初始信号线,第二极连接所述驱动晶体管的栅极;所述第二晶体管的第一极连接所述驱动晶体管的栅极,第二极连接所述驱动晶体管的第二极;所述第四晶体管的第一极连接所述数据线,第二极连接所述驱动晶体管的第一极;所述第五晶体管的第一极连接电源线,第二极连接所述驱动晶体管的第一极;所述第六晶体管的第一极连接所述驱动晶体管的第二极,第二极连接所述发光单元的第一电极;所述第七晶体管的第一极连接第二初始信号线,第二极连接所述发光单元的第一电极;所述电容的第一电极连接所述驱动晶体管的栅极,第二电极连接所述电源线。
本公开一种示例性实施例中,所述显示面板还包括:第一有源层、第一栅极层、第二有源层、第三栅极层。第一有源层位于所述衬底基的一侧,所述第一有源层包括第三有源部、第四有源部、第五有源部、第六有源部、第七有源部,所述第三有源部用于形成所述驱动晶体管的沟道区,所述第四有源部用于形成所述第四晶体管的沟道区,所述第五有源部用于形成所述第五晶体管的沟道区,所述第六有源部用于形成所述第六晶体管的沟道区,所述第七有源部用于形成所述第七晶体管的沟道区;第一栅极层位于所述第一有源层背离所述衬底基板的一侧,所述第一栅极层包括第一栅线、使能信号线、第二复位信号线、第一导电部,所述第一栅线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第四有源部在所述衬底基板上的正投影,所述使能信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第五有源部在所述衬底基板上的正投影、所述第六有源部在所述衬底基板上的正投影,所述第二复位信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第七有源部在所述衬底基板上的正投影,所述第一导电部在所述衬底基板上的正投影覆盖所述第三有源部在所述衬底基板上的正投影;第二有源层位于所述第一栅极层背离所述衬底基板的一侧,所述第二有源层包括第一有源部、第二有源部,所述第一有源部用于形成所述第一晶体管的沟道区,所述第二有源部用于形成所述第二晶体管的沟道区;第三栅极层位于所述第二有源层背离所述衬底基板的一侧,所述第三栅极层包括第二栅线、第一复位信号线,所述第二栅线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第二有源部在所述衬底基板上的正投影,所述第一复位信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第一有源部在所述衬底基板上的正投影;其中,所述第二复位信号线在所述衬底基板上的正投影、使能信号线在所述衬底基板上的正投影、所述第一导电部在所述衬底基板上的正投影、第二栅线在所述衬底基板上的正投影、第一栅线在所述衬底基板上的正投影、所述第一复位信号线在所述衬底基板上的正投影沿所述第二方向依次分布。
本公开一种示例性实施例中,所述第一方向为行方向,所述第二方向为列方向,本行像素驱动电路中所述第一栅线复用为相邻下一行像素驱动电路中的第二复位信号线。
本公开一种示例性实施例中,所述驱动晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管为P型晶体管,所述第一晶体管、第二晶体管为N型晶体管。
本公开一种示例性实施例中,所述第二信号线包括多个第二过孔接触部,多个所述第二过孔接触部在所述衬底基板上的正投影沿所述第二方向间隔分布;同一所述第二信号线中,在所述第二方向上相邻两所述第二过孔接触部在所述衬底基板上的正投影在所述第二方向上的距离为A1,所述第二数据扇出线和所述第二模拟线之间断口在所述衬底基板上的正投影在所述第二方向上的尺寸为A2;A1/A2大于等于27且小于等于68。
根据本公开的一个方面,提供一种显示装置,其中,包括上述的显示面板。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开显示面板一种示例性实施例的结构示意图;
图2为本公开显示面板另一种示例性实施例的结构示意图;
图3为图2中第一区域K1的部分放大图;
图4为图3中第一信号线所在导电层的部分结构版图;
图5为图3中第二信号线所在导电层的部分结构版图;
图6为图2中第二区域K2的部分放大图;
图7为图6中第一信号线所在导电层的部分结构版图;
图8为图6中第二信号线所在导电层的部分结构版图;
图9为图2中第三区域K3的部分放大图;
图10为图9中第一信号线所在导电层的部分结构版图;
图11为图9中第二信号线所在导电层的部分结构版图;
图12为图2中第四区域K4的部分放大图;
图13为图12中第一信号线所在导电层的部分结构版图;
图14为图12中第二信号线所在导电层的部分结构版图;
图15为图2中第五区域K5的部分放大图;
图16为图15中第一信号线所在导电层的部分结构版图;
图17为图15中第二信号线所在导电层的部分结构版图;
图18为图2中第六区域K6的部分放大图;
图19为图18中第一信号线所在导电层的部分结构版图;
图20为图18中第二信号线所在导电层的部分结构版图;
图21为图2中第七区域K7的部分放大图;
图22为图21中第一信号线所在导电层结构版图;
图23为图21中第二信号线所在导电层结构版图;
图24为本公开显示面板另一种示例性实施例的结构版图;
图25为图24中第一信号线所在导电层的结构版图;
图26为图24中第二信号线所在导电层的结构版图;
图27为图24中电极层的结构版图;
图28为图3所示显示面板沿虚线CC的部分剖视图;
图29为本公开显示面板另一种示例性实施例的结构示意图;
图30为本公开显示面板另一种示例性实施例的结构示意图;
图31为本公开显示面板另一种示例性实施例的结构示意图;
图32为本公开显示面板中像素驱动电路的电路结构示意图;
图33为图32中像素驱动电路一种驱动方法中各节点的时序图;
图34为图2中第六区域K6的局部版图;
图35为图34中遮挡层的结构版图;
图36为图34中第一有源层的结构版图;
图37为图34中第一栅极层的结构版图;
图38为图34中第二栅极层的结构版图;
图39为图34中第二有源层的结构版图;
图40为图34中第三栅极层的结构版图;
图41为图34中第一源漏层的结构版图;
图42为图34中第二源漏层的结构版图;
图43为图34中电极层的结构版图;
图44为图34中遮挡层、第一有源层的结构版图;
图45为图34中遮挡层、第一有源层、第一栅极层的结构版图;
图46为图34中遮挡层、第一有源层、第一栅极层、第二栅极层的结构版图;
图47为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层的结构版图;
图48为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层的结构版图;
图49为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层的结构版图;
图50为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层、第二源漏层的结构版图;
图51为图34中单个重复单元的结构版图;
图52为图51中遮挡层的结构版图;
图53为图51中第一有源层的结构版图;
图54为图51中第一栅极层的结构版图;
图55为图51中第二栅极层的结构版图;
图56为图51中第二有源层的结构版图;
图57为图51中第三栅极层的结构版图;
图58为图51中第一源漏层的结构版图;
图59为图51中第二源漏层的结构版图;
图60为图51中电极层的结构版图;
图61为图51中遮挡层、第一有源层的结构版图;
图62为图51中遮挡层、第一有源层、第一栅极层的结构版图;
图63为图51中遮挡层、第一有源层、第一栅极层、第二栅极层的结构版图;
图64为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层的结构版图;
图65为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层的结构版图;
图66为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层的结构版图;
图67为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层、第二源漏层的结构版图;
图68为图51所示显示面板沿虚线EE剖开的部分剖视图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本公开将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
如图1所示,为本公开显示面板一种示例性实施例的结构示意图。该显示面板可以包括显示区AA,以及位于显示区AA为扇出区FT。该显示面板还包括衬底基板、多条数据线Da、第一数据扇出线Fa1、第二数据扇出线Fa2。其中,数据线Da位于所述显示区AA,且数据线Da在衬底基板上的正投影沿第一方向X间隔分布且沿第二方向Y延伸,第一方向X和第二方向Y可以相交,例如,第一方向X可以为行方向,第二方向Y可以为列方向。第一数据扇出线Fa1位于所述扇出区FT,所述第一数据扇出线Fa1在衬底基板上的正投影可以沿第二方向间Y隔分布且沿所述第一方向X延伸,第一数据扇出线Fa1与所述数据线Da对应设置,第一数据扇出线Fa1连接与其对应的所述数据线Da。第二数据扇出线Fa2位于所述扇出区FT,第二数据扇出线Fa2在所述衬底基板上的正投影沿第一方向X间隔分布且沿第二方向Y延伸,第二数据扇出线Fa2与所述第一数据扇出线Fa1对应设置,所述第二数据扇出线Fa2连接与其对应的所述第一数据扇出线Fa1。本示例性实施例提供的显示面板将扇出区设置于显示区,避免了在边框区设置扇出区,从而可以降低显示面板下边框和下边角区域的面积,即可以实现窄边框设置。
如图1所示,分隔线XX将显示区AA分隔成在第一方向X上分布的两个显示区。远离分隔线XX一侧的数据线Da通过第一数据扇出线Fa1连接靠近分隔线XX一侧的第二数据扇出线Fa2。扇出区FT可以包括第一扇出区FT1和第二扇出区FT2,第一数据扇出线Fa1位于第一扇出区FT1,第二数据扇出线Fa2位于第二扇出区FT2。第一扇出区FT1可以包括第一子扇出区FT11和第二子扇出区FT12,第一子扇出区FT11和第二子扇出区FT12位于第二扇出区FT2在第一方向X上的两侧。
应该理解的是,在其他示例性实施例中,第一数据扇出线Fa1和第二数据扇出线Fa2还可以有其他设置方式。例如,靠近分隔线XX一侧的数据线Da通过第一数据扇出线Fa1连接靠近分隔线XX一侧的第二数据扇出线Fa2;或,远离分隔线XX一侧的数据线Da通过第一数据扇出线Fa1连接远离分隔线XX一侧的第二数据扇出线Fa2。再例如,第一数据扇出线Fa1的长度还可以自上边框向下边框方式逐渐增加。
本示例性实施例中,显示面板在扇出区FT增设有第一数据扇出线Fa1和第二数据扇出线Fa2,扇出区FT以外的显示区没有设置第一数据扇出线Fa1和第二数据扇出线Fa2。由于第一数据扇出线Fa1和第二数据扇出线Fa2具有反光和遮光作用,显示面板在息屏状态下,显示面板的扇出区和其他显示区具有不同的反光和透光效果,从而导致显示面板出现暗影。
基于此,本示例性实施例还提供另一种显示面板,如图2所示,为本公开显示面板另一种示例性实施例的结构示意图。该显示面板可以包括多条第一信号线H1,多条第二信号线V2。其中,第一信号线H1位于所述显示区AA,所述第一信号线H1在所述衬底基板上的正投影沿所述第一方向X延伸且沿所述第二方向Y间隔分布,多条所述第一信号线H1中包括第一子信号线H11、第三模拟线Dm3。所述第一子信号线H11包括间隔设置的第一数据扇出线Fa1和第一模拟线Dm1;第三模拟线Dm3位于所述第一扇出区FT1以外的显示区AA。第二信号线V2位于所述显示区AA,且第二信号线V2与所述第一信号线H1位于不同导电层,所述第二信号线V2在所述衬底基板上的正投影沿所述第二方向Y延伸且沿所述第一方向X间隔分布,多条所述第二信号线V2中包括第二子信号线V22和第四模拟线Dm4。所述第二子信号线V22包括间隔设置的第二数据扇出线Fa2和第二模拟线Dm2;第四模拟线Dm4位于所述第二扇出区FT2以外的显示区AA。
如图2所示,本示例性实施例通过增设第一模拟线Dm1、第二模拟线Dm2、第三模拟线Dm3、第四模拟线Dm4,从而可以使得整个显示区AA中信号线的密度接近一致,从而解决了上述暗影的技术问题。需要说明的是,当第一数据扇出线Fa1和第二数据扇出线Fa2以其他方式分布时,本公开也可以通过增设模拟线的方式消除上述暗影。
本示例性实施例中,多条所述第一信号线H1可以位于同一导电层,多条所述第二信号线V2可以位于同一导电层;所述第二信号线V2所在导电层可以位于所述第一信号线H1所在导电层背离所述衬底基板的一侧。例如,第一信号线H1可以位于显示面板的第一源漏层,第二信号线V2可以位于显示面板的第二源漏层。此外,数据线Da也可以位于显示面板的第二源漏层,第二信号线V2在所述衬底基板上的正投影可以位于相邻两所述数据线Da在所述衬底基板上的正投影之间。
应该理解的是,在其他示例性实施例中,第一信号线和第二信号线也可以位于其他导电层,例如,第一信号线还可以位于显示面板中的第一栅极层、第二栅极层、第三栅极层,第一信号线和第二信号线还可以位于增设的导电层,此外,第一信号线和第二信号线也可以位于同一导电层。
如图3、4、5所示,图3为图2中第一区域K1的部分放大图,图4为图3中第一信号线所在导电层的部分结构版图,图5为图3中第二信号线所在导电层的部分结构版图。其中,第一区域K1部分位于第一子扇出区FT11,第一区域K1部分位于第二扇出区FT2,第一区域K1部分位于第一子扇出区FT11远离第二扇出区FT2的显示区。如图2-5所示,第一数据扇出线Fa1可以通过过孔H连接数据线Da,且通过过孔连接第二数据扇出线Fa2。其中,图2中黑色圆形表示过孔的位置,图3中黑色方块表示过孔的位置。
如图6、7、8所示,图6为图2中第二区域K2的部分放大图,图7为图6中第一信号线所在导电层的部分结构版图,图8为图6中第二信号线所在导电层的部分结构版图。其中,第二区域K2位于第一子扇出区FT11远离第二扇出区FT2的显示区。如图2、6-8所示,在第二区域K2中,第四模拟线Dm4通过过孔H连接与其在衬底基板上正投影相交的第一模拟线Dm1。图6中黑色方块表示过孔的位置。此外,第二子扇出区FT12远离第二扇出区FT2的显示区可以和第二区域K2具有相同的结构。
如图9、10、11所示,图9为图2中第三区域K3的部分放大图,图10为图9中第一信号线所在导电层的部分结构版图,图11为图9中第二信号线所在导电层的部分结构版图。其中,第三区域K3位于第一子扇出区FT11。如图2、9-11所示,第一数据扇出线Fa1和与其在衬底基板上正投影相交的第二模拟线Dm2、第四模拟线Dm4不连接。第一子扇出区FT11和第二子扇出区FT12的结构可以相同。
如图12、13、14所示,图12为图2中第四区域K4的部分放大图,图13为图12中第一信号线所在导电层的部分结构版图,图14为图12中第二信号线所在导电层的部分结构版图。其中,第四区域K4位于第二扇出区FT2。如图2、12-14所示,第二数据扇出线Fa2和与其在衬底基板上正投影相交的第一模拟线Dm1不连接。
如图15、16、17所示,图15为图2中第五区域K5的部分放大图,图16为图15中第一信号线所在导电层的部分结构版图,图17为图15中第二信号线所在导电层的部分结构版图。其中,第五区域K5位于第二扇出区FT2在第一方向X上的中间位置。如图2、15-17所示,多条所述第二信号线V2中还包括第五模拟线Dm5,所述第五模拟线Dm5的部分结构位于第二扇出区FT2,且所述第五模拟线Dm5通过过孔连接与其在衬底基板上正投影相交的第一模拟线Dm1和第三模拟线Dm3,图15中黑色方块表示过孔的位置。本示例性实施例中,第五模拟线可以为一条,应该理解的是,在其他示例性实施例中,第五模拟线还可以为多条。
如图18、19、20所示,图18为图2中第六区域K6的部分放大图,图19为图18中第一信号线所在导电层的部分结构版图,图20为图18中第二信号线所在导电层的部分结构版图。第六区域K6位于扇出区远离显示面板下边框一侧的显示区。如图2、18-20所示,在第六区域K6中,第三模拟线Dm3通过过孔连接与其在衬底基板上正投影相交的第四模拟线Dm4,图18中黑色方块表示过孔的位置。
本示例性实施例中,如图2-20所示,相邻两所述第一信号线H1在所述衬底基板上的正投影在所述第二方向Y上的最小距离为S1,相邻两所述第一信号线H1在所述衬底基板上的正投影在所述第二方向Y上的最大距离为S2,其中,(S2-S1)/S1可以大于等于0且小于等于0.2,例如,(S2-S1)/S1可以等于0、0.05、0.1、0.2等。当(S2-S1)/S1等于0时,即第一信号线H1在所述衬底基板上的正投影在所述第二方向Y上等间距分布。如图2-20所示,相邻两所述第二信号线V2在所述衬底基板上的正投影在所述第一方向X上的最小距离为S3,相邻两所述第二信号线V2在所述衬底基板上的正投影在所述第一方向X上的最大距离为S4,其中,(S4-S3)/S3大于等于0且小于等于0.2,例如,(S4-S3)/S3可以等于0、0.05、0.1、0.2等。当(S4-S3)/S3等于0时,即第二信号线V2在所述衬底基板上的正投影在所述第一方向X上等间距分布。该设置可以使得第一信号线H1和第二信号线V2在显示区均匀分布,从而进一步消除上述暗影问题。
本示例性实施例中,显示面板还可以包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极。所述显示面板还可以包括:公共电极层,所述公共电极层用于形成所述发光单元的第二电极。其中,所述第一模拟线Dm1、所述第二模拟线Dm2、所述第三模拟线Dm3、所述第四模拟线Dm4可以连接所述公共电极层。例如,所述第一模拟线Dm1、所述第二模拟线Dm2、所述第三模拟线Dm3、所述第四模拟线Dm4可以通过位于显示区周围边框区的过孔连接公共电极层。形成网格结构的第一模拟线Dm1、所述第二模拟线Dm2、所述第三模拟线Dm3、所述第四模拟线Dm4可以降低公共电极层自身电阻,从而降低显示面板不同位置上发光单元第二电极的电压差,该设置可以提高显示面板显示的均一性。
如图21-23所示,图21为图2中第七区域K7的部分放大图,图22为图21中第一信号线所在导电层结构版图,图23为图21中第二信号线所在导电层结构版图。如图2所示,所述显示面板还可以包括位于所述显示区AA周围的边框区BB,所述边框区BB包括相对设置的第一边框区BB1和第二边框区BB2,所述扇出区FT位于靠近所述第二边框区BB2的一侧。所述显示面板还可以包括:电极环VSS、电源电路(未画出)。所述电极环VSS位于所述边框区BB,电极环VSS可以为位于边框区BB的环形结构,电极环VSS可以在不同位置连接公共电极层。电极环VSS位于所述第一边框区BB1的部分结构连接所述第二模拟线Dm2和所述第四模拟线Dm4。电源电路可以绑定于所述第二边框区BB2,且所述电源电路连接所述电极环VSS位于所述第二边框区BB2的至少部分结构,所述电源电路可以用于向所述电极环VSS提供电源信号。远离电源电路一侧的公共电极层具有较大的压降,本申请通过位于第一边框区BB1的电极环VSS向第二模拟线Dm2和所述第四模拟线Fm4提供电源电压,从而可以降低公共电极层在第二方向Y上的压降。
如图21-23所示,电极环VSS可以包括第一电极环4VSS和第二电极环5VSS,第一电极环4VSS在衬底基板上的正投影和第二电极环5VSS在衬底基板上的正投影至少部分交叠,第二电极环5VSS通过过孔连接第一电极环4VSS,图21中黑色方块表示过孔位置。双层导电层的电极环可以降低电极环的自身电阻。第一边框区B1中还可以设置有电源连接线VDDx,电源连接线VDDx可以包括第一电源连接线4VDD和第二电源连接线5VDD,第一电源连接线4VDD和第二电源连接线5VDD在衬底基板上的正投影至少部分交叠,第一电源连接线4VDD和第二电源连接线5VDD通过过孔连接。电源连接线VDDx可以连接位于显示区的电源线VDD。
本示例性实施例中,如图2-20所示,所述第一信号线H1可以包括多个第一过孔接触部Ht1和第一延伸部Lt1,多个所述第一过孔接触部Ht1在所述衬底基板上的正投影沿所述第一方向X间隔分布,所述第一延伸部Lt1连接于所述第一过孔接触部Ht1,所述第一过孔接触部Ht1在所述衬底基板上的正投影在所述第二方向Y上的尺寸大于所述第一延伸部Lt1在所述衬底基板上的正投影在所述第二方向Y上的尺寸。所述第二信号线V2可以包括多个第二过孔接触部Ht2和第二延伸部Lt2,多个所述第二过孔接触部Ht2在所述衬底基板上的正投影沿所述第二方向Y间隔分布,所述第二延伸部Lt2连接于所述第二过孔接触部Ht2,所述第二过孔接触部Ht2在所述衬底基板上的正投影在所述第一方向X上的尺寸大于所述第二延伸部Lt2在所述衬底基板上的正投影在所述第一方向X上的尺寸。其中,所述第一过孔接触部Ht1和所述第二过孔接触部Ht2对应设置,所述第一过孔接触部Ht1在所述衬底基板上的正投影和与其对应的所述第二过孔接触部Ht2在所述衬底基板上的正投影至少部分交叠。
如图2-20所示,所述第一过孔接触部Ht1可以包括第一实孔接触部Htr1和第一虚孔接触部Htd1,所述第二过孔接触部Ht2可以包括第二实孔接触部Htr2和第二虚孔接触部Htd2。所述第一实孔接触部Htr1和与其对应的所述第二实孔接触部Htr2通过过孔连接,即第一信号线H1和第二信号线V2可以通过第一实孔接触部Htr1和第二实孔接触部Htr2过孔连接。第一虚孔接触部Htd1和与其对应的所述第二虚孔接触部Htd2绝缘设置。第一虚孔接触部Htd1可以模拟第一实孔接触部Htr1的反光现象,第二虚孔接触部Htd2可以模拟第二实孔接触部Htr2的反光现象。从而第一虚孔接触部Htd1、第二虚孔接触部Htd2可以改善显示面板息屏下的暗影问题。此外,第一虚孔接触部Htd1可以模拟第一实孔接触部Htr1的寄生电容,第二虚孔接触部Htd2可以模拟第二实孔接触部Htr2的寄生电容,从而第一虚孔接触部Htd1、第二虚孔接触部Htd2可以提高显示面板的显示均一性。
本示例性实施例中,第一虚孔接触部Htd1和第二虚孔接触部Htd2在衬底基板上的正投影交叠。从而从反光角度出发,显示面板可以择一设置第一虚孔接触部Htd1或第二虚孔接触部Htd2。
本示例性实施例中,如图2-20所示,相邻所述第一过孔接触部Ht1在所述衬底基板上的正投影在所述第一方向X上的最小距离为S5,相邻所述第一过孔接触部Ht1在所述衬底基板上的正投影在所述第一方向X上的最大距离为S6,其中,(S6-S5)/S5可以大于等于0且小于等于0.2,例如,(S6-S5)/S5可以等于0、0.05、0.1、0.2等。当(S6-S5)/S5等于0时,第一过孔接触部Ht1在衬底基板上的正投影在第一方向X上等间距分布。等间距分布的第一过孔接触部Ht1可以进一步改善显示面板息屏下的暗影问题。如图2-20所示,相邻所述第二过孔接触部Ht2在所述衬底基板上的正投影在所述第二方向Y上的最小距离为S7,相邻所述第二过孔接触部Ht2在所述衬底基板上的正投影在所述第二方向Y上的最大距离为S8,其中,(S8-S7)/S7大于等于0且小于等于0.2。例如,(S8-S7)/S7可以等于0、0.05、0.1、0.2等。当(S8-S7)/S7等于0时,第二过孔接触部Ht2在所述衬底基板上的正投影在所述第二方向Y上等间距分布,等间距分布的第二过孔接触部Ht2可以进一步改善显示面板息屏下的暗影问题。
本示例性实施例中,显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括用于形成所述发光单元第一电极的电极层。如图24、25、26、27所示,图24为本公开显示面板另一种示例性实施例的结构版图,图25为图24中第一信号线所在导电层的结构版图,图26为图24中第二信号线所在导电层的结构版图,图27为图24中电极层的结构版图。电极层可以包括多个电极部,多个电极部中包括第一电极部R、第二电极部B、第三电极部G。第一电极部R可以用于形成红色发光单元的第一电极;第二电极部B可以用于形成蓝色发光单元的第一电极;第三电极部G可以用于形成绿色发光单元的第一电极。其中,该显示面板还包括包括位于电极层背离衬底基板一侧的像素定义层,像素定义层上形成有用于形成发光单元的像素开口。第一电极部R在衬底基板上的正投影和像素定义层上与其对应的像素开口在衬底基板上的正投影重合,第三电极部G在衬底基板上的正投影和与其对应的像素开口在衬底基板上的正投影重合,第二电极部B在衬底基板上的正投影和与其对应的像素开口在衬底基板上的正投影重合。
如图24-27所示,所述第一数据扇出线Fa1和所述第一模拟线Dm1之间断口D1在所述衬底基板上的正投影与所述电极部在所述衬底基板上的正投影不交叠;所述第二数据扇出线Fa2和所述第二模拟线Dm2之间断口D2在所述衬底基板上的正投影与所述电极部在所述衬底基板上的正投影不交叠。该设置可以提高电极部的平坦度,平坦度较高的电极部上可以形成平坦度较高的发光材料层,从而该设置提高显示面板显示的均一性。
本示例性实施例中,第一实孔接触部Htr1和第二实孔接触部Htr2通过过孔连接,第二实孔接触部Htr2在过孔位置会出现面向衬底基板的凹陷,第二实孔接触部Htr2在凹陷位置会出现较强的反光现象。然而,由于第一虚孔接触部Htd1和第二虚孔接触部Htd2并不连接,第二虚孔接触部Htd2较为平坦,第二虚孔接触部Htd2的反光较弱,第二虚孔接触部Htd2和第二实孔接触部Htr2不一致的反光能力容易导致显示面板息屏状态下出现暗影。
如图28所示,为图3所示显示面板沿虚线CC的部分剖视图。第一信号线位于第一源漏层,第二信号线位于第二源漏层,该显示面板还可以包括位于衬底基板90一侧的钝化层97、第一平坦层98,钝化层97位于第一源漏层和第二源漏层之间。第一平坦层98位于钝化层97和第二源漏层之间。第一平坦层98的厚度远大于钝化层97的厚度。本示例性实施例中,可以通过减小钝化层97和/或第一平坦层98的厚度减小第二实孔接触部Htr2在过孔位置处的凹陷深度,从而改善上述暗影问题。本示例性实施例中,第一平坦层98的厚度可以小于等于1.6um,例如,第一平坦层98的厚度可以为1.2um、1.3um、1.4um、1.5um、1.6um;钝化层97的厚度可以为1000埃到5000埃,例如,钝化层97的厚度可以为1000埃、2000埃、3000埃、4000埃、5000埃。
如图29所示,为本公开显示面板另一种示例性实施例的结构示意图。该显示面板中的第一源漏层和第二源漏层之间可以仅设置第一平坦层98,该设置同样可以降低第二实孔接触部Htr2在过孔位置处的凹陷深度,从而改善上述暗影问题。
如图30所示,为本公开显示面板另一种示例性实施例的结构示意图。本示例性实施例中,第一平坦层98上形成有第一开孔H3,所述第一开孔H3在所述衬底基板上的正投影与所述第二虚孔接触部Htd2在所述衬底基板上的正投影至少部分交叠。该设置可以使得第二虚孔接触部Htd2形成面向衬底基板90的凹槽,从而通过增加第二虚孔接触部Htd2反光能力提高显示区反光的均一度。其中,第一开孔H3可以为贯穿第一平坦层98的开孔,也可以为没有贯穿第一平坦层98的盲孔。
如图31所示,为本公开显示面板另一种示例性实施例的结构示意图。本示例性实施例中,所述钝化层97上形成有第二开孔H2,所述第二开孔H2在所述衬底基板上的正投影与所述第二虚孔接触部Htd2在所述衬底基板上的正投影至少部分交叠。该设置可以使得第二虚孔接触部Htd2形成面向衬底基板90凹陷的凹槽,从而通过增加第二虚孔接触部Htd2反光能力提高显示区反光的均一度。其中,第二开孔H2可以为贯穿钝化层97的开孔,也可以为没有贯穿钝化层97的盲孔。
本示例性实施例中,由于第一过孔接触部Ht1和第二过孔接触部Ht2在衬底基板上的正投影交叠,从而第二过孔接触部Ht2相比其他位置具有较高的凸起。同时,由于第二实孔接触部Htr2的局部区域具有凹槽,为了提高电极部的平坦度,如图24所示,本示例性实施例中,所述第一过孔接触部Ht1在所述衬底基板上的正投影和所述电极部在所述衬底基板上的正投影不交叠;所述第二过孔接触部Ht2在所述衬底基板上的正投影和所述电极部在所述衬底基板上的正投影不交叠。
如图26所示,在位于第二信号线V2相邻两侧的数据线Da中,数据线Da包括第三延伸部Lt3、第四延伸部Lt4、第五延伸部Lt5,所述第四延伸部Lt4连接于所述第三延伸部Lt3和所述第五延伸部Lt5之间。其中,位于第二信号线V2相邻两侧的数据线Da是指,与第二信号线V2之间没有其他数据线的数据线。所述第二过孔接触部Ht2和所述第四延伸部Lt4的至少部分结构在所述第一方向X上相对设置,且所述第四延伸部Lt4在所述衬底基板上的正投影和所述第二延伸部Lt2在所述衬底基板上的正投影在所述第一方向X上的尺寸大于所述第三延伸部Lt3在所述衬底基板上的正投影和所述第二延伸部Lt2在所述衬底基板上的正投影在所述第一方向X上的尺寸,所述第四延伸部Lt4在所述衬底基板上的正投影和所述第二延伸部Lt2在所述衬底基板上的正投影在所述第一方向X上的尺寸大于所述第五延伸部Lt5在所述衬底基板上的正投影和所述第二延伸部Lt2在所述衬底基板上的正投影在所述第一方向X上的尺寸。其中,结构A和结构B在第一方向上相对设置,可以理解为,结构A在衬底基板上的正投影在第一方向上无限移动所覆盖区域和结构B在衬底基板上的正投影在第一方向上无限移动所覆盖区域重合。该设置可以使得第二过孔接触部Ht2具有充分的设置空间。
如图24-27所示,所述第一数据扇出线Fa1和所述第一模拟线Dm1之间断口D1在所述衬底基板上的正投影在所述第一方向X上的尺寸可以为1.5um-3.5um,例如,断口D1在所述衬底基板上的正投影在所述第一方向X上的尺寸可以为1.5um、2um、2.5um、3um、3.5um等。所述第二数据扇出线Fa2和所述第二模拟线Dm2之间断口D2在所述衬底基板上的正投影在所述第二方向Y上的尺寸为1.5um-3.5um,例如,断口D2在所述衬底基板上的正投影在所述第二方向Y上的尺寸为1.5um、2um、2.5um、3um、3.5um等。当断口D1在所述衬底基板上的正投影在所述第一方向X上的尺寸和断口D2在所述衬底基板上的正投影在所述第二方向Y上的尺寸较小时,显示面板不会出现明显的暗影。
本示例性实施例中,同一所述第二信号线中,在所述第二方向Y上相邻两所述第二过孔接触部Ht2在所述衬底基板上的正投影在所述第二方向上Y的距离为A1,所述第二数据扇出线Fa2和所述第二模拟线Dm2之间断口D2在所述衬底基板上的正投影在所述第二方向Y上的尺寸为A2;A1/A2可以大于等于27且小于等于68,例如,A1/A2可以等于27、28、29、35、40、54、50、55、60、65、66、67等。
如图32所示,为本公开显示面板中像素驱动电路的电路结构示意图。该像素驱动电路可以包括:驱动晶体管T3、第一晶体管T1、第二晶体管T2、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、电容C。其中,第四晶体管T4的第一极连接数据信号端Da,第四晶体管T4的第二极连接驱动晶体管T3的第一极,第四晶体管T4的栅极连接第一栅极驱动信号端G1;第五晶体管T5的第一极连接第一电源端VDD,第五晶体管T5的第二极连接驱动晶体管T3的第一极,第五晶体管T5的栅极连接使能信号端EM;驱动晶体管T3的栅极连接节点N;第二晶体管T2的第一极连接节点N,第二晶体管T2的第二极连接驱动晶体管T3的第二极,第二晶体管T2的栅极连接第二栅极驱动信号端G2;第六晶体管T6的第一极连接驱动晶体管T3的第二极,第六晶体管T6第二极连接第七晶体管T7的第二极,第六晶体管T6栅极连接使能信号端EM,第七晶体管T7的第一极连接第二初始信号端Vinit2,第七晶体管T7的栅极连接第二复位信号端Re2;第一晶体管T1的第二极连接节点N,第一晶体管T1的第一极连接第一初始信号端Vinit1,第一晶体管T1的栅极连接第一复位信号端Re1;电容C的第一电极连接节点N,电容C的第二电极连接第一电源端VDD。该像素驱动电路可以连接一发光单元OLED,像素驱动电路用于驱动该发光单元OLED发光,发光单元OLED的第一电极可以连接于第六晶体管T6的第二极,发光单元的第二电极可以连接第二电源端VSS,发光单元的第一电极可以为发光单元的阳极,发光单元的第二电极可以为发光单元的阴极。其中,第一晶体管T1和第二晶体管T2可以为N型晶体管,例如,第一晶体管T1和第二晶体管T2可以为N型金属氧化物晶体管,N型晶体管具有较小的漏电流,从而可以避免发光阶段,节点N通过第一晶体管T1和第二晶体管T2漏电。同时,驱动晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7可以为P型晶体管,例如,驱动晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7可以为P型低温多晶体硅晶体管,P型晶体管具有较高的载流子迁移率,从而有利于实现高分辨率、高反应速度、高像素密度、高开口率的显示面板。第一初始信号端和第二初始信号端可以根据实际情况输出相同或不同电压信号。
如图33所示,为图32中像素驱动电路一种驱动方法中各节点的时序图。其中,G1表示第一栅极驱动信号端G1的时序,G2表示第二栅极驱动信号端G2的时序,Re1表示第一复位信号端Re1的时序,Re2表示第二复位信号端Re2的时序,EM表示使能信号端EM的时序,Da表示数据信号端Da的时序。该像素驱动电路的驱动方法可以包括复位阶段t1、数据写入阶段t2,发光阶段t3。在复位阶段t1:第一复位信号端Re1输出高电平信号,第二复位信号端Re2输出低电平信号,第一晶体管T1、第七晶体管T7导通,第一初始信号端Vinit1向节点N输入第一初始信号,第二初始信号端Vinit2向发光单元OLED的第一电极输入第二初始信号。在数据写入阶段t2:第二栅极驱动信号端G2输出高电平信号,第一栅极驱动信号端G1输出低电平信号,第四晶体管T4、第二晶体管T2导通,同时数据信号端Da输出数据信号以向节点N写入补偿电压Vdata+Vth,其中Vdata为数据信号的电压,Vth为驱动晶体管T3的阈值电压。在发光阶段t3:使能信号端EM输出低电平信号,第六晶体管T6、第五晶体管T5导通,驱动晶体管T3在电容C存储的补偿电压Vdata+Vth作用下驱动发光单元发光。
驱动晶体管输出电流公式如下:
I=(μWCox/2L)(Vgs-Vth)2
其中,I为驱动晶体管输出电流;μ为载流子迁移率;Cox为单位面积栅极电容量,W为驱动晶体管沟道的宽度,L驱动晶体管沟道的长度,Vgs为驱动晶体管栅源电压差,Vth为驱动晶体管阈值电压。本公开像素驱动电路中驱动晶体管的输出电流I=(μWCox/2L)(Vdata+Vth-Vdd-Vth)2。该像素驱动电路能够避免驱动晶体管阈值对其输出电流的影响。应该理解的是,在其他示例性实施例中,该像素驱动电路还可以有其他驱动方法,例如,第七晶体管T7可以在数据写入阶段t2和发光阶段t3之间的时段对发光单元的第一电极进行复位。
本示例性实施例中,显示面板可以包括依次层叠设置的衬底基板、遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层、第二源漏层、电极层,其中,上述相邻层级之间可以设置有绝缘层。如图34-50所示,图34为图2中第六区域K6的局部版图,图35为图34中遮挡层的结构版图,图36为图34中第一有源层的结构版图,图37为图34中第一栅极层的结构版图,图38为图34中第二栅极层的结构版图,图39为图34中第二有源层的结构版图,图40为图34中第三栅极层的结构版图,图41为图34中第一源漏层的结构版图,图42为图34中第二源漏层的结构版图,图43为图34中电极层的结构版图,图44为图34中遮挡层、第一有源层的结构版图,图45为图34中遮挡层、第一有源层、第一栅极层的结构版图,图46为图34中遮挡层、第一有源层、第一栅极层、第二栅极层的结构版图,图47为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层的结构版图,图48为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层的结构版图,图49为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层的结构版图,图50为图34中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层、第二源漏层的结构版图。该显示面板可以包括多个图32所示的像素驱动电路。如图50所示,多个像素驱动电路中可以包括在第一方向X上相邻分布第一像素驱动电路P1和第二像素驱动电路P2,第一像素驱动电路P1和第二像素驱动电路P2可以以镜像对称面DD镜像对称设置。其中,镜像对称面DD可以垂直于衬底基板。且第一像素驱动电路P1在衬底基板上的正投影和第二像素驱动电路P2在衬底基板上的正投影可以以镜像对称面DD与衬底基板的交线为对称轴对称设置。其中,第一像素驱动电路P1和第二像素驱动电路P2可以形成一子重复单元,该显示面板可以包括在第一方向X和第二方向Y上阵列分布的多个子重复单元。其中,二乘二阵列分布的四个子重复单元可以形成一重复单元Pc。如图51-67所示,图51为图34中单个重复单元的结构版图,图52为图51中遮挡层的结构版图,图53为图51中第一有源层的结构版图,图54为图51中第一栅极层的结构版图,图55为图51中第二栅极层的结构版图,图56为图51中第二有源层的结构版图,图57为图51中第三栅极层的结构版图,图58为图51中第一源漏层的结构版图,图59为图51中第二源漏层的结构版图,图60为图51中电极层的结构版图,图61为图51中遮挡层、第一有源层的结构版图,图62为图51中遮挡层、第一有源层、第一栅极层的结构版图,图63为图51中遮挡层、第一有源层、第一栅极层、第二栅极层的结构版图,图64为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层的结构版图,图65为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层的结构版图,图66为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层的结构版图,图67为图51中遮挡层、第一有源层、第一栅极层、第二栅极层、第二有源层、第三栅极层、第一源漏层、第二源漏层的结构版图。
本示例性实施例可以通过压缩重复单元的方式在显示面板中增设上述的第一信号线和第二信号线。其中,在所述第一方向X上分布的多个所述重复单元形成重复单元行,每个所述重复单元行对应设置一条第一信号线H1;在第一方向X上相邻的重复单元之间对应设置一条所述第二信号线V2。
如图34、35、44、51、52、61所示,遮挡层可以包括多个遮挡部61、相邻遮挡部61之间可以相互连接。如图35所示,在第一方向X上相邻的重复单元中,相邻遮挡部61在衬底基板上的正投影在第一方向X上的最小距离为L5;在位于同一所述重复单元中且在所述第一方向X上相邻的两所述子重复单元中,相邻遮挡部61在衬底基板上的正投影在第一方向X上的最小距离为L6。其中,L6小于L5。在第二方向Y上相邻的重复单元中,相邻遮挡部61在衬底基板上的正投影在第二方向Y上的最小距离为L16;在位于同一所述重复单元中且在所述第二方向Y上相邻的两所述子重复单元中,相邻遮挡部61在衬底基板上的正投影在第二方向Y上的最小距离为L15。其中,L15小于L16。应该理解的是,在其他示例性实施例中,该显示面板也可以不包括遮挡层。
如图34、36、45、51、53、62所示,第一有源层可以包括第三有源部73、第四有源部74、第五有源部75、第六有源部76、第七有源部77。其中,第三有源部73可以用于形成驱动晶体管T3的沟道区;第四有源部74可以用于形成第四晶体管T4的沟道区;第五有源部75可以用于形成第五晶体管T5的沟道区;第六有源部76可以用于形成第六晶体管T6的沟道区;第七有源部77可以用于形成第七晶体管T7的沟道区。第一有源层还包括第九有源部79、第十有源部710、第十一有源部711、第十二有源部712、第十三有源部713。其中,第九有源部79连接于第五有源部75远离第三有源部73的一侧,且第九有源部79连接于在第一方向X上相邻子重复单元中相邻两第五有源部75之间。第十有源部710连接于第六有源部76和第七有源部77之间,第十一有源部711连接于第六有源部76和第三有源部73之间,第十二有源部712连接于第四有源部74远离第三有源部73的一端,第十三有源部713连接于第七有源部77远离第六有源部76的一端。其中,遮挡部61在衬底基板上的正投影可以覆盖第三有源部73在衬底基板上的正投影,遮挡部61可以降低光照对驱动晶体管T3驱动特性的影响。如图36所示,在第一方向X上相邻的重复单元中,连接于相邻第五有源部75之间的第九有源部79在衬底基板上的正投影在第一方向X上的尺寸为L7;在位于同一所述重复单元中且在所述第一方向X上相邻的两所述子重复单元中,连接于相邻第五有源部75之间的第九有源部79在衬底基板上的正投影在第一方向X上的尺寸为L8,其中,L7大于L8。在第二方向Y上相邻的重复单元中,相邻第十二有源部712和第九有源部79在衬底基板上的正投影在第二方向Y上的最小距离为L18;在位于同一所述重复单元中且在所述第二方向Y上相邻的两所述子重复单元中,相邻第十二有源部712和第九有源部79在衬底基板上的正投影在第二方向Y上的最小距离为L17,其中L18大于L17。第一有源层可以由多晶硅材料形成,相应的,驱动晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7可以为P型的低温多晶硅薄膜晶体管。
如图34、37、45、51、54、62所示,第一栅极层可以包括:第一导电部11、第一栅线G1、使能信号线EM、第二复位信号线Re2。第一栅线G1可以用于提供图32中第一栅极驱动信号端;使能信号线EM可以用于提供图32中的使能信号端;第二复位信号线Re2可以用于提供图32中的第二复位信号端。第一栅线G1在衬底基板上的正投影、使能信号线EM在衬底基板上的正投影、第二复位信号线Re2在衬底基板上的正投影均可以沿第一方向X延伸。第一栅线G1在衬底基板上的正投影覆盖第四有源部74在衬底基板上的正投影,第一栅线G1的部分结构用于形成第四晶体管的栅极。使能信号线EM在衬底基板上的正投影覆盖第五有源部75在衬底基板上的正投影、第六有源部76在衬底基板上的正投影,使能信号线EM的部分结构可以分别用于形成第五晶体管T5、第六晶体管T6的栅极。第二复位信号线Re2在衬底基板上的正投影可以覆盖第七有源部77在衬底基板上的正投影,第二复位信号线Re2的部分结构可以用于形成第七晶体管T7的栅极。第一导电部11在衬底基板上的正投影覆盖第三有源部73在衬底基板上的正投影,第一导电部11可以用于形成驱动晶体管T3的栅极和电容C的第一电极。如图45、62所示,本行像素驱动电路中的第一栅线G1可以复用为下一行像素驱动电路中的第二复位信号线Re2,该显示面板可以自上向下逐行驱动,也可以自下向上逐行驱动。该设置可以提高像素驱动电路的集成度,降低像素驱动电路的布图面积。遮挡层还可以连接一稳定电源端,例如,遮挡层可以连接图32中的第一电源端、第一初始信号端、第二初始信号端等,遮挡部61可以屏蔽其他信号对驱动晶体管T3的噪音影响。如图50所示,在第一方向X上分布的多个重复单元形成重复单元行,同一所述重复单元行包括第一像素驱动电路行Ph1和第二像素驱动电路行Ph2,所述第一像素驱动电路行Ph1包括沿所述第一方向X分布的多个像素驱动电路,所述第二像素驱动电路行Ph2包括沿所述第一方向分布的多个像素驱动电路。如图37所示,在所述第一像素驱动电路行Ph1中,所述使能信号线EM在所述衬底基板上的正投影和所述第二复位信号线Re2在所述衬底基板上的正投影在所述第二方向Y上的最小距离为L3;在所述第二像素驱动电路行Ph2中,所述使能信号线EM在所述衬底基板上的正投影和所述第二复位信号线Re2在所述衬底基板上的正投影在所述第二方向上的距离为L4,其中,L3大于L4。在第一方向X上相邻的重复单元中,相邻第一导电部11在衬底基板上的正投影在第一方向X上的最小距离为L19;在位于同一所述重复单元中且在所述第一方向X上相邻的两所述子重复单元中,相邻第一导电部11在衬底基板上的正投影在第一方向X上的最小距离为L20。其中,L20小于L19。此外,该显示面板可以利用第一栅极层为掩膜对第一有源层进行导体化处理,即第一有源层中被第一栅极层覆盖的区域可以形成晶体管的沟道区,第一有源层中未被第一栅极层覆盖的区域形成导体结构。
如图34、38、46、51、55、63所示,第二栅极层可以包括:第一初始信号线Vinit1、第三复位信号线2Re1、第三栅线2G2、多个第二导电部22。其中,第一初始信号线Vinit1用于提供图32中的第一初始信号端,第三复位信号线2Re1可以用于提供图32中的第一复位信号端,第三栅线2G2可以用于提供图32中的第二栅极驱动信号端。第一初始信号线Vinit1在衬底基板上的正投影、第三复位信号线2Re1在衬底基板上的正投影、第三栅线2G2在衬底基板上的正投影均可以沿第一方向X延伸。如图38、55所示,第二栅极层还可以包括多个连接部23,在第一方向X上相邻的子重复单元中,连接部23连接于在第一方向X上相邻的两第二导电部22之间。如图38所示,在第一方向X上相邻的重复单元中,连接于相邻第二导电部22之间的连接部23在衬底基板上的正投影在第一方向X上的尺寸为L10;在位于同一所述重复单元中且在所述第一方向X上相邻的两所述子重复单元中,连接于相邻第二导电部22之间的连接部23在衬底基板上的正投影在第一方向X上的尺寸为L9,L10大于L9。在第二方向Y上相邻的重复单元中,相邻第二导电部和第一初始信号线Vinit1在衬底基板上的正投影在第一方向X上的尺寸为L22;在位于同一所述重复单元中且在所述第二方向Y上相邻的两所述子重复单元中,相邻第二导电部和第一初始信号线Vinit1在衬底基板上的正投影在第一方向X上的尺寸为L21,L22大于L21。此外,在其他示例性实施例中,在同一重复单元中,相邻第二导电部22也可以相连接。
如图34、39、47、51、56、64所示,第二有源层可以包括有源部8,有源部8可以包括:第一有源部81、第二有源部82、第十四有源部814、第十五有源部815、第十六有源部816。第一有源部81用于形成第一晶体管T1的沟道区,第二有源部82用于形成第二晶体管T2的沟道区。第十五有源部815连接于第一有源部81和第二有源部82之间。第十四有源部814连接于第一有源部81远离第二有源部82的一端,第十六有源部816连接于第二有源部82远离第一有源部81的一端。如图39所示,在第一方向X上相邻的重复单元中,在第一方向X上相邻的有源部8在衬底基板上的正投影在第一方向X上的最小距离为L11;位于同一所述重复单元中且在所述第一方向X上相邻的两所述子重复单元中,在第一方向X上相邻的有源部8在衬底基板上的正投影在第一方向X上的最小距离为L12,L11大于L12。在第二方向Y上相邻的重复单元中,在第二方向Y上相邻的有源部8在衬底基板上的正投影在第二方向Y上的最小距离为L24;位于同一所述重复单元中且在所述第二方向Y上相邻的两所述子重复单元中,在第二方向Y上相邻的有源部8在衬底基板上的正投影在第二方向Y上的最小距离为L23,L24大于L23。其中,第二有源层可以由氧化铟镓锌形成,相应的,第一晶体管T1、第二晶体管T2可以为N型的金属氧化物薄膜晶体管。第三栅线2G2在衬底基板上的正投影可以覆盖第二有源部82在衬底基板上的正投影,第三栅线2G2的部分结构可以用于形成第二晶体管T2的底栅。第三复位信号线2Re1在衬底基板上的正投影可以覆盖第一有源部81在衬底基板上的正投影,第三复位信号线2Re1的部分结构可以用于形成第一晶体管T1的底栅。
如图34、40、48、51、57、65所示,第三栅极层可以包括第一复位信号线3Re1、第二栅线3G2。第一复位信号线3Re1在衬底基板上的正投影、第二栅线3G2在衬底基板上的正投影均可以沿第一方向X延伸。第一复位信号线3Re1可以用于提供图32中的第一复位信号端,第一复位信号线3Re1在衬底基板上的正投影可以覆盖第一有源部81在衬底基板上的正投影,第一复位信号线3Re1的部分结构可以用于形成第一晶体管T1的顶栅,同时,第一复位信号线3Re1可以通过位于显示面板边框区的过孔连接第三复位信号线2Re1。第二栅线3G2可以用于提供图32中的第二栅极驱动信号端,第二栅线3G2在衬底基板上的正投影可以覆盖第二有源部82在衬底基板上的正投影,第二栅线3G2的部分结构可以用于形成第二晶体管T2的顶栅,同时,第二栅线3G2可以通过位于显示面板边框区的过孔连接第三栅线2G2。如图40所示,在第二方向Y上相邻的重复单元中,相邻第二栅线3G2和第一复位信号线3Re1在衬底基板上的正投影在第二方向Y上的最小距离为L14,位于同一重复单元中且在第二方向Y上相邻的子重复单元中,相邻第二栅线3G2和第一复位信号线3Re1在衬底基板上的正投影在第二方向Y上的最小距离为L13,L14大于L13。此外,该显示面板可以利用第三栅极层为掩膜对第二有源层进行导体化处理,即第二有源层中被第三栅极层覆盖的区域可以形成晶体管的沟道区,第二有源层中未被第三栅极层覆盖的区域形成导体结构。
如图34、41、49、51、58、66所示,第一源漏层可以包括:上述的第一信号线H1、第二初始信号线Vinit2、第一桥接部41、第二桥接部42、第三桥接部43、第四桥接部44、第五桥接部45、第六桥接部46。其中,第一桥接部41分别通过过孔连接连接部23、第九有源部79,以连接第五晶体管的第一极和电容C的第二电极。在第一方向X上相邻子重复单元共用同一第一桥接部41。第二桥接部42可以通过过孔连接第十有源部710,以连接第六晶体管T6的第二极和第七晶体管T7的第二极。第三桥接部43可以分别通过过孔连接第十一有源部711、第十六有源部816,以连接第二晶体管T2的第二极、第六晶体管T6的第一极、驱动晶体管T3的第二极。第四桥接部44可以分别通过过孔连接第十五有源部815、第一导电部11,以连接第二晶体管T2的第一极和驱动晶体管的栅极。第二导电部22上形成有开口221,连接于第一导电部11和第四桥接部44之间的过孔在衬底基板上的正投影位于开口221在衬底基板上的正投影以内,以使该过孔与第二导电部22相互绝缘。第五桥接部45可以通过过孔连接第十二有源部712,以连接第四晶体管的第一极。第六桥接部46可以分别通过过孔连接第十四有源部814、第一初始信号线Vinit1,以连接第一晶体管的第一极和第一初始信号端。其中,同一重复单元中,相邻两像素驱动电路可以共用同一第六桥接部46。第二初始信号线Vinit2可以用于提供图32中的第二初始信号端,第二初始信号线Vinit2在衬底基板上的正投影可以沿第一方向X延伸,第二初始信号线Vinit2可以通过过孔连接第十三有源部713,以连接第七晶体管的第一极和第二初始信号端。在所述第一方向X上分布的多个所述重复单元形成重复单元行,每个所述重复单元行对应设置一条所述第一信号线H1,所述第一信号线H1在所述衬底基板上的正投影位于所述第一像素驱动电路行Ph1中所述使能信号线EM在所述衬底基板上的正投影和所述第一像素驱动电路行Ph1中所述第二复位信号线Re2在所述衬底基板上的正投影之间。第一信号线H1在衬底基板上的正投影与第一栅极层、第三栅极层在衬底基板上的正投影不交叠,第一信号线H1在衬底基板上的正投影仅与部分第一有源层、位于第二栅极层的第一初始信号线在衬底基板上的正投影交叠,该设置可以减小第一信号线的寄生电容,以及降低第一信号线与其他信号线之间的耦合作用。在第一方向X上相邻重复单元列中,相邻子重复单元共用的第一桥接部41在衬底基板上的正投影在第一方向X上的最大尺寸为L15;位于同一重复单元中,在第一方向X上相邻子重复单元共用的第一桥接部41在衬底基板上的正投影在第一方向X上的最大尺寸为L16,L15大于L16。第一像素驱动电路行Ph1中第一桥接部41在衬底基板上的正投影和第二初始信号线Vinit2在衬底基板上的正投影在第二方向Y的最大距离为L26,第二像素驱动电路行Ph2中第一桥接部41在衬底基板上的正投影和第二初始信号线Vinit2在衬底基板上的正投影在第二方向Y的最大距离为L25,L26大于L25。
如图34、42、50、51、59、67所示,第二源漏层可以包括:上述的第二信号线V2、多条电源线VDD、多条数据线Da、第七桥接部57。其中,在第一方向X上相邻的重复单元之间对应设置一条所述第二信号线V2。电源线VDD在衬底基板上的正投影、数据线Da在衬底基板上的正投影均可以沿第二方向Y延伸。电源线VDD可以用于提供图32中的第一电源端,数据线Da可以用于提供图32中的数据信号端。每列像素驱动电路可以对应设置一条电源线VDD,电源线VDD可以通过过孔连接第一桥接部41,以连接第五晶体管的第一极和第一电源端。数据线Da可以通过过孔连接第五桥接部45,以连接第四晶体管的第一极和数据信号端。第七桥接部57可以通过过孔连接第二桥接部42,以连接第七晶体管的第二极。在同一子重复单元中,相邻电源线VDD相互连接,从而电源线VDD、第二导电部22可以形成网格结构,该网格结构的电源线可以降低其上电源信号的压降。
如图34、42、50、51、59、67所示,电源线VDD可以包括第一电源线段VDD1、第二电源线段VDD2、第三电源线段VDD3,第二电源线段VDD2连接于第一电源线段VDD1和第三电源线段VDD3之间,第二电源线段VDD2在所述衬底基板上的正投影在第一方向X上的尺寸可以大于第一电源线段VDD1在所述衬底基板上的正投影在第一方向X上的尺寸,且所述第二电源线段VDD2在所述衬底基板上的正投影在第一方向X上的尺寸可以大于所述第三电源线段VDD3在所述衬底基板上的正投影在第一方向X上的尺寸。此外,第二电源线段VDD2在衬底基板上的正投影还可以覆盖第一有源部81在衬底基板上的正投影、第二有源部82在衬底基板上的正投影,第二电源线段VDD2可以降低光照对第一晶体管T1、第二晶体管T2的特性影响。此外,电源线VDD在衬底基板上的正投影还可以与第四桥接部44在衬底基板上的正投影至少部分交叠,电源线VDD可以用于屏蔽其他信号对第四桥接部44的噪音干扰,从而提高驱动晶体管T3栅极电压的稳定性。如图42所示,在所述第一方向X上相邻的所述重复单元列中,相邻两所述数据线Da在所述衬底基板上的正投影在所述第一方向X上的最小距离为L1;在位于同一所述重复单元中且在所述第一方向X上相邻的两所述子重复单元中,相邻两所述数据线Da在所述衬底基板上的正投影在所述第一方向X上的距离为L2,其中,L1大于L2。
如图34、43、51、60所示,像素电极层可以包括多个电极部:第一电极部R、第二电极部B、第三电极部G。同一电极行中,第一电极部R、第三电极部G、第二电极部B、第三电极部G在第一方向X上依次交替分布。多个电极部形成多个电极列,多个电极列包括依次相邻的第一电极列ROW1、第二电极列ROW2、第三电极列ROW3、第四电极列ROW4,第一电极列ROW1包括在第二方向Y上依次交替分布的第一电极部R、第二电极部B;第二电极列ROW2包括多个在第二方向Y上分布的第三电极部G;第三电极列ROW3包括在第二方向Y上依次交替分布的第二电极部B、第一电极部R;第四电极列ROW4包括多个在第二方向Y上分布的第三电极部G。位于同一电极列相邻电极行的两个第三电极部G在所述衬底基板上的正投影在第二方向Y上的最小距离S5大于所述第一电极部R在所述衬底基板上的正投影在第二方向Y上的尺寸S6,或者大于所述第二电极部B所述衬底基板上的正投影在第二方向Y上的尺寸S7。其中,第一电极部R在衬底基板上的正投影和像素定义层上与其对应的像素开口在衬底基板上的正投影重合,第三电极部G在衬底基板上的正投影和像素定义层上与其对应的像素开口在衬底基板上的正投影重合,第二电极部B在衬底基板上的正投影和像素定义层上与其对应的开口在衬底基板上的正投影重合。在同一重复单元中,相邻电源线VDD中两第二电源线段VDD2相连接。
如图34所示,在所述第一方向上相邻两所述子重复单元中,相邻两所述数据线Da在所述衬底基板上的正投影与同一第三电极部G在所述衬底基板上的正投影相交,且位于所述第二信号线V2在所述衬底基板上的正投影的两侧。该第二信号线V2在所述衬底基板上的正投影和该第三电极部相交。该设置可以提高电极部的平坦度,从而提高显示面板显示的均一性。
需要说明的是,如图34、49、50、51、66、67所示,画于第一源漏层背离衬底基板一侧的黑色方块表示第一源漏层连接面向衬底基板一侧的其他层级的过孔;画于第二源漏层背离衬底基板一侧的黑色方块表示第二源漏层连接面向衬底基板一侧的其他层级的过孔;画于电极层背离衬底基板一侧的黑色方块表示电极层连接面向衬底基板一侧的其他层级的过孔。该黑色方块仅表示过孔的位置,不同位置黑色方块所表示的不同过孔可以贯穿于不同绝缘层。
本示例性实施例中,在所述第一方向上相邻的两所述重复单元列之间对应设置一条所述第二信号线V2,同一重复单元行对应设置一条第一信号线H1。本示例性实施例中,重复单元包括两行两列子重复单元,应该理解的是,在其他示例性实施例中,重复单元还可以包括其他行列数的子重复单元。
如图68所示,为图51所示显示面板沿虚线EE剖开的部分剖视图。该显示面板还可以包括第一绝缘层91、第二绝缘层92、第三绝缘层93、第四绝缘层94、第五绝缘层95、第一介电层96、钝化层97、第一平坦层98、第二平坦层99,其中,衬底基板90、遮挡层、第一绝缘层91、第一有源层、第二绝缘层92、第一栅极层、第三绝缘层93、第二栅极层、第四绝缘层94、第二有源层、第五绝缘层95、第三栅极层、第一介电层96、第一源漏层、钝化层97、第一平坦层98、第二源漏层、第二平坦层99依次层叠设置。第一绝缘层91、第二绝缘层92、第三绝缘层93、第四绝缘层94、第五绝缘层95可以为单层结构或多层结构,且第一绝缘层91、第二绝缘层92、第三绝缘层93、第四绝缘层94、第五绝缘层95的材料可以为氮化硅,氧化硅,氮氧化硅中的至少一种;第一介电层96可以为氮化硅层;第一平坦层98、第二平坦层99的材料可以为有机材料,例如聚酰亚胺(PI)、聚对苯二甲酸乙二醇酯(PET)、聚萘二甲酸乙二醇酯(PEN)、硅-玻璃键合结构(SOG)等材料。钝化层97可以为氧化硅层。衬底基板90可以包括依次层叠设置的玻璃基板、阻挡层、聚酰亚胺层,阻挡层可以为无机材料。第一栅极层、第二栅极层、第三栅极层的材料可以是钼、铝、铜、钛、铌其中之一或者合金,或者钼/钛合金或者叠层等导电层。第一源漏层、第二源漏层的材料可以包括金属材料,例如可以是钼、铝、铜、钛、铌其中之一或者合金,或者钼/钛合金或者叠层等,或者可以是钛/铝/钛叠层等导电层。第一源漏层、第二源漏层中任意一层的方块电阻可以小于第一栅极层、第二栅极层、第三栅极层中任意一层的方块电阻。从而,本示例性实施例中,第一数据扇出线和第二数据扇出线具有较小的电阻。
需要说明的是,本公开中的附图比例可以作为实际工艺中的参考,但不限于此,例如:沟道的宽长比、各个膜层的厚度和间距、各个信号线的宽度和间距,可以根据实际需要进行调整。显示基板中像素的个数和每个像素中子像素的个数也不是限定为图中所示的数量,本公开中所描述的附图仅是结构示意图。此外,第一、第二等限定词仅用于限定不同的结构名称,其并没有特定顺序的含义,同一结构层可以通过同一构图工艺形成。在本示例性实施例中,某一结构在衬底基板上的正投影沿某一方向延伸,可以理解为,该结构在衬底基板上的正投影沿该方向直线延伸或弯折延伸。
本示例性实施例中,显示面板可以为柔性显示面板也可以为非柔性显示面板。
本示例性实施例还提供一种显示装置,其中,包括上述的显示面板。该显示装置可以为手机、平板电脑、电视等显示装置。
本领域技术人员在考虑说明书及实践这里公开的内容后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限定。
Claims (33)
1.一种显示面板,其中,所述显示面板包括显示区、位于所述显示区的扇出区,所述显示面板还包括:
衬底基板;
多条数据线,位于所述显示区,所述数据线在所述衬底基板上的正投影沿第一方向间隔分布且沿第二方向延伸,所述第一方向和所述第二方向相交;
多条第一数据扇出线,位于所述扇出区,所述第一数据扇出线在所述衬底基板上的正投影沿所述第二方向间隔分布且沿所述第一方向延伸,所述第一数据扇出线与所述数据线对应设置,所述第一数据扇出线连接与其对应的所述数据线;
多条第二数据扇出线,位于所述扇出区,所述第二数据扇出线在所述衬底基板上的正投影沿所述第一方向间隔分布且沿所述第二方向延伸,所述第二数据扇出线与所述第一数据扇出线对应设置,所述第二数据扇出线连接与其对应的所述第一数据扇出线。
2.根据权利要求1所述的显示面板,其中,所述显示面板还包括:
多条第一信号线,位于所述显示区,所述第一信号线在所述衬底基板上的正投影沿所述第一方向延伸且沿所述第二方向间隔分布,多条所述第一信号线中包括第一子信号线,所述第一子信号线的至少部分结构用于形成所述第一数据扇出线;
多条第二信号线,位于所述显示区,且与所述第一信号线位于不同导电层,所述第二信号线在所述衬底基板上的正投影沿所述第二方向延伸且沿所述第一方向间隔分布,多条所述第二信号线中包括第二子信号线,所述第二子信号线的至少部分结构用于形成所述第二数据扇出线。
3.根据权利要求2所述的显示面板,其中,相邻两所述第一信号线在所述衬底基板上的正投影在所述第二方向上的最小距离为S1,相邻两所述第一信号线在所述衬底基板上的正投影在所述第二方向上的最大距离为S2,其中,(S2-S1)/S1大于等于0且小于等于0.2;
和/或,相邻两所述第二信号线在所述衬底基板上的正投影在所述第一方向上的最小距离为S3,相邻两所述第二信号线在所述衬底基板上的正投影在所述第一方向上的最大距离为S4,其中,(S4-S3)/S3大于等于0且小于等于0.2。
4.根据权利要求2所述的显示面板,其中,所述第一子信号线还包括与所述第一数据扇出线间隔设置的第一模拟线,所述第二子信号线还包括与所述第二数据扇出线间隔设置的第二模拟线;
所述扇出区包括第一扇出区和第二扇出区,所述第一数据扇出线位于所述第一扇出区,所述第二数据扇出线位于所述第二扇出区;
多条所述第一信号线中还包括第三模拟线,所述第三模拟线位于所述第一扇出区以外的显示区;
多条所述第二信号线中还包括第四模拟线,所述第四模拟线位于所述第二扇出区以外的显示区。
5.根据权利要求4所述的显示面板,其中,所述显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极;
所述显示面板还包括:
公共电极层,所述公共电极层用于形成所述发光单元的第二电极;
其中,所述第一模拟线、所述第二模拟线、所述第三模拟线、所述第四模拟线连接所述公共电极层。
6.根据权利要求4所述的显示面板,其中,所述第一模拟线通过过孔连接与其在所述衬底基板上的正投影相交的第四模拟线;
所述第三模拟线通过过孔连接与其在所述衬底基板上的正投影相交的所述第二模拟线、第四模拟线。
7.根据权利要求5所述的显示面板,其中,所述显示面板还包括位于所述显示区周围的边框区,所述边框区包括相对设置的第一边框区和第二边框区,所述扇出区位于靠近所述第二边框区的一侧;
所述显示面板还包括:
电极环,所述电极环位于所述边框区,且连接所述公共电极层,所述电极环位于所述第一边框区的至少部分结构连接所述第二模拟线和所述第四模拟线;
电源电路,绑定于所述第二边框区,所述电源电路连接所述电极环位于所述第二边框区的至少部分结构,所述电源电路用于向所述电极环提供电源信号。
8.根据权利要求4所述的显示面板,其中,所述第一扇出区包括第一子扇出区和第二子扇出区,所述第一子扇出区和第二子扇出区位于所述第二扇出区在所述第一方向上两侧;
多条所述第二信号线中还包括至少一条第五模拟线,所述第五模拟线的部分结构位于所述第二扇出区,且所述第五模拟线分别通过过孔连接与其在所述衬底基板上正投影相交的所述第一模拟线和第三模拟线。
9.根据权利要求2所述的显示面板,其中,多条所述第一信号线位于同一导电层,多条所述第二信号线位于同一导电层;
所述第二信号线所在导电层位于所述第一信号线所在导电层背离所述衬底基板的一侧。
10.根据权利要求9所述的显示面板,其中,所述显示面板还包括:
第一源漏层,位于所述衬底基板的一侧,所述第一源漏层包括所述第一信号线;
第二源漏层,位于所述第一源漏层背离所述衬底基板的一侧,所述第二源漏层包括所述第二信号线和所述数据线;
所述第二信号线在所述衬底基板上的正投影位于相邻两所述数据线在所述衬底基板上的正投影之间。
11.根据权利要求2所述的显示面板,其中,所述第一信号线包括多个第一过孔接触部和第一延伸部,多个所述第一过孔接触部在所述衬底基板上的正投影沿所述第一方向间隔分布,所述第一延伸部连接于所述第一过孔接触部,所述第一过孔接触部在所述衬底基板上的正投影在所述第二方向上的尺寸大于所述第一延伸部在所述衬底基板上的正投影在所述第二方向上的尺寸;
所述第二信号线包括多个第二过孔接触部和第二延伸部,多个所述第二过孔接触部在所述衬底基板上的正投影沿所述第二方向间隔分布,所述第二延伸部连接于所述第二过孔接触部,所述第二过孔接触部在所述衬底基板上的正投影在所述第一方向上的尺寸大于所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸;
其中,所述第一过孔接触部和所述第二过孔接触部对应设置,所述第一过孔接触部在所述衬底基板上的正投影和与其对应的所述第二过孔接触部在所述衬底基板上的正投影至少部分交叠,至少部分所述第一过孔接触部通过过孔连接与其对应的所述第二过孔接触部。
12.根据权利要求11所述的显示面板,其中,相邻所述第一过孔接触部在所述衬底基板上的正投影在所述第一方向上的最小距离为S5,相邻所述第一过孔接触部在所述衬底基板上的正投影在所述第一方向上的最大距离为S6,其中,(S6-S5)/S5大于等于0且小于等于0.2;
和/或,相邻所述第二过孔接触部在所述衬底基板上的正投影在所述第二方向上的最小距离为S7,相邻所述第二过孔接触部在所述衬底基板上的正投影在所述第二方向上的最大距离为S8,其中,(S8-S7)/S7大于等于0且小于等于0.2。
13.根据权利要求11所述的显示面板,其中,多个所述第一过孔接触部中包括第一实孔接触部,多个所述第二过孔接触部中包括第二实孔接触部和第二虚孔接触部;
所述第一实孔接触部和与其对应的所述第二实孔接触部通过过孔连接,所述第二虚孔接触部和与其在所述衬底基板上的正投影相交的所述第一信号线绝缘设置。
14.根据权利要求13所述的显示面板,其中,多个所述第一过孔接触部中还包括第一虚孔接触部,所述第一虚孔接触部和与其对应的所述第二虚孔接触部绝缘设置。
15.根据权利要求10所述的显示面板,其中,所述显示面板包括:
第一平坦层,位于所述第一源漏层和所述第二源漏层之间,所述第一平坦层的厚度小于等于1.6um。
16.根据权利要求13所述的显示面板,其中,所述显示面板还包括:
钝化层,位于所述第一信号线所在导电层和所述第二信号线所在导电层之间;
第一平坦层,位于所述钝化层和所述所述第二信号线所在导电层之间;
其中,所述第一平坦层上形成有第一开孔,所述第一开孔在所述衬底基板上的正投影与所述第二虚孔接触部在所述衬底基板上的正投影至少部分交叠。
17.根据权利要求13所述的显示面板,其中,所述显示面板还包括:
钝化层,位于所述第一信号线所在导电层和所述第二信号线所在导电层之间;
第一平坦层,位于所述钝化层和所述所述第二信号线所在导电层之间;
其中,所述钝化层上形成有第二开孔,所述第二开孔在所述衬底基板上的正投影与所述第二虚孔接触部在所述衬底基板上的正投影至少部分交叠。
18.根据权利要求4所述的显示面板,其中,所述第一数据扇出线和所述第一模拟线之间断口在所述衬底基板上的正投影在所述第一方向上的尺寸为1.5um-3.5um;
和/或,所述第二数据扇出线和所述第二模拟线之间断口在所述衬底基板上的正投影在所述第二方向上的尺寸为1.5um-3.5um。
19.根据权利要求11所述的显示面板,其中,在所述衬底基板上的正投影位于所述第二信号线相邻两侧的所述数据线包括第三延伸部、第四延伸部、第五延伸部,所述第四延伸部连接于所述第三延伸部和所述第五延伸部之间;
所述第二过孔接触部和所述第四延伸部的至少部分结构在所述第一方向上相对设置,且所述第四延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸大于所述第三延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸,所述第四延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸大于所述第五延伸部在所述衬底基板上的正投影和所述第二延伸部在所述衬底基板上的正投影在所述第一方向上的尺寸。
20.根据权利要求4所述的显示面板,其中,所述显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括:
电极层,位于所述衬底基板的一侧,所述电极层包括多个电极部,所述电极部用于形成所述发光单元的第一电极;
所述第一数据扇出线和所述第一模拟线之间的断口在所述衬底基板上的正投影与所述电极部在所述衬底基板上的正投影不交叠;
和/或,所述第二数据扇出线和所述第二模拟线之间的断口在所述衬底基板上的正投影与所述电极部在所述衬底基板上的正投影不交叠。
21.根据权利要求11所述的显示面板,其中,所述显示面板还包括像素驱动电路和发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括:
电极层,位于所述衬底基板的一侧,所述电极层包括多个电极部,所述电极部用于形成所述发光单元的第一电极;
所述第一过孔接触部在所述衬底基板上的正投影和所述电极部在所述衬底基板上的正投影不交叠;
所述第二过孔接触部在所述衬底基板上的正投影和所述电极部在所述衬底基板上的正投影不交叠。
22.根据权利要求2所述的显示面板,其中,所述显示面板还包括多个像素驱动电路和多个发光单元,多个所述像素驱动电路沿所述第一方向和所述第二方向阵列分布的,所述像素驱动电路连接所述发光单元的第一电极;
所述像素驱动电路包括驱动晶体管、第六晶体管、第七晶体管,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述发光单元的第一电极,所述第七晶体管的第一极连接第二初始信号线,所述第七晶体管的第二极连接所述发光单元的第一电极;
所述显示面板还包括:
第一有源层,位于所述衬底基板的一侧,所述第一有源层包括第六有源部和第七有源部,所述第六有源部用于形成所述第六晶体管的沟道区,所述第七有源部用于形成所述第七晶体管的沟道区;
第一栅极层,位于所述第一有源层背离所述衬底基板的一侧,所述第一栅极层包括使能信号线和第二复位信号线,所述使能信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第六有源部在所述衬底基板上的正投影,所述第二复位信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第七有源部在所述衬底基板上的正投影;
其中,所述第一方向为行方向,所述第一信号线在所述衬底基板上的正投影位于同一行像素驱动电路中所述使能信号线在所述衬底基板上的正投影和所述第二复位信号线在所述衬底基板上的正投影之间。
23.根据权利要求11所述的显示面板,其中,所述显示面板还包括多个像素驱动电路和多个发光单元,多个所述像素驱动电路沿所述第一方向和所述第二方向阵列分布的,所述像素驱动电路连接所述发光单元的第一电极;
所述像素驱动电路包括驱动晶体管、第六晶体管、第一晶体管,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述发光单元的第一电极,所述第一晶体管的第一极连接第一初始信号线,所述第一晶体管的第二极连接所述驱动晶体管的栅极;
所述显示面板还包括:
第一栅极层,位于所述衬底基板的一侧,所述第一栅极层包括使能信号线,所述使能信号线的部分结构用于形成所述第六晶体管的栅极;
第二栅极层,位于所述第一栅极层背离所述衬底基板的一侧,所述第二栅极层包括所述第一初始信号线;
所述第一信号线中的第一延伸部在所述衬底基板上的正投影位于本行像素驱动电路中所述第一初始信号线在所述衬底基板上的正投影和相邻下一行像素驱动电路中所述使能信号线在所述衬底基板上的正投影之间。
24.根据权利要求2所述的显示面板,其中,所述显示面板包括多个在所述第一方向和所述第二方向上阵列分布的重复单元,所述重复单元包括n行m列子重复单元,n、m为大于等于1的正整数;
所述子重复单元包括在所述第一方向上相邻分布的两个像素驱动电路,同一所述子重复单元中两像素驱动电路镜像对称设置;
在所述第二方向上分布的多个所述重复单元形成重复单元列,在所述第一方向上相邻的两所述重复单元列之间对应设置一条所述第二信号线;
在所述第一方向上分布的多个所述重复单元形成重复单元行,每个所述重复单元行对应设置一条所述第一信号线。
25.根据权利要求24所述的显示面板,其中,
所述显示面板还包括发光单元,所述像素驱动电路连接所述发光单元的第一电极,所述显示面板还包括:
电极层,包括多个电极部,所述电极部用于形成所述发光单元的第一电极;
其中,在所述第一方向上相邻两所述子重复单元中,相邻两所述数据线在所述衬底基板上的正投影与同一所述电极部在所述衬底基板上的正投影相交,且位于所述第二信号线在所述衬底基板上的正投影的两侧。
26.根据权利要求25所述的显示面板,其中,m为大于等于2的正整数;
在所述第一方向上相邻的所述重复单元列中,相邻两所述数据线在所述衬底基板上的正投影在所述第一方向上的最小距离为L1;
在位于同一所述重复单元中且在所述第一方向上相邻的两所述子重复单元中,相邻两所述数据线在所述衬底基板上的正投影在所述第一方向上的最小距离为L2;
其中,L1大于L2。
27.根据权利要求24所述的显示面板,其中,n为大于等于2的正整数;
所述显示面板还包括发光单元,所述像素驱动电路包括驱动晶体管、第六晶体管、第七晶体管,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述发光单元的第一电极,所述第六晶体管的栅极连接使能信号线,所述第七晶体管的第一极连接第二初始信号线,所述第七晶体管的第二极连接所述发光单元的第一电极,所述第七晶体管的栅极连接第二复位信号线;
同一所述重复单元行包括第一像素驱动电路行和第二像素驱动电路行,所述第一像素驱动电路行包括沿所述第一方向分布的多个像素驱动电路,所述第二像素驱动电路行包括沿所述第一方向分布的多个像素驱动电路;
所述第一信号线在所述衬底基板上的正投影位于所述第一像素驱动电路行中所述使能信号线在所述衬底基板上的正投影和所述第一像素驱动电路行中所述第二复位信号线在所述衬底基板上的正投影之间;
在所述第一像素驱动电路行中,所述使能信号线在所述衬底基板上的正投影和所述第二复位信号线在所述衬底基板上的正投影在所述第二方向上的最小距离为L3;
在所述第二像素驱动电路行中,所述使能信号线在所述衬底基板上的正投影和所述第二复位信号线在所述衬底基板上的正投影在所述第二方向上的最小距离为L4;
其中,L3大于L4。
28.根据权利要求1所述的显示面板,其中,所述显示面板包括像素驱动电路和发光单元,所述像素驱动电路包括驱动晶体管、第一晶体管、第二晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、电容;
所述第一晶体管的第一极连接第一初始信号线,第二极连接所述驱动晶体管的栅极;
所述第二晶体管的第一极连接所述驱动晶体管的栅极,第二极连接所述驱动晶体管的第二极;
所述第四晶体管的第一极连接所述数据线,第二极连接所述驱动晶体管的第一极;
所述第五晶体管的第一极连接电源线,第二极连接所述驱动晶体管的第一极;
所述第六晶体管的第一极连接所述驱动晶体管的第二极,第二极连接所述发光单元的第一电极;
所述第七晶体管的第一极连接第二初始信号线,第二极连接所述发光单元的第一电极;
所述电容的第一电极连接所述驱动晶体管的栅极,第二电极连接所述电源线。
29.根据权利要求28所述的显示面板,其中,所述显示面板还包括:
第一有源层,位于所述衬底基的一侧,所述第一有源层包括第三有源部、第四有源部、第五有源部、第六有源部、第七有源部,所述第三有源部用于形成所述驱动晶体管的沟道区,所述第四有源部用于形成所述第四晶体管的沟道区,所述第五有源部用于形成所述第五晶体管的沟道区,所述第六有源部用于形成所述第六晶体管的沟道区,所述第七有源部用于形成所述第七晶体管的沟道区;
第一栅极层,位于所述第一有源层背离所述衬底基板的一侧,所述第一栅极层包括第一栅线、使能信号线、第二复位信号线、第一导电部,所述第一栅线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第四有源部在所述衬底基板上的正投影,所述使能信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第五有源部在所述衬底基板上的正投影、所述第六有源部在所述衬底基板上的正投影,所述第二复位信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第七有源部在所述衬底基板上的正投影,所述第一导电部在所述衬底基板上的正投影覆盖所述第三有源部在所述衬底基板上的正投影;
第二有源层,位于所述第一栅极层背离所述衬底基板的一侧,所述第二有源层包括第一有源部、第二有源部,所述第一有源部用于形成所述第一晶体管的沟道区,所述第二有源部用于形成所述第二晶体管的沟道区;
第三栅极层,位于所述第二有源层背离所述衬底基板的一侧,所述第三栅极层包括第二栅线、第一复位信号线,所述第二栅线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第二有源部在所述衬底基板上的正投影,所述第一复位信号线在所述衬底基板上的正投影沿所述第一方向延伸且覆盖所述第一有源部在所述衬底基板上的正投影;
其中,所述第二复位信号线在所述衬底基板上的正投影、使能信号线在所述衬底基板上的正投影、所述第一导电部在所述衬底基板上的正投影、第二栅线在所述衬底基板上的正投影、第一栅线在所述衬底基板上的正投影、所述第一复位信号线在所述衬底基板上的正投影沿所述第二方向依次分布。
30.根据权利要求29所述的显示面板,其中,所述第一方向为行方向,所述第二方向为列方向,本行像素驱动电路中所述第一栅线复用为相邻下一行像素驱动电路中的第二复位信号线。
31.根据权利要求28所述的显示面板,其中,所述驱动晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管为P型晶体管,所述第一晶体管、第二晶体管为N型晶体管。
32.根据权利要求4所述的显示面板,其中,所述第二信号线包括多个第二过孔接触部,多个所述第二过孔接触部在所述衬底基板上的正投影沿所述第二方向间隔分布;
同一所述第二信号线中,在所述第二方向上相邻两所述第二过孔接触部在所述衬底基板上的正投影在所述第二方向上的距离为A1,所述第二数据扇出线和所述第二模拟线之间断口在所述衬底基板上的正投影在所述第二方向上的尺寸为A2;
A1/A2大于等于27且小于等于68。
33.一种显示装置,其中,所述显示装置包括权利要求1-32任一项所述的显示面板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210935801.1A CN115274708A (zh) | 2022-08-04 | 2022-08-04 | 显示面板及显示装置 |
GBGB2410143.8A GB202410143D0 (en) | 2022-08-04 | 2023-08-02 | Display panel and display apparatus |
PCT/CN2023/110837 WO2024027775A1 (zh) | 2022-08-04 | 2023-08-02 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210935801.1A CN115274708A (zh) | 2022-08-04 | 2022-08-04 | 显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115274708A true CN115274708A (zh) | 2022-11-01 |
Family
ID=83749971
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210935801.1A Pending CN115274708A (zh) | 2022-08-04 | 2022-08-04 | 显示面板及显示装置 |
Country Status (3)
Country | Link |
---|---|
CN (1) | CN115274708A (zh) |
GB (1) | GB202410143D0 (zh) |
WO (1) | WO2024027775A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024027775A1 (zh) * | 2022-08-04 | 2024-02-08 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2024160046A1 (zh) * | 2023-02-01 | 2024-08-08 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2024168949A1 (zh) * | 2023-02-17 | 2024-08-22 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107168582B (zh) * | 2017-05-25 | 2019-11-12 | 上海天马微电子有限公司 | 一种触控显示面板 |
CN109541865A (zh) * | 2018-12-26 | 2019-03-29 | 厦门天马微电子有限公司 | 阵列基板、显示面板和显示装置 |
KR20210054638A (ko) * | 2019-11-05 | 2021-05-14 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
CN114628404B (zh) * | 2021-08-24 | 2023-02-14 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
CN114695491A (zh) * | 2022-02-25 | 2022-07-01 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
CN115274708A (zh) * | 2022-08-04 | 2022-11-01 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
-
2022
- 2022-08-04 CN CN202210935801.1A patent/CN115274708A/zh active Pending
-
2023
- 2023-08-02 WO PCT/CN2023/110837 patent/WO2024027775A1/zh unknown
- 2023-08-02 GB GBGB2410143.8A patent/GB202410143D0/en active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024027775A1 (zh) * | 2022-08-04 | 2024-02-08 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2024160046A1 (zh) * | 2023-02-01 | 2024-08-08 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2024168949A1 (zh) * | 2023-02-17 | 2024-08-22 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2024027775A1 (zh) | 2024-02-08 |
GB202410143D0 (en) | 2024-08-28 |
WO2024027775A9 (zh) | 2024-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN115152030B (zh) | 显示面板及显示装置 | |
CN114122101A (zh) | 显示面板、显示装置 | |
CN115274708A (zh) | 显示面板及显示装置 | |
CN216818344U (zh) | 显示面板和显示装置 | |
CN114495835B (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN113053982A (zh) | 显示面板、显示装置 | |
JP2023531339A (ja) | 表示パネル及び表示装置 | |
CN114373773A (zh) | 显示面板及显示装置 | |
CN115148775B (zh) | 一种显示面板及显示装置 | |
CN115226412A (zh) | 显示面板及显示装置 | |
CN116322166A (zh) | 显示面板及显示装置 | |
CN114361185A (zh) | 显示面板及其制备方法、显示装置 | |
CN115836597A (zh) | 显示面板及显示装置 | |
WO2023159602A9 (zh) | 显示面板、显示装置 | |
WO2023109232A1 (zh) | 显示面板和显示装置 | |
US20240161696A1 (en) | Display panel and display device | |
WO2024020956A1 (zh) | 显示面板及显示装置 | |
WO2024045037A1 (zh) | 显示面板及显示装置 | |
CN117337099A (zh) | 显示面板及显示装置 | |
JP2024532989A (ja) | 表示パネル及び表示装置 | |
CN118414705A (zh) | 显示面板及显示装置 | |
CN118435723A (zh) | 显示面板及显示装置 | |
CN118015987A (zh) | 显示面板、显示装置 | |
JP2024532988A (ja) | 表示パネル、表示装置 | |
CN117957935A (zh) | 显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |