CN113506543A - 一种利于窄边框的goa电路 - Google Patents

一种利于窄边框的goa电路 Download PDF

Info

Publication number
CN113506543A
CN113506543A CN202110642741.XA CN202110642741A CN113506543A CN 113506543 A CN113506543 A CN 113506543A CN 202110642741 A CN202110642741 A CN 202110642741A CN 113506543 A CN113506543 A CN 113506543A
Authority
CN
China
Prior art keywords
tft
pull
unit
point
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110642741.XA
Other languages
English (en)
Inventor
郑钰芝
刘凯
薛炎
陈芷若
梁照辉
孙佳琦
叶颖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Polytechnic
Original Assignee
Shenzhen Polytechnic
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Polytechnic filed Critical Shenzhen Polytechnic
Priority to CN202110642741.XA priority Critical patent/CN113506543A/zh
Publication of CN113506543A publication Critical patent/CN113506543A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种利于窄边框的GOA电路,属于AMOLED电路制造技术领域。包括有随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元、第二下拉维持单元、第三下拉单元、第三下拉维持单元;所述随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元连接,形成公共端Q点;所述第一下拉单元与第一下拉维持单元连接,形成公共端N点,所述第一下拉维持单元与反相器单元连接,形成公共端QB点。与现有技术相比,本发明的有益效果是:本发明的电路通过设计时序,能够减少CK线的使用,降低GOA的宽度能够降低,利于面板的窄边框化。

Description

一种利于窄边框的GOA电路
技术领域
本发明属于AMOLED电路制造技术领域,特别涉及一种利于窄边框的 GOA电路。
背景技术
有机发光二极管(OLED)是将电能直接转换成光能的一种全固体器件,是一种主动发光器件,因其有薄而轻、低能耗、高对比度、快速响应、宽视角、宽工作温度范围等优点而引起极大关注,被认为是新一代显示器件。
OLED显示面板由若干个OLED像素电路顺序阵列而成,根据每个像素电路中引入和未引入开关元器件的不同,业内将矩阵显示面板分为有源矩阵显示面板(AMOLED)和无源矩阵显示面板(PMOLED)两种形式。
与PMOLED不同,AMOLED的每个像素都有一个由TFT和存储电容组成的驱动电路,从而具有连续发光,低功耗以及发光组件寿命长的特点,成为实现高品质OLED显示的主流。AMOLED显示面板的核心为像素电路和驱动电路。像素电路实现的功能是,在采样阶段,将与OLED亮度呈现一定关系的电信号充到存储电容中,在保持阶段,存储在存储电容中的驱动信号保证OLED 在非采样阶段信号持续发光。若干个像素电路以矩阵的形式阵列组合,形成有效显示面。围绕有效显示面,AMOLED显示面板通常沿其水平方向铺设扫描线,沿竖直方向铺设数据线。其像素电路一般包括有OLED、存储电容以及至少一个开关器件,开关器件普遍采用至少一个薄膜晶体管(ThinFilm Transistor,TFT) 组成,每一个开关器件的柵极均连接至水平扫描线,其漏极均连接至垂直方向的数据线,其源极则与OLED连接。存储电容在这其中起到存储数据、维持发光的作用。
对应其像素电路,AMOLED显示面板需要在相应的背板上设置栅极驱动电路来对像素电路进行显示驱动。驱动电路一般集成在有效显示面的两侧边框中。为解决传统的芯片驱动方式带来的边框较大的问题,现有技术中出现了 GOA(Gate Drive On Array)电路,GOA电路将栅极驱动电路制作在薄膜晶体管阵列背板上,在其输出端输出行扫描信号,像素电路中的TFT管的栅极接收该行扫描信号对应导通或截止,GOA得以实现驱动扫描。GOA技术可以做到边框更窄,更薄,面板集成度较高,产品形态更丰富,工艺流程更简化,未来产品更有竞争力;可以降低设备成本,提高模组良率,节约IC成本。
目前,面板产业正加速向高清化和窄边框的方向发展。现阶段,市场上的面板的分辨率主要为2K及4K,开发更高解析度面板(如8K)已经成为市场趋势,然而随着解析度提升,每一级GOA电路的高度随之降低,因此GOA电路需要更宽的版图空间进行版图设计。此外,量产品普遍采用实时补偿技术,实时补偿型GOA能够随机在某一行的blank time区域能够输出脉冲信号,因此电路设计相比传统GOA电路更为复杂,不利于窄边框化。
另外,传统的GOA电路分为两个部分,左侧为金属走线区域,其作用是为右侧的GOA电路区域提供信号,右侧为GOA电路区域,主要由TFT及TFT 之间的金属走线构成,因此,GOA的整体版图宽度是由金属走线区域以及电路区域两个共同决定。传统的GOA电路,面板采用实时补偿进行补偿,在电路中需要增加随机寻址单元,此外,级传信号Cout(n),两个输出信号WR(n) 和RD(n)的输出波形均不同,因此需要三组时钟信号分别为Cout(n),WR(n) 和RD(n)提供信号。每组时钟信号均由多个时钟信号构成,因此,CK线的数量极多,金属走线在版图中占据了极大的区域,造成显示面板的版图宽,难以实现窄边框。
发明内容
为解决上述问题,本发明的目的在于提供一种利于窄边框的GOA电路,该电路通过设计时序,能够减少CK线的使用,降低GOA的宽度,利于面板的窄边框化。
为实现上述目的,本发明的技术方案如下:
本发明提供一种利于窄边框的GOA电路,该电路包括有随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元、第二下拉维持单元、第三下拉单元、第三下拉维持单元。所述随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元连接,形成公共端Q点。所述第一下拉单元与第一下拉维持单元连接,形成公共端N点,所述第一下拉维持单元与反相器单元连接,形成公共端QB点。所述上拉单元、第二下拉维持单元与级传信号Cout(n)连接。所述第二下拉维持单元、第三下拉单元、第三下拉维持单元相连接。所述上拉单元、第三下拉维持单元与行扫描信号 WR(n)连接。所述上拉单元、第三下拉维持单元与行扫描信号RD(n)连接。
进一步地,在本实施例中,随机逻辑寻址单元功能是在每帧之间的blank time内,能够选中随机1行GOA电路,促使改行GOA电路在blank时间内输出高电位;上拉控制单元的功能是利用级传信号Cout(n-2),将Q点的电位抬升;上拉单元的功能是促使级传信号Cout(n)以及行扫描信号WR(n)及RD(n)输出高电位;第1下拉维持单元功能在于持续维持Q点的低电位;第二下拉维持单元功能在于持续维持级传信号Cout(n)的低电位,第三下拉维持单元功能是维持行扫描信号WR(n)及RD(n)的低电位;反相器单元作用在于将Q点与QB点的电位反相;第一下拉单元作用是在blanktime的结束阶段,将Q点的电位拉低至低电位;第二下拉单元的作用是在每一帧内部的program时间,将Q点的电位拉低为低电位,第三下拉单元的作用是在blank time时间内迅速QB点的电位拉至低电位,反馈单元的作用是在Q点为高电位时,将N点拉升为高电位,因此Q点漏电路径上T12,T34,T44,T32的Vds及Vgs电压拉低,因此TFT 漏电减少,Q点电荷得到维持。
进一步地,所述随机寻址单元包括有TFT T71,所述TFTT71与所述Q点连接。
进一步地,所述随机寻址单元还包括有TFT T72、TFT T73、TFT T74、TFT T75、电容Cbt4,所述TFT T74与级传信号Cout(n-2)连接,所述TFT T74 的栅极、TFT T73栅极均与外部脉冲信号LSP连接,所述电容Cbt4、TFT T72 均与直流信号VGH连接,所述所述TFT T75的栅极、TFT T72、电容Cbt4连接,形成公共端M点,所述TFT T71的栅极与外部脉冲信号Reset连接,所述TFT T73、TFT T74、TFT T75连接,形成公共端S点。
进一步地,所述上拉控制单元包括有TFT T11、TFT T12,所述TFT T11 的栅极、TFTT12的栅极均与级传信号Cout(n-2)连接,所述TFT T12与所述 Q点连接。
进一步地,所述反馈单元包括电容Cbt1,所述电容Cbt1的一端与所述Q 点连接,另一端与级传信号Cout(n)连接,且所述电容Cbt1与上拉单元连接。
进一步地,所述上拉单元包括有TFT T21、TFT T22、TFT T23、TFT T6、电容Cbt2、电容Cbt3,所述TFT T21的栅极、TFT T22的栅极、TFT T23的栅极、TFT T6的栅极、电容Cbt2、电容Cbt3连接于所述Q点。所述TFT T22的漏极与CKa1信号线连接,所述TFT T22的源极与级传信号Cout(n)连接。所述TFT T21的漏极与CKb1信号线连接,所述TFT T21的源极与行扫描信号 WR(n)连接。所述TFT T23的漏极与CKc1信号线连接,所述TFT T23的源极与行扫描信号RD(n)连接。所述TFT T6与直流信号VGH连接。所述电容 Cbt2与行扫描信号WR(n)连接,所述电容Cbt3与行扫描信号RD(n)连接。
进一步地,所述第一下拉单元包括有TFT T33、TFT T34,所述TFT T34 与所述Q点连接,所述TFT T33的栅极、所述TFT T34的栅极均与外部脉冲信号VST连接。
进一步地,所述第一下拉维持单元包括有TFT T44、TFT T45,所述TFT T44 与Q点连接,且所述TFT T33、TFT T34、TFT T44、TFT T45连接形成公共端。所述TFT T44的栅极、TFT T45的栅极连接于所述QB点。
进一步地,所述反相器单元包括有TFT T51、TFT T52、TFT T53、TFT T54,所述TFTT52的栅极、TFT T54的栅极均连接于所述Q点,所述TFT T53、TFT T54连接于所述QB点。所述TFT T51、TFT T52均与TFT T53的栅极连接,所述TFT T51、TFT T53与直流信号VGH连接。
进一步地,所述第二下拉单元包括有TFT T31、TFT T32,所述TFT T31 的栅极、TFTT32的栅极均与级传信号Cout(n+6)连接。且所述TFT T32的漏极与所述Q点连接。
进一步地,所述第二下拉维持单元包括有TFT T42,所述第二下拉维持单元、第三下拉维持单元均与TFT T42的栅极连接,且TFT T42的漏极与级传信号Cout(n)连接。
进一步地,第三下拉单元包括有TFT T35、TFT T36,所述TFT T36的漏极与第三下拉维持单元连接,所述TFT T36的源极与TFT T36的漏极连接,且所述TFT T36的栅极与外部脉冲信号Reset连接。
进一步地,所述第三下拉维持单元包括有TFT T41、TFT T43,所述TFT T41 的栅极、TFT T43的栅极均与第三下拉单元连接。所述TFT T41的源极、TFT T43 的源极均与直流信号VGL2连接,且所述TFT T41的漏极与行扫描信号WR(n) 连接,所述TFT T43的漏极与行扫描信号RD(n)连接。所述TFT T33的源极、 TFT T45的源极、TFT T54的源极、TFT T52的源极、TFT T31的源极、TFT T42 的源极、TFT T35的源极、TFT T41的源极、TFT T43的源极均与直流信号VGL1 连接。
进一步地,在本发明中,CK为一组窄脉冲的交流讯号,Cout(n-2)是连接前2级的Cout(n)级传信号,Cout(n+6)连接下4级的Cout(n)反馈信号。LSP, VST,Reset为外部输入的脉冲信号;VGH,VGL1,VGL2为直流信号。GOA 输出波形分为GOAprogramming(编程阶段)与GOAblank阶段。
所述GOAprogramming阶段包括以下几步:
S01阶段:Cout(n-2)升为高电位,T11与T12打开,Q点被拉升至高电位,T52,T54,T21,T22,T23打开,由于Q点与QB点之间连接反相器结构 (T51~T54),Q点与QB点之间电位反相,因此,QB处于低电位,T41~T45 关闭,同时,Cout(n+6)处于低电位,T31及T32关闭,LSP为高电位,T73及 T74打开,M点写入高电位,T72打开,S点及M点均为高电位;Reset及VST为低电位,T71,T33,T34关闭;
S02阶段:CKa1/CKb1/Ckc1波形由低电位变为高电位,级传信号Cout(n),行扫描信号WR(n),RD(n)的电位被抬升至高电位,同时由于存储电容Cbt1, Cbt2,Cbt3的存在,Q点被耦合至更高电位;
S03阶段:CKa1波形降为低电位,级传信号Cout(n)输出低电位,Q点电位被Cbt1耦合,电位略为降低,行扫描信号WR(n),RD(n)的电位维持高电位;
S04阶段:CKb1及CKc1由高电位切换为低电位,行扫描信号WR(n)的电位被拉低至低电位,Q点电位维持与S1阶段相同的高电位;
S05阶段:Cout(n+4)由低电位升至高电位,T31与T32打开,Q点电位被拉低至低电位,由于反相器存在,QB点电位被拉至高电位。
进一步地,所述GOAblank阶段包括以下几步:
S11阶段:Reset升为高电位,T71打开,Q点被拉升为高电位,T21~T23 打开,CKa1、CKb1、CKc1均为低电位,Cout(n)、WR(n)、RD(n)输出低电位;
S12阶段:CKc1由低电位升为高电位,RD(n)输出高电位,Q点被耦合至更高电位;
S13阶段:CKb1由低电位升为高电位,WR(n)输出高电位,Q点被耦合至更高电位;
S14阶段:CKb1由高电位降为低电位,WR(n)输出低电位,Q点被耦合至低一点电位;
S15阶段:CKc1由高电位降为低电位,RD(n)输出低电位,Q点被耦合至与S1阶段相同电位;
S16阶段:LSP及VST升为高电位,T73及T74打开,此时Cout(n-2)为低电位,S点及M点被拉低为低电位;T33及T34打开,Q点被拉低为低电位,由于反相器的存在,QB点被拉升为高电位。
进一步地,外部补偿的时序要,迁移率补偿是在每帧之间的blank time时间内进行,在blank时间内随机选择一行输出脉冲信号。如在第1帧,系统随机选择了第n-1行在blank时间里输出脉冲信号;在第2帧,随机选择了第1 行在blank时间内输出脉冲信号;第3帧,随机选择第2至第n-1之间的某一行在blank时间内输出脉冲信号。像素电路为3T1C电路,当选中某一行时,该行的像素被选中,每个像素阵列单元包含一条sense走线,每条sense走线能够独立测得驱动TFT的阈值电压。
进一步地,传统实时补偿GOA设计中,三组时钟信号CKa,CKb,CKc在 Program阶段的波形是一致的,区别在于在blank阶段的波形是不同的,由于 CKb和CKc系列的时钟信号连接至像素区,需要驱动显示面板,如果减少CKb 和CKc的数量,每组时钟信号的RCloading就会增加,因此CKb和CKc的数量不能减少,而CKa主要负责拉升Cout(n),Cout(n)则是作为级传信号存在,连接上下级GOA中的内部节点。因此每个CKa的RC loading远远小于CKb 和CKc的RC loading,减少CKa的数量,不会影响电路的功能。传统电路中, Cout(n-6)作为第n级的进位信号,Cout(n+6)作为第n级的反馈信号,T31和T32 栅极点连接Cout(n+2)信号,本发明通过重新设计电路,Cout(n-2)作为第n级的进位信号,Cout(n+6)作为第n级的反馈信号,T31和T32栅极点连接Cout(n+6) 信号,从而优化CKa的时序,并重新设置了级传方式,减少CKa的信号数量,版图所需空间也就减少了,实现电路的窄边化。
与现有技术相比,本发明的有益效果是:本电路通过设计时序,能够减少 CK线的使用,降低GOA的宽度能够降低,利于面板的窄边框化。
附图说明
图1是本发明的电路原理图。
图2是本实施例面板电路的结构示意图
图3是实施例的CK线的走线布线结构示意图
图4是本实施例的programming阶段信号波形图
图5是本实施例的blank阶段信号波形图
图6是本实施例的CK信号波形图
图7是本实施例的GOA输入信号波形图
图8是本实施例外部补偿时序的GOA输出信号图
图9是本实施例外部补偿时序的连续多帧时间WR信号示意图
图10是本实施例的级传方式图
图11是本实施例的电位幅值变化图
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
为实现上述目的,本发明的技术方案如下:
请参阅图1-11。本发明提供一种利于窄边框的GOA电路,该电路包括有随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元、第二下拉维持单元、第三下拉单元、第三下拉维持单元。所述随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元连接,形成公共端Q点。所述第一下拉单元与第一下拉维持单元连接,形成公共端N点,所述第一下拉维持单元与反相器单元连接,形成公共端QB点。所述上拉单元、第二下拉维持单元与级传信号Cout(n)连接。所述第二下拉维持单元、第三下拉单元、第三下拉维持单元相连接。所述上拉单元、第三下拉维持单元与行扫描信号WR(n)连接。所述上拉单元、第三下拉维持单元与行扫描信号RD (n)连接。
在本实施例中,随机逻辑寻址单元功能是在每帧之间的blanktime内,能够选中随机1行GOA电路,促使改行GOA电路在blank时间内输出高电位;上拉控制单元的功能是利用级传信号Cout(n-2),将所述Q点的电位抬升;上拉单元的功能是促使级传信号Cout(n)以及行扫描信号WR(n)及RD(n)输出高电位;第1下拉维持单元功能在于持续维持所述Q点的低电位;第二下拉维持单元功能在于持续维持级传信号Cout(n)的低电位,第三下拉维持单元功能是维持行扫描信号WR(n)及RD(n)的低电位;反相器单元作用在于将所述Q点与所述 QB点的电位反相;第一下拉单元作用是在blank time的结束阶段,将所述Q 点的电位拉低至低电位;第二下拉单元的作用是在每一帧内部的program时间,将所述Q点的电位拉低为低电位,第三下拉单元的作用是在blanktime时间内迅速所述QB点的电位拉至低电位,反馈单元的作用是在所述Q点为高电位时,将N点拉升为高电位,因此所述Q点漏电路径上T12,T34,T44,T32的Vds 及Vgs电压拉低,因此TFT漏电减少,所述Q点电荷得到维持。
所述随机寻址单元包括有TFTT71,所述TFT T71与所述Q点连接。
所述随机寻址单元还包括有TFT T72、TFT T73、TFT T74、TFT T75、电容Cbt4,所述TFT T74与级传信号Cout(n-2)连接,所述TFTT74的栅极、 TFTT73栅极均与外部脉冲信号LSP连接,所述电容Cbt4、TFTT72均与直流信号VGH连接,所述所述TFT T75的栅极、TFT T72、电容Cbt4连接,形成公共端M点,所述TFT T71的栅极与外部脉冲信号Reset连接,所述TFTT73、 TFTT74、TFT T75连接,形成公共端S点。
所述上拉控制单元包括有TFTT11、TFT T12,所述TFTT11的栅极、TFT T12的栅极均与级传信号Cout(n-2)连接,所述TFTT12与所述Q点连接。
所述反馈单元包括电容Cbt1,所述电容Cbt1的一端与所述Q点连接,另一端与级传信号Cout(n)连接,且所述电容Cbt1与上拉单元连接。
所述上拉单元包括有TFT T21、TFTT22、TFT T23、TFTT6、电容Cbt2、电容Cbt3,所述TFT T21的栅极、TFT T22的栅极、TFT T23的栅极、TFT T6 的栅极、电容Cbt2、电容Cbt3连接于所述Q点。所述TFT T22的漏极与CKa1 信号线连接,所述TFT T22的源极与级传信号Cout(n)连接。所述TFT T21 的漏极与CKb1信号线连接,所述TFT T21的源极与行扫描信号WR(n)连接。所述TFT T23的漏极与CKc1信号线连接,所述TFT T23的源极与行扫描信号 RD(n)连接。所述TFT T6与直流信号VGH连接。所述电容Cbt2与行扫描信号WR(n)连接,所述电容Cbt3与行扫描信号RD(n)连接。
所述第一下拉单元包括有TFT T33、TFT T34,所述TFT T34与所述Q点连接,所述TFT T33的栅极、所述TFT T34的栅极均与外部脉冲信号VST连接。
所述第一下拉维持单元包括有TFT T44、TFT T45,所述TFT T44与所述Q 点连接,且所述TFT T33、TFT T34、TFT T44、TFT T45连接于公共端。所述 TFT T44的栅极、TFT T45的栅极连接于所述QB点。
所述反相器单元包括有TFT T51、TFT T52、TFT T53、TFT T54,所述TFT T52的栅极、TFT T54的栅极均连接于所述Q点,所述TFT T53、TFT T54连接于所述QB点。所述TFTT51、TFT T52均与TFT T53的栅极连接,所述TFT T51、TFT T53与直流信号VGH连接。
所述第二下拉单元包括有TFT T31、TFT T32,所述TFT T31的栅极、TFT T32的栅极均与级传信号Cout(n+6)连接。且所述TFT T32的漏极与所述Q 点连接。
所述第二下拉维持单元包括有TFT T42,所述第二下拉维持单元、第三下拉维持单元均与TFT T42的栅极连接,且TFT T42的漏极与级传信号Cout(n) 连接。
第三下拉单元包括有TFT T35、TFT T36,所述TFT T36的漏极与第三下拉维持单元连接,所述TFT T36的源极与TFT T36的漏极连接,且所述TFT T36 的栅极与外部脉冲信号Reset连接。
所述第三下拉维持单元包括有TFT T41、TFT T43,所述TFT T41的栅极、 TFT T43的栅极均与第三下拉单元连接。所述TFT T41的源极、TFT T43的源极均与直流信号VGL2连接,且所述TFT T41的漏极与行扫描信号WR(n)连接,所述TFT T43的漏极与行扫描信号RD(n)连接。所述TFT T33的源极、 TFT T45的源极、TFT T54的源极、TFT T52的源极、TFT T31的源极、TFT T42 的源极、TFT T35的源极、TFT T41的源极、TFT T43的源极均与直流信号VGL1 连接。
在本实施例中,CK为一组窄脉冲的交流讯号,Cout(n-2)是连接前2级的 Cout(n)级传信号,Cout(n+6)连接下4级的Cout(n)反馈信号。LSP,VST,Reset 为外部输入的脉冲信号;VGH,VGL1,VGL2为直流信号。GOA输出波形分为GOAprogramming(编程阶段)与GOAblank阶段。
我们以单级GOA电路为例,说明电路的工作过程,假设系统选中当前级在blanktime输出脉冲信号。
所述GOAprogramming阶段包括以下几步:
S01阶段:Cout(n-2)升为高电位,T11与T12打开,Q点被拉升至高电位, T52,T54,T21,T22,T23打开,由于Q点与QB点之间连接反相器结构 (T51~T54),Q点与QB点之间电位反相,因此,QB处于低电位,T41~T45 关闭,同时,Cout(n+6)处于低电位,T31及T32关闭,LSP为高电位,T73及 T74打开,M点写入高电位,T72打开,S点及M点均为高电位;Reset及VST为低电位,T71,T33,T34关闭;
S02阶段:CKa1/CKb1/Ckc1波形由低电位变为高电位,级传信号Cout(n),行扫描信号WR(n),RD(n)的电位被抬升至高电位,同时由于存储电容Cbt1,Cbt2,Cbt3的存在,Q点被耦合至更高电位;
S03阶段:CKa1波形降为低电位,级传信号Cout(n)输出低电位,Q点电位被Cbt1耦合,电位略为降低,行扫描信号WR(n),RD(n)的电位维持高电位;
S04阶段:CKb1及CKc1由高电位切换为低电位,行扫描信号WR(n)的电位被拉低至低电位,Q点电位维持与S1阶段相同的高电位;
S05阶段:Cout(n+4)由低电位升至高电位,T31与T32打开,Q点电位被拉低至低电位,由于反相器存在,QB点电位被拉至高电位。
进一步地,所述GOAblank阶段包括以下几步:
S11阶段:Reset升为高电位,T71打开,Q点被拉升为高电位,T21~T23 打开,CKa1、CKb1、CKc1均为低电位,Cout(n)、WR(n)、RD(n)输出低电位;
S12阶段:CKc1由低电位升为高电位,RD(n)输出高电位,Q点被耦合至更高电位;
S13阶段:CKb1由低电位升为高电位,WR(n)输出高电位,Q点被耦合至更高电位;
S14阶段:CKb1由高电位降为低电位,WR(n)输出低电位,Q点被耦合至低一点电位;
S15阶段:CKc1由高电位降为低电位,RD(n)输出低电位,Q点被耦合至与S1阶段相同电位;
S16阶段:LSP及VST升为高电位,T73及T74打开,此时Cout(n-2)为低电位,S点及M点被拉低为低电位;T33及T34打开,Q点被拉低为低电位,由于反相器的存在,QB点被拉升为高电位。
在本实施例中,用图7的波形带入电路,进行spice模拟仿真。得到了好的信号输出,如下图4-5所示
在本实施例中,外部补偿的时序要求如图8-9所示,迁移率补偿是在每帧之间的blank time时间内进行,在blank时间内随机选择一行输出脉冲信号。如在第1帧,系统随机选择了第n-1行在blank时间里输出脉冲信号;在第2帧,随机选择了第1行在blank时间内输出脉冲信号;第3帧,随机选择第2至第 n-1之间的某一行在blank时间内输出脉冲信号。像素电路的阵列示意图如图2 所示,像素电路为3T1C电路,当选中某一行时,该行的像素被选中,每个像素阵列单元包含一条sense走线,每条sense走线能够独立测得驱动TFT的阈值电压。
在本实施例中,如图1所示,本发明对GOA电路进行改进.如图3所示,通过重新设计电路及时序,能够将传统GOA电路中的12条CKa线减少为6 条,减少6条CKa线的使用。本发明通过重新设计时序,如图4,CKb/CKc在 program阶段的波形一致,CKa与CKb/CKc的波形不一致,利用如图6时序, CKa的数量从12个降至6个,GOA的版图布线宽度得到一定程度的降低。
具体为,传统实时补偿GOA设计中,三组时钟信号在Program阶段的波形是一致的,区别在于在blank阶段的波形是不同的,CKa,CKb,CKc的波形是一致的,每组共有12个时钟信号(CKa1~CKa12,CKb1~CKb12, CKc1~CKc12)。本发明通过优化CKa的时序,如图6所示,CKa只需要6个信号即可(CKa1~CKa6,CKb1~CKb12,CKc1~CKc12),时钟信号少了后,版图所需空间也就减少了。
本发明重新设计了CKa的时序,并重新设置了级传方式,传统电路中,T31 和T32栅极点连接Cout(n+2)信号,本发明T31和T32栅极点连接Cout(n+6)信号。如图4-5所示,CKa和CKb/CKc的时序不一样。现有的GOA电路,对第 n级来说,Cout(n-6)作为第n级的进位信号,Cout(n+6)作为第n级的反馈信号, Count(n-6)连接至T11和T74的drain端。在本发明中,信号时序搭配电路级传方式的改变能够减少CK数量的使用,对第n级电路而言,Cout(n-2)作为第n 级的进位信号,Cout(n+6)作为第n级的反馈信号,如图10所示,Count(n-2)连接至T11和T74的drain端,Cout(n+6)连接至T31和T32的栅极。
以上仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种利于窄边框的GOA电路,该电路包括有随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元、第二下拉维持单元、第三下拉单元、第三下拉维持单元;
所述随机寻址单元、上拉控制单元、反馈单元、上拉单元、第一下拉单元、第一下拉维持单元、反相器单元、第二下拉单元连接,形成公共端Q点;
所述第一下拉单元与第一下拉维持单元连接,形成公共端N点,所述第一下拉维持单元与反相器单元连接,形成公共端QB点,所述上拉单元、第二下拉维持单元与级传信号Cout(n)连接;
所述第二下拉维持单元、第三下拉单元、第三下拉维持单元相连接,所述上拉单元、第三下拉维持单元与行扫描信号WR(n)连接,所述上拉单元、第三下拉维持单元与行扫描信号RD(n)连接。
2.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述随机寻址单元包括有TFT T71,所述TFT T71与所述Q点连接;
所述随机寻址单元还包括有TFT T72、TFT T73、TFT T74、TFT T75、电容Cbt4,所述TFTT74与级传信号Cout(n-2)连接,所述TFT T74的栅极、TFT T73栅极均与外部脉冲信号LSP连接,所述电容Cbt4、TFT T72均与直流信号VGH连接,所述TFT T71的栅极与外部脉冲信号Reset连接。
3.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述上拉控制单元包括有TFT T11、TFT T12,所述TFT T11的栅极、TFT T12的栅极均与级传信号Cout(n-2)连接,所述TFT T12与所述Q点连接。
4.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述反馈单元包括电容Cbt1,所述电容Cbt1的一端与所述Q点连接,另一端与级传信号Cout(n)连接,且所述电容Cbt1与上拉单元连接。
5.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述上拉单元包括有TFT T21、TFT T22、TFT T23、TFT T6、电容Cbt2、电容Cbt3,所述TFT T21的栅极、TFT T22的栅极、TFT T23的栅极、TFT T6的栅极、电容Cbt2、电容Cbt3连接于所述Q点,所述TFT T22的漏极与CKa1信号线连接,所述TFT T22的源极与级传信号Cout(n)连接,所述TFT T21的漏极与CKb1信号线连接,所述TFT T21的源极与行扫描信号WR(n)连接,所述TFT T23的漏极与CKc1信号线连接,所述TFT T23的源极与行扫描信号RD(n)连接,所述TFT T6与直流信号VGH连接,所述电容Cbt2与行扫描信号WR(n)连接,所述电容Cbt3与行扫描信号RD(n)连接。
6.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述第一下拉单元包括有TFT T33、TFT T34,所述TFT T34与所述Q点连接,所述TFT T33的栅极、所述TFT T34的栅极均与外部脉冲信号VST连接。
7.如权利要求6所述的一种利于窄边框的GOA电路,其特征在于,所述第一下拉维持单元包括有TFT T44、TFT T45,所述TFT T44与所述Q点连接,且所述TFT T33、TFT T34、TFTT44、TFT T45连接,形成公共端,所述TFT T44的栅极、TFT T45的栅极连接于所述QB点。
8.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述反相器单元包括有TFT T51、TFT T52、TFT T53、TFT T54,所述TFT T52的栅极、TFT T54的栅极均连接于所述Q点,所述TFT T53、TFT T54连接于所述QB点,所述TFT T51、TFT T52均与TFT T53的栅极连接,所述TFT T51、TFT T53与直流信号VGH连接。
9.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,所述第二下拉单元包括有TFT T31、TFT T32,所述TFT T31的栅极、TFT T32的栅极均与级传信号Cout(n+6)连接,所述TFT T32的漏极与所述Q点连接;
所述第二下拉维持单元包括有TFT T42,所述第二下拉维持单元、第三下拉维持单元均与TFT T42的栅极连接,且TFT T42的漏极与级传信号Cout(n)连接。
10.如权利要求1所述的一种利于窄边框的GOA电路,其特征在于,第三下拉单元包括有TFT T35、TFT T36,所述TFT T36的漏极与第三下拉维持单元连接,所述TFT T36的源极与TFT T36的漏极连接,且所述TFT T36的栅极与外部脉冲信号Reset连接;
所述第三下拉维持单元包括有TFT T41、TFT T43,所述TFT T41的栅极、TFT T43的栅极均与第三下拉单元连接,所述TFT T41的源极、TFT T43的源极均与直流信号VGL2连接,且所述TFT T41的漏极与行扫描信号WR(n)连接,所述TFT T43的漏极与行扫描信号RD(n)连接。
CN202110642741.XA 2021-06-09 2021-06-09 一种利于窄边框的goa电路 Pending CN113506543A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110642741.XA CN113506543A (zh) 2021-06-09 2021-06-09 一种利于窄边框的goa电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110642741.XA CN113506543A (zh) 2021-06-09 2021-06-09 一种利于窄边框的goa电路

Publications (1)

Publication Number Publication Date
CN113506543A true CN113506543A (zh) 2021-10-15

Family

ID=78009386

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110642741.XA Pending CN113506543A (zh) 2021-06-09 2021-06-09 一种利于窄边框的goa电路

Country Status (1)

Country Link
CN (1) CN113506543A (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111105763A (zh) * 2019-12-19 2020-05-05 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111192550A (zh) * 2020-02-26 2020-05-22 深圳市华星光电半导体显示技术有限公司 Goa电路和显示面板
CN111199703A (zh) * 2020-02-28 2020-05-26 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111210757A (zh) * 2020-02-26 2020-05-29 深圳市华星光电半导体显示技术有限公司 栅极驱动电路和显示面板
CN111223452A (zh) * 2020-03-18 2020-06-02 深圳市华星光电半导体显示技术有限公司 Goa电路
US10984696B1 (en) * 2019-12-19 2021-04-20 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate on array circuit and display panel
CN112863447A (zh) * 2021-01-11 2021-05-28 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN112908259A (zh) * 2021-03-24 2021-06-04 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111105763A (zh) * 2019-12-19 2020-05-05 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
US10984696B1 (en) * 2019-12-19 2021-04-20 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate on array circuit and display panel
CN111192550A (zh) * 2020-02-26 2020-05-22 深圳市华星光电半导体显示技术有限公司 Goa电路和显示面板
CN111210757A (zh) * 2020-02-26 2020-05-29 深圳市华星光电半导体显示技术有限公司 栅极驱动电路和显示面板
CN111199703A (zh) * 2020-02-28 2020-05-26 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111223452A (zh) * 2020-03-18 2020-06-02 深圳市华星光电半导体显示技术有限公司 Goa电路
CN112863447A (zh) * 2021-01-11 2021-05-28 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN112908259A (zh) * 2021-03-24 2021-06-04 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Similar Documents

Publication Publication Date Title
US11749158B2 (en) Shift register unit, gate driving circuit, display device, and driving method
US11081058B2 (en) Shift register unit, gate drive circuit, display device and driving method
US11688351B2 (en) Shift register unit and driving method, gate driving circuit, and display device
WO2020007054A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN110299116B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN108320708B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
US11626050B2 (en) GOA circuit and display panel
WO2019157842A1 (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US20220319433A1 (en) Pixel circuit and driving method thereof, and display panel
US11244595B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device
CN113808534B (zh) 显示面板及显示终端
CN103927985A (zh) 一种oled显示器的像素驱动电路、阵列基板以及相应显示器
US11688318B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device
CN113066422B (zh) 扫描与发光驱动电路、扫描与发光驱动系统、显示面板
CN112863447A (zh) Goa电路及显示面板
CN107578751A (zh) 数据电压存储电路、驱动方法、液晶显示面板及显示装置
CN113066432A (zh) Goa电路及显示面板
CN113808533B (zh) 显示面板及显示终端
CN113889020B (zh) Goa电路及显示面板
CN113409874B (zh) 移位寄存器、显示面板及显示装置
CN113506543A (zh) 一种利于窄边框的goa电路
CN113506544A (zh) 一种利于提升q点充电率的goa电路
CN111986624B (zh) 一种低振荡的goa电路
US20230343285A1 (en) Shift Register Unit and Driving Method Thereof, Gate Driving Circuit, and Display Panel
WO2024007666A1 (zh) 驱动信号输出电路、屏幕驱动电路、显示屏及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20211015