CN113808533B - 显示面板及显示终端 - Google Patents

显示面板及显示终端 Download PDF

Info

Publication number
CN113808533B
CN113808533B CN202111079300.XA CN202111079300A CN113808533B CN 113808533 B CN113808533 B CN 113808533B CN 202111079300 A CN202111079300 A CN 202111079300A CN 113808533 B CN113808533 B CN 113808533B
Authority
CN
China
Prior art keywords
transistor
electrically connected
internal node
signal
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111079300.XA
Other languages
English (en)
Other versions
CN113808533A (zh
Inventor
薛炎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202111079300.XA priority Critical patent/CN113808533B/zh
Publication of CN113808533A publication Critical patent/CN113808533A/zh
Application granted granted Critical
Publication of CN113808533B publication Critical patent/CN113808533B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种显示面板及显示终端,其中,显示面板包括控制单元、像素单元阵列以及GOA电路,像素单元阵列包括多个像素单元,GOA电路包括至少两个GOA单元,每个GOA单元包括随机寻址侦测单元、上拉单元和下拉单元,随机寻址侦测单元用于随机侦测像素单元阵列中的任意一行像素单元;上拉单元用于根据控制单元发送的控制信号将级传信号以及行扫描信号设置为高电平;下拉单元用于根据控制单元发送的控制信号将级传信号以及行扫描信号设置为低电平。本申请利用随机寻址侦测单元随机侦测像素单元阵列中的任意一行像素单元,并利用上拉单元和下拉单元对GOA单元的输出进行上拉或下拉,能够避免在侦测时显示面板亮度不均匀的现象,降低显示面板的功耗。

Description

显示面板及显示终端
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板及显示终端。
背景技术
由于OLED显示面板的自发光特性,未来的OLED面板追求轻薄和形态多样化。而GOA电路将栅极驱动电路集成在显示面板的阵列基板上,以实现逐行扫描的驱动方式,因此,采用GOA(Gate On Array)技术可以使显示面板的边框更窄和更薄,显示面板的集成度更高,产品形态更丰富,工艺流程更简化,同时也可以降低设备成本,提高模组良率,节约芯片成本。
相关技术中,大尺寸AMOLED(Active-Matrix Organic Light-Emitting Diode)显示面板普遍采用实时补偿技术,实时补偿技术要求GOA电路能够在某一行的空白时间区域输出脉冲信号。此外,显示面板产业正加速向大型化、高清化、低功耗方向发展,而显示面板解析度与刷新率的提升会导致显示面板动态功耗的急剧增加。
发明内容
有鉴于此,本申请提出了一种显示面板及显示终端,能够避免在侦测时显示面板亮度不均匀的现象,降低显示面板的功耗。
根据本申请的一方面,提供了一种显示面板,所述显示面板包括控制单元、像素单元阵列以及GOA电路,所述像素单元阵列包括以行列形式排列的多个像素单元,所述GOA电路包括至少两个多级级传的GOA单元,每个GOA单元包括随机寻址侦测单元、上拉单元和下拉单元,每个GOA单元用于根据所述控制单元发送的控制信号输出对应于该GOA单元的级传信号以及行扫描信号,所述行扫描信号用于对所述像素单元阵列中的一行像素单元进行扫描,其中,所述随机寻址侦测单元,分别与所述上拉单元和所述下拉单元电连接,用于随机侦测所述像素单元阵列中的任意一行像素单元;所述上拉单元,用于根据所述控制单元发送的控制信号将级传信号以及行扫描信号设置为第一电平;所述下拉单元,用于根据所述控制单元发送的控制信号将级传信号以及行扫描信号设置为第二电平,所述第一电平高于所述第二电平。
进一步地,所述随机寻址侦测单元包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管及第一电容,其中,所述第一晶体管的栅极与所述第二晶体管的栅极电连接,用于接收第一脉冲信号,所述第一晶体管的源极分别与所述第二晶体管的漏极及所述第三晶体管的漏极电连接,形成第一内部结点,所述第一晶体管的漏极用于接收第N-4级级传信号,其中,N为任意正整数;所述第二晶体管的源极分别与所述第三晶体管的栅极、所述第四晶体管的栅极及所述第一电容的一端电连接,形成第二内部结点;所述第三晶体管的源极分别与所述第四晶体管的漏极及所述第一电容的另一端电连接,用于接收高电平信号;所述第四晶体管的源极与所述第五晶体管的漏极电连接,所述第五晶体管的源极为第三内部结点,所述第五晶体管的栅极用于接收复位信号。
进一步地,每个所述GOA单元还包括上拉控制单元,所述上拉控制单元包括第六晶体管和第七晶体管,其中,所述第六晶体管的栅极分别与所述第六晶体管的源极及所述第七晶体管的栅极电连接,用于接收第N-4级级传信号;所述第六晶体管的漏极与所述第七晶体管的源极电连接,形成第四内部结点;所述第七晶体管的漏极与所述第三内部结点电连接。
进一步地,所述上拉单元包括第八晶体管、第九晶体管、第十晶体管、第十一晶体管、第十二晶体管、第二电容、第三电容及第四电容,其中,所述第八晶体管的栅极分别与所述第九晶体管的源极及所述第二电容的一端电连接,形成第五内部结点,用于接收第N级级传信号,所述第八晶体管的源极与所述第十晶体管的源极电连接,形成第六内部结点,所述第八晶体管的漏极与所述第四内部结点电连接;所述第二电容的另一端与所述第三内部结点电连接;所述第九晶体管的栅极与所述第三内部结点电连接,所述第九晶体管的漏极与所述第十晶体管的漏极电连接,用于接收第一时钟信号;所述第十晶体管的栅极与所述第三内部结点电连接;所述第十一晶体管的栅极分别与所述第三电容的一端及所述第三内部结点电连接,所述第十一晶体管的源极与所述第三电容的另一端电连接,形成第七内部结点,用于输出第N级的第一扫描信号,所述第十一晶体管的漏极用于接收第二时钟信号;所述第十二晶体管的栅极分别与所述第四电容的一端及所述第三内部结点电连接,所述第十二晶体管的源极与所述第四电容的另一端电连接,形成第八内部结点,用于输出第N级的第二扫描信号,所述第十二晶体管的漏极用于接收第三时钟信号。
进一步地,所述下拉单元包括第一下拉单元,所述第一下拉单元包括第十三晶体管和第十四晶体管,其中,所述第十三晶体管的栅极与所述第十四晶体管的栅极电连接,用于接收第二脉冲信号;所述第十三晶体管的源极分别与所述第十四晶体管的漏极及所述第四内部结点电连接;所述第十三晶体管的漏极与所述第三内部结点电连接;所述第十四晶体管的源极用于接收第一低电平信号。
进一步地,每个所述GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十五晶体管和第十六晶体管,其中,所述第十五晶体管的栅极与所述第十六晶体管的栅极电连接,形成第九内部结点,所述第十五晶体管的源极与所述第三内部结点电连接,所述第十五晶体管的漏极分别与所述第十六晶体管的源极及所述第四内部结点电连接;所述第十六晶体管的漏极用于接收所述第一低电平信号。
进一步地,所述下拉单元包括第二下拉单元,所述第二下拉单元包括第十七晶体管和第十八晶体管,其中,所述第十七晶体管的栅极与所述第十八晶体管的栅极电连接,用于接收第N+4级级传信号;所述第十七晶体管的源极分别与所述第十八晶体管的漏极及所述第四内部结点电连接,所述第十七晶体管的漏极与所述第三内部结点电连接;所述第十八晶体管的源极用于接收所述第一低电平信号。
进一步地,每个所述GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十九晶体管、第二十晶体管、第二十一晶体管及第二十二晶体管,其中,所述第十九晶体管的栅极与所述第九内部结点电连接,所述第十九晶体管的源极用于接收第一低电平信号,所述第十九晶体管的漏极与所述第五内部结点电连接;所述第二十晶体管的栅极与所述第九内部结点电连接,所述第二十晶体管的源极用于接收第二低电平信号,所述第二十晶体管的漏极与所述第六内部结点电连接;所述第二十一晶体管的栅极与所述第九内部结点电连接,所述第二十一晶体管的源极用于接收所述第二低电平信号,所述第二十一晶体管的漏极与所述第七内部结点电连接;所述第二十二晶体管的栅极与所述第九内部结点电连接,所述第二十二晶体管的源极用于接收所述第二低电平信号,所述第二十二晶体管的漏极与所述第八内部结点电连接。
进一步地,所述下拉单元包括第三下拉单元,所述第三下拉单元包括第二十三晶体管及第二十四晶体管,其中,所述第二十三晶体管的栅极用于接收所述复位信号,所述第二十三晶体管的源极与所述第二十四晶体管的漏极电连接,所述第二十三晶体管的漏极与所述第九内部结点电连接;所述第二十四晶体管的栅极与所述第二内部结点电连接,所述第二十四晶体管的源极用于接收所述第一低电平信号。
根据本申请的另一方面,提供了一种显示终端,所述显示终端包括终端主体和所述显示面板,所述终端主体与所述显示面板相连接。
通过利用随机寻址侦测单元随机侦测像素单元阵列中的任意一行像素单元,并利用上拉单元和下拉单元对GOA单元的输出进行上拉或下拉,根据本申请的各方面能够避免在侦测时显示面板亮度不均匀的现象,降低显示面板的功耗。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1示出本申请实施例的显示面板的示意图。
图2示出本申请实施例的GOA单元的示意图。
图3示出本申请实施例的像素单元阵列的示意图。
图4示出本申请实施例的像素单元的示意图。
图5示出本申请实施例的像素单元阵列的驱动时序的示意图。
图6示出本申请实施例的GOA单元的驱动时序图。
图7示出本申请实施例的GOA单元的驱动时序图。
图8示出本申请实施例的GOA单元的驱动时序图。
图9示出本申请实施例的各级GOA单元的信号幅值的示意图。
图10示出本申请实施例的各级GOA单元的信号幅值的示意图。
图11示出本申请实施例的GOA单元的第二扫描信号的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接连接,也可以通过中间媒介间接连接,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。在一些实例中,对于本领域技术人员熟知的方法、手段、元件和电路未作详细描述,以便于凸显本申请的主旨。
本申请提供一种显示面板,所述显示面板包括控制单元、像素单元阵列以及GOA电路,所述像素单元阵列包括以行列形式排列的多个像素单元,所述GOA电路包括至少两个多级级传的GOA单元,每个GOA单元包括随机寻址侦测单元、上拉单元和下拉单元,每个GOA单元用于根据所述控制单元发送的控制信号输出对应于该GOA单元的级传信号以及行扫描信号,所述行扫描信号用于对所述像素单元阵列中的一行像素单元进行扫描,其中,所述随机寻址侦测单元,分别与所述上拉单元和所述下拉单元电连接,用于随机侦测所述像素单元阵列中的任意一行像素单元;所述上拉单元,用于根据所述控制单元发送的控制信号将级传信号以及行扫描信号设置为第一电平;所述下拉单元,用于根据所述控制单元发送的控制信号将级传信号以及行扫描信号设置为第二电平,所述第一电平高于所述第二电平。
本申请通过利用随机寻址侦测单元随机侦测所述像素单元阵列中的任意一行像素单元,并利用上拉单元和下拉单元对GOA单元的输出进行上拉或下拉,能够避免在侦测时显示面板亮度不均匀的现象,降低显示面板的功耗。
图1示出本申请实施例的显示面板的示意图。
如图1所示,所述显示面板包括控制单元、像素单元阵列(图1中未示出)以及GOA电路。所述GOA电路可包括至少两个多级级联的GOA单元,所述控制单元可包括至少一个信号接口,用于为每级GOA单元提供控制信号;每级GOA单元可接收所述控制单元发送的控制信号,并根据所述控制单元发送的控制信号生成行扫描信号,所述行扫描信号可用于对显示面板中的像素单元进行逐行扫描。
进一步地,所述控制单元可包括至少一个信号接口。例如,在图1中,所述控制单元包括四个信号接口,用于为对应的四个GOA单元提供控制信号。所述控制信号可包括时钟信号、电源信号和第三控制信号。其中,所述时钟信号可包括第一时钟信号、第二时钟信号和第三时钟信号,第一时钟信号可包括CKa1-CKa4,第二时钟信号可包括CKb1-CKb4,第三时钟信号可包括CKc1-CKc4;所述电源信号可包括高电平信号VGH和低电平信号VGL,所述第三控制信号可包括STV信号,STV信号可以是脉冲信号。所述第一电平可以是高电平,所述第二电平可以是低电平。
进一步地,所述第一时钟信号、第二时钟信号或第三时钟信号中的时钟信号的数量可与GOA电路的级数相等。例如,在图1中,所述GOA电路的级数设置有四级,则第一时钟信号中的时钟信号的数量为四个,即CKa1-CKa4。又例如,所述GOA电路的级数可设置有16级,则第一时钟信号中的时钟信号的数量为16个,即CKa1-CKa16,第二时钟信号中的时钟信号的数量为16个,即CKb1-CKb16,第三时钟信号中的时钟信号的数量为16个,即CKc1-CKc16。需要说明的是,所述第一时钟信号、第二时钟信号或第三时钟信号中的信号可以相同,也可以不同,例如所述第一时钟信号中的CKa1和CKa4可以均与图1中的CKa相同,本申请对此并不限定。
进一步地,第N级GOA单元可接收第N-1级GOA单元发送的第N-1级级传信号,并生成第N级级传信号,将第N级级传信号送至第N+1级GOA单元。其中,N为正整数。
举例来说,在图1中,第N级GOA单元12可接收时钟信号CKa、CKb和CKc、电源信号VGH和VGL、第三控制信号STV以及第N-1级级传信号Cout(n-1),并根据接收到的时钟信号CKa、CKb和CKc、电源信号VGH和VGL、第三控制信号STV以及第N-1级级传信号Cout(n-1)生成第N级级传信号Cout(n)和与第n行像素单元对应的行扫描信号。其中,所述与第n行像素单元对应的行扫描信号可包括与第n行像素单元对应的第一扫描信号WR(n)和与第n行像素单元对应的第二扫描信号RD(n),第N级级传信号Cout(n)可发送至第N+1级GOA单元中进行处理。
图2示出本申请实施例的GOA单元的示意图。
如图2所示,所述显示面板还包括上拉控制单元、下拉维持单元和反相器单元,所述下拉单元包括第一下拉单元、第二下拉单元和第三下拉单元,所述下拉维持单元包括第一下拉维持单元和第二下拉维持单元,因此,单级的GOA单元可包括随机寻址侦测单元、上拉控制单元、上拉单元、第一下拉单元、第一下拉维持单元、第二下拉单元、第二下拉维持单元、第三下拉单元及反相器单元。在图2中,单级GOA单元可以是第N级GOA单元,第N级GOA单元可以是所述至少两个GOA单元中的任意一个GOA单元。
其中,所述随机寻址侦测单元,分别与所述上拉控制单元、所述上拉单元、所述第一下拉单元、所述第一下拉维持单元、所述第二下拉单元及所述第三下拉单元电连接;所述上拉控制单元,分别与所述随机寻址侦测单元、所述上拉单元、所述第一下拉单元、所述第一下拉维持单元、所述第二下拉单元及所述反相器单元电连接,形成第三内部结点(即,Q);所述上拉单元,分别与所述第二下拉维持单元及所述第三内部结点电连接;所述第二下拉维持单元,分别与所述第一下拉维持单元、所述第三下拉单元及所述反相器单元电连接,形成第九内部结点(即,QB);所述第一下拉单元以及所述第二下拉单元分别与所述第三内部结点电连接;所述第一下拉维持单元,分别与所述第三内部结点及所述第九内部结点电连接;所述第三下拉单元,与所述第九内部结点电连接;所述反相器单元,分别与所述第三内部结点及所述第九内部结点电连接。
进一步地,所述随机寻址侦测单元包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管及第一电容。
其中,所述第一晶体管(即,T74)的栅极与所述第二晶体管(即,T73)的栅极电连接,用于接收第一脉冲信号(即,LSP),所述第一晶体管的源极分别与所述第二晶体管的漏极及所述第三晶体管的漏极电连接,形成第一内部结点(即,S),所述第一晶体管的漏极用于接收第N-4级级传信号Cout(n-4),,其中,N为任意正整数;所述第二晶体管的源极分别与所述第三晶体管(即,T75)的栅极、所述第四晶体管(即,T72)的栅极及所述第一电容(即,Cbt4)的一端电连接,形成第二内部结点(即,M);所述第三晶体管的源极分别与所述第四晶体管的漏极及所述第一电容的另一端电连接,用于接收高电平信号VGH;所述第四晶体管的源极与所述第五晶体管(即,T71)的漏极电连接,所述第五晶体管的源极为第三内部结点,所述第五晶体管的栅极用于接收复位信号Reset。
具体的,所述随机寻址侦测单元可接收第一脉冲信号LSP、第N-4级级传信号Cout(n-4)、高电平信号VGH和复位信号Reset,并根据第一脉冲信号LSP、第N-4级级传信号Cout(n-4)、高电平信号VGH、复位信号Reset以及第二内部结点的电位控制第三内部结点Q的电位。例如,在空白时间内,所述随机寻址侦测单元能够随机选中一行像素单元,并针对该行像素单元使对应的一级GOA电路输出高电位。
进一步地,每个所述GOA单元还包括上拉控制单元,所述上拉控制单元包括第六晶体管和第七晶体管。
其中,所述第六晶体管(即,T11)的栅极分别与所述第六晶体管的源极及所述第七晶体管(即,T12)的栅极电连接,用于接收第N-4级级传信号Cout(n-4);所述第六晶体管的漏极与所述第七晶体管的源极电连接,形成第四内部结点(即,N);所述第七晶体管的漏极与所述第三内部结点电连接。
具体的,所述上拉控制单元可接收第N-4级级传信号Cout(n-4),并控制第N-4级级传信号Cout(n-4)输出至所述第三内部结点。例如,所述上拉控制单元可根据第N-4级级传信号Cout(n-4),将第三内部结点Q的电位抬升。
进一步地,所述行扫描信号包括第一扫描信号和第二扫描信号,所述上拉单元包括第八晶体管、第九晶体管、第十晶体管、第十一晶体管、第十二晶体管、第二电容、第三电容及第四电容。
其中,所述第八晶体管(即,T6)的栅极分别与所述第九晶体管(即,T22)的源极及所述第二电容(即,Cbt1)的一端电连接,形成第五内部结点,用于输出第N级级传信号Cout(n),所述第八晶体管的源极与所述第十晶体管(即,T23)的源极电连接,形成第六内部结点,所述第八晶体管的漏极与所述第四内部结点电连接;所述第二电容的另一端与所述第三内部结点电连接;所述第九晶体管的栅极与所述第三内部结点电连接,所述第九晶体管的漏极与所述第十晶体管的漏极电连接,用于接收第一时钟信号(即,CKa1);所述第十晶体管的栅极与所述第三内部结点电连接;所述第十一晶体管(即,T21)的栅极分别与所述第三电容(即,Cbt2)的一端及所述第三内部结点电连接,所述第十一晶体管的源极与所述第三电容的另一端电连接,形成第七内部结点,用于输出第N级的第一扫描信号(即,WR(n)),所述第十一晶体管的漏极用于接收第二时钟信号(即,CKb1);所述第十二晶体管(即,T24)的栅极分别与所述第四电容(即,Cbt3)的一端及所述第三内部结点电连接,所述第十二晶体管的源极与所述第四电容的另一端电连接,形成第八内部结点,用于输出第N级的第二扫描信号(即,RD(n)),所述第十二晶体管的漏极用于接收第三时钟信号(即,CKc1)。
具体的,所述上拉单元可接收第一时钟信号CKa1、第二时钟信号CKb1和第三时钟信号CKc1,并根据第一时钟信号CKa1、第二时钟信号CKb1和第三时钟信号CKc1输出第N级(即,本级)级传信号Cout(n)、第一扫描信号WR(n)和第二扫描信号RD(n)。例如,所述上拉单元可根据第一时钟信号CKa1、第二时钟信号CKb1和第三时钟信号CKc1使级传信号Cout(n)、第一扫描信号WR(n)和第二扫描信号RD(n)均输出高电平。
需要注意的是,本申请实施例的第二电容Cbt1可以是自举电容,位于晶体管T22的栅极与源极之间。为了降低GOA单元的动态功耗,可以降低第一时钟信号的幅值,但降低第一时钟信号的幅值会导致第三内部结点Q被自举的电位也降低,进而导致第一扫描信号和第二扫描信号上拉和下拉的速度也降低。因此,本申请实施例的上拉单元中还设置了第三电容CBt2和第四电容Cbt3,能够降低第三内部结点Q耦合到高电位时的电压损失,进而保证第一扫描信号和第二扫描信号上拉和下拉的速度。当然,也可以在晶体管T23上设置存储电容,以避免晶体管T23的漏极输入的电压幅值降低后自举不会对第三内部结点Q的电位造成影响。
进一步地,所述下拉单元包括第一下拉单元,所述第一下拉单元包括第十三晶体管和第十四晶体管。
其中,所述第十三晶体管(即,T34)的栅极与所述第十四晶体管(即,T33)的栅极电连接,用于接收第二脉冲信号(即,VST);所述第十三晶体管的源极分别与所述第十四晶体管的漏极及所述第四内部结点电连接;所述第十三晶体管的漏极与所述第三内部结点电连接;所述第十四晶体管的源极用于接收第一低电平信号(即,VGL1)。
具体的,所述第一下拉单元可接收第二脉冲信号VST和第一低电平信号VGL1,并根据第二脉冲信号VST、第一低电平信号VGL1以及第四内部结点N的电位下拉第三内部结点Q的电位。例如,在每帧的起始阶段,所述第一下拉单元可以将第三内部结点Q的电位拉低至低电位。
进一步地,每个所述GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十五晶体管和第十六晶体管。
其中,所述第十五晶体管(即,T44)的栅极分别与所述第十六晶体管(即,T45)的栅极与所述第十六晶体管的栅极电连接,形成第九内部结点,所述第十五晶体管的源极与所述第三内部结点电连接,所述第十五晶体管的漏极分别与所述第十六晶体管的源极及所述第四内部结点电连接;所述第十六晶体管的漏极用于接收所述第一低电平信号。
具体的,所述第一下拉维持单元可接收第一低电平信号VGL1,并根据第一低电平信号VGL1、第四内部结点N的电位以及第九内部结点QB的电位维持第三内部结点Q的电位。例如,所述第一下拉维持单元可持续维持第三内部结点Q的低电位。
进一步地,所述下拉单元包括第二下拉单元,所述第二下拉单元包括第十七晶体管和第十八晶体管。
其中,所述第十七晶体管(即,T32)的栅极与所述第十八晶体管(即,T31)的栅极电连接,用于接收第N+4级级传信号Cout(n+4);所述第十七晶体管的源极分别与所述第十八晶体管的漏极及所述第四内部结点电连接,所述第十七晶体管的漏极与所述第三内部结点电连接;所述第十八晶体管的源极用于接收所述第一低电平信号。
具体的,所述第二下拉单元可接收第N+4级级传信号Cout(n+4)和第一低电平信号VGL1,并根据第N+4级级传信号Cout(n+4)、第一低电平信号VGL1以及第四内部结点N的电位下拉第三内部结点Q的电位。例如,在每一帧的编程时间内,所述第二下拉单元可将第三内部结点Q的电位拉低至低电位。
进一步地,每个所述GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十九晶体管、第二十晶体管、第二十一晶体管及第二十二晶体管。
其中,所述第十九晶体管(即,T42)的栅极与所述第九内部结点电连接,所述第十九晶体管的源极用于接收所述第一低电平信号,所述第十九晶体管的漏极与所述第五内部结点电连接;所述第二十晶体管(即,T43)的栅极与所述第九内部结点电连接,所述第二十晶体管的源极用于接收第二低电平信号(即,VGL2),所述第二十晶体管的漏极与所述第六内部结点电连接;所述第二十一晶体管(即,T41)的栅极与所述第九内部结点电连接,所述第二十一晶体管的源极用于接收所述第二低电平信号,所述第二十一晶体管的漏极与所述第七内部结点电连接;所述第二十二晶体管(即,T46)的栅极与所述第九内部结点电连接,所述第二十二晶体管的源极用于接收所述第二低电平信号,所述第二十二晶体管的漏极与所述第八内部结点电连接。
具体的,所述第二下拉维持单元可接收第二低电平信号VGL2,并根据第二低电平信号VGL2以及第九内部结点QB的电位维持本级级传信号Cout(n)、第一扫描信号WR(n)以及第二扫描信号RD(n)的电位。例如,所述第二下拉维持单元可持续维持本级级传信号Cout(n)、第一扫描信号WR(n)以及第二扫描信号RD(n)的低电位。
进一步地,所述下拉单元包括第三下拉单元,所述第三下拉单元包括第二十三晶体管及第二十四晶体管。
其中,所述第二十三晶体管(即,T36)的栅极用于接收复位信号Reset,所述第二十三晶体管的源极与所述第二十四晶体管(即,T35)的漏极电连接,所述第二十三晶体管的漏极与所述第九内部结点电连接;所述第二十四晶体管的栅极与所述第二内部结点电连接,所述第二十四晶体管的源极用于接收所述第一低电平信号。
具体的,所述第三下拉单元可接收复位信号Reset和第一低电平信号VGL1,并根据复位信号Reset和第一低电平信号VGL1下拉第九内部结点QB的电位。例如,在空白时间之前,所述第三下拉单元可将第九内部结点QB的电位拉低至低电位。
进一步地,每个所述GOA单元还包括反相器单元,所述反相器单元包括第二十五晶体管、第二十六晶体管、第二十七晶体管及第二十八晶体管。
其中,所述第二十五晶体管(即,T53)的栅极分别与所述第二十七晶体管(即,T51)的漏极及所述第二十八晶体管(即,T52)的源极电连接,所述第二十五晶体管的源极与所述第二十七晶体管的源极电连接,用于接收所述高电平信号;所述第二十五晶体管的漏极分别与所述第二十六晶体管(即,T54)的源极及所述第九内部结点电连接;所述第二十六晶体管的栅极与所述第三内部结点电连接,所述第二十六晶体管的漏极用于接收所述第一低电平信号;所述第二十七晶体管的栅极与所述第二十七晶体管的源极电连接,用于接收所述高电平信号;所述第二十八晶体管的栅极与所述第三内部结点电连接,所述第二十八晶体管的漏极用于接收所述第一低电平信号。
具体的,所述反相器单元可接收高电平信号VGH以及第一低电平信号VGL1,并根据高电平信号VGH以及第一低电平信号VGL1将第九内部结点QB的电位与第三内部结点Q的电位保持反相。
图3示出本申请实施例的像素单元阵列的示意图。
如图3所示,显示面板可包括像素单元阵列以及GOA电路。其中,所述像素单元阵列可包括以行列形式排列的多个像素单元。所述GOA电路可用于生成多个行扫描信号,每个行扫描信号可包括第一扫描信号和第二扫描信号,用于控制所述像素单元阵列中一行像素单元中晶体管的工作状态。
图4示出本申请实施例的像素单元的示意图。
如图4所示,像素单元41可以是所述像素单元阵列中的任意一个像素单元。像素单元41可包括驱动晶体管T1、第一开关晶体管T2、第二开关晶体管T3、存储电容Cbt以及发光二极管LED。
进一步地,第一开关晶体管T2的栅极可接收信号WR,第一开关晶体管的源极可接收数据线上的数据信号Data,第一开关晶体管的漏极可与驱动晶体管T1的栅极以及存储电容Cbt的一端电连接,形成内部结点x;驱动晶体管T1的源极可与存储电容Cbt的另一端、发光二极管LED的阳极以及第二开关晶体管T3的源极电连接,形成内部结点y;驱动晶体管T1的漏极可与电源VDD电连接,发光二极管的阴极可接地(即,VSS);第二开关晶体管T3的栅极可接收信号RD,第二开关晶体管的漏极可输出侦测信号Sense。其中,信号WR可以是第一扫描信号WR(n),信号RD可以是第二扫描信号RD(n)。侦测信号Sense可送至显示面板外部的处理器进行处理,以探测该行像素单元中驱动晶体管的阈值电压变化。
例如,所述GOA电路可输出第一扫描信号WR(n)和第二扫描信号RD(n),第一扫描信号WR(n)可用于控制所述像素单元阵列中第n行像素单元中所有第一开关晶体管的工作状态,第二扫描信号RD(n)可用于控制所述像素单元阵列中第n行像素单元中所有第二开关晶体管的工作状态。当第N级GOA单元输出的扫描信号为高电平,可以打开像素单元阵列中第n行像素单元的每个像素的第一开关晶体管和第二开关晶体管的开关,对该行像素单元进行充电,此时非第N级GOA单元的其他级GOA单元输出的行扫描信号为低电平。
需要说明的是,在图4中,除了侦测驱动晶体管的阈值电压的变化,还可以侦测驱动晶体管的迁移率的变化。由于显示面板的亮度提升会导致温度升高,驱动晶体管的迁移率发生变化,即,驱动晶体管的迁移率主要在显示面板点亮后发生变化,因此,对于驱动晶体管的补偿在显示面板使用过程中进行。也就是说,GOA单元需要在工作过程中输出补偿迁移率的驱动信号。由于每一帧的编程阶段主要用于为像素充电,对于驱动晶体管迁移率的补偿在编程阶段进行,会影响像素充电,导致显示面板显示异常,因此,对于驱动晶体管迁移率的补偿可在空白时间(或者称垂直消隐时间)内进行。
进一步地,在图4中,一列像素单元共用一条数据线和侦测线,因此每一帧的空白时间内可以对一行像素单元进行侦测以及补偿。由于在每一帧的空白时间内对一行像素单元进行逐行补偿时,该行的像素单元不发光,处于熄灭状态,显示面板会出现因逐行补偿而导致的亮度不均匀的现象。因此,在本申请实施例中,GOA电路采用了随机输出补偿信号的方式,即在空白时间内,随机选取所述像素单元中的一行像素单元进行补偿,例如当解读度为8K(4320*7680)时,在空白时间内,随机选取4320行中的任意一行像素单元进行补偿,能够避免因逐行补偿而导致的显示面板亮度不均匀的现象。
可以理解,驱动晶体管包括阈值电压和迁移率等多种电学参数,因此还可对驱动晶体管的其他电学参数进行侦测和补偿,以流过驱动晶体管的电流保持稳定,进而保证显示面板的亮度稳定,本申请对于侦测的驱动晶体管的参数并不限定。
图5示出本申请实施例的像素单元阵列的驱动时序的示意图。
如图5所示,对于所述像素单元阵列中的每行像素单元可轮流进行扫描。例如,第N-2级GOA单元可先输出对应于所述像素单元中第n-2行像素单元的行扫描信号,接着第N-1级GOA单元输出对应于所述像素单元中第n-1行像素单元的行扫描信号,依次类推。
其中,第一扫描信号和第二扫描信号均可以是脉冲信号,第一扫描信号和第二扫描信号可以同时设置为高电平。例如,第一扫描信号WR(n)可使所述像素单元阵列中第n行像素单元中所有第一开关晶体管均处于导通状态,此时对应于第n行像素单元中每个像素单元的数据信号Data可以写入到该像素单元中,并在内部结点x产生高电压,使得驱动晶体管T1导通,驱动晶体管T1的源漏之间产生电流,从而驱动发光二极管LED发光。
由于驱动晶体管T1可以是薄膜晶体管,该晶体管的阈值电压可能发生漂移,从而影响流过发光二极管LED的电流大小,最终导致显示面板发光不均匀。因此,设置第二开关晶体管T3,可用于侦测驱动晶体管T1的阈值电压的变化,并根据侦测到的驱动晶体管T1的阈值电压的变化对驱动晶体管T1的阈值电压进行补偿,保证流过发光二极管LED的电流的稳定,从而提高显示面板发光的均匀性。
具体的,参见图5,51可以表示一帧,包括显示时间52以及空白时间53。其中,在显示时间52内,GOA电路可依次发送行扫描信号至所述像素单元阵列,以对所述像素单元阵列的每行像素单元轮流进行扫描;在所述空白时间53内,可随机选择一行像素单元进行侦测,以对驱动晶体管的阈值电压进行补偿。例如,在空白时间53内,可先将RD(n)升至高电平,以便开始对内部结点y的电压进行侦测,接着将WR(n)升至高电平,使内部结点x的电压充电至高电平,然后将WR(n)将至低电平,停止向内部结点x充电,并继续侦测内部结点y的电压。由于内部结点y的电压变化与驱动晶体管的阈值电压变化相关,因此可以根据内部结点y的电压变化得到驱动晶体管的阈值电压变化。待侦测结束后,可将RD(n)降至低电平。
可以理解,所述GOA电路中设置的GOA单元的数量可以与所述像素单元阵列的行数相同,也可以不同,本申请对于所述GOA电路中设置的GOA单元的数量并不限定。
图6示出本申请实施例的GOA单元的驱动时序图。
如图6所示,单级的GOA单元的输出波形可包括多帧,每帧可包括编程时间61和空白时间62。其中,编程时间61与显示时间52相对应,用于控制一行像素单元显示,空白时间62可用于对驱动晶体管的阈值电压变化进行侦测。
进一步地,各级GOA单元的输出波形包括多帧,每帧包括编程时间和空白时间,每帧中的编程时间位于该帧的空白时间之前,其中,在所述编程时间内,各级GOA单元轮流输出对应于所述像素单元阵列中每行像素单元的驱动波形;在所述空白时间内,各级GOA单元输出随机对所述像素单元阵列中的一行像素单元进行侦测的侦测波形。值得注意的是,所述驱动波形和所述侦测波形都可以是所述第一扫描信号和所述第二扫描信号的波形。
参见图6和图2,在编程时间61内,第n-4级级传信号Cout(n-4)首先从低电平拉升至高电平,接着第n+4级级传信号Cout(n+4)从低电平拉升至高电平;第一时钟信号CKa、第二时钟信号CKb和第三时钟信号CKc可分别包括两个占空比相同的脉冲信号;第一脉冲信号LSP可以是一个窄脉冲,该窄脉冲的脉冲宽度小于任一级级传信号的脉冲宽度以及任一时钟信号的脉冲宽度。复位信号Reset和第二脉冲信号VST在编程时间61内均为低电平。
此外,在空白时间62内,第n-4级级传信号Cout(n-4)和第n+4级级传信号Cout(n+4)均为低电平,第一时钟信号CKa为低电平,第二时钟信号CKb和第三时钟信号CKc为脉冲信号,其中,第三时钟信号CKc的脉冲长度大于第二时钟信号CKb的脉冲长度,即第三时钟信号CKc可以是长脉冲,第一脉冲信号LSP、第二脉冲信号VST和复位信号Reset均可以是窄脉冲。
图7示出本申请实施例的GOA单元的驱动时序图。
如图7所示,编程时间61可划分为S1-S5,共5个阶段。其中,结合图7和图2:
S1阶段:第N-4级级传信号Cout(n-4)从低电平设置为高电平,此时晶体管T11和T12均处于导通状态,因此第三内部结点Q的电位缓慢拉升至次高电位;接着,由于第三内部结点Q的电位缓慢拉升至次高电位,晶体管T52、T54、T21、T22、T23、T24均处于导通状态,而由于第九内部结点QB与第三内部结点Q反向,因此第九内部结点QB被拉低至低电平,晶体管T41-T46均处于截止状态。同时,由于第N+4级级传信号Cout(n+4)为低电平,晶体管T41和T32均处于截止状态;由于第二脉冲信号VST为低电平,晶体管T33和T34均处于截止状态;由于CKa1、CKb1、CKc1均为低电平,因此在S1阶段该级GOA单元输出的第N级级传信号Cout(n)、第一扫描信号WR(n)和第二扫描信号RD(n)均为低电平。
S2阶段:第一脉冲信号LSP从低电平拉升至高电平,此时晶体管T73和T74处于导通状态,由于此时第N-4级级传信号Cout(n-4)为高电平,因此第二内部结点M拉升至高电平,进而导致晶体管T72和T75处于导通状态,高电平信号VGH可以加载到第一内部结点S上,第一内部结点S被拉升至高电平。由于在编程阶段复位信号Reset为低电平,因此晶体管T71处于截止状态,随机寻址侦测单元与第三内部结点Q断路。
S3阶段:第N-4级级传信号Cout(n-4)和第一脉冲信号均从高电平拉低至低电平,此时晶体管T73和T74处于截止状态,第二内部结点M以及第一内部结点S仍然处于高电位,因此晶体管T73的栅极和源极之间的电压Vgs以及漏极和源极之间的电压Vds均为负值,能够避免晶体管T73的漏电对第二内部结点M产生影响。同时,由于第三内部结点Q保持在高电位,而第一时钟信号CKa1、第二时钟信号CKb1以及第三时钟信号CKc1均从低电平拉升至高电平,因此第N级级传信号Cout(n)、第一扫描信号WR(n)以及第二扫描信号RD(n)均拉升至高电平。此外,由于设置了第二电容Cbt1和第三电容Cbt2,使得第三内部结点被耦合至更高电位。
S4阶段:第一时钟信号CKa1、第二时钟信号CKb1以及第三时钟信号CKa3均从高电平拉低至低电平,因此,第N级级传信号Cout(n)、第一扫描信号WR(n)以及第二扫描信号RD(n)也均被拉低至低电平。
S5阶段:第N+4级级传信号Cout(n+4)拉升至高电平,此时晶体管T41和T32处于导通状态,第三内部结点的电位被拉低至低电位。
需要说明的是,由于在第三内部结点Q和第九内部结点QB之间设置了反相器单元,因此,在S1-S5阶段,第九内部结点QB的电位与第三内部结点Q的电位保持反相。
图8示出本申请实施例的GOA单元的驱动时序图。
如图8所示,空白时间62可划分为S6-S10,共5个阶段。其中,结合图8和图2:
S6阶段:复位信号Reset拉升至高电平,晶体管T71处于导通状态,由于此时第二内部结点M处于高电位,晶体管T72也处于导通状态,因此第三内部结点Q的电位逐渐拉高至第一耦合电平,进而导致晶体管T52、T54、T21、T22、T23、T24均处于导通状态;由于第九内部结点QB与第三内部结点Q反相,第九内部结点QB拉低至低电位,晶体管T41-T46均处于截止状态;同时第N+4级级传信号Cout(n+4)处于低电位,晶体管T31和T32均处于截止状态,第二脉冲信号VST处于低电位,晶体管T34和T33均处于截止状态。此外,第一时钟信号CKa1、第二时钟信号CKb1以及第三时钟信号CKc1均处于低电位,因此第N级级传信号Cout(n)、第一扫描信号WR(n)以及第二扫描信号RD(n)均处于电位。
S7阶段:复位信号Reset拉低至低电平,晶体管T71处于截止状态;同时第三时钟信号CKc1拉升至高电平,第一时钟信号CKa1和第二时钟信号CKb1保持低电平,此时第二扫描信号RD(n)输出高电平,使得第三内部结点Q的电位耦合至更高的第二耦合电平,第N级级传信号Cout(n)和第一扫描信号WR(n)输出低电平。
S8阶段:复位信号Reset保持低电平,第二时钟信号CKb1拉高至高电平,此时第一扫描信号WR(n)被拉高至高电位,第三内部结点Q的电位在S7阶段的基础上被耦合至更高的第三耦合电平。
S9阶段:第二时钟信号CKb1拉低至低电平,第三内部结点Q的电位降低至第二耦合电平,此时第一扫描信号WR(n)输出低电平,第二扫描信号RD(n)输出高电平。
S10阶段:第二脉冲信号VST拉升至高电平,晶体管T33和34处于导通状态,第三内部结点Q被拉低至低电位,第九内部结点QB被拉高至高电位;同时,第一脉冲信号LSP拉升至高电平,晶体管T73和T74处于导通状态,第二内部结点M被拉低至低电位;此外,第三时钟信号CKc1从高电平拉低至低电平,因此第一扫描信号WR(n)和第二扫描信号RD(n)均输出低电平。
因此,在每帧的编程时间内,通过第一脉冲信号LSP将当前级GOA单元的第二内部结点M的电位拉升至高电位,并在编程时间内保持第二内部结点M的电位为高电位;而在每帧的编程时间结束后开始空白时间,在每帧的空白时间内,复位信号Reset切换为高电平,第三内部结点Q的电位拉升至高电平,当前级GOA单元输出的行扫描信号为高电平,如此依次循环每帧波形。通过本申请实施例的随机寻址侦测单元随机侦测所述像素单元阵列中的任意一行像素单元,能够避免在侦测时显示面板亮度不均匀的现象,降低显示面板的功耗。
图9示出本申请实施例的各级GOA单元的信号幅值的示意图,图10示出本申请实施例的各级GOA单元的信号幅值的示意图。
如图9所示,左半部分示出了一种各级GOA单元中第一时钟信号、第二时钟信号和第三时钟信号的幅值范围,右半部分示出了一种各级GOA单元中第一时钟信号、第二时钟信号和第三时钟信号的幅值范围。图10则更加具体的列出了各级GOA单元中的幅值范围。
进一步地,各级GOA单元的功耗主要为时钟信号所消耗的动态功耗,所述动态功耗可表示为P=f*C*V2,其中,f表示时钟信号的频率,C表示时钟信号对应的电容值。当显示面板的解析度由4K增至8K,刷新频率由60Hz增至120Hz,f和C各增加一倍,GOA电路的动态功耗随之增加。
例如,在图9中,GOA电路第一时钟信号、第二时钟信号和第三时钟信号各设置有16个,共48个时钟信号。其中,第一时钟信号可用于将第N级级传信号Cout(n)拉升至高电平,第二时钟信号可用于将第一扫描信号WR(n),第三时钟信号可用于将第二扫描信号RD(n)拉升至高电平。
参见图9,左半部分每个时钟信号的幅值均为-10V至20V,GOA电路的动态功耗P1=f*C*(20+10)2;右半部分每个时钟信号的幅值均为-10V至10V,GOA电路的动态功耗P1=f*C*(10+10)2。因此,优选的,将每个时钟信号的幅值设置在-10V至10V,以降低各级GOA单元的功耗。
参见图10,对于各级GOA单元的信号幅值,可以预先设置。例如,对于一组第一时钟信号CKa1-CKa16,可设置该组第一时钟信号的幅值的最小值为-10V,该组第一时钟信号的幅值的最大值为10V;对于一组第二时钟信号CKb1-CKb16,可设置该组第二时钟信号的幅值的最小值为-10V,该组第二时钟信号的幅值的最大值为20V。同样,对于一组第三时钟信号CKb1-CKb16、第n-4级级传信号Cout(n-4)、第n+4级级传信号Cout(n+4)、第一脉冲信号LSP、第二脉冲信号VST、复位信号Reset,均可以设置各个信号的幅值的最小值为-10V,最大值为20V。此外,高电平信号VGH可以设置为20V,第一低电平信号VGL1可以设置为-10V,第二低电平信号可以设置为-6V。
可以理解,以上对于各级GOA单元中各信号的幅值范围或幅值的设置是示例性的,本申请对于各级GOA单元中各信号的幅值范围或幅值并不限定。
图11示出本申请实施例的GOA单元的第二扫描信号的示意图。
如图11所示,可以采用计算机仿真来模拟驱动晶体管阈值电压变化时各级GOA单元输出的行扫描信号的波形。从图11中可以看出,在驱动晶体管的阈值电压负向漂移分别为4V和6V的情况下,单级GOA单元的第二扫描信号(即,RD)的输出质量仍然较高,并没有出现太大的变形,即本申请的GOA单元能够降低驱动晶体管阈值电压漂移的影响,稳定性良好。
综上所述,本申请提出的GOA电路不仅能够输出外部补偿要求的行扫描信号,满足实时补偿需求,而且具备低功耗的特点。且本申请实施例通过利用随机寻址侦测单元随机侦测所述像素单元阵列中的任意一行像素单元,并利用上拉单元和下拉单元对GOA单元的输出进行上拉或下拉,能够避免在侦测时显示面板亮度不均匀的现象,降低显示面板的功耗,尤其适用于高分辨率和高刷新率的OLED显示面板。
此外,本申请还提供了一种显示终端,所述显示终端包括终端主体和所述显示面板,所述终端主体与所述显示面板相连接。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的显示面板及显示终端进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (9)

1.一种显示面板,其特征在于,所述显示面板包括控制单元、像素单元阵列以及GOA电路,所述像素单元阵列包括以行列形式排列的多个像素单元,所述GOA电路包括至少两个多级级传的GOA单元,每个GOA单元包括随机寻址侦测单元、上拉单元和下拉单元,每个GOA单元用于根据所述控制单元发送的控制信号输出对应于该GOA单元的级传信号以及行扫描信号,所述行扫描信号用于对所述像素单元阵列中的一行像素单元进行扫描,其中,
所述随机寻址侦测单元,分别与所述上拉单元和所述下拉单元电连接,用于随机侦测所述像素单元阵列中的任意一行像素单元;
所述随机寻址侦测单元包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管及第一电容,其中,所述第一晶体管的栅极与所述第二晶体管的栅极电连接,用于接收第一脉冲信号,所述第一晶体管的源极分别与所述第二晶体管的漏极及所述第三晶体管的漏极电连接,并在连接线路上形成第一内部结点,所述第一晶体管的漏极用于接收第N-4级级传信号,其中,N为大于4的任意正整数;所述第二晶体管的源极分别与所述第三晶体管的栅极、所述第四晶体管的栅极及所述第一电容的一端电连接,形成第二内部结点;所述第三晶体管的源极分别与所述第四晶体管的漏极及所述第一电容的另一端电连接,用于接收高电平信号;所述第四晶体管的源极与所述第五晶体管的漏极电连接,所述第五晶体管的源极为第三内部结点,所述第五晶体管的栅极用于接收复位信号;
所述上拉单元,用于根据所述控制单元发送的控制信号将级传信号以及行扫描信号设置为第一电平;
所述下拉单元,用于根据所述控制单元发送的控制信号将级传信号以及行扫描信号设置为第二电平,所述第一电平高于所述第二电平。
2.根据权利要求1所述的显示面板,其特征在于,每个所述GOA单元还包括上拉控制单元,所述上拉控制单元包括第六晶体管和第七晶体管,其中,
所述第六晶体管的栅极分别与所述第六晶体管的源极及所述第七晶体管的栅极电连接,用于接收第N-4级级传信号;所述第六晶体管的漏极与所述第七晶体管的源极电连接,形成第四内部结点;
所述第七晶体管的漏极与所述第三内部结点电连接。
3.根据权利要求2所述的显示面板,其特征在于,所述上拉单元包括第八晶体管、第九晶体管、第十晶体管、第十一晶体管、第十二晶体管、第二电容、第三电容及第四电容,其中,
所述第八晶体管的栅极分别与所述第九晶体管的源极及所述第二电容的一端电连接,形成第五内部结点,用于接收第N级级传信号,所述第八晶体管的源极与所述第十晶体管的源极电连接,形成第六内部结点,所述第八晶体管的漏极与所述第四内部结点电连接;所述第二电容的另一端与所述第三内部结点电连接;
所述第九晶体管的栅极与所述第三内部结点电连接,所述第九晶体管的漏极与所述第十晶体管的漏极电连接,用于接收第一时钟信号;
所述第十晶体管的栅极与所述第三内部结点电连接;
所述第十一晶体管的栅极分别与所述第三电容的一端及所述第三内部结点电连接,所述第十一晶体管的源极与所述第三电容的另一端电连接,形成第七内部结点,用于输出第N级的第一扫描信号,所述第十一晶体管的漏极用于接收第二时钟信号;
所述第十二晶体管的栅极分别与所述第四电容的一端及所述第三内部结点电连接,所述第十二晶体管的源极与所述第四电容的另一端电连接,形成第八内部结点,用于输出第N级的第二扫描信号,所述第十二晶体管的漏极用于接收第三时钟信号。
4.根据权利要求3所述的显示面板,其特征在于,所述下拉单元包括第一下拉单元,所述第一下拉单元包括第十三晶体管和第十四晶体管,其中,
所述第十三晶体管的栅极与所述第十四晶体管的栅极电连接,用于接收第二脉冲信号;所述第十三晶体管的源极分别与所述第十四晶体管的漏极及所述第四内部结点电连接;所述第十三晶体管的漏极与所述第三内部结点电连接;
所述第十四晶体管的源极用于接收第一低电平信号。
5.根据权利要求4所述的显示面板,其特征在于,每个所述GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十五晶体管和第十六晶体管,其中,
所述第十五晶体管的栅极与所述第十六晶体管的栅极电连接,形成第九内部结点,所述第十五晶体管的源极与所述第三内部结点电连接,所述第十五晶体管的漏极分别与所述第十六晶体管的源极及所述第四内部结点电连接;
所述第十六晶体管的漏极用于接收所述第一低电平信号。
6.根据权利要求5所述的显示面板,其特征在于,所述下拉单元包括第二下拉单元,所述第二下拉单元包括第十七晶体管和第十八晶体管,其中,
所述第十七晶体管的栅极与所述第十八晶体管的栅极电连接,用于接收第N+4级级传信号;所述第十七晶体管的源极分别与所述第十八晶体管的漏极及所述第四内部结点电连接,所述第十七晶体管的漏极与所述第三内部结点电连接;
所述第十八晶体管的源极用于接收所述第一低电平信号。
7.根据权利要求5所述的显示面板,其特征在于,每个所述GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十九晶体管、第二十晶体管、第二十一晶体管及第二十二晶体管,其中,
所述第十九晶体管的栅极与所述第九内部结点电连接,所述第十九晶体管的源极用于接收第一低电平信号,所述第十九晶体管的漏极与所述第五内部结点电连接;
所述第二十晶体管的栅极与所述第九内部结点电连接,所述第二十晶体管的源极用于接收第二低电平信号,所述第二十晶体管的漏极与所述第六内部结点电连接;
所述第二十一晶体管的栅极与所述第九内部结点电连接,所述第二十一晶体管的源极用于接收所述第二低电平信号,所述第二十一晶体管的漏极与所述第七内部结点电连接;
所述第二十二晶体管的栅极与所述第九内部结点电连接,所述第二十二晶体管的源极用于接收所述第二低电平信号,所述第二十二晶体管的漏极与所述第八内部结点电连接。
8.根据权利要求5所述的显示面板,其特征在于,所述下拉单元包括第三下拉单元,所述第三下拉单元包括第二十三晶体管及第二十四晶体管,其中,
所述第二十三晶体管的栅极用于接收所述复位信号,所述第二十三晶体管的源极与所述第二十四晶体管的漏极电连接,所述第二十三晶体管的漏极与所述第九内部结点电连接;
所述第二十四晶体管的栅极与所述第二内部结点电连接,所述第二十四晶体管的源极用于接收所述第一低电平信号。
9.一种显示终端,其特征在于,所述显示终端包括终端主体和如权利要求1至8中任一项权利要求所述的显示面板,所述终端主体与所述显示面板相连接。
CN202111079300.XA 2021-09-15 2021-09-15 显示面板及显示终端 Active CN113808533B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111079300.XA CN113808533B (zh) 2021-09-15 2021-09-15 显示面板及显示终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111079300.XA CN113808533B (zh) 2021-09-15 2021-09-15 显示面板及显示终端

Publications (2)

Publication Number Publication Date
CN113808533A CN113808533A (zh) 2021-12-17
CN113808533B true CN113808533B (zh) 2023-06-02

Family

ID=78941198

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111079300.XA Active CN113808533B (zh) 2021-09-15 2021-09-15 显示面板及显示终端

Country Status (1)

Country Link
CN (1) CN113808533B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114495793B (zh) * 2022-02-14 2023-08-22 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103413524B (zh) * 2013-07-31 2015-06-17 京东方科技集团股份有限公司 有机发光二极管像素电路及其驱动方法、显示装置
CN105096811B (zh) * 2015-09-23 2017-12-08 京东方科技集团股份有限公司 Goa单元、栅极驱动电路及显示装置
CN105118465B (zh) * 2015-09-23 2018-01-30 深圳市华星光电技术有限公司 一种goa电路及其驱动方法、液晶显示器
CN109215557A (zh) * 2018-10-18 2019-01-15 深圳市华星光电技术有限公司 Goa驱动电路及显示面板
CN111192550B (zh) * 2020-02-26 2021-05-07 深圳市华星光电半导体显示技术有限公司 Goa电路和显示面板
CN112863447A (zh) * 2021-01-11 2021-05-28 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Also Published As

Publication number Publication date
CN113808533A (zh) 2021-12-17

Similar Documents

Publication Publication Date Title
US11270654B2 (en) Pixel circuit, display panel, and method for driving pixel circuit
EP3929993B1 (en) Display panel and drive method therefor, and display apparatus
CN106782327B (zh) 像素电路及其驱动方法、阵列基板、显示面板和显示装置
US11398179B2 (en) Shift register unit, gate drive circuit and driving method thereof, and display device
CN113808534B (zh) 显示面板及显示终端
US8780102B2 (en) Pixel, display device, and driving method thereof
CN113299230B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
US8599117B2 (en) Emission control driver and organic light emitting display device using the same
KR101857808B1 (ko) 스캔구동부와 이를 이용한 유기전계발광표시장치
US20080246698A1 (en) Organic light emitting display device and driving method thereof
US6914388B2 (en) Organic light emitting diode display device driving apparatus and driving method thereof
CN112992070B (zh) 像素电路及其驱动方法、显示面板及显示装置
US11763744B2 (en) Pixel driving circuit and method for controlling the same, and display apparatus
CN107358902B (zh) 显示面板驱动器、显示装置及驱动显示面板的方法
CN111292664B (zh) 栅极驱动电路、显示面板及其显示方法
KR20170047633A (ko) 스캔 구동부, 표시장치 및 이의 구동방법
US20100006783A1 (en) Light emitting diode display device
CN111179849B (zh) 控制单元、控制电路、显示装置及其控制方法
CN111415612A (zh) 显示面板的扫描电路、显示面板及显示装置
CN110060616B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
CN113808533B (zh) 显示面板及显示终端
CN110322827B (zh) 一种显示面板的数字驱动方法和显示面板
CN113066422A (zh) 扫描与发光驱动电路、扫描与发光驱动系统、显示面板
CN112289258B (zh) 像素电路的驱动方法、像素电路和显示面板
CN113066432A (zh) Goa电路及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant