CN111105763A - Goa电路及显示面板 - Google Patents
Goa电路及显示面板 Download PDFInfo
- Publication number
- CN111105763A CN111105763A CN201911320660.7A CN201911320660A CN111105763A CN 111105763 A CN111105763 A CN 111105763A CN 201911320660 A CN201911320660 A CN 201911320660A CN 111105763 A CN111105763 A CN 111105763A
- Authority
- CN
- China
- Prior art keywords
- pull
- signal
- module
- switch tube
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Abstract
一种GOA电路及显示面板,包括多个级联的GOA单元,第n级GOA单元包括:上拉控制模块、下拉控制模块、上拉模块、下拉模块、下拉保持模块、自举电容以及信号传输模块;上拉控制模块包括四个开关管,即第一开关管、第二开关管、第三开关管和第四开关管,当第n‑4级级传信号STn‑4为高电位,本级扫描信号Gn为低电位时,输出稳定的上拉控制信号;当第n级级传信号STn为高电位时,第三开关管也导通,第一开关管、第二开关管和第三开关管内的残存电荷从第四开关管的输出端释放,避免残存电荷影响各个开关管的性能;有益效果为:在上拉控制模块中增设一个开关管,通过开关管释放上拉控制模块中的残存电荷,不影响开光管的性能同时使GOA电路的电性更稳定。
Description
技术领域
本申请涉及显示领域,特别是涉及一种GOA电路及显示面板。
背景技术
现有的液晶显示面板的GOA(Gate Driver on Array,集成栅极驱动电路)电路中包括多个模块,其中的上拉控制模块一般用于输出稳定的上拉控制信号,以保证整个GOA电路的稳定。但现有的上拉控制模块中,一般还存在着开关管的残存电荷无法释放,影响所述开关管的阈值电压,进而影响所述开关管的性能和整个GOA电路的稳定性的问题。
因此,现有的GOA电路及显示面板技术中,还存在着上拉控制模块中的开关管内存在残存电荷无法释放,影响开关管的电性和整个GOA电路的稳定性的问题,急需改进。
发明内容
本申请涉及一种GOA电路及显示面板,用于解决现有技术中存在着上拉控制模块中开关管内存在残存电荷无法释放,影响开关管的电性和功能的问题。
为解决上述问题,本申请提供的技术方案如下:
本申请提供的一种GOA电路,包括多个级联的GOA单元,第n级GOA单元包括:上拉控制模块、下拉控制模块、上拉模块、下拉模块、下拉保持模块、自举电容以及信号传输模块;其中,
所述上拉控制模块包括四个开关管,即第一开关管、第二开关管、第三开关管和第四开关管,当第n-4级级传信号STn-4为高电位,本级扫描信号Gn为低电位时,输出稳定的上拉控制信号;当第n级级传信号STn为高电位时,所述第三开关管也导通,所述第一开关管、所述第二开关管和所述第三开关管内的残存电荷从所述第四开关管的输出端释放,避免残存电荷影响各个所述开关管的性能。
根据本申请提供的一实施例,所述第一开关管与所述第二开关管串联,且所述第一开关管的控制端与所述第二开关管的控制端电性连接所述第n-4级级传信号STn-4;所述第三开关管的控制端电性连接第n+4级级传信号STn+4,所述第三开关管的输出端电性连接低电平信号VSS。
根据本申请提供的一实施例,所述第一开关管的输出端、所述第二开关管的输入端、所述第三开关管的输入端与所述第四开关管的输出端电性连接于Mn点,所述第四开关管的输入端电性连接所述第n级级传信号STn,所述第四开关管的输入端电性连接所述本级扫描信号Gn。
根据本申请提供的一实施例,当第n-4级级传信号STn-4为高电位,本级扫描信号Gn为低电位时,所述第一开关管和所述第二开关管导通,输出稳定的上拉控制信号并对Qn点进行充电,Qn点、Mn点高电位。
根据本申请提供的一实施例,当Qn点和时钟信号处于高电位,所述第n级级传信号STn为高电位,本级扫描信号Gn通过上拉模块获得高电位,所述第n-4级级传信号STn-4为低电位时,所述第一开关管和所述第二开关管关闭,所述第三开关管导通,所述本级扫描信号Gn也传至Mn点,第n+4级级传信号STn+4得电变为高电位,所述第一开关管、所述第二开关管和所述第三开关管内获得的电荷从所述第四开关管的输出端释放。
根据本申请提供的一实施例,所述自举电容一端电性连接所述上拉模块,另一端电性连接所述本级扫描信号Gn。
根据本申请提供的一实施例,所述上拉模块一端电性连接所述时钟信号,另一端电性连接所述下拉模块;所述下拉模块一端电性连接所述上拉模块,另一端电性连接所述低电平信号VSS,并输出第n+4级扫描信号Gn+4。
根据本申请提供的一实施例,所述信号传输模块一端电性连接所述时钟信号,另一端电性连接所述低电平信号VSS,并输出所述第n级级传信号STn控制所述第三薄膜晶体管或是场效应晶体管;所述下拉保持模块一端电性连接所述第二薄膜晶体管或是场效应晶体管的输出端,另一端电性连接所述低电平信号VSS。
根据本申请提供的一实施例,所述第一开关管、所述第二开关管、所述第三开关管以及所述第四开关管均为薄膜晶体管或是场效应晶体管。
本申请还提供一种显示面板,包括上述所有的所述GOA电路的特点。
与现有技术相比,本申请提供的GOA电路及显示面板的有益效果为:
本申请提供的GOA电路及显示面板,在所述上拉控制模块中增设一个开关管,通过所述开关管释放所述上拉控制模块中的残存电荷,在不影响所述开关管性能的情况下使得所述上拉控制模块稳定的输出上拉控制信号,使所述GOA电路的电性更稳定。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的GOA电路的结构示意图。
图2为本申请实施例提供的GOA电路中的一种GOA单元的电路示意图。
图3为本申请实施例提供的GOA电路中的另一种GOA单元的电路示意图。
图4为本申请实施例提供的GOA电路中GOA单元的时序信号图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
本申请提供一种GOA电路及显示面板,具体参阅图1-图4。
本申请所有实施例中采用的开关管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的开关管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分开关管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定开关晶体管的中间端为栅极、信号输入端为源极、输出端为漏极。此外本申请实施例所采用的开关管均为N型晶体管或P型晶体管,其中,N型晶体管为在栅极为高电平时导通,在栅极为低电平时截止;P型晶体管为在栅极为低电平时导通,在栅极为高电平时截止。
参阅图1,图1为本申请实施例提供的GOA电路的结构示意图。本申请实施例提供的GOA电路包括多级级联的GOA单元。每一级GOA单元均用于输出一扫描信号以及一级传信号。其中,当该GOA电路工作时,第一级GOA单元接入起始信号STV,随后,第四级GOA单元、第七级GOA单元,……,最后一级GOA单元依次级传启动。
参阅图2,所述GOA电路包括:上拉控制模块11、上拉模块12、自举电容13、信号传输模块14、下拉模块15以及下拉保持模块16。
具体地,所述上拉控制模块11接入第n-4级级传信号ST(n-4)以及本级扫描信号Gn,并输出上拉控制信号至第一节点Qn,用于根据所述第n-4级级传信号ST(n-4)以及所述本级扫描信号Gn控制所述第一节点Qn的电位。
具体地,所述上拉模块12接入本级时钟信号CKn,并电性连接于所述第一节点Qn,用于在第一节点Qn的电位控制下输出本级扫描信号Gn。
具体地,所述自举电容13的第一端电性连接于第一节点Qn,自举电容13的第二端电性连接于本级扫描信号Gn。
具体地,所述信号传输模块14接入本级时钟信号CKn,并电性连接于所述第一节点Qn,用于在所述第一节点Qn的电位控制下输出所述本级级传信号STn。
具体地,所述下拉模块15接入第n+4级扫描信号G(n+4)以及参考低电平信号VSS,并电性连接于所述第一节点Qn以及所述本级扫描信号Gn,用于在所述第n+4级扫描信号G(n+4)的控制下将第一节点Qn的电位以及所述本级扫描信号Gn下拉至参考低电平信号VSS的电位。
具体地,所述下拉保持模块16接入本级时钟信号CKn和参考低电平信号VSS,并电性连接于所述第一节点Qn和第二节点Pn,用于根据所述本级时钟信号CKn和参考低电平信号VSS维持第一节点Qn的电位,并去除下拉保持模块16残存的电荷。
在一些实施例中,所述上拉控制模块11包括第一开关管T11-a、第二开关管T11-b和第三开关管T11-c;所述第一开关管T11-a和所述第二开关管T11-b的控制端电性连接于所述第n-4级级传信号ST(n-4),所述第二开关管T11-b的输出端电性连接于所述第一节点Qn,所述第三开关管T11-c的控制端电性连接于所述第一节点Qn,所述第三开关管T11-c的输入端电性连接于所述本级扫描信号Gn,所述第一开关管T11-a的输出端、所述第二开关管T11-b的输入端与所述第三开关管T11-c的输出端电性连接于所述第三节点Mn。
具体地,当所述第n-4级的级传信号STn-4为高电位,所述本级扫描信号Gn为低电位时,所述第一开关管T11-a和所述第二开关管T11-b打开,所述第n-4级的级传信号STn-4的高电位顺着所述第一开关管T11-a和所述第二开关管T11-b传递给所述第一节点Qn点,此时,所述第一节点Qn预充,为高电位,所述第一节点Qn的高电位将所述第三开关管T11-c打开,所述本级扫描信号Gn仍为较低电位,所述第三节点Mn点的电荷传递至所述本级扫描信号Gn;当所述第n-4级的级传信号STn-4为低电位时,所述第一节点Qn仍为高电位,所述时钟信号CKn也为高电位,所述本级扫描信号Gn通过所述上拉模块12获得高电位,而此时,所述第一开关管T11-a和所述第二开关管T11-b关闭,所述第三开关管T11-c打开,所述本级扫描信号Gn为低电位,所述第一节点Qn也为低电位,所述第n-4级的级传信号STn-4仍然低电位,所述第一开关管T11-a、所述第二开关管T11-b及所述第三开关管T11-c都是关闭状态,但这样所述第三节点Mn的高电位无法释放掉,就会对与其相接的开关管造成影响,恶化其电性,影响其相应的功能。
参见图3,为本申请实施例提供的GOA电路的结构示意图。本申请实施例提供的GOA电路包括多个级联的GOA单元,第n级GOA单元包括上拉控制模块21、上拉模块22、自举电容23、信号传输模块24、下拉模块25和下拉保持模块26。其中,n>4。
所述上拉控制模块21在所述第n-4级级传信号ST(n-4)处于高电位时,所述第一开关管T21-a和所述第二开关管T21-b导通,输出稳定的所述上拉控制信号Qn。所述上拉控制信号Qn可以用于控制所述上拉模块22的开启和关闭。
所述上拉控制模块21的输出端电性连接所述上拉模块22,根据所述上拉控制信号Qn和所述本级时钟信号CKn,输出所述本级扫描信号Gn。
进一步地,所述上拉控制模块21输出的所述上拉控制信号Qn输入至所述上拉模块22,同时所述上拉模块22输入所述本级时钟信号CKn,使所述上拉模块22根据所述上拉控制信号Qn将输入的所述本级时钟信号CKn输出为所述本级扫描信号Gn。
所述自举电容23与所述上拉控制模块21的输出端连接,用于在所述本级扫描信号Gn输出期间,将所述上拉控制信号Qn维持在高电位。
进一步地,所述自举电容23的一端电性连接所述上拉控制信号Qn,所述自举电容23的另一端电性连接所述本级扫描信号Gn。
所述信号传输模块24用于根据所述本级时钟信号CKn和参考低电平信号VSS,输出所述本级级传信号STn。
进一步地,所述信号传输模块24输入所述本级时钟信号CKn,并根据所述参考低电平信号VSS,利用所述本级时钟信号CKn输出所述本级级传信号STn。
所述下拉模块25分别与所述上拉控制模块21的输出端、所述上拉模块22的输出端连接,用于根据所述本级扫描信号Gn和第n+4级扫描信号G(n+4),将所述上拉控制信号Qn下拉至所述参考低电平信号VSS。
所述下拉保持模块26分别与所述下拉模块25、所述上拉控制模块21的控制端连接,用于将所述上拉控制信号Qn维持在低电位。
进一步地,所述下拉保持模块26接入所述上拉控制信号至所述第一节点Qn,输出信号至第二节点Pn,并将所述第二节点Pn的信号传输至所述下拉模块25。当所述上拉控制信号为低电位时,所述第二节点Pn为高电位,所述下拉模块25中的开关管导通,下拉并将所述上拉控制信号维持在低电位。
进一步地,所述上拉控制模块21包括第一开关管T21-a、第二开关管T21-b、第三开关管T21-c和第四开关管T21-d,所述第一开关管T21-a的输出端、所述第二开关管T21-b的输入端、所述第三开关管T21-c的输出端与所述第四开关管T21-d的输入端电性连接于所述第三节点Mn;所述第一开关管T21-a和所述第二开关管T21-b的控制端电性连接第n-4级级传信号ST(n-4),所述第三开关管T21-c的控制端电性连接所述本级级传信号STn,所述第三开关管T21-c的输入端电性连接所述本级扫描信号Gn,所述第四开关管T21-d的控制端电性连接所述第n+4级级传信号ST(n+4),所述第四开关管T21-d的输出端电性连接所述参考低电平信号VSS。
进一步地,所述上拉控制模块21具体用于在所述第n-4级级传信号ST(n-4)处于高电位时,导通所述第一开关管和所述第二开光管,以输出所述上拉控制信号;当所述上拉控制信号输入至所述上拉模块22,同时所述本级时钟信号CKn也输出至所述上拉模块22,所述上拉模块22根据所述上拉控制信号和所述本级时钟信号CKn输出所述本级扫描信号Gn;当所述本级级传信号STn处于高电位时,所述第三开关管T21-c导通,所述本级扫描信号Gn的信号流至所述Mn点;当所述第n+4级级传信号ST(n+4)处于高电位时,所述第四开关管T21-d导通,所述第一开关管T21-a、所述第二开关管T21-b和所述第三开关管T21-c中的残存电荷从所述第四开关管T21-d的输出端释放至所述参考低电平信号VSS,并根据输出的所述上拉控制信号调整所述第一开关管T21-a、所述第二开关管T21-b和所述第三开关管T21-c的导通电压,以输出稳定的所述上拉控制信号。
进一步地,所述上拉控制模块21的导通具体是指所述第一开关管T21-a和所述第二开关管T21-b的导通,所述第一开关管T21-a和所述第二开关管T21-b导通后输出所述上拉控制信号,此时输出的所述上拉控制信号的电位过高,电性不稳定,因此调整所述第一开关管T21-a和所述第二开关管T21-b的控制端输入的电压,进而调整所述第一开关管T21-a和所述第二开关管T21-b输出的所述上拉控制信号的电压,使所述上拉控制信号处于稳定高电位。
进一步地,所述上拉控制模块21还包括第三开关管T21-c;
所述上拉控制模块21在所述第n-4级级传信号ST(n-4)处于高电位时,导通所述第一开关管T21-b,以输出高电位的上拉控制信号;在所述上拉控制信号位于高电位时,导通所述第三开关管T21-c,以降低所述第一开关管T21-a的导通电压,输出稳定的上拉控制信号。
参阅图3,所述第n-4级级传信号ST(n-4)与所述本级级传信号STn相差半个周期,即所述本级级传信号STn延后于所述第n-4级级传信号ST(n-4)半个周期;所述第n-4级扫描信号G(n-4)与所述本级扫描信号Gn相差半个周期,即所述本级扫描信号Gn延后于所述第n-4级扫描信号G(n-4)半个周期。当输入的第n-4级级传信号ST(n-4)位于高电位时,所述第一开关管T21-a和所述第二开关管T21-b导通,所述第n-4级级传信号ST(n-4)的高电位通过所述第一节点Qn传递给所述上拉模块12,使得所述第一开关管T11-b导通,进而所述上拉控制模块21输出高电位的所述上拉控制信号。当所述上拉控制信号为高电位时,所述上拉模块12在所述时钟信号CKn的作用下使得所述本级扫描信号Gn输出高电位,当所述本级级传信号STn为高电位时,所述第三开关管T21-c导通,反馈给所述第一开关管T21-a和所述第二开关管T21-b,电流由所述第三开关管T21-c的输入端流至所述第三开关管T21-c的输出端,即所述第三节点Mn。当第二开关管T21-a和第三开关管T21-c都导通时,通过电压配比,输入至第一开关管T21-a的导通电压减小但仍能够导通第一开关管T21-a,从而使第一开关管T21-a受到较小的电流应力,输出稳定的上拉控制信号。
具体地,所述第一开关管T21-a和所述第二开关管T21-b的控制端电性连接所述第n-4级级传信号ST(n-4),所述第一开关管T21-a的输入端也电性连接所述第n-4级级传信号ST(n-4),所述第二开关管T21-b的输出端输出所述上拉控制信号。
因此,本申请通过在所述上拉控制模块中增设一个开关管,通过所述开关管释放所述上拉控制模块中的残存电荷,在不影响所述开关管性能的情况下使得所述上拉控制模块稳定的输出上拉控制信号,使所述GOA电路的电性更稳定。
以上对本申请实施例所提供的一种GOA电路及显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (10)
1.一种GOA电路,其特征在于,包括多个级联的GOA单元,第n级GOA单元包括:上拉控制模块、下拉控制模块、上拉模块、下拉模块、下拉保持模块、自举电容以及信号传输模块;其中,
所述上拉控制模块包括四个开关管,即第一开关管、第二开关管、第三开关管和第四开关管,当第n-4级级传信号STn-4为高电位,本级扫描信号Gn为低电位时,输出稳定的上拉控制信号;当第n级级传信号STn为高电位时,所述第三开关管也导通,所述第一开关管、所述第二开关管和所述第三开关管内的残存电荷从所述第四开关管的输出端释放,避免残存电荷影响各个所述开关管的性能。
2.根据权利要求1所述的GOA电路,其特征在于,所述第一开关管与所述第二开关管串联,且所述第一开关管的控制端与所述第二开关管的控制端电性连接所述第n-4级级传信号STn-4;所述第三开关管的控制端电性连接第n+4级级传信号STn+4,所述第三开关管的输出端电性连接低电平信号VSS。
3.根据权利要求1所述的GOA电路,其特征在于,所述第一开关管的输出端、所述第二开关管的输入端、所述第三开关管的输入端与所述第四开关管的输出端电性连接于Mn点,所述第四开关管的输入端电性连接所述第n级级传信号STn,所述第四开关管的输入端电性连接所述本级扫描信号Gn。
4.根据权利要求1所述的GOA电路,其特征在于,当第n-4级级传信号STn-4为高电位,本级扫描信号Gn为低电位时,所述第一开关管和所述第二开关管导通,输出稳定的上拉控制信号并对Qn点进行充电,Qn点、Mn点高电位。
5.根据权利要求4所述的GOA电路,其特征在于,当Qn点和时钟信号处于高电位,所述第n级级传信号STn为高电位,本级扫描信号Gn通过上拉模块获得高电位,所述第n-4级级传信号STn-4为低电位时,所述第一开关管和所述第二开关管关闭,所述第三开关管导通,所述本级扫描信号Gn也传至Mn点,第n+4级级传信号STn+4得电变为高电位,所述第一开关管、所述第二开关管和所述第三开关管内获得的电荷从所述第四开关管的输出端释放。
6.根据权利要求1所述的GOA电路,其特征在于,所述自举电容一端电性连接所述上拉模块,另一端电性连接所述本级扫描信号Gn。
7.根据权利要求1所述的GOA电路,其特征在于,所述上拉模块一端电性连接所述时钟信号,另一端电性连接所述下拉模块;所述下拉模块一端电性连接所述上拉模块,另一端电性连接所述低电平信号VSS,并输出第n+4级扫描信号Gn+4。
8.根据权利要求1所述的GOA电路,其特征在于,所述信号传输模块一端电性连接所述时钟信号,另一端电性连接所述低电平信号VSS,并输出所述第n级级传信号STn控制所述第三薄膜晶体管或是场效应晶体管;所述下拉保持模块一端电性连接所述第二薄膜晶体管或是场效应晶体管的输出端,另一端电性连接所述低电平信号VSS。
9.根据权利要求1所述的GOA电路,其特征在于,所述第一开关管、所述第二开关管、所述第三开关管以及所述第四开关管为薄膜晶体管或是场效应晶体管。
10.一种显示面板,其特征在于,包括权利要求1-9任一项所述的GOA电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911320660.7A CN111105763A (zh) | 2019-12-19 | 2019-12-19 | Goa电路及显示面板 |
PCT/CN2019/128933 WO2021120281A1 (zh) | 2019-12-19 | 2019-12-27 | Goa电路及显示面板 |
US16/627,774 US10984696B1 (en) | 2019-12-19 | 2019-12-27 | Gate on array circuit and display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911320660.7A CN111105763A (zh) | 2019-12-19 | 2019-12-19 | Goa电路及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111105763A true CN111105763A (zh) | 2020-05-05 |
Family
ID=70423102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911320660.7A Pending CN111105763A (zh) | 2019-12-19 | 2019-12-19 | Goa电路及显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN111105763A (zh) |
WO (1) | WO2021120281A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113506543A (zh) * | 2021-06-09 | 2021-10-15 | 深圳职业技术学院 | 一种利于窄边框的goa电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106128409A (zh) * | 2016-09-21 | 2016-11-16 | 深圳市华星光电技术有限公司 | 扫描驱动电路及显示装置 |
CN207381069U (zh) * | 2017-11-20 | 2018-05-18 | 京东方科技集团股份有限公司 | 一种移位寄存器电路及相关装置 |
CN207409262U (zh) * | 2017-11-09 | 2018-05-25 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN108172157A (zh) * | 2017-11-24 | 2018-06-15 | 南京中电熊猫平板显示科技有限公司 | 一种显示装置及其驱动方法 |
KR20190079189A (ko) * | 2017-12-27 | 2019-07-05 | 엘지디스플레이 주식회사 | 스캔 구동부와 이를 포함한 표시장치 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8957882B2 (en) * | 2010-12-02 | 2015-02-17 | Samsung Display Co., Ltd. | Gate drive circuit and display apparatus having the same |
CN104091577B (zh) * | 2014-07-15 | 2016-03-09 | 深圳市华星光电技术有限公司 | 应用于2d-3d信号设置的栅极驱动电路 |
CN106683631B (zh) * | 2016-12-30 | 2018-06-22 | 深圳市华星光电技术有限公司 | 一种igzo薄膜晶体管的goa电路及显示装置 |
CN106486078B (zh) * | 2016-12-30 | 2019-05-03 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路、驱动电路及显示装置 |
CN106898290B (zh) * | 2017-04-21 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动电路 |
CN107808650B (zh) * | 2017-11-07 | 2023-08-01 | 深圳市华星光电半导体显示技术有限公司 | Goa电路 |
CN107657983B (zh) * | 2017-11-09 | 2024-03-26 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
-
2019
- 2019-12-19 CN CN201911320660.7A patent/CN111105763A/zh active Pending
- 2019-12-27 WO PCT/CN2019/128933 patent/WO2021120281A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106128409A (zh) * | 2016-09-21 | 2016-11-16 | 深圳市华星光电技术有限公司 | 扫描驱动电路及显示装置 |
CN207409262U (zh) * | 2017-11-09 | 2018-05-25 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN207381069U (zh) * | 2017-11-20 | 2018-05-18 | 京东方科技集团股份有限公司 | 一种移位寄存器电路及相关装置 |
CN108172157A (zh) * | 2017-11-24 | 2018-06-15 | 南京中电熊猫平板显示科技有限公司 | 一种显示装置及其驱动方法 |
KR20190079189A (ko) * | 2017-12-27 | 2019-07-05 | 엘지디스플레이 주식회사 | 스캔 구동부와 이를 포함한 표시장치 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113506543A (zh) * | 2021-06-09 | 2021-10-15 | 深圳职业技术学院 | 一种利于窄边框的goa电路 |
Also Published As
Publication number | Publication date |
---|---|
WO2021120281A1 (zh) | 2021-06-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11756492B2 (en) | Display panel, shift register circuit and driving method thereof | |
US10573245B2 (en) | Shift register unit using a bootstrap effect and driving method thereof, shift register and display device | |
CN108877716B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
US9947281B2 (en) | Shift register unit, gate drive device and display device | |
CN106887217B (zh) | 移位寄存器单元及其控制方法、栅极驱动电路、显示装置 | |
US10403228B2 (en) | Shift register unit, shift register, display panel and display device | |
US20180211606A1 (en) | Shift register circuit and driving method therefor, gate line driving circuit and array substrate | |
US10706947B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
US11640778B2 (en) | GOA circuit | |
CN109710113B (zh) | 栅极驱动单元、栅极驱动电路及其驱动方法、显示装置 | |
US10255985B2 (en) | Supplement resetting module, gate driver circuit and display device | |
US11069272B2 (en) | Shift register, gate drive circuit, display panel, and driving method | |
WO2016078143A1 (zh) | 一种移位寄存器单元、栅极驱动电路及显示装置 | |
CN108109593B (zh) | 栅极驱动电路以及显示装置 | |
US10984696B1 (en) | Gate on array circuit and display panel | |
US11367469B2 (en) | Shift register unit circuit and driving method, shift register, gate drive circuit, and display apparatus | |
CN113257205B (zh) | 一种栅极驱动电路及显示面板 | |
CN111105763A (zh) | Goa电路及显示面板 | |
US11170681B2 (en) | Gate driving circuit, driving method thereof, gate driver, display panel and display apparatus | |
CN111627372B (zh) | 一种移位寄存器及其电路、显示面板和电子设备 | |
US11355044B2 (en) | GOA circuit and display panel | |
CN110930918B (zh) | Goa电路以及显示面板 | |
CN111681589A (zh) | Goa电路及显示面板 | |
CN112102768A (zh) | Goa电路及显示面板 | |
CN106847211B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200505 |