CN113472341A - 一种控制电路 - Google Patents

一种控制电路 Download PDF

Info

Publication number
CN113472341A
CN113472341A CN202010241669.5A CN202010241669A CN113472341A CN 113472341 A CN113472341 A CN 113472341A CN 202010241669 A CN202010241669 A CN 202010241669A CN 113472341 A CN113472341 A CN 113472341A
Authority
CN
China
Prior art keywords
signal
circuit
ldo
reset
wake
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010241669.5A
Other languages
English (en)
Other versions
CN113472341B (zh
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tifang Technology Co ltd
Original Assignee
Shanghai Tifang Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tifang Technology Co ltd filed Critical Shanghai Tifang Technology Co ltd
Priority to CN202010241669.5A priority Critical patent/CN113472341B/zh
Publication of CN113472341A publication Critical patent/CN113472341A/zh
Application granted granted Critical
Publication of CN113472341B publication Critical patent/CN113472341B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种控制电路,包括:触发器、LDO和唤醒控制模块;唤醒控制模块接收外部的唤醒信号,向触发器输出启动信号,唤醒信号有效时,启动信号有效;触发器接收启动信号,向LDO输出使能信号,启动信号有效时,使能信号有效;LDO接收使能信号,向主电路输出电源电压,使能信号从无效变为有效时,LDO打开,建立电源电压并向主电路供电。本发明公开的控制电路,可以通过外部的唤醒信号打开LDO,以使主电路上电。

Description

一种控制电路
技术领域
本发明涉及电子领域,尤指一种控制电路。
背景技术
主电路供电时,通常采用的方法是在电源的输入端加入线性稳压器(low dropoutregulator,简称LDO),由于LDO具有设定的稳压电压,因此通过LDO的开通或断开可以实现向主电路提供稳压电压。
目前只能通过外部的复位输入信号实现LDO和主电路的上电复位,不具有唤醒功能。
发明内容
本申请实施例提供了一种控制电路,包括:触发器、LDO和唤醒控制模块;
所述唤醒控制模块接收外部的唤醒信号,向所述触发器输出启动信号,所述唤醒信号有效时,所述启动信号有效;
所述触发器接收所述启动信号,向所述LDO输出使能信号,所述启动信号有效时,所述使能信号有效;
LDO接收所述使能信号,向主电路输出电源电压,所述使能信号从无效变为有效时,LDO打开,建立电源电压并向主电路供电。
本申请至少一实施例提供的控制电路,与现有技术相比,具有以下有益效果:可以置外部的唤醒信号有效,通过唤醒控制模块和触发器打开LDO,以使主电路上电,从而唤醒主电路。
本申请的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请而了解。本申请的其他优点可通过在说明书以及附图中所描述的方案来实现和获得。
附图说明
附图用来提供对本申请技术方案的理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本申请的技术方案,并不构成对本申请技术方案的限制。
图1为本发明一示例性实施例提供的控制电路的结构示意图;
图2为本发明一示例性实施例提供的控制电路的结构示意图;
图3为本发明一示例性实施例提供的控制电路的结构示意图;
图4为本发明实施例提供的关断控制模块的结构示意图;
图5为本发明实施例提供的电平下移电路的结构示意图;
图6为本发明实施例提供的电平上移电路的结构示意图;
图7为本发明实施例提供的JK触发器的结构示意图;
图8为本发明一示例性实施例提供的控制电路的结构示意图。
具体实施方式
本申请描述了多个实施例,但是该描述是示例性的,而不是限制性的,并且对于本领域的普通技术人员来说显而易见的是,在本申请所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在具体实施方式中进行了讨论,但是所公开的特征的许多其它组合方式也是可能的。除非特意加以限制的情况以外,任何实施例的任何特征或组件可以与任何其它实施例中的任何其他特征或组件结合使用,或可以替代任何其它实施例中的任何其他特征或组件。
本申请包括并设想了与本领域普通技术人员已知的特征和组件的组合。本申请已经公开的实施例、特征和组件也可以与任何常规特征或组件组合,以形成由权利要求限定的独特的发明方案。任何实施例的任何特征或组件也可以与来自其它发明方案的特征或组件组合,以形成另一个由权利要求限定的独特的发明方案。因此,应当理解,在本申请中示出和/或讨论的任何特征可以单独地或以任何适当的组合来实现。因此,除了根据所附权利要求及其等同替换所做的限制以外,实施例不受其它限制。此外,可以在所附权利要求的保护范围内进行各种修改和改变。
此外,在描述具有代表性的实施例时,说明书可能已经将方法和/或过程呈现为特定的步骤序列。然而,在该方法或过程不依赖于本文所述步骤的特定顺序的程度上,该方法或过程不应限于所述的特定顺序的步骤。如本领域普通技术人员将理解的,其它的步骤顺序也是可能的。因此,说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。此外,针对该方法和/或过程的权利要求不应限于按照所写顺序执行它们的步骤,本领域技术人员可以容易地理解,这些顺序可以变化,并且仍然保持在本申请实施例的精神和范围内。
本申请提供一种控制电路,用于实现对主电路的包括上电、复位和唤醒等功能的控制。其中,主电路可以是从线性稳压器(Low Dropout Regulator,简称LDO)获取电源的任意功能电路。该主电路可以是一独立的芯片,也可以与控制电路集成在一个芯片内,可以是数字电路,也可以是模拟电路,本实施例在此不进行限定和赘述。
图1为本发明一示例性实施例提供的控制电路的结构示意图,如图1所示,本发明实施例提供的控制电路可以包括:触发器11、线性稳压器(Low Dropout Regulator,简称LDO)12和唤醒控制模块13。
唤醒控制模块13接收外部的唤醒信号,向触发器11输出启动信号,唤醒信号有效时,启动信号有效。
触发器11接收启动信号,向LDO输出使能信号,启动信号有效时,使能信号有效;
LDO接收使能信号,向主电路14输出电源电压,使能信号从无效变为有效时,LDO打开,建立电源电压并向主电路供电。
本实施例中,外部的唤醒信号是来自主电路之外的,用于使主电路上电开机和/或复位的信号。外部的唤醒信号可以由与主电路交互的设备发出,同样,在一些应用场景中,外部设备也可以给主电路发送信息使其进入待机模式,主电路处于哪种状态可以由与该主电路交互的设备决定。
本实施例中,当主电路工作在待机模式下时,外部的设备可以将唤醒信号设置为无效状态;当主电路需要唤醒时,可以通过将唤醒信号设置为有效状态来唤醒主电路。在一示例中,主电路可以是数字电路,该数字电路可以为一芯片,LDO以及控制电路可以是独立的电路,也可以集成在该芯片中。
在实际应用中,通过外部的复位输入信号实现上电复位时,可以用硬件如复位(RESET)键实现,对于远程控制等情况操作不够方便。而本实施例中,在需要唤醒主电路时,比如主电路处于待机状态下,与主电路交互的外部设备可以发送唤醒信号,通过唤醒控制模块13和触发器11打开LDO,以使主电路上电,从而唤醒主电路。这种方式可以通过其他输入设备和软件来实现唤醒,更加方便。
在一示例性实施例中,与主电路交互的外部设备向唤醒控制模块13发送唤醒信号,并将该唤醒信号设置为有效,唤醒控制模块13在唤醒信号有效时,向触发器输出的启动信号随之有效,触发器输出有效,从而打开LDO,即LDO启动。LDO打开后建立电源电压,即输出稳定电压(比如1.2V电压),以向主电路供电,实现主电路的上电。
其中,除电源电压外,本实施例中的唤醒信号、启动信号和使能信号,以及下述实施例中的关断信号、关断控制信号和中间信号等其他信号均为电平信号。上述电平信号有效可以包括:电平信号为高电平时有效,或者电平信号为低电平时有效,或者电平信号为跳变沿信号时有效,电平信号具体是哪种电平有效,可以根据电平信号相应的逻辑电路而定,并不局限于某一固定的方式。
本发明实施例提供的控制电路,在外部的唤醒信号有效时,通过唤醒控制模块和触发器打开LDO,以使主电路上电,从而唤醒主电路。
在本发明一示例性实施例中,如图1所示,LDO还输出标志信号,其中,标志信号有效时表示LDO输出的电源电压已建立,标志信号无效时表示LDO闭合。
本实施例中,LDO打开后,还输出标志信号以表示LDO的输出电源电压是否建立(也即电源电压是否稳定),标志信号有效时表示LDO输出的电源电压已建立,标志信号无效时表示LDO闭合。其中,LDO输出的电源电压已建立可以是指LDO输出的电源电压达到额定电压的某个比例,例如90%。
本发明实施例提供的控制电路,LDO打开后,通过输出一用于表示LDO输出的电源电压是否建立的标志信号,一是可以防止LDO打开上电时其他信号(比如下述实施例中的关断信号)误关断LDO,确保工作时LDO一直开启;二是可以在LDO打开且电源电压建立后,才执行其他信号的功能操作(比如下述实施例中唤醒信号在标志信号有效时才执行复位功能),避免在LDO打开时就进行主电路的复位。
图2为本发明一示例性实施例提供的控制电路的结构示意图,如图2所示,在图1所示实施例的基础上,本发明实施例提供的控制电路还可以包括:复位控制模块15,复位控制模块15接收标志信号,向主电路输出复位信号,标志信号从无效变为有效时,复位信号从无效变为有效。
本实施例中,可以通过外部的唤醒信号实现主电路的复位功能,且在采用外部的唤醒信号实现复位时,只有在LDO建立电源电压后,复位信号才有效,以实现复位。
在一示例中,在外部的唤醒信号有效时,会开启LDO,LDO开启建立电源电压后,标志信号从无效变为有效。复位控制模块15接收标志信号,在LDO建立电源电压后,即标志信号从无效变为有效时,复位控制模块15输出到主电路的复位信号从无效变为有效,以使主电路重新启动。
本发明实施例提供的控制电路,可通过外部的唤醒信号实现上电和复位,且只有在LDO建立电源电压后,复位信号才有效,可以在电源电压达到额定电压的90%(即电源电压稳定)后,才进行复位,也即可在电源电压建立期间把主电路锁定在复位状态上,从而用于防止主电路在电源电压非常短暂地意外降低时发生复位。
图3为本发明一示例性实施例提供的控制电路的结构示意图,如图3所示,在上述实施例的基础上,唤醒控制电路13可以包括第一逻辑电路131和第二逻辑电路132;
第一逻辑电路131接收外部的唤醒信号和标志信号,向第二逻辑电路132输出中间信号,唤醒信号有效且标志信号无效时,中间信号为第一电平;唤醒信号无效或标志信号有效时,中间信号为第二电平;
第二逻辑电路132接收中间信号,向触发器11输出启动信号,中间信号为第一电平时,启动信号有效;中间信号为第二电平时,启动信号无效。
本实施例中,唤醒控制电路包括第一逻辑电路和第二逻辑电路,第一逻辑电路的输出端与第二逻辑电路的输入端连通,第一逻辑电路接收外部的唤醒信号和标志信号,输出中间信号,第二逻辑电路接收中间信号,向触发器输出启动信号。其具有如下效果:仅当LDO关闭、主电路进入待机模式的情况下,外部的唤醒信号才对LDO和主电路的状态产生影响,而LDO启动,标志信号有效时,外部的唤醒信号不影响上电过程,其可复用为其他功能的信号。
在一示例中,在LDO输出的电源电压建立,标志信号有效时,不论唤醒信号是否有效,第一逻辑电路输出的中间信号均为第二电平,外部的唤醒信号的电平状态不会对电路状态产生任何影响,此时该唤醒信号可以复用为其他功能的信号,提高电路的利用率。当关闭LDO使主电路待机后,可通过外部设备设置唤醒信号为无效,要将主电路从待机模式唤醒时,可通过外部设备设置唤醒信号为有效。上电开机时,标志信号无效,外部的唤醒信号有效,第一逻辑电路输出的中间信号为第一电平,第二逻辑电路输出的启动信号有效,触发器输出的使能信号有效,打开LDO。在LDO开启后,标志信号从无效变有效,第一逻辑电路输出的中间信号从第一电平变为第二电平,此时第二逻辑电路输出的启动信号变为无效,不再将使能信号限制在有效状态。而标志信号从无效变有效时,复位控制模块输出的复位信号从无效变为有效,从而重启主电路,执行复位流程。
其中,第一电平可以为高电平(即1),第二电平可以为低电平(即0),或者相反。
在一示例中,第一逻辑电路可以包括第一或非门,第一或非门的一输入端接收唤醒信号或唤醒信号的反相信号,第一或非门的另一输入端接收标志信号或标志信号的反相信号,第一或非门的输出端输出中间信号。通过第一或非门的输入接入唤醒信号和标志信号,可实现第一逻辑电路的上述功能。其中,第一或非门的输入端接收唤醒信号时,唤醒信号为低电平时有效,第一或非门的输入端接收唤醒信号的反相信号时,唤醒信号为高电平有效。
在一示例中,第二逻辑电路还接收电流源输出的指示信号和外部的复位输入信号,指示信号无效或复位输入信号有效时,启动信号有效;其中,指示信号无效表示电流未建立,指示信号有效表示电流已建立。本示例中,还可以通过电流源输出的指示信号或外部的复位输入信号实现LDO的开启或关断:在指示信号无效或复位输入信号有效时,第二逻辑电平输出的启动信号有效,触发器输出的使能信号有效,打开LDO。其中,电流源输出的指示信号表示电流是否建立,刚上电(电流未建立)时指示信号无效,如为第二电平;电流建立后指示信号有效,如为第一电平。
其中,外部的复位输入信号一般是接到印制电路板(Printed Circuit Board,简称PCB)的复位按键上,一般按一次复位键,复位输入信号有效持续的时间为10ms-20ms左右。正常工作时,外部的复位输入信号无效,外部的复位输入信号如通过PCB的复位按键有效则通过触发器使能LDO开启。
本示例中,可以通过外部的唤醒信号、外部的复位输入信号或电流源输出的指示信号等多个信号实现打开LDO,实现主电路的上电,实现主电路上电的多样性,避免单一信号上电时该信号对应的器件(比如PCB的复位按键、外部设备或电流源)损坏而无法实现上电的缺陷。
在一示例性实施例中,第二逻辑电路可以为非门、或非门或与非门。在第二逻辑电路的输入端只接收一个信号,即第一逻辑电路输出的中间信号时,第二逻辑电路可以为非门。在第二逻辑电路的输入端接多个信号时,第二逻辑电路可以为或非门或与非门。
在一示例中,第二逻辑电路的输入端只接收第一逻辑电路输出的中间信号时,非门的输入端与第一或非门的输出端连通,非门的输出端输出启动信号。在第一逻辑电路输出的中间信号为第一电平,即唤醒信号有效且标志信号无效时,非门输出的启动信号有效,触发器输出的使能信号有效。在第一逻辑电路输出的中间信号为第二电平,即唤醒信号无效或标志信号有效时,非门输出的启动信号无效,解除对使能信号有效的锁定,以使触发器的触发端接收的关断信号有效如出现跳变沿时,触发器输出的使能信号无效。
在一示例中,在第二逻辑电路的输入端同时接收第一逻辑电路输出的中间信号、复位输入信号和指示信号多个信号时,在第一逻辑电路输出的中间信号为第一电平或指示信号为无效或复位输入信号有效时,第二逻辑电路输出的启动信号有效,触发器输出的使能信号有效。在第一逻辑电路输出的中间信号为第二电平、指示信号有效,且复位输入信号无效时,第二逻辑电路输出的启动信号无效,解除对使能信号有效的锁定,以使触发器的触发端接收的关断信号有效如出现跳变沿时,触发器输出的使能信号无效。
以第二逻辑电路为第二或非门为例,第二或非门的第一输入端接收中间信号,第二或非门的第二输入端接收复位输入信号或复位输入信号的反相信号,第二或非门的第三输入端接收指示信号或指示信号的反相信号,第二或非门的输出端输出启动信号。在第二或非门的第二输入端接收复位输入信号时,复位输入信号高电平有效,在第二或非门的第二输入端接收复位输入信号的反相信号时,复位输入信号低电平有效。同理,在第二或非门的第三输入端接收指示信号时,指示信号低电平有效,在第二或非门的第二输入端接收指示信号的反相信号时,指示信号高电平有效。
其中,第二逻辑电路为与非门的实现原理与第二逻辑电路为第二或非门的实现原理类似,只是涉及的信号对应的电平状态不同,本实施例不再赘述。
在本发明一示例性实施例中,外部的复位输入信号还可以实现复位功能。如图3所示,复位控制模块15包括第一逻辑电路131和第三逻辑电路151;
第一逻辑电路131还向第三逻辑电路151输出中间信号;第三逻辑电路151接收外部的复位输入信号和中间信号,向主电路14输出复位信号,中间信号为第一电平时,复位信号无效;中间信号为第二电平且复位输入信号从有效变为无效时,复位信号从无效变为有效。
本实施例中,外部的复位输入信号可以连接至第三逻辑电路的一个输入端,在中间信号为第二电平且复位输入信号从有效变为无效时,第三逻辑电路输出的复位信号从无效变为有效,以使主电路复位重启。
第三逻辑电路可以包括门电路如非门、或非门或与非门,也可以包括门电路和用于实现主电路复位的功能电路。在第三逻辑电路的输入端只接一个信号,即第一逻辑电路输出的中间信号时,第三逻辑电路可以为非门。在第三逻辑电路的输入端接多个信号时,第三逻辑电路可以为或非门或与非门。
在一示例中,在第三逻辑电路的输入端只接收第一逻辑电路输出的中间信号时,非门的输入端与第一或非门的输出端连通,非门的输出端输出复位信号。在第一逻辑电路输出的中间信号为第一电平,即唤醒信号有效且标志信号无效时,非门输出的复位信号无效。在第一逻辑电路输出的中间信号从第一电平变为第二电平,即标志信号从无效变为有效时,非门输出的复位信号从无效变为有效,以使主电路重启上电。
在另一示例中,在第三逻辑电路的输入端同时接收第一逻辑电路输出的中间信号和复位输入信号多个信号时,在中间信号为第二电平且复位输入信号从有效变为无效,或者复位输入信号无效且中间信号从第一电平变为第二电平时,第三逻辑电路输出的复位信号从无效变为有效,以使主电路复位重启。在中间信号为第一电平时,第三逻辑电路输出的复位信号无效。
以第三逻辑电路的门电路为第三或非门为例,第三或非门的第一输入端接收中间信号,第三或非门的第二输入端接收复位输入信号或复位输入信号的反相信号,第三或非门的输出端输出复位信号或者上述功能电路的使能信号(该使能信号有效时,复位信号有效)。在第三或非门的第二输入端接收复位输入信号时,复位输入信号高电平有效,在第三或非门的第二输入端接收复位输入信号的反相信号时,复位输入信号低电平有效。
其中,第三逻辑电路的门电路为与非门的实现原理与第三逻辑电路为第三或非门的实现原理类似,只是涉及的信号对应的电平状态不同,本实施例不再赘述。
本实施例中,通过外部的唤醒信号和外部的复位输入信号均可以实现复位功能,而唤醒控制模块和复位控制模块可以复用一个模块(第一逻辑电路),可以简化电路,且减少元器件,以减少成本。
在本发明一示例性实施例中,如图2所示,本实施例提供的控制电路还可以包括:关断控制模块16,关断控制模块接收标志信号和关断控制信号,输出关断信号,标志信号有效且关断控制信号从无效变为有效时,关断信号有效;标志信号无效时,将关断信号锁定为无效;
触发器还接收关断信号,关断信号有效且启动信号无效时,使能信号无效。
本实施例中,还可以在工作过程中,由主电路输出关断控制信号,用于通过触发器关断LDO。在实际应用中,如果只通过关断控制信号来关断LDO,由于主电路未上电时,其输出的关断控制信号的状态不稳定,存在上电的过程中,关断控制信号变为有效而关断LDO的情况。
为了克服上述问题,本实施例通过设置关断控制模块,关断控制模块接收标志信号和关断控制信号,输出关断信号,标志信号有效且关断控制信号从无效变为有效时,关断信号有效,标志信号无效时,将关断信号锁定为无效,使得在上电的过程中,通过标志信号将用于关断LDO的信号(关断控制模块输出的关断信号)锁定为无效,从而避免上电的时候,关断LDO的信号有效而关断LDO的情况。
图4为本发明实施例提供的关断控制模块的结构示意图,如图4所示,关断控制模块包括:依次连接的与门、第二非门和第三非门,连接在标志信号en_ldo_dig和与门的输入端之间的电平上移电路LVL UP,及连接在第二非门的输出端、第三非门的输出端和关断信号en_ldo_dig_h之间的电平下移电路LVL DOWN。
本实施例中,主电路电路输出的en_ldo_dig输出至控制电路前会经过关断控制模块,该关断控制模块可以实现en_ldo_dig_h为低电平时,en_ldo_dig_h无效,且在LDO被关断时,en_ldo_dig_h被锁定为无效。其中,LDO输出的电源电压可以是1.2V的稳定电压。
图5为本发明实施例提供的电平下移电路的结构示意图,如图5所示,LVL DOWN电路可以由两个工作在1.2V电源域的反相器(非门)串联组成,其功能是将3V的高电平转换为1.2V的高电平。LVL DOWN电路的具体实现原理与现有技术相同,本实施例不再限定和赘述。
图6为本发明实施例提供的电平上移电路的结构示意图,如图6所示,LVL UP电路其主要完成对1.2V电源域信号升压至3.3V电源域的升压操作。LVL UP电路的具体实现原理与现有技术相同,本实施例不再限定和赘述。
可选的,关断控制模块中的与门、第二非门和第三非门可以分别并联一个二极管,用于电路保护。
在本发明一示例性实施例中,如图3所示,触发器可以为D触发器,关断信号连接到D触发器的触发端(图3中的CP端),启动信号连接到D触发器的清零端(图3中的CLR端)或复位端,使能信号连接到D触发器的输出端(图3中的Q端)或反相输出端(图3中的
Figure BDA0002432748000000111
端)。
其中,本实施例以使能信号连接到D触发器的
Figure BDA0002432748000000112
端为例,使能信号连接到D触发器的Q端与连接到
Figure BDA0002432748000000113
端的实现原理相同,仅是信号有效或无效的电平状态不同,本实施例在此不进行赘述。
具体的,D触发器的实现原理是:将预置位D端设置为1,在启动信号有效时,CLR=0,不论触发端为何种状态,都会使Q=0,
Figure BDA0002432748000000114
触发器输出的使能信号有效,打开LDO。在启动信号无效时,CLR=1时,在触发端连接的关断信号有效,即关断信号从低电平到高电平跳变时,将D端的状态1传递到Q端,此时Q=1,
Figure BDA0002432748000000115
触发器输出的使能信号无效,关断LDO。
其中,上述D触发器只是本发明实施例给出的一种具体实施方式,在实际应用中,还可以使用其他触发器实现相同的功能,比如JK触发器,图7为本发明实施例提供的JK触发器的结构示意图,如图7所示,JK触发器包括输出端(Q端)、反相输出端(
Figure BDA0002432748000000116
端)、复位端和触发端(CP端),依次相当于D触发器的Q端、
Figure BDA0002432748000000117
端、CLR端和CP端,JK触发器还包括一个J输入端和一个K输入端,在实际应用中,D触发器的触发原理为:
Figure BDA0002432748000000118
JK触发器的触发原理为:
Figure BDA0002432748000000119
两个触发原理相比对可得:J=D,
Figure BDA00024327480000001110
因此,本实施例可以将J输入端等效为D触发器D端,将J输入端接一个非门接到JK触发器的K输入端即可。其余触发器的连接方式和实现原理均与之相同或相似,本实施例不再一一限定和赘述。
在本发明一示例性实施例中,第一逻辑电路、第二逻辑电路和第三逻辑电路均为或非门,主电路为数字电路的芯片,图8为本发明实施例四提供的控制电路的结构示意图,如图8所示,第一逻辑电路可以包括或非门NOR2,NOR2的一输入端接收唤醒信号WKUP的反相信号,NOR2的另一输入端接收标志信号dvdd12_on,NOR的输出端输出中间信号。
本实施例中,WKUP是片外的唤醒信号,默认是上拉状态,即高电平有效。当芯片工作在待机模式下时,WKUP置低,可以通过将WKUP拉高来唤醒芯片。
本实施例中,dvdd12_on是数字1.2V LDO输出电压稳定时的标志信号,高电平表示数字1.2V LDO输出电压建立,即标志信号有效;低电平表示数字1.2V LDO关闭,即标志信号无效。
第二逻辑电路可以包括或非门NOR1,NOR1的第一输入端接收中间信号,NOR1的第二输入端通过一非门接收复位输入信号RST的反相信号RSTN,NOR1的第三输入端通过一非门接收指示信号cur_on,NOR1的输出端输出启动信号。
本实施例中,RSTN是片外的复位输入信号RST的反相信号,RSTN为低电平有效。正常工作时,RSTN为高电平;RSTN置低则使能数字1.2V LDO重启并复位POR模块。
本实施例中,cur_on为模拟电路中电流源输出的指示信号,刚上电时为低电平(第二电平),电流建立后为高电平(第一电平)。
第三逻辑电路可以包括或非门NOR3,NOR3的第一输入端接收中间信号,NOR3的第二输入端通过一非门接收复位输入信号RST的反相信号RSTN,NOR3的输出端输出复位信号。
在一示例中,如图8所示,在第三逻辑电路还可以包括上电复位(Power-On Reset,简称POR)模块,POR和复位控制模块一起,用于在上电延时期间把主电路锁定在复位状态上,上电延时是指电源电压从额定电压的10%上升到额定电压90%所需的时间,从而以用于防止电路在电压非常短暂地意外降低时发生复位。本实施例中,在复位时,只有在LDO建立电源电压后,即在电源电压达到额定电压的90%(即电源电压稳定)后,复位信号才有效,防止电路在电压非常短暂地意外降低时发生复位。
本实施例中,pwr_up是数字1.2V LDO的使能信号,高电平有效。en_por是POR模块的使能信号,高电平有效。Reset是主电路的复位信号,高电平有效。
本实施例中,en_ldo_dig为关断控制信号,是数字电路输出的,在上电之前是不确定的状态,在上电成功之后,置1,在芯片关机后状态不确定。
本实施例中,en_ldo_dig_h是数字电路部分经过关断控制模块输出的关断信号,仅在芯片关机时起作用,在en_ldo_dig_h从低到高的跳变时关闭数字LDO。
具体的,本实施例提供的控制电路具有如下功能:
1、上电开机时,dvdd12_on为低,WKUP为高,en_ldo_dig_h为低,故NOR2输出为高,NOR1输出为低,D触发器的CLR端为低,则触发器
Figure BDA0002432748000000133
端为高,打开数字1.2V LDO,同时dvdd12_on信号为高,使WKUP信号变化对该电路状态不产生影响。
2、当芯片数字电路通过控制en_ldo_dig为低使芯片进入待机(低功耗)模式时,en_ldo-dig由高变低,en_ldo-dig_h随之由高变低,NOT2和NOR2输出均为低,故NOR3输出为高,D触发器的CLR端为高,而CP信号由低到高跳变,D端状态1传递到Q端,故
Figure BDA0002432748000000131
变低,数字1.2V LDO关闭,此时数字电源域关断,en_ldo_dig可能处于不定态,但由于此时dvdd12_on信号为低,从而是en_ldo_dig_h不受en_ldo_dig信号影响,电路稳定进入低功耗待机状态。
3、当芯片从待机模式唤醒时,WKUP和RSTN均可通过置高来唤醒芯片。当采用WKUP信号来唤醒芯片时,WKUP从低翻转至高电平时,NOT3输出为低,NOR2输出为高,NOR1输出为低,
Figure BDA0002432748000000132
变高,首先会开启数字1.2V LDO,数字1.2V LDO开启后,dvdd12_on会被置高,此时en_por会被拉高,从而重启POR电路,执行上电流程。即wkup和dvddon两个接到NOR2,再接到NOR3,dvddon先低,使得por不启动,dvddon为高时,por才启动。
其中,WKUP和RSTN唤醒芯片的区别在于:任何时候(不管芯片是待机还是正常工作)RSTN信号都能对芯片进行复位操作。而仅当芯片进行待机模式的情况下,WKUP拉高的动作才有效,而在芯片处于正常工作模式下,WKUP的电平状态不会对电路状态产生任何影响,也不会产生“复位”操作。
4、数字电路输出的en_ldo_dig(1.2V电源域)输出至模拟电路前会经过关断控制模块,该关断控制模块可以实现在数字1.2V LDO被关断时,en_ldo_dig_h被锁定为低电平,防止en_ldo_dig信号不稳定,在上电的时候关掉LDO。
其中,图8中的NOT1、NOT2、NOT3和NOT4均表示非门(反相器)。

Claims (10)

1.一种控制电路,其特征在于,包括:触发器、线性稳压器LDO和唤醒控制模块;
所述唤醒控制模块接收外部的唤醒信号,向所述触发器输出启动信号,所述唤醒信号有效时,所述启动信号有效;
所述触发器接收所述启动信号,向所述LDO输出使能信号,所述启动信号有效时,所述使能信号有效;
LDO接收所述使能信号,向主电路输出电源电压,所述使能信号从无效变为有效时,LDO打开,建立电源电压并向主电路供电。
2.根据权利要求1所述的控制电路,其特征在于,所述LDO还输出标志信号,其中,所述标志信号有效时表示所述LDO输出的电源电压已建立,所述标志信号无效时表示所述LDO闭合。
3.根据权利要求2所述的控制电路,其特征在于,所述控制电路还包括:复位控制模块,所述复位控制模块接收所述标志信号,向所述主电路输出复位信号,所述标志信号从无效变为有效时,所述复位信号从无效变为有效。
4.根据权利要求3所述的控制电路,其特征在于,所述唤醒控制电路包括第一逻辑电路和第二逻辑电路;
所述第一逻辑电路接收外部的唤醒信号和所述标志信号,向所述第二逻辑电路输出中间信号,所述唤醒信号有效且所述标志信号无效时,所述中间信号为第一电平;所述唤醒信号无效或所述标志信号有效时,所述中间信号为第二电平;
所述第二逻辑电路接收所述中间信号,向所述触发器输出启动信号,所述中间信号为第一电平时,所述启动信号有效;所述中间信号为第二电平时,所述启动信号无效。
5.根据权利要求4所述的控制电路,其特征在于,所述复位控制模块包括第一逻辑电路和第三逻辑电路;
所述第一逻辑电路还向所述第三逻辑电路输出所述中间信号;
所述第三逻辑电路接收外部的复位输入信号和所述中间信号,向所述主电路输出复位信号,所述中间信号为第一电平时,所述复位信号无效;所述中间信号为第二电平且所述复位输入信号从有效变为无效时,所述复位信号从无效变为有效。
6.根据权利要求4或5所述的控制电路,其特征在于,所述第一逻辑电路包括:第一或非门,所述第一或非门的一输入端接收所述唤醒信号或所述唤醒信号的反相信号,所述第一或非门的另一输入端接收所述标志信号或所述标志信号的反相信号,所述第一或非门的输出端输出所述中间信号。
7.根据权利要求4或5所述的控制电路,其特征在于,所述第二逻辑电路还接收电流源输出的指示信号和外部的复位输入信号,所述指示信号无效或所述复位输入信号有效时,所述启动信号有效;
其中,所述指示信号无效表示电流未建立,所述指示信号有效表示电流已建立。
8.根据权利要求2所述的控制电路,其特征在于,所述控制电路还包括:关断控制模块,所述关断控制模块接收所述标志信号和关断控制信号,输出关断信号,所述标志信号有效且所述关断控制信号从无效变为有效时,所述关断信号有效;所述标志信号无效时,将所述关断信号锁定为无效;
所述触发器还接收所述关断信号,所述关断信号有效且所述启动信号无效时,所述使能信号无效。
9.根据权利要求8所述的控制电路,其特征在于,所述关断控制模块包括:依次连接的与门、第二非门和第三非门,连接在所述标志信号和所述与门的输入端之间的电平上移电路,及连接在所述第三非门的输出端和所述关断信号之间的电平下移电路。
10.根据权利要求9所述的控制电路,其特征在于,所述触发器为D触发器,所述关断信号连接到D触发器的触发端,所述启动信号连接到D触发器的清零端或复位端,所述使能信号连接到D触发器的输出端或反相输出端。
CN202010241669.5A 2020-03-31 2020-03-31 一种控制电路 Active CN113472341B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010241669.5A CN113472341B (zh) 2020-03-31 2020-03-31 一种控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010241669.5A CN113472341B (zh) 2020-03-31 2020-03-31 一种控制电路

Publications (2)

Publication Number Publication Date
CN113472341A true CN113472341A (zh) 2021-10-01
CN113472341B CN113472341B (zh) 2024-04-02

Family

ID=77865236

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010241669.5A Active CN113472341B (zh) 2020-03-31 2020-03-31 一种控制电路

Country Status (1)

Country Link
CN (1) CN113472341B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101299157A (zh) * 2008-06-16 2008-11-05 那微微电子科技(上海)有限公司 低压差线性稳压器的关断控制电路
CN101539797A (zh) * 2008-03-18 2009-09-23 联芯科技有限公司 一种动态时钟与电源的控制方法、系统及装置
EP2495633A1 (en) * 2011-03-04 2012-09-05 Intersil Americas Inc. Method and apparatus for low standby current switching regulator
CN103376753A (zh) * 2012-04-28 2013-10-30 鸿富锦精密工业(深圳)有限公司 待机唤醒电路及电子装置
CN103631360A (zh) * 2013-11-15 2014-03-12 北京兆易创新科技股份有限公司 一种支持睡眠模式的芯片及方法
CN104516296A (zh) * 2014-12-26 2015-04-15 北京兆易创新科技股份有限公司 一种基于外设模块的微控制器系统的唤醒方法及外设模块
WO2015135254A1 (zh) * 2014-03-11 2015-09-17 深圳市中兴微电子技术有限公司 一种电源控制装置及方法
CN106293005A (zh) * 2016-08-09 2017-01-04 成都蓉芯微科技有限公司 降低mcu芯片待机功耗的系统及方法
CN110588542A (zh) * 2019-09-09 2019-12-20 洛阳嘉盛电源科技有限公司 车载电源低功耗自唤醒的控制电路及控制方法
CN210041420U (zh) * 2019-05-07 2020-02-07 湖北亿咖通科技有限公司 一种可控的电源启动扩展电路及车载电子设备

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101539797A (zh) * 2008-03-18 2009-09-23 联芯科技有限公司 一种动态时钟与电源的控制方法、系统及装置
CN101299157A (zh) * 2008-06-16 2008-11-05 那微微电子科技(上海)有限公司 低压差线性稳压器的关断控制电路
EP2495633A1 (en) * 2011-03-04 2012-09-05 Intersil Americas Inc. Method and apparatus for low standby current switching regulator
US20120223687A1 (en) * 2011-03-04 2012-09-06 Intersil Americas Inc. Method and apparatus for low standby current switching regulator
CN103376753A (zh) * 2012-04-28 2013-10-30 鸿富锦精密工业(深圳)有限公司 待机唤醒电路及电子装置
CN103631360A (zh) * 2013-11-15 2014-03-12 北京兆易创新科技股份有限公司 一种支持睡眠模式的芯片及方法
WO2015135254A1 (zh) * 2014-03-11 2015-09-17 深圳市中兴微电子技术有限公司 一种电源控制装置及方法
CN104516296A (zh) * 2014-12-26 2015-04-15 北京兆易创新科技股份有限公司 一种基于外设模块的微控制器系统的唤醒方法及外设模块
CN106293005A (zh) * 2016-08-09 2017-01-04 成都蓉芯微科技有限公司 降低mcu芯片待机功耗的系统及方法
CN210041420U (zh) * 2019-05-07 2020-02-07 湖北亿咖通科技有限公司 一种可控的电源启动扩展电路及车载电子设备
CN110588542A (zh) * 2019-09-09 2019-12-20 洛阳嘉盛电源科技有限公司 车载电源低功耗自唤醒的控制电路及控制方法

Also Published As

Publication number Publication date
CN113472341B (zh) 2024-04-02

Similar Documents

Publication Publication Date Title
CN102150102B (zh) 具有低功率模式的电路
US7486064B2 (en) Under voltage lock out circuit and method
US7768331B1 (en) State-retentive master-slave flip flop to reduce standby leakage current
US20060220717A1 (en) Flip-flop circuit having low power data retention
TWI405408B (zh) 可連續提供電源之切換控制方法及其相關裝置與電源供應系統
KR101912599B1 (ko) 저전력 대기 모드 제어 회로를 위한 메커니즘
US8195966B2 (en) Electronic device for reducing power consumption during off of computer motherboard
KR100965198B1 (ko) 웨이크-업 리셋 회로
KR101139772B1 (ko) 반도체회로
US7380144B2 (en) Enabling and disabling of powering-off of computer system
US9425791B2 (en) Semiconductor integrated circuit with shutoff control for plural power domains
CN109669524B (zh) 芯片的上电复位电路
JP2011192084A (ja) 半導体集積回路および電子情報機器
WO2020151263A1 (zh) 一种芯片的电源控制装置、芯片及其电源控制方法
CN113472341A (zh) 一种控制电路
TW201304412A (zh) 電源開關電路
US20080303573A1 (en) Data-retention latch for sleep mode application
TWI396072B (zh) 控制電泳顯示積體電路之控制模組與方法
CN111427441B (zh) 一种电源唤醒方法和装置
CN212749586U (zh) 一种在nb-iot系统中实现边沿触发唤醒转换的电路
US20080172568A1 (en) Apparatus for power control of electronic device
JP2007157199A (ja) 半導体装置
US11175720B2 (en) Power control device, computer system, and power control method thereof
US7385422B2 (en) Tri-state output logic with zero quiescent current by one input control
JP2008262360A (ja) マイクロコンピュータ

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant