CN113394124A - 评估器件热载流子效应的方法 - Google Patents

评估器件热载流子效应的方法 Download PDF

Info

Publication number
CN113394124A
CN113394124A CN202010174560.4A CN202010174560A CN113394124A CN 113394124 A CN113394124 A CN 113394124A CN 202010174560 A CN202010174560 A CN 202010174560A CN 113394124 A CN113394124 A CN 113394124A
Authority
CN
China
Prior art keywords
current
source
ratio
gate
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010174560.4A
Other languages
English (en)
Inventor
许杞安
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202010174560.4A priority Critical patent/CN113394124A/zh
Priority to PCT/CN2021/079878 priority patent/WO2021180102A1/zh
Priority to US17/371,496 priority patent/US11860220B2/en
Publication of CN113394124A publication Critical patent/CN113394124A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2856Internal circuit aspects, e.g. built-in test features; Test chips; Measuring material aspects, e.g. electro migration [EM]
    • G01R31/2858Measuring of material aspects, e.g. electro-migration [EM], hot carrier injection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/14Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • G01R31/2637Circuits therefor for testing other individual devices
    • G01R31/2639Circuits therefor for testing other individual devices for testing field-effect devices, e.g. of MOS-capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Environmental & Geological Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

本发明涉及一种评估器件热载流子效应的方法,包括:获取第一器件于不同栅源电压下的衬底电流与漏极电流之比,记为第一电流比;获取第二器件于不同栅源电压下的衬底电流与漏极电流之比,记为第二电流比,其中,第二器件相较于第一器件进行了工艺参数调整或器件参数调整;基于第二电流比与第一电流比判断工艺参数调整或器件参数调整对器件热载流子效应的影响。通过测量不同工艺参数下器件的衬底电流和漏极电流,推断出该工艺参数对于器件热载流子效应的影响,从而判断出做出工艺参数改变后热载流子效应是呈变好的趋势还是呈变差的趋势,因此能够快速的决定热载流子效应调整的方向,加速了研发过程。

Description

评估器件热载流子效应的方法
技术领域
本发明涉及半导体领域,特别是涉及评估器件热载流子效应的方法。
背景技术
目前,对于超大规模集成电路制造产业,随着MOSFET装置尺寸的不断减小,现在已经缩小到亚微米和深亚微米,且向超深亚微米发展,现代半导体的制程越来越先进,沟道长度越来越短,结深越来越浅,氧化层越来越薄,尽管工作电压越来越低,但半导体集成电路的可靠性面临的挑战越来越大。可靠性对集成电路产品非常重要,尤其是产品研发过程中,能够快速评估产品的可靠性,对加速研发进程非常重要。故建立一套快速有效的评估机制非常重要。
现有技术中通常通过热载流子(HCI)效应来评估器件。然而,常规的热载流子效应的评估尽管采用了加速测试,但做完一个器件完整的热载流子效应评估仍然需要很长时间,整个评估周期较长,使得研发进程较为缓慢。
发明内容
基于此,有必要针对上述技术问题,提供一种评估器件热载流子效应的方法,其具有缩短热载流子效应评估时间,加速研发进程的效果
一种评估器件热载流子效应的方法,包括:
获取第一器件于不同栅源电压下的衬底电流与漏极电流之比,记为第一电流比;
获取第二器件于不同栅源电压下的衬底电流与漏极电流之比,记为第二电流比,其中,所述第二器件相较于第一器件进行了工艺参数调整或器件参数调整;
基于所述第二电流比与所述第一电流比判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响。
通过上述技术方案,在进行器件热载流子效应评估时,通过测量不同工艺参数下器件的衬底电流和漏极电流,推断出该工艺参数对于器件热载流子效应的影响,从而判断出做出工艺参数改变后热载流子效应是呈变好的趋势还是呈变差的趋势,因此能够快速的决定热载流子效应调整的方向,因此并不需要获得器件具体的寿命,大大缩短了热载流子效应的评估时间,加速了研发过程。
在其中一个实施例中,获取所述第一器件于不同栅源电压下的衬底电流与漏极电流之比包括如下步骤:
获取所述第一器件于不同所述栅源电压下的所述衬底电流;
获取所述第一器件于不同所述栅源电压下的所述漏极电流;
将所述第一器件于各所述栅源电压下的所述衬底电流及所述漏极电流相除,以得到所述第一电流比。
在其中一个实施例中,获取第二器件于不同栅源电压下的衬底电流与漏极电流之比包括如下步骤:
获取所述第二器件于不同所述栅源电压下的所述衬底电流;
获取所述第二器件于不同所述栅源电压下的所述漏极电流;
将所述第二器件于各所述栅源电压下的所述衬底电流及所述漏极电流相除,以得到所述第二电流比。
在其中一个实施例中,获取所述第一器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第一器件的源漏电压设为VCC,所述第一器件的源极及衬底均接地,且所述第一器件的栅源电压介于0~VCC之间;获取所述第二器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第二器件的源漏电压设为VCC,所述第二器件的源极及衬底均接地,且所述第二器件的栅源电压介于0~VCC之间。
在其中一个实施例中,获取所述第一器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第一器件的源漏电压设为VCC,所述第一器件的源极及衬底均接地,且所述第一器件的栅源电压介于0~VCC之间;获取所述第二器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第二器件的源漏电压设为VCC,所述第二器件的源极及衬底均接地,且所述第二器件的栅源电压介于0~VCC之间。
在其中一个实施例中,所述第一器件的源漏电压不高于3V,所述第二器件的源漏电压不高于3V。
在其中一个实施例中,获取所述第一器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述栅源电压自0至VCC逐步升高,且所述栅源电压逐步升高的步长为0.01V~0.1V。
在其中一个实施例中,获取所述第二器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述栅源电压自0至VCC逐步升高,且所述栅源电压逐步升高的步长为0.01V~0.1V。
在其中一个实施例中,基于所述第二电流比与所述第一电流比判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响包括:
获取所述第一电流比随所述第一器件的栅源电压变化的曲线;
获取所述第二电流比随所述第二器件的栅源电压变化的曲线;
基于所述第一电流比随所述栅源电压变化的曲线及所述第二电流比随所述栅源电压变化的曲线判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响。
在其中一个实施例中,基于所述第一电流比随所述栅源电压变化的曲线及所述第二电流比随所述栅源电压变化的曲线判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响的方法为:于相同所述栅源电压条件下,若所述第二电流比高于所述第一电流比,则判定所述工艺参数调整或所述器件参数调整使得所述器件热载流子效应增强;若所述第二电流比低于所述第一电流比,则判定所述工艺参数调整或所述器件参数调整使得所述器件热载流子效应减弱。
附图说明
图1为本发明提供的评估器件热载流子效应的方法流程图。
图2为本发明提供的评估器件热载流子效应的方法中以第一器件的漏极电压及第二器件的漏极电压均为2.6V为例,第一电流比随第一器件的栅源电压变化的曲线与第二电流比随第二器件的栅源电压变化的曲线的对比图;其中,曲线①为第一电流比随第一器件的栅源电压变化的曲线,曲线②第二电流比随第二器件的栅源电压变化的曲线。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的首选实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
本发明提供了一种评估器件热载流子效应的方法,如图1所示,具体的包括以下步骤:
步骤S10:获取第一器件于不同栅源电压下的衬底电流与漏极电流之比,记为第一电流比。
步骤S20:获取第二器件于不同栅源电压下的衬底电流与漏极电流之比,记为第二电流比,其中,第二器件相较于第一器件进行了工艺参数调整或器件参数调整。
步骤S30:基于第二电流比与第一电流比判断工艺参数调整或器件参数调整对器件热载流子效应的影响。
对于步骤S10,在一个可选的实施例中具体包括以下步骤:
步骤S101:获取第一器件于不同栅源电压Vgs1下的衬底电流Isub1;
步骤S102:获取第一器件于不同栅源电压Vgs1下的漏极电流Ids1;
步骤S103:将第一器件于各栅源电压Vgs1下的衬底电流Isub1及漏极电流Ids1相除,以得到第一电流比Isub1/Ids1。
具体的,在获取第一器件在不同栅源电压Vgs1下衬底电流Isub1与漏极电流Ids1之比的过程中,对于第一器件源极与漏极之间的源漏电压Vds1设为VCC,且第一器件的源极和衬底均接地,第一器件的源漏电压Vds1不高于3V。第一器件栅极与源极之间栅源电压Vgs1介于0V到VCC之间。在获取第一器件在不同栅源电压Vgs1下衬底电流Isub1与漏极电流Ids1之比的过程中,第一器件的栅源电压Vgs1从0V开始逐步升高,直至升高到与第一器件的源漏电压Vds1相等,且栅源电压Vgs1逐步升高的步长为0.01V~0.1V,在其他可选的实施例中,栅源电压Vgs1逐步升高的步长可以为0.01V、0.05V或0.1V;在本实施例中,栅源电压Vgs1升高的步长可以为0.05V。在栅源电压Vgs1逐步升高的过程中,收集各栅源电压Vgs1下的衬底电流Isub1与漏极电流Ids1。
对于步骤S20,在一个可选的实施例中具体包括以下步骤:
步骤S201:获取第二器件于不同栅源电压Vgs2下的衬底电流Isub2。
步骤S202:获取第二器件于不同栅源电压Vgs2下的漏极电流Ids2。
步骤S203:将第二器件于各栅源电压Vgs2下的衬底电流Isub2及漏极电流Ids2相除,以得到第二电流比Isub2/Ids2。
具体的,第二器件相对于第一器件,在工艺参数或器件参数上有所调整。在获取第二器件在不同栅源电压Vgs2下的衬底电流Isub2与漏极电流Ids2之比的过程中,第二器件源极与漏极之间的源漏电压Vds2设置为VCC,且第二器件的源极及衬底均接地,第二器件的源漏电压Vds2不高于3V。第二器件栅极与源极之间的栅源电压Vgs2介于0V到VCC之间,在获取第二器件在不同栅源电压Vgs2下衬底电流Isub2与漏极电流Ids2之比的过程中,第二器件的栅源电压Vgs2从0V开始逐步升高,直至升高到与第二器件的源漏电压Vds2相等,且栅源电压Vgs2逐步升高的步长为0.01V~0.1V,在其他可选的实施例中,栅源电压Vgs2逐步升高的步长可以为0.01V、0.05V或0.1V。
需要说明的是,第二器件的栅源电压Vgs2的取值范围与第一器件的栅源电压Vgs1的取值范围相同,且第二器件的栅源电压Vgs2逐步升高的步长与第一器件的栅源电压Vgs1逐步升高的步长相同。
对于步骤S30,具体的包括以下步骤:
步骤S301:获取第一电流比Isub1/Ids1随第一器件的栅源电压Vgs1变化的曲线。
步骤S302:获取第二电流比Isub2/Ids2随第二器件的栅源电压Vgs2变化的曲线。
步骤S303:基于第一电流比Isub1/Ids1随栅源电压Vgs1变化的曲线及第二电流比Isub2/Ids2随栅源电压Vgs2变化的曲线判断工艺参数调整或器件参数调整对器件热载流子效应的影响。
具体的,以第一电流比Isub1/Ids1为y轴,以第一器件的栅源电压Vgs1为x轴,制作出第一电流比Isub1/Ids1随着第一器件的栅源电压Vgs1变化的曲线,继而在同一坐标系中,以第二电流比Isub2/Ids2为y轴,以第二器件的栅源电压Vgs2为x轴,制作出第二电流比Isub2/Ids2随着第二器件的栅源电压Vgs2变化的曲线。
更为具体的,以第一器件的漏极电压Vd1及第二器件的漏极电压Vd2均为2.6V为例,第一电流比Isub1/Ids1随第一器件的栅源电压Vgs1变化的曲线①与第二电流比Isub2/Ids2随第二器件的栅源电压Vgs2变化的曲线②如图2所示。需要说明的是,第一电流比Isub1/Ids1及第二电流比Isub2/Ids2在图2中均以电流比Isub/Ids示意,第一器件的栅源电压Vgs1及第二器件的栅源电压Vgs2均以栅源电压Vgs示意。
步骤S30的方法为:在相同栅源电压Vgs条件下,若第二电流比Isub2/Ids2高于第一电流比Isub1/Ids1,那么,则判定第二器件相对于第一器件做出的工艺参数调整或器件参数调整使得器件热载流子效应增强了;若第二电流比Isub2/Ids2低于第一电流比Isub1/Ids1,那么,则判定第二器件相对于第一器件做出的工艺参数调整或器件参数调整使得器件热载流子效应减弱了。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
通过上述评估热载流子效应的方法,在进行器件热载流子效应评估时,通过测量不同工艺参数下器件的衬底电流和漏极电流,推断出该工艺参数对于器件热载流子效应的影响,从而判断出做出工艺参数改变后热载流子效应是呈变好的趋势还是呈变差的趋势,因此能够快速的决定热载流子效应调整的方向,因此并不需要获得器件具体的寿命,大大缩短了热载流子效应的评估时间,加速了研发过程。
以上实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种评估器件热载流子效应的方法,其特征在于,包括:
获取第一器件于不同栅源电压下的衬底电流与漏极电流之比,记为第一电流比;
获取第二器件于不同栅源电压下的衬底电流与漏极电流之比,记为第二电流比,其中,所述第二器件相较于第一器件进行了工艺参数调整或器件参数调整;
基于所述第二电流比与所述第一电流比判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响。
2.根据权利要求1所述的评估器件热载流子效应的方法,其特征在于,获取所述第一器件于不同栅源电压下的衬底电流与漏极电流之比包括如下步骤:
获取所述第一器件于不同所述栅源电压下的所述衬底电流;
获取所述第一器件于不同所述栅源电压下的所述漏极电流;
将所述第一器件于各所述栅源电压下的所述衬底电流及所述漏极电流相除,以得到所述第一电流比。
3.根据权利要求1所述的评估器件热载流子效应的方法,其特征在于,获取第二器件于不同栅源电压下的衬底电流与漏极电流之比包括如下步骤:
获取所述第二器件于不同所述栅源电压下的所述衬底电流;
获取所述第二器件于不同所述栅源电压下的所述漏极电流;
将所述第二器件于各所述栅源电压下的所述衬底电流及所述漏极电流相除,以得到所述第二电流比。
4.根据权利要求1所述的评估器件热载流子效应的方法,其特征在于,获取所述第一器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第一器件的源漏电压设为VCC,所述第一器件的源极及衬底均接地,且所述第一器件的栅源电压介于0~VCC之间;获取所述第二器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第二器件的源漏电压设为VCC,所述第二器件的源极及衬底均接地,且所述第二器件的栅源电压介于0~VCC之间。
5.根据权利要求4所述的评估器件热载流子效应的方法,其特征在于,获取所述第一器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第一器件的源漏电压设为VCC,所述第一器件的源极及衬底均接地,且所述第一器件的栅源电压介于0~VCC之间;获取所述第二器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述第二器件的源漏电压设为VCC,所述第二器件的源极及衬底均接地,且所述第二器件的栅源电压介于0~VCC之间。
6.根据权利要求5所述的评估器件热载流子效应的方法,其特征在于,所述第一器件的源漏电压不高于3V,所述第二器件的源漏电压不高于3V。
7.根据权利要求1所述的评估器件热载流子效应的方法,其特征在于,获取所述第一器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述栅源电压自0至VCC逐步升高,且所述栅源电压逐步升高的步长为0.01V~0.1V。
8.根据权利要求1所述的评估器件热载流子效应的方法,其特征在于,获取所述第二器件于不同所述栅源电压下的所述衬底电流与所述漏极电流之比的过程中,所述栅源电压自0至VCC逐步升高,且所述栅源电压逐步升高的步长为0.01V~0.1V。
9.根据权利要求1所述的评估器件热载流子效应的方法,其特征在于,基于所述第二电流比与所述第一电流比判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响包括:
获取所述第一电流比随所述第一器件的栅源电压变化的曲线;
获取所述第二电流比随所述第二器件的栅源电压变化的曲线;
基于所述第一电流比随所述栅源电压变化的曲线及所述第二电流比随所述栅源电压变化的曲线判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响。
10.根据权利要求9所述的评估器件热载流子效应的方法,其特征在于,基于所述第一电流比随所述栅源电压变化的曲线及所述第二电流比随所述栅源电压变化的曲线判断所述工艺参数调整或所述器件参数调整对器件热载流子效应的影响的方法为:于相同所述栅源电压条件下,若所述第二电流比高于所述第一电流比,则判定所述工艺参数调整或所述器件参数调整使得所述器件热载流子效应增强;若所述第二电流比低于所述第一电流比,则判定所述工艺参数调整或所述器件参数调整使得所述器件热载流子效应减弱。
CN202010174560.4A 2020-03-13 2020-03-13 评估器件热载流子效应的方法 Pending CN113394124A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010174560.4A CN113394124A (zh) 2020-03-13 2020-03-13 评估器件热载流子效应的方法
PCT/CN2021/079878 WO2021180102A1 (zh) 2020-03-13 2021-03-10 评估器件热载流子效应的方法
US17/371,496 US11860220B2 (en) 2020-03-13 2021-07-09 Method for evaluating hot carrier injection effect of device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010174560.4A CN113394124A (zh) 2020-03-13 2020-03-13 评估器件热载流子效应的方法

Publications (1)

Publication Number Publication Date
CN113394124A true CN113394124A (zh) 2021-09-14

Family

ID=77615918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010174560.4A Pending CN113394124A (zh) 2020-03-13 2020-03-13 评估器件热载流子效应的方法

Country Status (3)

Country Link
US (1) US11860220B2 (zh)
CN (1) CN113394124A (zh)
WO (1) WO2021180102A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101740389A (zh) * 2008-11-13 2010-06-16 中芯国际集成电路制造(上海)有限公司 Mos晶体管及其形成方法
CN102253324A (zh) * 2011-06-17 2011-11-23 上海集成电路研发中心有限公司 一种mos器件热载流子效应的测试结构及测试方法
JP2013251465A (ja) * 2012-06-01 2013-12-12 Fuji Electric Co Ltd 半導体装置
CN103955579A (zh) * 2014-04-28 2014-07-30 天津大学仁爱学院 基于spice软件的模拟/射频集成电路设计方法
CN105576026A (zh) * 2014-10-16 2016-05-11 中芯国际集成电路制造(上海)有限公司 半导体器件及其制备方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3820172B2 (ja) * 2002-03-26 2006-09-13 松下電器産業株式会社 半導体装置の寿命推定方法および信頼性シミュレーション方法
US6825684B1 (en) * 2002-06-10 2004-11-30 Advanced Micro Devices, Inc. Hot carrier oxide qualification method
JP2005259777A (ja) * 2004-03-09 2005-09-22 Matsushita Electric Ind Co Ltd 半導体装置の信頼性シミュレーション方法
CN101089642B (zh) 2006-06-13 2012-08-22 中芯国际集成电路制造(上海)有限公司 一种加速热载流子注入测试的方法
US7579859B2 (en) * 2007-06-14 2009-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Method for determining time dependent dielectric breakdown
CN102495345B (zh) * 2011-12-06 2015-11-18 上海集成电路研发中心有限公司 确定热载流子注入器件寿命的方法
CN104977519B (zh) 2014-04-11 2017-11-24 中芯国际集成电路制造(上海)有限公司 一种测试器件热载流子注入效应的方法
CN104237764B (zh) 2014-09-15 2017-01-25 工业和信息化部电子第五研究所 Mos器件热载流子注入寿命退化的测试方法和装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101740389A (zh) * 2008-11-13 2010-06-16 中芯国际集成电路制造(上海)有限公司 Mos晶体管及其形成方法
CN102253324A (zh) * 2011-06-17 2011-11-23 上海集成电路研发中心有限公司 一种mos器件热载流子效应的测试结构及测试方法
JP2013251465A (ja) * 2012-06-01 2013-12-12 Fuji Electric Co Ltd 半導体装置
CN103955579A (zh) * 2014-04-28 2014-07-30 天津大学仁爱学院 基于spice软件的模拟/射频集成电路设计方法
CN105576026A (zh) * 2014-10-16 2016-05-11 中芯国际集成电路制造(上海)有限公司 半导体器件及其制备方法

Also Published As

Publication number Publication date
WO2021180102A1 (zh) 2021-09-16
US20210333318A1 (en) 2021-10-28
US11860220B2 (en) 2024-01-02

Similar Documents

Publication Publication Date Title
US7560348B2 (en) Method for designing and manufacturing a PMOS device with drain junction breakdown point located for reduced drain breakdown voltage walk-in
Neau et al. Optimal body bias selection for leakage improvement and process compensation over different technology generations
CN102495345B (zh) 确定热载流子注入器件寿命的方法
CN102004218B (zh) 芯片可接受度测试方法
CN1595608A (zh) 半导体器件的制造方法
US8572546B2 (en) Methods of modeling a transistor and apparatus used therein
US8095343B2 (en) Method and apparatus for modeling source-drain current of thin film transistor
Rios et al. A three-transistor threshold voltage model for halo processes
US6188234B1 (en) Method of determining dielectric time-to-breakdown
Tsolaridis et al. Development of Simulink-based SiC MOSFET modeling platform for series connected devices
Ullmann et al. The impact of mixed negative bias temperature instability and hot carrier stress on single oxide defects
US8962353B2 (en) System and methods for semiconductor device performance prediction during processing
CN113394124A (zh) 评估器件热载流子效应的方法
US6586264B2 (en) Method of calculating characteristics of semiconductor device having gate electrode and program thereof
CN1982907A (zh) 测试晶体管寿命的方法
US7155359B1 (en) Determination of device failure characteristic
CN109376483B (zh) 一种lod应力效应spice建模的方法
US11537768B2 (en) Method for aging simulation model establishment
US8028261B2 (en) Method of predicting substrate current in high voltage device
Mezzomo et al. Drain current variability in 45nm heavily pocket-implanted bulk MOSFET
CN1595612A (zh) 半导体器件的制造方法
KR100940413B1 (ko) Mos트랜지스터에서의 드레인 전류 예측 방법
Chen et al. Device robust-design using multiple-response optimization technique
Starkov et al. Analysis of worst-case hot-carrier degradation conditions in the case of n-and p-channel high-voltage MOSFETs
JPH1187686A (ja) 半導体素子形成プロセス評価方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20210914