CN113053431B - 执行命令总线训练的装置和方法 - Google Patents

执行命令总线训练的装置和方法 Download PDF

Info

Publication number
CN113053431B
CN113053431B CN202110349616.XA CN202110349616A CN113053431B CN 113053431 B CN113053431 B CN 113053431B CN 202110349616 A CN202110349616 A CN 202110349616A CN 113053431 B CN113053431 B CN 113053431B
Authority
CN
China
Prior art keywords
cbt
data
signal
mode
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110349616.XA
Other languages
English (en)
Other versions
CN113053431A (zh
Inventor
金荣勋
金始弘
吴台荣
河庆洙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020180111604A external-priority patent/KR102110572B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN113053431A publication Critical patent/CN113053431A/zh
Application granted granted Critical
Publication of CN113053431B publication Critical patent/CN113053431B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/022Detection or location of defective auxiliary circuits, e.g. defective refresh counters in I/O circuitry
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/023Detection or location of defective auxiliary circuits, e.g. defective refresh counters in clock generator or timing circuitry
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50012Marginal testing, e.g. race, voltage or current testing of timing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1066Output synchronization
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1084Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1093Input synchronization
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2254Calibration
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2272Latency related aspects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1072Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Memory System (AREA)

Abstract

公开了执行命令总线训练的装置和方法。执行命令总线训练(CBT)操作的动态随机存取存储器(DRAM)装置包括:时钟端子,接收时钟信号;数据时钟端子,接收数据时钟信号;第一数据端子,接收第一数据信号;多个命令/地址端子,在CBT操作期间接收CBT图案,CBT图案包括多个命令/地址信号;多个第二数据端子,在CBT操作期间与所述多个命令/地址信号一一对应;CBT控制逻辑,在数据时钟信号的上升沿和下降沿之一确定第一数据信号的逻辑电平,当确定第一数据信号的第一逻辑电平时进入CBT模式;在时钟信号的上升沿和下降沿之一确定CBT图案的逻辑电平,通过所述多个第二数据端子输出确定的CBT图案;当确第一数据信号的第二逻辑电平时退出CBT模式。

Description

执行命令总线训练的装置和方法
本申请是于2018年11月21日提交的、申请号为201811390156.X的、发明名称为“用于支持命令总线训练模式的存储装置及操作其的方法”的发明专利申请的分案申请。
技术领域
本发明构思涉及一种半导体存储装置,更具体地,涉及一种执行命令总线训练(CBT)的装置和方法。
背景技术
面向移动的存储装置(诸如,低功率双倍数据速率(LPDDR)同步动态随机存取存储器(SDRAM))通常用于移动电子装置(诸如,智能电话、平板PC和/或超级书)中。随着移动操作系统(OS)的容量增大以支持由移动电子装置执行的多任务操作,可能期望提供具有低功耗特性和高速操作性能的移动电子装置。
为了提高存储装置的高速操作性能,可将高速时钟信号提供给存储装置和存储控制器(或中央处理单元(CPU))之间的接口。存储装置可响应于从存储控制器接收的时钟信号处理从存储控制器接收的信号,并且可将发送到存储控制器的信号与时钟信号同步。为了支持高数据传输速度,可增大从存储控制器提供的时钟信号的频率。因此,存储装置正确接收发送的信号可能是重要的。因此,存储装置可采用总线训练技术。
发明内容
本发明构思提供了一种用于支持命令总线训练(CBT)模式的存储装置及操作所述存储装置的方法。
根据本发明构思的一个方面,提供了一种用于支持CBT模式的存储装置。该存储装置包括:与数据时钟信号相关联的端子;与包括CBT图案的命令/地址信号相关联的端子;与包括第一数据信号和第二数据信号的数据信号相关联的端子,其中,第二数据信号用于在CBT模式下输出CBT图案,并且与命令/地址信号一一对应;和控制逻辑,被配置为响应于与数据时钟信号同步的第一数据信号的第一逻辑电平而开始进入CBT模式,并且还被配置为响应于第一数据信号的与第一逻辑电平相反的第二逻辑电平从CBT模式退出。
根据本发明构思的一方面,提供了一种操作用于支持CBT模式的存储装置的方法。该方法包括:接收数据时钟信号;响应于与数据时钟信号同步的第一数据信号的第一逻辑电平进入CBT模式;在CBT模式下接收由命令/地址信号的位配置形成的CBT图案;在CBT模式下,通过与第二数据信号相关联的端子输出CBT图案,其中,第二数据信号与命令/地址信号一一对应;响应于与数据时钟信号同步的第一数据信号的与第一逻辑电平相反的第二逻辑电平从CBT模式退出。在CBT模式下第二数据信号不包括第一数据信号。
根据本发明构思的一方面,提供了一种存储系统,包括:存储装置,被配置为响应于第一数据信号的逻辑电平而进入命令总线训练(CBT)模式或从CBT模式退出;和存储控制器,被配置为通过与命令/地址信号相关联的端子将CBT图案发送到存储装置。用于在CBT模式下输出CBT图案的第二数据信号与命令/地址信号一一对应,并且在CBT模式下不包括第一数据信号。存储装置还被配置为在CBT模式下执行以下操作:根据接收到与第二数据信号相关联的端子的第二参考电压设置代码改变参考电压值,将命令/地址信号或一对数据时钟信号终结到与存储在模式寄存器中的ODT代码设置相应的电阻值,并且关闭数据信号的ODT。
附图说明
通过以下结合附图进行的详细描述,将更清楚地理解本发明构思的实施例,其中:
图1是示出根据本发明构思的示例实施例的存储系统的框图;
图2是示出图1的存储装置的框图;
图3是示出根据本发明构思的示例实施例的图2的存储装置的命令总线训练(CBT)操作的时序图;
图4是示出根据本发明构思的示例实施例的图2的控制逻辑的一部分的电路图;
图5A至5C是示出根据本发明构思的示例实施例的图2的参考电压设置电路的示图;
图6是示出根据本发明构思的示例实施例的图2的DQ输出驱动电路的电路图;
图7A至图7D是示出根据本发明构思的示例实施例的命令/地址CA片上终结(ODT)控制电路的示图;
图8A至图8C是示出根据本发明构思的示例实施例的图2的DQ ODT控制电路的示图;
图9A至图9C是示出根据本发明构思的示例实施例的图2的WCK ODT控制电路的示图;
图10是示出将根据本发明构思的实施例的存储系统应用于移动装置的示例的框图。
具体实施方式
在下文中,将参照附图详细描述本公开的示例实施例。随着存储装置以越来越高的频率操作,存储控制器和存储器之间的传输错误的风险可能增加。可执行命令总线训练(CBT)以确定通过CA总线发送的命令/地址(CA)信号是否被存储装置正确接收。本发明构思的一些实施例源于以下认识:存储装置可被配置为响应于第一数据信号的逻辑电平而进入CBT模式或从CBT模式退出,其中,第一数据信号的逻辑电平不是与CA信号一一对应的第二数据信号的集合的一部分,其中,第二数据信号用于在CBT模式下输出CBT图案。此外,存储装置可根据由与第二数据信号相关联的端子接收的参考电压设置代码来改变参考电压值。可将CA信号终结到与存储在模式寄存器中的片上终结(ODT)代码设置相应的电阻值。可在CBT模式下针对数据信号关闭ODT。如这里所使用的,术语“和/或”包括一个或更多个相关所列项目的任何组合和所有组合。
图1是示出根据本发明构思的示例实施例的存储系统100的框图。
参照图1,存储系统1000包括存储装置100和存储控制器200。存储系统1000可被配置为包括在个人计算机(PC)或移动电子装置中。移动电子装置可以是各种不同类型的装置,包括但不限于膝上型计算机、移动电话、智能电话、平板PC、个人数字助理(PDA)、企业数字助理(EDA)、数码相机、数码摄像机、便携式多媒体播放器(PMP)、个人导航装置或便携式导航装置(PND)、手持式游戏机、移动互联网装置(MID)、可穿戴计算机、物联网(IoT)装置、万物互联(IoE)装置和/或无人机。
存储装置100可包括包含多个存储单元的存储单元阵列。在实施例中,存储单元可以是易失性存储单元,并且存储装置100可以是动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、移动DRAM、双倍数据速率同步动态随机存取存储器(DDR SDRAM)、低功率DDR(LPDDR)SDRAM、图形DDR(GDDR)SDRAM和/或存储器总线式(Rambus)动态随机存取存储器(RDRAM),作为非限制性示例。在另一实施例中,存储单元可以是非易失性存储单元,并且存储装置100可以是非易失性存储器,诸如,电可擦除可编程只读存储器(EEPROM)、闪存、相变随机存取存储器(PRAM)、电阻随机存取存储器(RRAM)、纳米浮栅存储器(NFGM)、聚合物随机存取存储器(PoRAM)、磁随机存取存储器(MRAM)和/或铁电随机存取存储器(FRAM)。此后,出于说明的目的,存储装置100被示出为是DRAM。然而,本发明构思的实施例不限于此。
存储控制器200可包括各种不同类型的组件,其中,所述各种不同类型的组件包括但不限于应用处理器(AP)、移动AP、芯片组和/或一组芯片。存储控制器200可包括不少于一个处理器,其中,所述处理器包括单核处理器和/或多核处理器。根据实施例,存储控制器200可被配置为与包括处理器和高速缓存组件的封装分开的物理装置。根据实施例,存储控制器200可包括处理器的一部分,例如,处理器的电路。根据实施例,存储控制器200可被配置为由多个处理器装置共享的片上系统(SOC)上的逻辑。
存储控制器200和存储装置100之间的信号线可通过连接器连接。连接器可包括引脚、焊球、信号线和/或其他硬件组件。命令/地址CA信号可通过命令/地址总线11从存储控制器200发送到存储装置100。芯片选择CS信号可通过芯片选择线13从存储控制器200发送到存储装置100。当芯片选择CS信号被激活到逻辑高电平时,可表示通过命令/地址总线11传输的命令/地址CA信号是命令。数据DQ通过由双向信号线形成的数据总线17被从存储控制器200发送到存储装置100或者可被从存储装置100发送到存储控制器200。
随着存储装置100的数据存储容量增大以及访问存储装置100的装置(例如,中央处理单元(CPU)、图形处理单元(GPU)和知识产权(IP)核心)的操作速度增大,存储装置100可支持高速接口。存储装置100可通过时钟线15从存储控制器200接收时钟CK信号,并且可基于接收到的时钟CK信号从存储控制器200接收信号,例如,命令/地址CA信号和数据DQ。另外,存储装置100可将与接收到的时钟CK信号同步的数据DQ发送到存储控制器200,使得存储控制器200可接收数据DQ。
在图1中,示出了通过时钟线15传输时钟CK信号的示例。然而,时钟CK信号可不同地通过两条信号线传输。在下文中,存储装置100被示出为与时钟CK信号的上升沿同步地操作。然而,根据本发明构思的示例实施例,存储装置100可与时钟CK信号的下降沿同步地操作。
为了基于具有高频的时钟CK信号接收命令/地址CA信号和数据DQ,存储装置100和存储控制器200可支持总线训练模式。也就是说,当电力被提供给存储系统1000或者特定条件被满足时,存储控制器200可在命令总线11和/或数据总线17上执行总线训练。例如,存储控制器200可通过命令总线11将开始进入总线训练模式的命令以及低频的时钟CK信号发送到存储装置100,并且存储装置100可响应于此进入总线训练模式。在总线训练模式下,存储控制器200可通过将被训练的信号线将特定信号与高频的时钟CK信号一起发送到存储装置100,并且可从存储装置100接收响应。存储控制器200可基于从存储装置100接收到的响应来确定时序,例如,通过将被训练的信号线传输的信号的延迟。
可通过以下方式执行数据总线训练:确定在存储控制器200通过命令总线11传输特定命令之后,随着时间的推移,在数据时钟WCK信号的上升沿或下降沿通过数据总线17发送的数据DQ是否被存储装置100正确地接收。
另一方面,可在执行数据总线训练之前执行命令总线训练(CBT)。可通过确定在时钟CK信号的上升沿或下降沿通过命令总线11发送的命令/地址CA信号是否被存储装置100正确地接收来执行CBT。此外,因为表示命令/地址CA信号是命令的芯片选择CS信号(图3的时间点Ta1和Ta2)可在共同操作期间具有不大于时钟CK信号的周期的有源脉冲宽度,CBT可包括使用激活的芯片选择CS信号的处理(图3的时间点Te1)。
如上所述,在数据总线训练检查在时钟CK信号的特定上升沿或下降沿是否正确地接收到数据DQ的情况下,可在数据总线训练之前执行CBT,并且可检查是否在未指定时钟CK信号的上升沿正确地接收到命令/地址CA信号。因此,CBT可比数据总线训练更困难。在CBT期间,为了正确地接收命令/地址CA信号,存储装置100可包括用于控制CBT模式的控制逻辑120。
控制逻辑120可通过使用数据DQ信号之中的不输出CBT图案的数据信号的逻辑电平(例如,图3的DQ[7])进入CBT模式和从CBT模式退出。控制逻辑120执行控制使得通过命令/地址CA信号的端子接收CBT图案,并且可执行控制使得通过数据DQ信号之中的输出CBT图案的数据信号(例如,图3的DQ[6:0])的端子输出CBT图案。
图2是示出根据本发明构思的示例实施例的图1的存储装置100的框图。
参照图2,存储装置100可包括存储单元阵列110、控制逻辑120、参考电压设置电路330、CA校准电路340、DQ输出驱动电路350、CA ODT控制电路360、DQ ODT控制电路370和WCKODT控制电路380。
存储单元阵列110包括按照矩阵的行和列设置的多个存储单元。存储单元阵列110包括连接到存储单元的多个字线WL和多个位线BL。多条字线WL连接到存储单元的行,多条位线BL可连接到存储单元的列。
控制逻辑120可响应于时钟CK信号、芯片选择CS信号、命令/地址CA信号、数据时钟WCK信号、和/或数据DQ和/或数据掩码反转(DMI)信号产生CBT使能信号CBT_EN。CBT使能信号CTB_EN被用作用于启动CBT模式的驱动信号,并且可被提供给参考电压设置电路330、CA校准电路340、DQ输出驱动电路350、CA ODT控制电路360、DQ ODT控制电路370和/或WCK ODT控制电路380。
模式寄存器320可对存储装置100的功能、特性和/或模式进行编程。模式寄存器320可根据通过命令/地址总线11发送的命令/地址CA信号按照MRS命令被编程,并且可根据用户定义的变量被编程。可根据功能、特性和/或模式将模式寄存器320划分为各种字段。因为模式寄存器320的所有寄存器都具有定义的默认值,所以可初始化模式寄存器320的内容。也就是说,在针对上电和/或写操作的复位之后,模式寄存器320的内容可被编程。另外,可通过在正常操作期间重新执行MRS命令来改变模式寄存器320的内容。因此,可更新存储装置100的功能、特性和/或模式。
模式寄存器320可被配置为:存储提供给参考电压设置电路330的第一参考电压设置代码MR[6:0],设置提供给CA ODT控制电路360的FSP操作模式FSP-OP和CBT操作模式CBT_OP,存储CA ODT代码CA_ODT[6:4],存储提供给DQ ODT控制电路370的DQ ODT代码DQ_ODT[2:0],并存储提供给WCK ODT控制电路380的WCK ODT代码WCK_ODT[2:0]。
参考电压设置电路330可响应于CBT使能信号CBT_EN,在CBT模式下根据与由DQ[6:0]数据端子接收的第二参考电压设置代码CBT_DQ相应的参考电压代码VREFOP[6:0]来改变参考电压VREFCA值。
在CBT模式下,CA校准电路340可响应于CBT使能信号CBT_EN,输出由命令/地址信号CA[6:0]端子接收的图案A的CA_CBT[6:0]位。
DQ输出驱动电路350可响应于CBT使能信号CBT_EN,在CBT模式下使数据输出缓冲器390能够将从CA校准电路340提供的CA_CBT[6:0]位配置的图案A输出到DQ[6:0]数据端子。
存储装置100可提供针对命令/地址CA信号、数据时钟WCK信号和数据DQ接通/断开终结电阻的ODT。为了ODT改善信号保真度,可允许存储控制器200通过存储装置100的模式寄存器设置来接通或断开终结电阻。
CA ODT控制电路360可执行控制,使得基于估计的阻抗匹配向命令/地址CA信号提供理想终结。CA ODT控制电路360可响应于CBT使能信号CBT_EN,在CBT模式下通过与存储在模式寄存器320中的CA ODT代码CA_ODT[6:4]设置相应的电阻值来终结命令/地址CA信号。
DQ ODT控制电路370可执行控制,使得基于估计的阻抗匹配向数据DQ提供理想终结。DQ ODT控制电路370在正常模式下通过与存储在模式寄存器320中的DQ ODT代码DQ_ODT[2:0]设置相应的电阻值来终结数据DQ,并且可在CBT模式下关闭DQ ODT。
WCK ODT控制电路380可执行控制,使得基于估计的阻抗匹配向一对数据时钟WCK和WCKB信号提供理想终结。WCK ODT控制电路380可响应于CBT使能信号CBT_EN,在CBT模式下通过与存储在模式寄存器320中的WCK ODT代码WCK_ODT[2:0]设置相应的电阻值来终结该对数据时钟WCK和WCKB信号。
参考电压设置电路330、CA校准电路340、DQ输出驱动电路350、CA ODT控制电路360、DQ ODT控制电路370、WCK ODT控制电路380和DQ输出缓冲器390可结合控制逻辑120提供附加的控制逻辑功能。这些模块中的全部或一些可统称为被配置为执行一个或更多个操作和/或提供本文中描述的各种功能的“控制逻辑”。
图3是示出根据本发明构思的示例实施例的图2的存储装置100的CBT操作的时序图。图3是在CBT期间在存储装置100和存储控制器200之间传输的信号的示例时序图。
参照图3,从时间点Ta0接收时钟CK信号。在时间点Ta0,可表示激活的芯片选择CS信号和通过命令/地址总线11传输的命令/地址信号CA[6:0]是模式寄存器设置命令MRW-1。在时间点Ta1,可表示激活的芯片选择CS信号和通过命令/地址总线11传输的命令/地址信号CA[6:0]是模式寄存器设置命令MRW-2。在时间点Ta0和Ta1,在时钟CK信号的上升沿同步的模式寄存器设置命令MRW-1和MRW-2由存储装置100接收,并且存储装置100可将CBT模式设置在模式寄存器320中。
在时间点Td1,响应于在数据时钟WCK信号的上升沿同步的数据DQ[7]转变为逻辑高值,存储装置100可进入CBT模式。数据时钟WCK信号可具有与通过将时钟CK信号分成例如四个而产生的时钟信号的时钟频率相似的时钟频率。数据DQ[7]是指在CBT模式下在数据DQ[7:0]中的从与命令/地址CA信号CA[6:0]的一对一匹配关系中排除的数据信号。在CBT模式下,输出与数据DQ[6:0]相应的命令/地址信号CA[6:0]作为CBT信号。但是,数据DQ[7]不被用于作为CBT信号输出。不被用于输出CBT信号的数据DQ[7]可被用作用于开始进入CBT模式的信号。
在时间点Td1,当由控制逻辑120激活了CBT使能信号CBT_EN时,参考电压设置电路330根据第二参考电压设置代码CBT_DQ[6:0]改变参考电压VREFCA值,CA ODT控制电路360通过与CA ODT代码CA_ODT[6:4]设置相应的电阻值终结命令/地址CA信号,DQ ODT控制电路370被禁用以关闭DQ ODT,并且WCK ODT控制电路380可通过与WCK ODT代码WCK_ODT[2:0]设置相应的电阻值来终结该对数据时钟WCK和WCKB信号。
在时间点Td2,可响应于数据DQ[7]的逻辑高值来切换频率设定点(FSP)。从时间点Ta0到时间点Td2,参考电压设置电路330可根据存储在模式寄存器320中的第一参考电压设置代码MR[6:0]来改变参考电压VREFCA。FSP可使能诸如参考电压VREFCA设置和/或参考电压VREFCA范围的操作设置。存储装置100可在模式寄存器320中设置FSP操作模式(FSP-OP)。当存储装置100上电时,FSP-OP被设置为默认“0”。可为未终结的低频操作提供默认设置值FSP-OP[0]。在CBT模式下,切换到FSP-OP[1]可改变FSP-OP。
在时间点Td3,响应于数据DQ[7]的逻辑高值和DMI信号到逻辑高值的转变,存储装置100可设置参考电压VREFCA电平。可基于由存储装置100接收的数据信号DQ[6:0]的位组合来确定参考电压VREFCA电平。参考电压设置电路330可输出由数据DQ[6:0]端子接收的第二参考电压设置代码CBT_DQ[6:0]作为参考电压代码VREFOP[6:0],并且可根据参考电压代码VREFOP[6:0]改变参考电压VREFCA值。
在时间点Te1,可在芯片选择CS信号的逻辑高脉冲的中间位置接收具有“图案A”的命令/地址信号CA[6:0]。响应于从DQ输出驱动电路350输出的数据缓冲器使能信号DQ_EN,可开启连接到数据DQ[6:0]端子的数据输出缓冲器390,其中,数据DQ[6:0]端子分别与“图案A”的命令/地址信号CA[6:0]相应。
在时间点Tf0,可通过存储装置100的数据DQ[6:0]端子输出“图案A”作为CBT输出信号。
在时间点Tg0,响应于在时钟CK信号的上升沿同步的数据DQ[7]转变为逻辑低,存储装置100可从CBT模式退出。
图4是示出根据本发明构思的示例实施例的图2的控制逻辑120的一部分的电路图。
参照图4,控制逻辑120可包括比较器410和AND逻辑门420。比较器410可响应于数据时钟WCK信号将参考电压VREFDQ与数据DQ[7]进行比较。当数据DQ[7]的电压电平高于参考电压VREFDQ电平时,比较器410输出逻辑高值,并且当数据DQ[7]的电压电平低于参考电压VREFDQ时,比较器410可输出逻辑低电平。AND逻辑门420可接收比较器410的输出和由模式寄存器320提供的第一CBT模式信号CBT_MRS,并且可输出CBT使能信号CBT_EN。当比较器410的输出是逻辑高值并且第一CBT模式信号CBT_MRS是逻辑高值时,AND逻辑门420可输出处于逻辑高值的CBT使能信号CBT_EN。
例如,控制逻辑120可在时间点Td1处生成处于逻辑高值的CBT使能信号CBT_EN。处于逻辑高值的CBT使能信号CBT_EN可作为CBT模式下的驱动信号来操作。
图5A至5C是示出根据本发明构思的示例实施例的图2的参考电压设置电路330的示图。
参照图5A,参考电压设置电路330可包括AND逻辑门502、选择单元510、参考电压解码器520和参考电压产生电路530。
可将CBT使能信号CBT_EN和第二CBT模式信号CBT_MODE2输入到AND逻辑门502。第二CBT模式信号CBT_MODE2可被用作控制信号,使得通过使用数据掩码反转信号DMI[0]来执行参考电压设置操作。当数据掩码反转信号DMI[0]是逻辑高值时,第二CBT模式信号CBT_MODE2可被提供为逻辑高值。例如,在图3的时间点Td3,在数据掩码反转信号DM[0]是逻辑高值的时段中,第二CBT模式信号CBT_MODE2可被提供为逻辑高值。当CBT使能信号CBT_EN和第二CBT模式信号CBT_MODE2是逻辑高值时,也就是说,在时间点Td3,AND逻辑门502可将逻辑高值的输出信号提供为选择单元510的选择信号S0。
选择单元510可响应于选择信号S0将输入到第一输入端子IN0和第二输入端子IN1的信号之一输出到输出端子OUT。可将存储在模式寄存器320中的第一参考电压设置代码MR[6:0]输入到第一输入端子IN0,并且可将接收到的作为数据DQ[6:0]的第二参考电压设置代码CBT_DQ[6:0]输入到第二输入端子IN1。
当选择信号S0是逻辑低值时,选择单元510可将输入到第一输入端子IN0的第一参考电压设置代码MR[6:0]输出作为参考电压代码VREFOP[6:0]。例如,从图3的时间点Ta0到时间点Td2,可将存储在模式寄存器320中的第一参考电压设置代码MR[6:0]输出为参考电压代码VREFOP[6:0]。
当选择信号S0是逻辑高值时,选择单元510可将输入到第二输入端子IN1的第二参考电压设置代码CBT_DQ[6:0]输出作为参考电压码VREFOP[6:0]。例如,可将在图3的时间点Td3接收的作为数据DQ[6:0]的第二参考电压设置代码CBT_DQ[6:0]输出为参考电压代码VREFOP[6:0]。
可将从选择单元510输出的参考电压代码VREFOP[6:0]提供给参考电压解码器520。参考电压解码器520可输出与该参考电压代码VREFOP[6:0]相应的电阻切换信号代码RON[3:0],并且可将该电阻切换信号代码RON[3:0]提供给参考电压产生电路530。
在图5B中,参考电压产生电路530可包括串联连接在电源电压VDDQ和地电压VSS之间的多个电阻器RS0至RS4以及连接在多个电阻器RS0至RS4之间的晶体管MS0至MS4。可将与从参考电压解码器520提供的作为位信息的电阻切换信号代码RON[3:0]相应的电压施加到晶体管MS0到MS4的栅极。参考电压产生电路530可在电源电压VDDQ下输出由电阻器RS0至RS4分配的参考电压VREFCA,其中,该电阻器RS0至RS4根据电阻切换信号代码RON[3:0]而短路。
图5C是示出参考电压代码VREFOP[6:0]与作为参考电压设置电路330的操作结果的参考电压VREFCA值之间的相关性的参考电压设置表。在参考电压设置表中示出了这样的示例:当参考电压代码VREFOP[6:0]是0000000时,参考电压VREFCA值约为电源电压VDDQ的15%,参考电压VREFCA值随着参考电压代码VREFOP[6:0]增大而增大,并且当参考电压代码VREFOP[6:0]是1111000时,参考电压VREFCA值约为电源电压VDDQ的75%。也就是说,可根据参考电压代码VREFOP[6:0]可变地设置参考电压VREFCA值。
例如,在图3的时间点Td1进入CBT模式之后,上述参考电压设置电路330可根据与第二参考电压设置代码CBT_DQ[6:0]相应的参考电压代码VREFOP[6:0]来改变参考电压VREFCA值。
图6是示出根据本发明构思的示例实施例的图2的DQ输出驱动电路350的电路图。
参照图6,DQ输出驱动电路350包括NAND逻辑门610、锁存电路612和选择单元614。
NAND逻辑门610接收数据掩码反转信号DMI[0]和芯片选择CS信号作为输入,并且可向锁存电路612提供输出。锁存电路612可响应于NAND逻辑门610和数据掩码反转信号DMI[0]的输出而输出CBT输出使能信号CBT_DQ_EN。例如,在图3的时间点Te1可执行开启数据输出缓冲器390的操作。
选择单元614的第一输入端子I0可接收正常输出使能信号NORMAL_DQ_EN,第二输入端子I1可接收CBT输出使能信号CBT_DQ_EN。选择单元614响应于CBT使能信号CBT_EN选择第一输入端子I0的正常输出使能信号NORMAL_DQ_EN或第二输入端子I1的CBT输出使能信号CBT_DQ_EN,并且可输出所选择的信号作为数据缓冲器使能信号DQ_EN。
选择单元614可响应于正常模式下CBT使能信号CBT_EN的逻辑低值,输出正常输出使能信号NORMAL_DQ_EN作为数据缓冲器使能信号DQ_EN。在正常模式下,执行存储装置100的写入操作或读取操作。
在CBT模式下,选择单元614可响应于CBT使能信号CBT_EN的逻辑高值,输出CBT输出使能信号CBT_DQ_EN作为数据缓冲器使能信号DQ_EN。例如,可执行在图3的时间点Te1开启数据输出缓冲器390的操作。
可将根据CBT输出使能信号CBT_DQ_EN输出的数据缓冲器使能信号DQ_EN提供给数据输出缓冲器390。数据输出缓冲器390可将由CA校准电路340提供的位CA_CBT[6:0]配置的图案A输出到数据DQ[6:0]端子。例如,在图3的时间点Tf0,可通过存储装置100的数据DQ[6:0]将位CA_CBT[6:0]配置的图案A输出为CBT输出信号。
图7A至7D是示出根据本发明构思的示例实施例的命令/地址CA ODT控制电路360的示图。
参照图7A,CA ODT控制电路360可执行控制,使得基于估计的阻抗匹配向命令/地址CA信号提供理想终结。CA ODT控制电路360可包括第一至第三频率设定点驱动信号发生器710、720和730、CA ODT解码器740和CA ODT电路750。
第一频率设定点驱动信号发生器710可响应于CBT使能信号CBT_EN、第一频率设定点操作模式信号FSP_OP0和第一CBT操作模式信号CBT_OP0而产生第一频率设定点驱动信号FSP_OPD0。与图7B中所示的模式寄存器320的模式表中的OP[3:2]设置的[00]相应的第一频率设定点操作模式信号FSP_OP0可表示正常模式下的低频设置FSP[0]。与模式寄存器320的模式表中的OP[5:4]设置的[01]相应的第一CBT操作模式信号CBT_OP0可表示CBT模式下的低频设置FSP0。第一频率设定点驱动信号发生器710在正常模式下输出第一频率设定点操作模式信号FSP_OP0作为第一频率设定点驱动信号FSP_OPD0,并且可在CBT模式下输出第一CBT操作模式信号CBT_OP0作为第一频率设定点驱动信号的FSP_OPD0。第一频率设定点驱动信号FSP_OPD0可根据低频操作作为频率设定点使能信号操作。
第二频率设定点驱动信号发生器720可响应于CBT使能信号CBT_EN、第二频率设定点操作模式信号FSP_OP1和第二CBT操作模式信号CBT_OP1而产生第二频率设定点驱动信号FSP_OPD1。与图7B中所示的模式寄存器320的模式表中的OP[3:2]设置的[01]相应的第二频率设定点操作模式信号FSP_OP1可表示正常模式下的中频设置FSP[1]。与模式寄存器320的模式表中的OP[5:4]设置的[10]相应的第二CBT操作模式信号CBT_OP1可表示CBT模式下的中频设定点FSP1。第二频率设定点驱动信号发生器720在正常模式下输出第二频率设定点操作模式信号FSP_OP1作为第二频率设定点驱动信号FSP_OPD1,并且可在CBT模式下输出第二频率设定点驱动信号CBT_OP1作为第二频率设定点驱动信号的FSP_OPD1。第二频率设定点驱动信号FSP_OPD1可根据中频操作作为频率设定点使能信号操作。
第三频率设定点驱动信号发生器730可响应于CBT使能信号CBT_EN、第三频率设定点操作模式信号FSP_OP2和第三CBT操作模式信号CBT_OP2而产生第三频率设定点驱动信号FSP_OPD2。与图7B所示的模式寄存器320的模式表中的OP[3:2]设置的[10]相应的第三频率设定点操作模式信号FSP_OP2可表示正常模式下的高频设置FSP[2]。与模式寄存器320的模式表中的OP[5:4]设置的[11]相应的第三CBT操作模式信号CBT_OP2可表示CBT模式下的高频设定点FSP2。第三频率设定点驱动信号发生器730在正常模式下输出第三频率设定点操作模式信号FSP_OP2作为第三频率设定点驱动信号FSP_OPD2,并且可在CBT模式下输出第三频率设定点信号CBT_OP2作为第三频率设定点驱动信号的FSP_OPD2。第三频率设定点驱动信号FSP_OPD2可根据高频操作作为频率设定点使能信号操作。
可将第一至第三频率设定点驱动信号FSP_OPD0、FSP_OPD1和FSP_OPD2提供给CAODT解码器740。CA ODT解码器740可基于第一至第三频率设定点驱动信号FSP_OPD0、FSP_OPD1和FSP_OPD2中的被激活的信号以及CA ODT代码CA_ODT[6:4],选择性地使能第一至第三CA ODT信号CA_ODT60、CA_ODT120和CA_ODT240。
与图7C中所示的模式寄存器320的模式表中的OP[6:4]设置相应的CA ODT代码CA_ODT[6:4]可设置用于命令/地址CA信号的终结的电阻值。可将CA ODT代码CA_ODT[6:4]设置为由唯一电阻值RZQ除以预定倍数。
例如,唯一电阻值RZQ约为240Ω,CA ODT代码CA_ODT[6:4]的[001]至[110]可分别是由唯一电阻值RZQ除以1、2、3、4、5和6。基于CA ODT代码CA_ODT[6:4]的[100]使能第一CAODT信号CA_ODT60,基于CA ODT代码CA_ODT[6:4]的[010]使能第二CA ODT信号CA_ODT120,并且可基于CA ODT代码CA_ODT[6:4]的[001]使能第三CA ODT信号CA_ODT240。
在图7D中,CA ODT电路750可响应于第一至第三CA ODT信号CA_ODT60、CA_ODT120和CA_ODT240中的被使能的信号来确定命令/地址CA信号的终结电阻值。CA ODT电路750可包括第一至第三终结电路751、752和753。
分别选通(gate)到第一至第三CA ODT信号CA_ODT60、CA_ODT120和CA_ODT240的晶体管和电阻器可分别连接到第一至第三终结电路751、752和753。第一至第三终结电路751、752和753的电阻器可分别具有的60Ω、120Ω和240Ω的电阻值。
可将由CA ODT电路750终结到预定电阻值的命令/地址CA信号提供给输入缓冲器760。输入缓冲器760可基于参考电压VREFCA接收命令/地址CA信号。可从图5A中所示的参考电压设置电路330输出参考电压VREFCA。
例如,上述CA ODT控制电路360可在图3的Td1时间点进入CBT模式之后通过与CAODT代码CA_ODT[6:4]设置相应的电阻值来终结命令/地址CA信号。控制逻辑120还被配置为:在CBT模式下,基于存储装置的操作频率,与频率设定点操作模式信号有关地设置所述命令/地址信号的ODT代码。
图8A至8C是示出根据本发明构思的示例实施例的图2的DQ ODT控制电路370的示图。
参照图8A,DQ ODT控制电路370可执行控制,使得基于估计的阻抗匹配向数据DQ提供理想终结。DQ ODT控制电路370可包括DQ ODT解码器810和DQ ODT电路820。
DQ ODT解码器810可基于CBT使能信号CBT_EN和DQ ODT代码DQ_ODT[2:0]来选择性地使能第一至第三DQ ODT信号DQ_ODT60、DQ_ODT120和DQ_ODT240。例如,在正常模式下,也就是说,当CBT使能信号CBT_EN被去激活为逻辑低值时,DQ ODT解码器810可选择性地使能与DQ ODT代码DQ_ODT[2:0]相应的第一至第三DQ ODT信号DQ_ODT60、DQ_ODT120和DQ_ODT240。
作为与图8B中所示的模式寄存器320的模式表中的OP[2:0]设置相应的信号的DQODT代码DQ_ODT[2:0]可设置用于终结数据DQ的电阻值。可将DQ ODT代码DQ_ODT[2:0]设置为由唯一电阻值RZQ除以预定倍数。例如,唯一电阻值RZQ约为240Ω,DQ ODT代码DQ_ODT[2:0]的[001]至[110]可以是由唯一电阻值RZQ除以1、2、3、4、5和6。基于DQ ODT代码DQ_ODT[2:0]的[100]使能第一DQ ODT信号DQ_ODT60,基于DQ ODT代码DQ_ODT[2:0]的[010]使能第二DQ ODT信号DQ_ODT120,并且可基于DQ ODT代码DQ_ODT[2:0]的[001]使能第三DQ ODT信号DQ_ODT240。
在图8C中,DQ ODT电路820可响应于第一至第三DQ ODT信号DQ_ODT60、DQ_ODT120和DQ_ODT240中的被使能的信号来确定数据DQ的终结电阻值。DQ ODT电路820可包括第一至第三终结电路821、822和823。分别选通到第一至第三DQ ODT信号DQ_ODT60、DQ_ODT120和DQ_ODT240的晶体管和电阻器可分别连接到第一至第三终结电路821、822和823。第一至第三终结电路821、822和823的电阻器可分别具有的60Ω、120Ω和240Ω的电阻值。
可将由DQ ODT电路820终结到预定电阻值的数据DQ提供给输入缓冲器830。输入缓冲器830可基于参考电压VREFDQ接收数据DQ。
例如,DQ ODT控制电路370可通过从图3的时间点Ta0至时间点Tb0使能的电阻值来终结数据DQ,该电阻值与DQ ODT代码DQ_ODT[2:0]设置相应。在CBT模式下,从图3的时间点Td1到时间点Tg0禁用DQ ODT控制电路370,并可关闭DQ ODT。
图9A至9C是示出根据本发明构思的示例实施例的图2的WCK ODT控制电路380的示图。
参照图9A,WCK ODT控制电路380可执行控制,使得基于估计的阻抗匹配向一对数据时钟信号WCK和WCKB提供理想终结。WCK ODT控制电路380可包括WCK ODT解码器910和WCKODT电路920。
WCK ODT解码器910可基于CBT使能信号CBT_EN和WCK ODT代码WCK_ODT[2:0]来选择性地使能第一至第三WCK ODT信号WCK_ODT60、WCK_ODT120和WCK_ODT240。
作为与图9B中所示的模式寄存器320的模式表中的OP[2:0]设置相应的信号的WCKODT代码WCK_ODT[2:0]可设置用于终结一对数据时钟WCK和WCKB信号的电阻值。可将WCKODT代码WCK_ODT[2:0]设置为由唯一电阻值RZQ除以预定倍数。例如,唯一电阻值RZQ约为240Ω,WCK ODT代码WCK_ODT[2:0]的[001]至[110]可分别是由独特电阻值RZQ除以1、2、3、4、5和6。基于WCK ODT代码WCK_ODT[2:0]的[100]使能第一WCK ODT信号WCK_ODT60,基于WCKODT代码WCK_ODT[2:0]的[010]使能第二WCK ODT信号WCK_ODT120,并且可基于WCK ODT代码WCK_ODT[2:0]的[001]使能第三WCK ODT信号WCK_ODT240。
在图9C中,WCK ODT电路920可响应于第一至第三WCK ODT信号WCK_ODT60、WCK_ODT120和WCK_ODT240中的被使能的信号来确定该对数据时钟信号WCK和WCKB的终结电阻值。WCK ODT电路920可包括连接到数据时钟WCK线的第一到第三终结电路921a、922a和923a以及连接到互补数据时钟WCKB线的第四到第六终结电路921b、922b和923b。选通到第一WCKODT信号WCK_ODT60的具有60Ω的电阻值的晶体管和电阻器可连接到第一终结电路921a和第四终结电路921b中的每一个。选通到第二WCK ODT信号WCK_ODT120的具有120Ω的电阻值的晶体管和电阻器可连接到第二终结电路922a和第五终结电路922b中的每一个。选通到第三WCK ODT信号WCK_ODT240的具有240Ω的电阻值的晶体管和电阻器可连接到第三终结电路923a和第六终结电路923b中的每一个。
可将由WCK ODT电路920终结到预定电阻值的一对数据时钟WCK和WCKB信号提供给时钟缓冲器930。时钟缓冲器930可基于该对数据时钟WCK和WCKB信号接收数据时钟WCK信号。
例如,WCK ODT控制电路380可在图3的时间点Td1进入CBT模式之后,将该对数据时钟WCK和WCKB信号终结到与WCK ODT代码WCK_ODT[2:0]设置相应的电阻值。
图10是示出将根据本发明构思的实施例的存储系统应用于移动装置的示例的框图。移动装置可以是例如但不限于移动电话、智能电话、计算平板、支持无线的电子阅读器和/或可穿戴计算装置。
参照图10,移动装置1100包括全球移动通信系统(GSM)块1110、近场通信(NFC)收发器1120、输入和输出(I/O)块1130、应用块1140、存储器1150和显示器1160。在图10中,通过示例的方式示出了移动装置1100的组件/块。在本发明构思的各种实施例中,移动装置1100可包括更多或更少的组件/块。另外,在当前实施例中,示出了使用GSM技术。然而,移动装置1100可使用通信技术(包括但不限于码分多址(CDMA)技术)来实现。图10的块可以以集成电路的形式来实现。可选地,一些块可被实现为集成电路,而其他块可以以其他形式来实现。
GSM块1110被连接到天线1111并且可操作以便提供无线电话功能。GSM块1110包括接收器和发送器,并且可执行相应的接收和发送操作。
NFC收发器1120可被配置为通过使用用于无线通信的电感耦合来发送和接收NFC信号。无线通信可包括个人区域网络(诸如蓝牙)、局域网络(诸如WiFi)和/或广域网络(诸如WiMAX)、或者其他无线通信技术。NFC收发器1120将NFC信号提供给NFC天线匹配网络系统(AMNS)1121,并且NFC AMNS 1121可通过电感耦合来发送NFC信号。NFC AMNS 1121接收从另一NFC装置提供的NFC信号,并且可将所接收的NFC信号提供给NFC收发器1120。
应用块1140包括硬件电路(例如,一个或更多个处理器),并且可操作以提供由移动装置1100提供的各种用户应用。用户应用可包括语音呼叫操作、数据传输、数据交换等。应用块1140可与GSM块1110和/或NFC收发器1120一起操作,并且可提供GSM块1110和/或NFC收发器1120的操作特性。在其他实施例中,应用块1140可包括用于移动销售点(POS)的程序。该程序可通过使用移动电话(即,智能电话)来提供信用卡购买和支付功能。
显示器1160可响应于从应用块1140接收的显示信号显示图像。图像可由经由应用块1140提供的或者安装在移动装置1100中的相机生成。显示器1160包括临时存储像素值的帧缓冲器,并且可包括液晶显示器(LD)屏幕以及有关的控制电路。
I/O块1130向用户提供输入功能并提供将通过应用块1140接收的输出。I/O块1130表示与用户的相互操作有关的硬件装置和软件组件。I/O块1130可操作以管理显示器1160和/或音频系统的部分硬件。例如,可将通过麦克风或音频装置的输入提供给应用块1140。当显示器1160包括触摸屏时,显示器1160可用作可由I/O块1130部分地管理的输入装置。为了提供由I/O块1130管理的输入和输出I/O功能,可在移动装置1100中设置附加按钮或开关。I/O块1130可管理诸如加速度计、相机、光学传感器或另一环境传感器、陀螺仪、全球定位系统(GPS)以及可包括在移动装置1100中的其他硬件的装置。
存储器1150可存储将由应用块1140使用的程序(命令)和/或数据,并且可通过随机存取存储器(RAM)、只读存储器(ROM)或闪存来实现。因此,存储器1150可包括非易失性存储元件以及易失性存储元件。例如,存储器1150可包括参照图1至图9描述的存储系统1000。
存储器1150可支持提高CBT的准确性的CBT模式。存储器1150可响应于第一数据信号的第一逻辑电平进入CBT模式,并且可响应于与第一数据信号的第一逻辑电平相反的第二逻辑电平而从CBT模式退出。在CBT模式下,存储器1150可接收由命令/地址CA信号的位配置形成的CBT图案,并且可以以与命令/地址CA信号一一对应的第二数据信号的方式通过端子输出CBT图案。存储器1150可根据由第二数据信号的端子接收的第二参考电压设置代码来改变参考电压值,将命令/地址CA信号终结到与存储在模式寄存器中的CA ODT代码设置相应的电阻值,将一对数据时钟信号WCK和WCKB终结到与存储在模式寄存器中的WCK ODT代码设置相应的电阻值,并且可关闭数据DQ信号的ODT。在CBT模式下,可将第一数据信号设置为不是存储装置的数据信号中的第二数据信号的信号之一。
尽管已参照其实施例具体示出和描述了本发明构思,但是应当理解,在不脱离所附权利要求的精神和范围的情况下,可在形式和细节上进行各种改变。

Claims (20)

1.一种被配置为执行命令总线训练CBT操作的动态随机存取存储器DRAM装置,所述DRAM装置包括:
时钟端子,被配置为接收时钟信号;
数据时钟端子,被配置为接收数据时钟信号;
第一数据端子,被配置为接收第一数据信号;
多个命令/地址端子,被配置为在CBT操作期间接收命令总线训练CBT图案,CBT图案包括多个命令/地址信号;
多个第二数据端子,被配置为接收第二数据信号,所述多个第二数据端子在CBT操作期间与所述多个命令/地址信号一一对应;和
命令总线训练CBT控制逻辑,被配置为:
在数据时钟信号的上升沿和下降沿之一确定第一数据信号的逻辑电平,并且当确定第一数据信号的第一逻辑电平时进入命令总线训练CBT模式;
在时钟信号的上升沿和下降沿之一确定CBT图案的逻辑电平,并且通过所述多个第二数据端子输出确定的CBT图案;并且
当确定第一数据信号的第二逻辑电平时退出CBT模式,
其中,所述多个第二数据端子与第一数据端子彼此不同,从而第二数据信号在CBT操作期间不包括第一数据信号。
2.根据权利要求1所述的DRAM装置,其中,所述CBT控制逻辑包括:比较器,用于通过将CBT图案的每个信号与参考电压进行比较来确定CBT图案的逻辑电平。
3.根据权利要求2所述的DRAM装置,其中,所述CBT控制逻辑还被配置为:用存储在第一模式寄存器中的第一参考电压设置代码来设置参考电压的电平。
4.根据权利要求3所述的DRAM装置,其中,所述CBT控制逻辑还被配置为:通过所述多个第二数据端子接收第二参考电压设置代码,并且在CBT模式期间根据第二参考电压设置代码改变参考电压的电平。
5.根据权利要求4所述的DRAM装置,其中,所述CBT控制逻辑还被配置为:接收数据掩码反转DMI信号,其中,第二参考电压设置代码在DMI信号的上升沿被确定。
6.根据权利要求1所述的DRAM装置,还包括:命令/地址片上终结CA_ODT控制电路,用于在接收CBT图案的同时,向所述多个命令/地址信号中的每个提供估计的阻抗匹配,所述多个命令/地址信号的估计的阻抗从存储在第二模式寄存器中的终结电阻值被选择。
7.根据权利要求6所述的DRAM装置,其中,所述CA_ODT控制电路被配置为:就在进入CBT模式之后和在接收CBT图案之前,执行频率设定点操作。
8.根据权利要求7所述的DRAM装置,其中,频率设定点操作基于所述DRAM装置的操作频率。
9.根据权利要求1所述的DRAM装置,还包括:数据时钟片上终结WCK_ODT控制电路,用于在确定第一数据信号的逻辑电平的同时基于估计的阻抗向数据时钟信号提供终结。
10.根据权利要求1所述的DRAM装置,还包括:数据信号片上终结DQ_ODT控制电路,在CBT模式期间被关闭,然而在正常写入操作期间,DQ_ODT控制电路向第一数据信号和第二数据信号提供对应的终结。
11.一种在动态随机存取存储器DRAM装置上执行命令总线训练CBT的方法,所述方法包括:
通过时钟端子接收时钟信号;
通过数据时钟端子接收数据时钟信号;
通过第一数据端子接收第一数据信号;
在数据时钟信号的上升沿和下降沿之一确定第一数据信号的逻辑电平,并且当确定第一数据信号的第一逻辑电平时进入命令总线训练CBT模式;
在CBT模式期间通过命令/地址端子接收命令总线训练CBT图案,CBT图案包括多个命令/地址信号;
在时钟信号的上升沿和下降沿之一确定CBT图案的逻辑电平,并且通过多个第二数据端子输出确定的CBT图案,所述多个第二数据端子接收第二数据信号并且在CBT模式期间与所述多个命令/地址信号一一对应;和
当确定第一数据信号的第二逻辑电平时退出CBT模式,
其中,所述多个第二数据端子与第一数据端子彼此不同,从而第二数据信号在CBT模式期间不包括第一数据信号。
12.根据权利要求11所述的方法,其中,确定CBT图案的逻辑电平的步骤通过将CBT图案的每个信号与参考电压进行比较被执行。
13.根据权利要求12所述的方法,其中,参考电压的电平通过存储在第一模式寄存器中的第一模式寄存器值被设置。
14.根据权利要求13所述的方法,还:通过所述多个第二数据端子接收参考电压设置代码,并且在CBT模式期间根据参考电压设置代码改变参考电压的电平。
15.根据权利要求14所述的方法,还:接收数据掩码反转DMI信号,其中,参考电压设置代码在DMI信号的上升沿被确定。
16.根据权利要求11所述的方法,还:在接收CBT图案的同时,基于存储在第二模式寄存器中的所述多个命令/地址信号的终结代码,向所述多个命令/地址信号中的每个提供终结。
17.根据权利要求11所述的方法,还:在确定第一数据信号的逻辑电平的同时,基于存储在第三模式寄存器中的数据时钟信号的终结代码,向数据时钟信号提供终结。
18.根据权利要求11所述的方法,还:贯穿CBT模式,关闭第一数据信号和第二数据信号的片上终结。
19.根据权利要求11所述的方法,还:就在进入CBT模式之后和在接收CBT图案之前,执行频率设定点操作。
20.根据权利要求19所述的方法,其中,执行频率设定点操作的步骤基于所述DRAM装置的操作频率。
CN202110349616.XA 2017-11-21 2018-11-21 执行命令总线训练的装置和方法 Active CN113053431B (zh)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
KR20170155812 2017-11-21
KR10-2017-0155812 2017-11-21
KR1020180111604A KR102110572B1 (ko) 2017-11-21 2018-09-18 커맨드 버스 트레이닝 모드를 지원하는 메모리 장치 및 그 동작 방법
KR10-2018-0111604 2018-09-18
US201862734347P 2018-09-21 2018-09-21
US62/734,347 2018-09-21
CN201811390156.XA CN109817252B (zh) 2017-11-21 2018-11-21 用于支持命令总线训练模式的存储装置及操作其的方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201811390156.XA Division CN109817252B (zh) 2017-11-21 2018-11-21 用于支持命令总线训练模式的存储装置及操作其的方法

Publications (2)

Publication Number Publication Date
CN113053431A CN113053431A (zh) 2021-06-29
CN113053431B true CN113053431B (zh) 2022-05-31

Family

ID=66533222

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201811390156.XA Active CN109817252B (zh) 2017-11-21 2018-11-21 用于支持命令总线训练模式的存储装置及操作其的方法
CN202110349616.XA Active CN113053431B (zh) 2017-11-21 2018-11-21 执行命令总线训练的装置和方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201811390156.XA Active CN109817252B (zh) 2017-11-21 2018-11-21 用于支持命令总线训练模式的存储装置及操作其的方法

Country Status (2)

Country Link
US (4) US10720197B2 (zh)
CN (2) CN109817252B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10720197B2 (en) * 2017-11-21 2020-07-21 Samsung Electronics Co., Ltd. Memory device for supporting command bus training mode and method of operating the same
KR102487430B1 (ko) * 2018-05-10 2023-01-11 에스케이하이닉스 주식회사 기준전압 생성 회로, 이를 이용하는 버퍼, 반도체 장치 및 반도체 시스템
CN110959177B (zh) * 2019-10-22 2021-06-22 长江存储科技有限责任公司 非易失性存储器件和控制方法
KR20210058505A (ko) * 2019-11-14 2021-05-24 삼성전자주식회사 메모리 장치를 제어하도록 구성된 시스템-온-칩의 동작 방법
US11031070B1 (en) * 2020-01-27 2021-06-08 Micron Technology, Inc. Apparatus and method for performing continuous time linear equalization on a command/address signal
KR20210131814A (ko) * 2020-04-24 2021-11-03 에스케이하이닉스 주식회사 기준전압 트레이닝 동작을 수행하기 위한 시스템
US11239220B2 (en) * 2020-06-30 2022-02-01 Nanya Technology Corporation Semiconductor package and method of fabricating the same
CN115602223A (zh) * 2021-07-09 2023-01-13 长鑫存储技术有限公司(Cn) 一种编译方法、编译电路、模式寄存器和存储器
US12009022B2 (en) * 2022-08-11 2024-06-11 Nanya Technology Corporation Semiconductor device for memory device

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2646972B2 (ja) * 1993-11-01 1997-08-27 日本電気株式会社 多ビットメモリ
JP3874653B2 (ja) * 2001-11-29 2007-01-31 富士通株式会社 圧縮テスト機能を有するメモリ回路
US20070005826A1 (en) * 2005-06-30 2007-01-04 Hsien-Pao Yang Termination control in memory systems
KR100734320B1 (ko) 2006-06-16 2007-07-02 삼성전자주식회사 신호 라인을 공유하는 메모리 장치들의 온-다이 터미네이션제어 방법
JP5019573B2 (ja) * 2006-10-18 2012-09-05 キヤノン株式会社 メモリ制御回路とメモリシステム、及びそのメモリ制御方法、及び集積回路
JPWO2009125461A1 (ja) 2008-04-07 2011-07-28 株式会社日立製作所 プラズマディスプレイパネル及びプラズマディスプレイ装置
JP2012515376A (ja) 2009-01-12 2012-07-05 ラムバス・インコーポレーテッド クロック転送低電力シグナリングシステム
US8819474B2 (en) * 2009-04-03 2014-08-26 Intel Corporation Active training of memory command timing
KR101789077B1 (ko) * 2010-02-23 2017-11-20 삼성전자주식회사 온-다이 터미네이션 회로, 데이터 출력 버퍼, 반도체 메모리 장치, 메모리 모듈, 온-다이 터미네이션 회로의 구동 방법, 데이터 출력 버퍼의 구동 방법 및 온-다이 터미네이션 트레이닝 방법
US9153296B2 (en) * 2010-06-28 2015-10-06 Intel Corporation Methods and apparatuses for dynamic memory termination
US8533538B2 (en) * 2010-06-28 2013-09-10 Intel Corporation Method and apparatus for training a memory signal via an error signal of a memory
US8688955B2 (en) * 2010-08-13 2014-04-01 Micron Technology, Inc. Line termination methods and apparatus
KR101791456B1 (ko) * 2010-10-11 2017-11-21 삼성전자주식회사 라이트 트레이닝 방법 및 이를 수행하는 반도체 장치
KR20120109958A (ko) 2011-03-28 2012-10-09 삼성전자주식회사 커맨드/어드레스 캘리브레이션을 채용하는 메모리 장치
US8760945B2 (en) 2011-03-28 2014-06-24 Samsung Electronics Co., Ltd. Memory devices, systems and methods employing command/address calibration
US8738852B2 (en) 2011-08-31 2014-05-27 Nvidia Corporation Memory controller and a dynamic random access memory interface
US8972685B2 (en) 2012-12-21 2015-03-03 Intel Corporation Method, apparatus and system for exchanging communications via a command/address bus
US9607714B2 (en) 2012-12-26 2017-03-28 Nvidia Corporation Hardware command training for memory using write leveling mechanism
US9026725B2 (en) 2012-12-27 2015-05-05 Intel Corporation Training for command/address/control/clock delays under uncertain initial conditions and for mapping swizzled data to command/address signals
KR102125449B1 (ko) * 2014-03-12 2020-06-22 에스케이하이닉스 주식회사 트레이닝 방법을 수행하는 반도체장치 및 반도체시스템
WO2017014588A1 (ko) 2015-07-22 2017-01-26 주식회사 아모텍 세탁기 구동장치와 이를 구비한 세탁기 및 세탁기 구동방법
KR20170030825A (ko) * 2015-09-10 2017-03-20 에스케이하이닉스 주식회사 기준전압설정회로 및 반도체장치
US9959918B2 (en) * 2015-10-20 2018-05-01 Samsung Electronics Co., Ltd. Memory device and system supporting command bus training, and operating method thereof
US9754650B2 (en) 2015-10-20 2017-09-05 Samsung Electronics Co., Ltd. Memory device and system supporting command bus training, and operating method thereof
KR102536657B1 (ko) * 2016-07-12 2023-05-30 에스케이하이닉스 주식회사 반도체 장치 및 반도체 시스템
US11017839B2 (en) * 2017-01-13 2021-05-25 Mediatek Inc. DRAM, memory controller and associated training method
US10720197B2 (en) * 2017-11-21 2020-07-21 Samsung Electronics Co., Ltd. Memory device for supporting command bus training mode and method of operating the same
US11675716B2 (en) * 2019-12-10 2023-06-13 Intel Corporation Techniques for command bus training to a memory device

Also Published As

Publication number Publication date
US11195566B2 (en) 2021-12-07
CN109817252A (zh) 2019-05-28
US20230317128A1 (en) 2023-10-05
US20200302981A1 (en) 2020-09-24
US10720197B2 (en) 2020-07-21
US20190156872A1 (en) 2019-05-23
CN113053431A (zh) 2021-06-29
US20220059148A1 (en) 2022-02-24
CN109817252B (zh) 2021-04-13
US11715504B2 (en) 2023-08-01

Similar Documents

Publication Publication Date Title
CN113053431B (zh) 执行命令总线训练的装置和方法
CN110534140B (zh) 存储器装置、存储器系统和存储器装置的操作方法
CN108932960B (zh) 控制片内终结器的方法和执行该方法的系统
US9412468B2 (en) Semiconductor devices and semiconductor systems for conducting a training operation
US10872647B2 (en) Flexible DLL (delay locked loop) calibration
WO2013109284A1 (en) Multi-purpose register programming via per dram addressability mode
US12020767B2 (en) Method and memory system for optimizing on-die termination settings of multi-ranks in a multi-rank memory device
CN111061648A (zh) 存储模块、存储系统和操作存储模块的方法
US10885950B2 (en) Method and memory system for optimizing on-die termination settings of multi-ranks in a multi-rank memory device
US20240029768A1 (en) Offset calibration training method for adjusting data receiver offset and memory device therefor
KR20180130417A (ko) 온-다이 터미네이션의 제어 방법 및 이를 수행하는 시스템
KR102110572B1 (ko) 커맨드 버스 트레이닝 모드를 지원하는 메모리 장치 및 그 동작 방법
TW202119411A (zh) 經配置以控制記憶裝置的系統單晶片的操作方法
EP4068288A1 (en) Apparatus, memory device and method for storing parameter codes for asymmetric on-die-termination
KR20220136015A (ko) 비대칭 온-다이-터미네이션에 대한 파라미터 코드들을 저장하는 장치, 메모리 장치 및 방법
TW202349388A (zh) 記憶體系統、主機系統以及操作記憶體系統的方法
KR20230151422A (ko) 멀티-랭크들의 온-다이 터미네이션(odt) 셋팅을 최적화하는 메모리 시스템, 메모리 시스템의 동작 방법 및 메모리 컨트롤러
KR20240013635A (ko) 데이터(dq) 리시버 오프셋을 조정하기 위한 오프셋 캘리브레이션 트레이닝 방법 및 메모리 장치
CN117437964A (zh) 偏移校准训练方法及存储器装置
CN116954493A (zh) 存储器系统、存储器系统的操作方法及电子装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant