CN112885889A - 一种含组合介质深槽的横向耐压区 - Google Patents

一种含组合介质深槽的横向耐压区 Download PDF

Info

Publication number
CN112885889A
CN112885889A CN202110046196.8A CN202110046196A CN112885889A CN 112885889 A CN112885889 A CN 112885889A CN 202110046196 A CN202110046196 A CN 202110046196A CN 112885889 A CN112885889 A CN 112885889A
Authority
CN
China
Prior art keywords
region
type
deep groove
drift region
charge compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110046196.8A
Other languages
English (en)
Other versions
CN112885889B (zh
Inventor
程骏骥
武世英
杨洪强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN202110046196.8A priority Critical patent/CN112885889B/zh
Publication of CN112885889A publication Critical patent/CN112885889A/zh
Application granted granted Critical
Publication of CN112885889B publication Critical patent/CN112885889B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7825Lateral DMOS transistors, i.e. LDMOS transistors with trench gate electrode

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本发明公开了一种含组合介质深槽的横向耐压区,其包括衬底,衬底上设置有漂移区,漂移区中设置有上端开口的绝缘介质槽,在耐压状态时的介质槽低电位侧设置有P型深槽电容充电电荷补偿区,漂移区槽体的高电位侧设置有N型深槽电容充电电荷补偿区。本发明通过在介质深槽内填充两种不同的介质,在纵向上通过它们横向宽度线性变化形成组合,进而调变深槽电容。调变后的深槽电容可与深槽两侧纵向变化的电势相匹配,使其所需充电电荷沿纵向接近均匀分布。此后采用均匀掺杂就能为深槽电容提供恰当的充电电荷,实现优化该类器件漂移区内电场分布的目的,从而有效改善击穿电压与比导通电阻之间的折中关系。

Description

一种含组合介质深槽的横向耐压区
技术领域
本发明涉及半导体领域,具体涉及一种含组合介质深槽的横向耐压区。
背景技术
具有横向耐压区的半导体功率器件,如横向MOSFET等,由于其电极通常位于同一平面,所以适合用于功率集成电路中。一般情况下,该类器件为了维持较高的的击穿电压或电流,会占用较大的芯片面积,从而增加芯片的制造成本。
具有深槽结构的横向耐压区中有一个填充了绝缘介质的深槽,利用这个深槽,可以对漂移区进行折叠,从而增加漂移区的有效长度,优化器件击穿电压和比导通电阻之间的折中关系。
但在这种带槽的器件中,介质深槽引入了一个寄生电容[2]。该电容以两侧漂移区为极板,以深槽介质为电介质,称为深槽电容(CDT)。当深槽两侧存在电势差,会在两侧漂移区搜集电荷为CDT充电。对于单一介质填充的介质深槽,当器件临界击穿时,深槽两侧电势差沿纵向变化,而CDT是始终纵向不变的,根据Q=V·C可知,CDT左右极板所需的充电电荷Q也是纵向变化的。该纵向变化的电荷索取将导致漂移区电场分布不均匀,加剧器件内部的电场集中,降低器件耐压。
发明内容
本发明提出一种具有含组合介质深槽的横向耐压区,用以在解决器件内部电场集中以提高击穿电压的同时利用深槽电容充电电荷补偿区增加漂移区掺杂浓度以降低比导通电阻。
为了达到上述发明目的,本发明采用的技术方案为:
一种含组合介质深槽的横向耐压区,其包括衬底,衬底上设置有漂移区,漂移区中设置有上端开口的槽体,漂移区槽体的低电位侧设置有P型深槽电容充电电荷补偿区,漂移区槽体的高电位侧设置有N型深槽电容充电电荷补偿区;
P型深槽电容充电电荷补偿区与与其相邻的漂移区的上端共同设置有P型重掺杂区;P型重掺杂区上设置有阳极;
N型深槽电容充电电荷补偿区与与其相邻的漂移区的上端共同设置有N型重掺杂区;N型重掺杂区上设置有阴极;
P型深槽电容充电电荷补偿区和N型深槽电容充电电荷补偿区之间设置有第二介质,第二介质内设置有上宽下窄的第一介质;第一介质的上部左右两端分别与P型重掺杂区和N型重掺杂区相连。
进一步地,漂移区包括设置在衬底上的N型漂移区,N型漂移区设置为U形且开口向上;N型漂移区内设置有P型漂移区,P型漂移区为U形且开口向上。
进一步地,漂移区包括设置在衬底上的P型漂移区,P型漂移区设置为U形且开口向上;P型漂移区内设置有N型漂移区,N型漂移区为U形且开口向上。
进一步地,第二介质的介电常数为第一介质的介电常数的20倍以上。
进一步地,第二介质的左右两个上端分别止于P型深槽电容充电电荷补偿区的顶部和N型深槽电容充电电荷补偿区的顶部。
本发明的有益效果为:本发明通过在介质深槽内存在两种不同的介质:一种是高介电常数介质,一种是低介电常数介质,通过它们宽度线性变化形成组合,进而调变深槽电容。调变后的深槽电容可与深槽两侧纵向变化的电势差相匹配,使其所需充电电荷沿纵向接近均匀分布。此后在深槽电容电荷提供区中的P型深槽电容充电电荷补偿区和N型深槽电容充电电荷补偿区中采用均匀掺杂就能为深槽电容提供恰当的充电电荷,实现在保证p-MOS器件击穿电压的前提下具有尽可能低的比导通电阻。
附图说明
图1为本发明的剖面结构示意图;
图2为实施例中N型深槽电容充电电荷补偿区在内时本发明的剖面结构示意图;
图3为实施例中P型深槽电容充电电荷补偿区在内时本发明的剖面结构示意图;
图4为具体实施过程中本器件的剖面结构示意图;
图5为具体实施过程中本器件深槽内两种介质组合示意图;
图6为具体实施过程中NADD(y)掺杂分布示意图;
图7为具体实施过程中本器件的等电势分布图A-B和C-D路径上的电势分布示意图;
图8为具体实施过程中本器件与现有器件的性能比对示意图。
其中:1、衬底;2、漂移区;3、N型深槽电容充电电荷补偿区;4、阴极;5、第一介质;6、阳极;7、P型深槽电容充电电荷补偿区;8、第二介质;9、N型重掺杂区;10、P型重掺杂区。
具体实施方式
下面对本发明的具体实施方式进行描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。
如图1所示,该含组合介质深槽的横向耐压器件包括衬底1,衬底1上设置有漂移区2,漂移区2中设置有上端开口的槽体,漂移区2槽体的低电位侧设置有P型深槽电容充电电荷补偿区7,漂移区2槽体的高电位侧设置有N型深槽电容充电电荷补偿区3;
P型深槽电容充电电荷补偿区7与与其相邻的漂移区2的上端共同设置有P型重掺杂区10;P型重掺杂区10上设置有阳极6;
N型深槽电容充电电荷补偿区3与与其相邻的漂移区2的上端共同设置有N型重掺杂区9;N型重掺杂区9上设置有阴极4;
P型深槽电容充电电荷补偿区7和N型深槽电容充电电荷补偿区3之间设置有第二介质8,第二介质8内设置有上宽下窄的第一介质5;第一介质5的上部左右两端分别与P型重掺杂区10和N型重掺杂区9相连;第二介质8的介电常数为第一介质5的介电常数的20倍以上,第二介质8的左右两个上端分别止于P型深槽电容充电电荷补偿区7的顶部和N型深槽电容充电电荷补偿区3的顶部。
在本发明的一个实施例中,如图2所示,漂移区2包括设置在衬底1上的P型漂移区,P型漂移区设置为U形且开口向上;P型漂移区内设置有N型漂移区,N型漂移区为U形且开口向上。
在本发明的另一个实施例中,如图3所示,漂移区2包括设置在衬底1上的N型漂移区,N型漂移区设置为U形且开口向上;N型漂移区内设置有P型漂移区,P型漂移区为U形且开口向上。
在具体实施过程中,按照本发明的结构建立一个如图4所示的器件,其中High-k表示第二介质8的介电常数,第一介质5采用二氧化硅;p-ADD表示P型深槽电容充电电荷补偿区7,n-ADD表示N型深槽电容充电电荷补偿区3,CDT表示由第二介质8、第一介质5、p-ADD和n-ADD构成的深槽电容;p-drift表示P型漂移区,n-epitaxy表示N型漂移区。第一介质5和第二介质8的宽度线性变化形成组合,旨在调变CDT。调变后的CDT可与深槽两侧纵向变化的电势差相匹配,使其所需充电电荷沿纵向接近均匀分布。此后在CDT电荷提供区p-ADD和n-ADD中采用均匀掺杂就能为CDT提供恰当的充电电荷。
对于如图4所示的器件,深槽两侧的线变电势差由式(1)给出。其中,ΔV(h)为深槽底部电势差。
Figure BDA0002897421580000051
如图5所示,CDT可等效为由电容C1(y)、C2(y)、C1(y)串联而成。根据平板电容计算公式和电容串联公式,计算CDT等于:
Figure BDA0002897421580000052
其中,ε1、ε2分别为SiO2、High-k介质的介电常数,h为深槽深度,b为二分之一的深槽宽度。由(1)、(2)得,器件临界击穿时CDT充电电荷Q(y)为:
Figure BDA0002897421580000053
为给CDT提供恰当的充电电荷,半导体区p-ADD和n-ADD的掺杂浓度应符合:
Figure BDA0002897421580000054
其中,q为单位电荷电量,ta为p-ADD和n-ADD区的宽度。为提高右侧p-drift的掺杂浓度,n-ADD和p-drift之间还进行着电荷补偿。因此综合以上分析可得,器件主要区域的掺杂浓度应遵从式(5)-(8):
Figure BDA0002897421580000061
Nn-ADD(y)=NADD(y)+ND2 (6)
DL=tnND1+taNADD(y) (7)
DR=tnND1+taND2 (8)
其中,ND1表示n-epitaxy的掺杂浓度,ND2表示n-ADD中用以补偿右侧p-drift的掺杂浓度;DL、DR分别为p-drift左右两侧的剂量;tn、tp分别为n-epitaxy、p-drift的宽度。
将(3)式可绘制图6所示的Q(y)-y曲线。该曲线表明,沿y向大部分范围内,提出器件中CDT充电电荷都是接近均匀的,因此可通过均匀掺杂的充电电荷补偿区对CDT所需充电电荷进行补偿即可消除漂移区中由CDT带来的电场集中。
图6还示出了深槽被单一介质SiO2填充时,CDT充电电荷的情况。在该种情况下需要采用纵向线性变掺杂(VVD)来对CDT进行合理的电荷供给。相比较而言,本结构中n-ADD和p-ADD为均匀掺杂,实施起来更为方便容易。而且,由于提出器件采用了High-k介质来增强CDT,所以p-ADD区掺杂剂量也有了显著提高,利于降低器件比导通电阻。
使用MEDICI对提出器件进行仿真研究,采用的模型包括FLDMOB、CONMOB、CONSRH、SRFMOB和IMPACT.I。仿真得到提出器件临界击穿时的等电势分布如图7-(a)所示。图7-(b)提取了器件内部A-B和C-D路径上的电势分布。图7表明器件p-drift和n-epitaxy之间达到了良好的电荷平衡,器件漂移区的耐压情况可接近理想的超结结构。
在图8中可以更好的看出本器件相比已有文献中[4]-[10]明显改善了RON,SP(比导通电阻)~BV(击穿电压)折中关系,且随着深槽的深宽比的提升,本发明所提出的器件的比导通电阻还可进一步减小。
其中:
[1]A.F.J.Murray,W.A.Lane.Optimization of interconnection-inducedbreakdown voltage in junction isolated IC's using biased polysilicon fieldplates[J].IEEE Trans.Electron Devices,1997,44(1):185-189.
[2]J.Cheng,W.Chen,P.Li.Improvement of Deep-Trench LDMOS WithVariation Vertical Doping for Charge-Balance Super-Junction[J].IEEETransactions on Electron Devices,2018,65(4):1404-1410.
[3]J.Cheng,S.Wu,W.Chen,H.Huang,et al.A Trench LDMOS Improved by QuasiVertical Super Junction and Resistive Field Plate[J].IEEE Journal of theElectron Devices Society,2019,7:682-689.
[4]T.Miyoshi,T.Tominari,H.Fujiwara,et al.Design of a Reliable p-Channel LDMOS FET With RESURF Technology[J].IEEE Transactions on ElectronDevices,2014,61(5):1451-1456.
[5]L.Wu,Y.Song,H.Yang,et al.PSOI pLDMOS with n-buried layer[J].Micro&Nano Letters,2017,12(10):726-730.
[6]B.Yi,X.Chen.A 300-V Ultra-Low-Specific On-Resistance High-Side p-LDMOS With Auto-Biased n-LDMOS for SPIC[J].IEEE Transactions on PowerElectronics,2017,32(1):551-560.
[7]M.Sambi,D.Merlini,P.Galbiati,et al.A novel 0.16μm-300V SOIBCD forultrasound medical applications[C].//2011IEEE 23rd International Symposium onPower Semiconductor Devices and ICs,San Diego,CA,2011:36-39.
[8]X.Zhou,M.Qiao,Y.He,et al.Back-Gate Effect on RON,sp and BV for ThinLayer SOI Field p-Channel LDMOS[J].IEEE Transactions on Electron Devices,2015,62(4):1098-1104.
[9]J.Deng,J.Cheng,X.B.Chen.An Improved SOI P-Channel LDMOS With High-k Gate Dielectric and Dual Hole-Conductive Paths[J].IEEE Electron DeviceLetters,2017,38(12):1712-1715.
[10]K.Zhou,X.Luo,Q.Xu,et al.A RESURF-Enhanced p-Channel Trench SOILDMOS With Ultralow Specific on-Resistance[J].IEEE Transactions on ElectronDevices,2014,61(7):2466-2472.
综上,本发明提供了一种显著改善击穿电压与比导通电阻之间折中关系的耐压区。

Claims (5)

1.一种含组合介质深槽的横向耐压区,其特征在于,包括衬底(1),所述衬底(1)上设置有漂移区(2),漂移区(2)中设置有上端开口的槽体,漂移区(2)槽体的低电位侧设置有P型深槽电容充电电荷补偿区(7),漂移区(2)槽体的高电位侧设置有N型深槽电容充电电荷补偿区(3);
所述P型深槽电容充电电荷补偿区(7)与与其相邻的漂移区(2)的上端共同设置有P型重掺杂区(10);P型重掺杂区(10)上设置有阳极(6);
所述N型深槽电容充电电荷补偿区(3)与与其相邻的漂移区(2)的上端共同设置有N型重掺杂区(9);N型重掺杂区(9)上设置有阴极(4);
P型深槽电容充电电荷补偿区(7)和N型深槽电容充电电荷补偿区(3)之间设置有第二介质(8),第二介质(8)内设置有上宽下窄的第一介质(5);第一介质(5)的上部左右两端分别与P型重掺杂区(10)和N型重掺杂区(9)相连。
2.根据权利要求1所述的含组合介质深槽的横向耐压区,其特征在于,所述漂移区(2)包括设置在衬底(1)上的N型漂移区,N型漂移区设置为U形且开口向上;N型漂移区内设置有P型漂移区,P型漂移区为U形且开口向上。
3.根据权利要求1所述的含组合介质深槽的横向耐压区,其特征在于,所述漂移区(2)包括设置在衬底(1)上的P型漂移区,P型漂移区设置为U形且开口向上;P型漂移区内设置有N型漂移区,N型漂移区为U形且开口向上。
4.根据权利要求1所示的含组合介质深槽的横向耐压区,其特征在于,第二介质(8)的介电常数为第一介质(5)的介电常数的20倍以上。
5.根据权利要求1所示的含组合介质深槽的横向耐压区,其特征在于,第二介质(8)的左右两个上端分别止于P型深槽电容充电电荷补偿区(7)的顶部和N型深槽电容充电电荷补偿区(3)的顶部。
CN202110046196.8A 2021-01-14 2021-01-14 一种含组合介质深槽的横向耐压区 Active CN112885889B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110046196.8A CN112885889B (zh) 2021-01-14 2021-01-14 一种含组合介质深槽的横向耐压区

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110046196.8A CN112885889B (zh) 2021-01-14 2021-01-14 一种含组合介质深槽的横向耐压区

Publications (2)

Publication Number Publication Date
CN112885889A true CN112885889A (zh) 2021-06-01
CN112885889B CN112885889B (zh) 2022-06-03

Family

ID=76045932

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110046196.8A Active CN112885889B (zh) 2021-01-14 2021-01-14 一种含组合介质深槽的横向耐压区

Country Status (1)

Country Link
CN (1) CN112885889B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115602729A (zh) * 2022-12-13 2023-01-13 广东省大湾区集成电路与系统应用研究院(Cn) 横向双扩散金属氧化物半导体器件及制作方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004096083A (ja) * 2002-07-08 2004-03-25 Fuji Electric Device Technology Co Ltd 半導体装置およびその製造方法
US20050167742A1 (en) * 2001-01-30 2005-08-04 Fairchild Semiconductor Corp. Power semiconductor devices and methods of manufacture
WO2012105611A1 (ja) * 2011-02-02 2012-08-09 ローム株式会社 半導体パワーデバイスおよびその製造方法
US20160343823A1 (en) * 2015-05-20 2016-11-24 Fairchild Semiconductor Corporation Hybrid gate dielectrics for semiconductor power devices
CN107516679A (zh) * 2017-08-07 2017-12-26 电子科技大学 一种深槽超结dmos器件
CN107785433A (zh) * 2017-09-19 2018-03-09 西安电子科技大学 一种阶梯高k介质层宽带隙半导体纵向双扩散金属氧化物半导体场效应管
US10068965B1 (en) * 2017-06-26 2018-09-04 University Of Electronic Science And Technology Of China Lateral high-voltage device
CN108630745A (zh) * 2018-04-13 2018-10-09 上海华力集成电路制造有限公司 半导体器件
CN109119468A (zh) * 2018-08-29 2019-01-01 电子科技大学 一种屏蔽栅dmos器件
CN111554748A (zh) * 2020-05-12 2020-08-18 陕西半导体先导技术中心有限公司 一种具有低相对介电常数埋层的纵向高压功率半导体器件结构

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050167742A1 (en) * 2001-01-30 2005-08-04 Fairchild Semiconductor Corp. Power semiconductor devices and methods of manufacture
JP2004096083A (ja) * 2002-07-08 2004-03-25 Fuji Electric Device Technology Co Ltd 半導体装置およびその製造方法
WO2012105611A1 (ja) * 2011-02-02 2012-08-09 ローム株式会社 半導体パワーデバイスおよびその製造方法
US20160343823A1 (en) * 2015-05-20 2016-11-24 Fairchild Semiconductor Corporation Hybrid gate dielectrics for semiconductor power devices
US10068965B1 (en) * 2017-06-26 2018-09-04 University Of Electronic Science And Technology Of China Lateral high-voltage device
CN107516679A (zh) * 2017-08-07 2017-12-26 电子科技大学 一种深槽超结dmos器件
CN107785433A (zh) * 2017-09-19 2018-03-09 西安电子科技大学 一种阶梯高k介质层宽带隙半导体纵向双扩散金属氧化物半导体场效应管
CN108630745A (zh) * 2018-04-13 2018-10-09 上海华力集成电路制造有限公司 半导体器件
CN109119468A (zh) * 2018-08-29 2019-01-01 电子科技大学 一种屏蔽栅dmos器件
CN111554748A (zh) * 2020-05-12 2020-08-18 陕西半导体先导技术中心有限公司 一种具有低相对介电常数埋层的纵向高压功率半导体器件结构

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115602729A (zh) * 2022-12-13 2023-01-13 广东省大湾区集成电路与系统应用研究院(Cn) 横向双扩散金属氧化物半导体器件及制作方法

Also Published As

Publication number Publication date
CN112885889B (zh) 2022-06-03

Similar Documents

Publication Publication Date Title
US8716794B2 (en) SOI lateral MOSFET devices
CN104201206B (zh) 一种横向soi功率ldmos器件
US9324855B2 (en) Lateral power device having low specific on-resistance and using high-dielectric constant socket structure and manufacturing method therefor
CN103715238B (zh) 一种超低比导通电阻的横向高压器件
US7898024B2 (en) Semiconductor device and method for manufacturing the same
CN102969355B (zh) 一种soi基pmosfet功率器件
US10068965B1 (en) Lateral high-voltage device
CN107680997B (zh) 带有可调型场板的横向双扩散金属氧化物半导体场效应管
CN103022134B (zh) 一种超低比导通电阻的soi横向高压功率器件
CN102832237B (zh) 一种槽型半导体功率器件
CN106531802A (zh) 低比导的新型高压sj功率器件
CN112885889B (zh) 一种含组合介质深槽的横向耐压区
Wu et al. Investigation of the stepped split protection gate L-Trench SOI LDMOS with ultra-low specific on-resistance by simulation
Cao et al. Theoretical analyses of complete 3-D reduced surface field LDMOS with folded-substrate breaking limit of superjunction LDMOS
CN107275388B (zh) 一种横向高压器件
CN107546274B (zh) 一种具有阶梯型沟槽的ldmos器件
KR20060013397A (ko) 전계 형성 영역을 구비한 반도체 장치
CN107845675B (zh) 一种横向双扩散金属氧化物半导体场效应管
Li et al. A novel SOI LDMOS with substrate field plate and variable-k dielectric buried layer
CN105118861A (zh) 一种横向finfet器件
CN116978928A (zh) 一种基于有源耗尽机理的功率半导体器件及制造方法
CN107068736B (zh) 一种soi横向高压器件
CN103489865B (zh) 一种横向集成soi半导体功率器件
CN107359195B (zh) 一种高耐压横向超结器件
CN108666365A (zh) 一种带有双栅的变k槽型ldmos

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant