CN112579262B - 一种具有测试项调整的多线程并行的处理方法 - Google Patents
一种具有测试项调整的多线程并行的处理方法 Download PDFInfo
- Publication number
- CN112579262B CN112579262B CN201910932268.1A CN201910932268A CN112579262B CN 112579262 B CN112579262 B CN 112579262B CN 201910932268 A CN201910932268 A CN 201910932268A CN 112579262 B CN112579262 B CN 112579262B
- Authority
- CN
- China
- Prior art keywords
- test
- item
- stage
- thread
- test item
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 294
- 238000003672 processing method Methods 0.000 title abstract description 6
- 238000012545 processing Methods 0.000 claims description 25
- 238000000034 method Methods 0.000 claims description 13
- 239000013598 vector Substances 0.000 claims description 13
- 238000004364 calculation method Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 8
- 230000008901 benefit Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 3
- 238000011161 development Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- DERZBLKQOCDDDZ-JLHYYAGUSA-N cinnarizine Chemical compound C1CN(C(C=2C=CC=CC=2)C=2C=CC=CC=2)CCN1C\C=C\C1=CC=CC=C1 DERZBLKQOCDDDZ-JLHYYAGUSA-N 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5027—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/3668—Software testing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4843—Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2209/00—Indexing scheme relating to G06F9/00
- G06F2209/50—Indexing scheme relating to G06F9/50
- G06F2209/5018—Thread allocation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本发明提供一种具有测试项调整的多线程并行的处理方法,包括:S1获取每个测试项各阶段的测试时间;S2根据时间的获取,使各测试项的Upload、Calc和Judge总和时间小于等于与其Setup和Meas总和时间;S3建立线程池;S4从线程池创建主线程;S5启动并运行主线程执行测试项1的Setup及Meas阶段;S6主线程执行Site1的测试项1的Upload阶段,完成后启动Site1子线程执行Site1的测试项1的Calc和Judge阶段,同时主线程执行Site2的测试项1的Upload阶段,待完成后启动Site2子线程执行Site2的测试项1的Calc和Judge阶段;S7如S6,依次由主线程执行各Site的Upload,并按顺序调度启动各Site子线程执行其对应Site的Calc和Judge阶段,然后线程同步,释放子线程;S8循环执行步骤S5‑7,依次完成测试项1、2到最后一项的测试,完成全测试流程。
Description
技术领域
本发明涉及集成电路测试领域,特别涉及一种具有测试项调整的多线程并行的处理方法。
背景技术
随着社会的发展,人们对电子产品功能的多样性和丰富性提出了越来越高的需求。而随着集成电路设计和制造技术的进步,这一需求的实现变为了可能,但芯片规模越来越大,一个芯片中不仅集成了中央处理器CPU、存储器Memory、通用外设接口USB、MIPI、SPI等,还集成了图形处理器GPU、图像处理器VPU、音频处理器Audio,甚至加密引擎AES、SHA等各种复杂的功能模块。
而芯片功能的复杂性和规模的扩大性,对芯片的测试提出了严峻的挑战,不仅增加了测试程序开发时间,还极大地增加了芯片的测试时间,提高了测试成本。
目前芯片的测试基本都是应用通用ATE测试机完成。常见的ATE测试机有V93000、T2000、J750等。通用ATE测试机主要由工作站、测试头组成,其中测试头由多块测试板卡组成,测试板卡内置测试向量发生器、时钟发生器、驱动器、比较器,并包含多个测试通道,可以实现与各Site待测器件的连接,对待测器件施加激励或捕获响应。
工作站负责对测试板卡的控制,通过API编程建立测试向量及相应的控制指令,通过下行总线发送给目标测试板卡,测试板卡执行测试并获取芯片响应数据,再通过上行总线上传到工作站,然后工作站对数据进行处理和判断,得出芯片的测试结果。如图1为ATE测试连接图。
芯片的测试往往包含多个测试项,每个测试项都分为测试向量建立(Setup)、测试数据获取(Meas)、测试数据上传(Upload)、测试数据处理(Calc)、结果判断(Judge)五个阶段,而ATE测试机一般也只能完成一个测试项的整个流程再进行下一个测试项的测试,相当于是测试项一个接一个的串行执行。
传统的提高芯片测试效率的做法是芯片的多测试站点(Site)并行测试,即设置同样的测试向量,同时启动测试卡对多个芯片进行测试,但由于测试板卡是共享与工作站之间的通信总线,工作站获取各Site芯片测试数据需要依次选中对应板卡通过总线顺序进行上传,然后再进行数据处理和结果判定。
传统的多测试站点(site)并行测试,只能实现芯片单个测试项的部分并行,即测试向量的设置及数据获取阶段,数据的上传、处理及结果判断site间依然是串行处理,整体并行度并不高,导致芯片测试效率及测试成本并不理想。
发明内容
为了解决上述问题,本发明的目的在于克服现有技术的不足,提供一种多线程的处理技术,实现了测试项测试数据上传、测试数据处理及结果判断三个阶段的时间隐藏,无论单Site还是多Site都极大地提高了芯片测试并行率,成倍地减少了测试时间,显著地降低了测试成本,具有很高的应用价值。
具体地,提供一种具有测试项调整的多线程并行的处理方法,包括以下步骤:
S1,在测试机执行各测试项,获取每个测试项执行时各阶段的测试时间;
S2,根据步骤S1中对各测试项时间的获取,合并调整优化测试项,使各测试项的数据上传、数据处理和结果判断总和的时间小于等于与其建立和获取总和的时间;
S3,根据测试站点个数建立线程池,可容纳线程数为测试站点加1,其中一个为主线程,其余为各测试站点的子线程;
S4,根据测试流程,从线程池创建主线程;
S5,启动并运行所述的主线程执行测试项1的测试向量建立及获取阶段;
S6,主线程执行测试站点1(Site1)的测试项1的数据上传阶段,完成后启动测试站点1(Site1)子线程执行测试站点1(Site1)的测试项1的数据处理和结果判断阶段,同时主线程执行测试站点2(Site2)的测试项1的数据上传阶段,待完成后启动测试站点2(Site2)子线程执行测试站点2(Site2)的测试项1的数据处理和结果判断阶段;
S7,如步骤6,依次由主线程执行各测试站点(Site)的数据上传,并按顺序调度启动各测试站点(Site)子线程执行其对应测试站点(Site)的数据处理和结果判断阶段,然后进行线程同步,待全部执行完毕后释放各测试站点子线程;
S8,循环执行步骤S5-7,依次按顺序完成测试项1、测试项2到最后一个测试项的测试,即完成整个测试流程。
由此,本申请的优势在于:具有测试项调整的多线程并行,使得上述线程执行步骤实现了各测试项Upload、Calc、Judge时间的更精确的隐藏,相当于各测试项由传统的Setup、Meas、Upload、Calc、Judge五个阶段变为了Setup、Meas两个阶段,Upload、Calc、Judge实现了错位隐藏,节省了测试时间。
本发明还可以通过对多线程的应用,合理分配资源,隐藏了测试数据上传、计算及处理判断时间,实现了测试项及测试站点Site间的并行,达到了很高的测试效率,极大地缩短了测试时间,减少了测试成本,具有很高的实用价值及推广价值。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,并不构成对本发明的限定。
图1是本发明涉及的现有技术的ATE测试连接示意框图。
图2是本发明涉及的功能示意框图。
图3是本发明涉及的具有测试项调整的多线程并行的处理方法的示意流程图。
图4是本发明涉及的一个测试执行流程图。
图5是传统单site测试执行时间图。
图6是传统多site测试执行时间图。
图7是多线程多site测试执行时间图。
图8是多线程数据隐藏单site测试执行时间图。
图9是多线程数据隐藏多site测试执行时间图。
具体实施方式
为了能够更清楚地理解本发明的技术内容及优点,现结合附图对本发明进行进一步的详细说明。
参见图3所示,提供一种具有测试项调整的多线程并行的处理方法,包括以下步骤:
S1,在测试机执行各测试项,获取每个测试项执行时各阶段的测试时间;
S2,根据步骤S1中对各测试项时间的获取,合并调整优化测试项,使各测试项的数据上传、数据处理和结果判断总和的时间小于等于与其建立和获取总和的时间;
S3,根据测试站点个数建立线程池,可容纳线程数为测试站点加1,其中一个为主线程,其余为各测试站点的子线程;
S4,根据测试流程,从线程池创建主线程;
S5,启动并运行所述的主线程执行测试项1的测试向量建立及获取阶段;
S6,主线程执行测试站点1(Site1)的测试项1的数据上传阶段,完成后启动测试站点1(Site1)子线程执行测试站点1(Site1)的测试项1的数据处理和结果判断阶段,同时主线程执行测试站点2(Site2)的测试项1的数据上传阶段,待完成后启动测试站点2(Site2)子线程执行测试站点2(Site2)的测试项1的数据处理和结果判断阶段;
S7,如步骤6,依次由主线程执行各测试站点(Site)的数据上传,并按顺序调度启动各测试站点(Site)子线程执行其对应测试站点(Site)的数据处理和结果判断阶段,然后进行线程同步,待全部执行完毕后释放各测试站点子线程;
S8,循环执行步骤S5-7,依次按顺序完成测试项1、测试项2到最后一个测试项的测试,即完成整个测试流程。
所述的步骤S1中,所述各个阶段的测试时间为测试向量建立(Setup)阶段、测试数据获取(Meas)阶段、测试数据上传(Upload)阶段、测试数据计算(Calc)及结果判断(Judge)阶段所需时间。
所述的步骤S2中所述使各测试项的数据上传、数据处理和结果判断总和的时间小于并与其建立和获取总和的时间相等优选为时间相等。
所述的步骤S3中,所述的子线程为独立子线程。
进一步包括,根据芯片的规格定义,建立所需所有测试项,测试项总数为Nitem。
进一步包括,根据测试机资源,建立多测试站点测试,总测试站点个数为Nsite。所述的多测试站点为2n测试站点,其中,n为大于等于1的正整数,可以为2site、4site、8site等。
此外,以北京君正集成电路股份有限公司的一款SOC芯片的测试为另外的示例,其执行流程如附图4,具体为:
1.根据芯片的规格定义,建立所需所有测试项,测试项总数为Nitem。
2.根据测试机资源,建立多site测试,总site个数为Nsite。常用的如2site、4site、8site等。
3.在测试机执行各测试项,获取每个测试项执行时各阶段的测试时间。即测试向量建立(Setup)阶段、测试数据获取(Meas)阶段、测试数据上传(Upload)阶段、测试数据计算(Calc)及结果判断(Judge)阶段所需时间。如附图5为传统单Site测试执行时间图,附图6为传统多Site测试执行时间图,并且以2个Site为例。
4.根据Site个数建立线程池,可容纳线程数为Nthread=Nsite+1,其中一个为主线程,其余为各site独立子线程。
5.根据测试流程,从线程池创建主线程。
6.启动并运行主线程执行测试项1的测试向量建立及获取阶段,即Setup与Meas阶段。
7.主线程执行Site1测试项1的Upload阶段,完成后启动Site1子线程执行Site1测试项1的Calc+Judge阶段,同时主线程执行Site2测试项1的Upload阶段,待完成后启动Site2子线程执行Site2测试项1的Calc+Judge阶段。
8.如步骤7,依次由主线程执行各Site的Upload,并按顺序调度启动各Site子线程执行其对应Site的Calc+Judge阶段,然后进行线程同步,待全部执行完毕后释放各Site子线程。
9.循环执行步骤6-8,依次按顺序完成测试项1、测试项2到测试项Nitem的测试,即完成整个测试流程,如附图7为多线程多site测试执行时间图。
10.进一步地,为充分利用测试机板卡双端口RAM可以同时读写的特性,可以在步骤5创建主线程前申请并开辟专属数据空间,各测试项Meas阶段时向此空间写入获取的数据,upload阶段读取此空间的数据并通过总线上传给工作站进行处理。数据空间的大小应设为测试项所需获取最大数据量的大小。
11.根据步骤10的设置,调整步骤6-8执行的线程调度。主线程只负责各测试项的Setup+Meas阶段,并且在测试项1的Setup+Meas结束后立即启动测试项2的Setup+Meas,同时启动Site1子线程执行Upload+Calc+Judge阶段,并且在Site1的Upload结束后启动Site2子线程执行Upload+Calc+Judge,这样依次完成所有Site所有测试项的测试,最后同步各Site子线程并释放回收完成整个测试流程,如附图8为多线程数据隐藏单Site测试,附图9为多线程数据隐藏多Site测试。
12.更进一步地,可以根据步骤3对各测试项时间的获取,合并调整优化测试项,使各测试项Upload+Calc+Judge的时间小于并尽量与其Setup+Meas时间相等,这样就可以将各测试项Upload+Calc+Judge阶段最大限度地完全隐藏起来,获得更好的测试并行度,减少测试时间,降低测试成本。
以Site个数为Nsite,测试项个数为Nitem,单位测试项测试时间为Titem,单位测试项Setup、Meas、Upload、Calc、Judge阶段的测试时间分别为Tsetup、Tmeas、Tuplod、TCalc及TJudge。
对比图5和图6可以看出,传统单Site测试,每个测试项都需要Setup、Meas、Upload、Calc、Judge五个阶段的测试时间,传统多Site测试,每个测试项的每个Site间Setup、Meas阶段并行执行,相当于节省了Site个数减一倍的Setup加Meas时间,即节省(Nsite-1)*(Tsetup+Tmeas)。
对比图5和图8可以看出,单Site测试下,本发明的多线程数据隐藏方式只需要各测试项的Setup、Meas时间,每个测试项的Upload、Calc、Judge阶段都隐藏到了后一测试项的Setup、Meas阶段,相当于比传统单Site测试节省了测试项个数减一倍的Upload、Calc、Judge时间,即节省(Nitem-1)*(Tuplod+TCalc+TJudge)。
对比图6和图9可以看出,多Site测试下,本发明的多线程数据隐藏方式每个测试项的Upload、Calc、Judge阶段也都隐藏到了后一测试项的Setup、Meas阶段,Site间Setup、Meas阶段为并行执行,相当于比传统多Site测试节省了测试项个数减一并乘以Site个数倍的Upload、Calc、Judge时间,即节省Nsite*(Nitem-1)*(Tuplod+TCalc+TJudge)。
对比图5和图9可以看出,本发明的多线程数据隐藏方式比传统单Site测试,不仅每个测试项Site间Setup、Meas阶段并行执行,前一测试项的Upload、Calc、Judge阶段还都会被隐藏到后一测试项的Setup、Meas阶段,节省了
(Nsite-1)*Nitem*(Tsetup+Tmeas)+Nsite*(Nitem-1)*(Tuplod+TCalc+TJudge)
=(Nsite-1)*(Nitem-1)*(Tsetup+Tmeas)+(Nsite-1)*(Tsetup+Tmeas)
+(Nsite-1)*(Nitem-1)*(Tuplod+TCalc+TJudge)+(Nitem-1)*(Tuplod+TCalc+TJudge)
=(Nsite-1)*(Nitem-1)*Titem+(Nsite-1)*(Tsetup+Tmeas)+
(Nitem-1)*(Tuplod+TCalc+TJudge)
即相当于节省了Site个数减一乘以测试项个数减一倍的单位测试项时间加Site个数减一倍的Setup、Meas时间和测试项个数减一倍的upload、Calc、Judge时间,而且,随Site个数和测试项数目的增加而增加,在更多的测试项数目需求更多的Site个数应用下会获得更高的测试收益,更大地减少测试时间。
由此可见,本发明方法无论在单Site还是多Site测试都能够完全隐藏测试数据上传、处理及判定阶段,获得非常理想的并行度,可以成倍地减少测试时间,极大地降低了测试成本,获得很好的使用效益。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明实施例可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (8)
1.一种具有测试项调整的多线程并行的处理方法,其特征在于,包括以下步骤:
S1,在测试机执行各测试项,获取每个测试项执行时各阶段的测试时间;
S2,根据步骤S1中对各测试项时间的获取,合并调整优化测试项,使各测试项的数据上传、数据处理和结果判断总和的时间小于等于与其建立和获取总和的时间;
S3,根据测试站点个数建立线程池,可容纳线程数为测试站点加1,其中一个为主线程,其余为各测试站点的子线程;
S4,根据测试流程,从线程池创建主线程;
S5,启动并运行所述的主线程执行测试项1的测试向量建立及获取阶段;
S6,主线程执行测试站点1的测试项1的数据上传阶段,完成后启动测试站点1子线程执行测试站点1的测试项1的数据处理和结果判断阶段,同时主线程执行测试站点2的测试项1的数据上传阶段,待完成后启动测试站点2子线程执行测试站点2的测试项1的数据处理和结果判断阶段;
S7,如步骤6,依次由主线程执行各测试站点的数据上传,并按顺序调度启动各测试站点子线程执行其对应测试站点的数据处理和结果判断阶段,然后进行线程同步,待全部执行完毕后释放各测试站点子线程;
S8,循环执行步骤S5-7,依次按顺序完成测试项1、测试项2到最后一个测试项的测试,即完成整个测试流程。
2.根据权利要求1所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,所述的步骤S1中,所述各阶段的测试时间为测试向量建立阶段、测试数据获取阶段、测试数据上传阶段、测试数据计算及结果判断阶段所需时间。
3.根据权利要求1所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,所述的步骤S2中所述使各测试项的数据上传、数据处理和结果判断总和的时间小于等于与其建立和获取总和的时间优选为时间相等。
4.根据权利要求1所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,所述的步骤S3中,所述的子线程为独立子线程。
5.根据权利要求1所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,进一步包括,根据芯片的规格定义,建立所需所有测试项,测试项总数为Nitem。
6.根据权利要求1所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,进一步包括,根据测试机资源,建立多测试站点测试,总测试站点个数为Nsite。
7.根据权利要求6所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,所述的多测试站点为2n测试站点,其中,n为大于等于1的正整数。
8.根据权利要求7所述的一种具有测试项调整的多线程并行的处理方法,其特征在于,所述的2n测试站点为2测试站点、4测试站点、8测试站点。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910932268.1A CN112579262B (zh) | 2019-09-29 | 2019-09-29 | 一种具有测试项调整的多线程并行的处理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910932268.1A CN112579262B (zh) | 2019-09-29 | 2019-09-29 | 一种具有测试项调整的多线程并行的处理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112579262A CN112579262A (zh) | 2021-03-30 |
CN112579262B true CN112579262B (zh) | 2024-02-27 |
Family
ID=75110890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910932268.1A Active CN112579262B (zh) | 2019-09-29 | 2019-09-29 | 一种具有测试项调整的多线程并行的处理方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112579262B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009289108A (ja) * | 2008-05-30 | 2009-12-10 | Advantest Corp | 試験装置およびその制御方法、ならびに試験システム |
CN102707225A (zh) * | 2012-06-21 | 2012-10-03 | 上海华岭集成电路技术股份有限公司 | 集成电路测试优化方法及其测试装置 |
CN102750207A (zh) * | 2011-04-18 | 2012-10-24 | 鸿富锦精密工业(深圳)有限公司 | 主板测试方法及系统 |
CN103513962A (zh) * | 2012-06-29 | 2014-01-15 | 上海宝信软件股份有限公司 | 基于小型机的电力scada并行控制方法 |
CN103593293A (zh) * | 2013-11-22 | 2014-02-19 | 浪潮电子信息产业股份有限公司 | 一种并行自动化测试方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011124681A1 (en) * | 2010-04-09 | 2011-10-13 | Verigy (Singapore) Pte. Ltd. | Method and automatic test equipment for performing a plurality of tests of a device under test |
US8694276B2 (en) * | 2011-01-20 | 2014-04-08 | Texas Instruments Incorporated | Built-in self-test methods, circuits and apparatus for concurrent test of RF modules with a dynamically configurable test structure |
-
2019
- 2019-09-29 CN CN201910932268.1A patent/CN112579262B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009289108A (ja) * | 2008-05-30 | 2009-12-10 | Advantest Corp | 試験装置およびその制御方法、ならびに試験システム |
CN102750207A (zh) * | 2011-04-18 | 2012-10-24 | 鸿富锦精密工业(深圳)有限公司 | 主板测试方法及系统 |
CN102707225A (zh) * | 2012-06-21 | 2012-10-03 | 上海华岭集成电路技术股份有限公司 | 集成电路测试优化方法及其测试装置 |
CN103513962A (zh) * | 2012-06-29 | 2014-01-15 | 上海宝信软件股份有限公司 | 基于小型机的电力scada并行控制方法 |
CN103593293A (zh) * | 2013-11-22 | 2014-02-19 | 浪潮电子信息产业股份有限公司 | 一种并行自动化测试方法 |
Non-Patent Citations (1)
Title |
---|
一种串并结合的多Site熔丝编程算法;张亚军;陶雪峰;;电子与封装(03);第16-19页 * |
Also Published As
Publication number | Publication date |
---|---|
CN112579262A (zh) | 2021-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8127187B2 (en) | Method and apparatus of ATE IC scan test using FPGA-based system | |
US20170115346A1 (en) | Scan system interface (ssi) module | |
US7213182B2 (en) | Test apparatus and test method | |
CN113514759B (zh) | 一种多核测试处理器及集成电路测试系统与方法 | |
US20090037132A1 (en) | Parallel Test System | |
US20080221824A1 (en) | Test apparatus, test method and recording medium | |
CN113407396B (zh) | 一种基于ate芯片测试的同步方法和系统 | |
CN112578260B (zh) | 一种基于多线程技术提高芯片测试效率的方法 | |
CN112579262B (zh) | 一种具有测试项调整的多线程并行的处理方法 | |
CN112579306B (zh) | 一种线程设置和线程调度的方法 | |
CN112579367B (zh) | 一种测试过程中设置数据空间的处理方法 | |
CN113433450B (zh) | 一种基于图形化控制的混合信号测试装置 | |
JP2002311090A (ja) | 半導体集積回路およびテスト用ボード | |
CN112578259B (zh) | 一种具有数据空间设置的线程调度方法 | |
JP3257425B2 (ja) | テスト回路及びテスト方法 | |
JP2006250940A (ja) | 圧縮データにおける誤り検出 | |
DE112007003424T5 (de) | Prüfgerät | |
JP2002131397A (ja) | 半導体試験装置 | |
JP2001208800A (ja) | Scan信号変換回路を具備した半導体集積回路装置 | |
TWI334187B (en) | Wafer, test system thereof, test method thereof and test fixture thereof | |
JP4208127B2 (ja) | 半導体集積回路装置 | |
Zhang et al. | Cost-driven optimization of coverage of combined built-in self-test/automated test equipment testing | |
JP2000082300A (ja) | 半導体メモリ試験装置及び試験方法 | |
JP2000243916A (ja) | 半導体装置 | |
Wang et al. | Design of Integrated Circuit Auxiliary Testing Scheme Based on FPGA |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |