CN112289255A - 显示面板以及其像素电路 - Google Patents

显示面板以及其像素电路 Download PDF

Info

Publication number
CN112289255A
CN112289255A CN202011118128.XA CN202011118128A CN112289255A CN 112289255 A CN112289255 A CN 112289255A CN 202011118128 A CN202011118128 A CN 202011118128A CN 112289255 A CN112289255 A CN 112289255A
Authority
CN
China
Prior art keywords
transistor
terminal
signal
coupled
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011118128.XA
Other languages
English (en)
Other versions
CN112289255B (zh
Inventor
奚鹏博
林振祺
陈彦儒
叶政男
徐圣淯
洪嘉泽
刘恩池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from TW109120751A external-priority patent/TWI732602B/zh
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN112289255A publication Critical patent/CN112289255A/zh
Application granted granted Critical
Publication of CN112289255B publication Critical patent/CN112289255B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种显示面板以及其像素电路。像素电路包括驱动晶体管以及激光时间长度调变器。驱动晶体管具有控制端以接收脉宽控制信号以及振幅控制信号,驱动晶体管并产生驱动信号。激光时间长度调变器在第一时间区间中,依据激光时间控制信号以调整提供驱动信号至发光元件的多个第二时间区间的时间长度。

Description

显示面板以及其像素电路
技术领域
本发明是有关于一种显示面板以及像素电路。
背景技术
随着电子科技的演进,在电子装置上提升高品质的显示装置成为重要的趋势。而有源发光式发光二极管,在成功微型化后,成为平面式显示面板的一种设计主流。
在习知的技术领域中,发光二极管的亮度控制可基于脉冲宽度调变以及振幅调变两种方式。基于发光二极管在工作效率上的要求,在使发光二极管具有高外部量子效率(External Quantum Efficiency,EQE)的条件下,发光二极管需要工作在足够高的驱动电流下。如此一来,通过振幅调变的方式将无法有效维持发光二极管的高外部量子效率。而通过脉冲宽度调变的机制,在高解析度的需求上,也有设计上的困难。此外,在维持高外部量子效率的前提下,可能造成显示面板通过的总电流量过大,而难以实施的现象。
发明内容
本发明提供多种像素电路以及其所组成的显示面板,可提升发光元件的发光效率。
本发明的像素电路包括驱动晶体管以及激光时间长度调变器。驱动晶体管具有控制端以接收脉宽控制信号以及振幅控制信号,驱动晶体管并产生驱动信号。激光时间长度调变器与驱动晶体管、控制开关以及发光元件串联耦接,在第一时间区间中,依据激光时间控制信号以调整提供驱动信号至发光元件的多个第二时间区间的时间长度。
本发明的另一像素电路包括第一控制开关、驱动晶体管、第二控制开关、第一电容以及第一晶体管至第五晶体管。第一控制开关具有第一端接收电源电压,并受控于激光信号。驱动晶体管具有第一端耦接至第一控制开关的第二端。第一晶体管具有第一端接收显示数据,第一晶体管的第二端耦接至驱动晶体管的控制端,第一晶体管的控制端接收重置信号。第二晶体管具有第一端耦接至第一晶体管的第二端,第二晶体管的第二端耦接至驱动晶体管的第二端,第二晶体管的控制端接收第一栅极驱动信号。第三晶体管具有第一端以接收显示数据,第三晶体管的第二端耦接至驱动晶体管的控制端。第二电容的一端接收时序控制信号,另一端耦接至第三晶体管的控制端。第四晶体管具有第一端耦接至第三晶体管的控制端,第四晶体管的第二端耦接至驱动晶体管的控制端,第四晶体管的控制端接收重置信号或第二栅极驱动信号。第五晶体管具有第一端接收显示数据,第五晶体管的第二端耦接至驱动晶体管的第一端,第五晶体管的控制端接收第一栅极驱动信号。
此外,本发明的显示面板包括多个第一像素列以及多个第二像素列。各第一像素列具有多个第一像素电路。第二像素列分别与第一像素列交错排列,各第二像素列具有多个第二像素电路。其中,第一像素电路以及第二像素电路的每一包括驱动晶体管、控制开关以及激光时间长度调变器。驱动晶体管具有控制端以接收脉宽控制信号以及振幅控制信号,驱动晶体管并产生驱动信号。控制开关与驱动晶体管以及发光元件串联耦接,依据激光信号以控制驱动晶体管产生驱动信号的第一时间区间。激光时间长度调变器与驱动晶体管、控制开关以及发光元件串联耦接,在第一时间区间中,依据第一激光时间控制信号或第二激光时间控制信号以调整提供驱动信号至发光元件的多个第二时间区间的时间长度。
基于上述,本发明的显示面板以及像素电路通过激光时间长度调变器以区分为激光时间区间的第一时间区间为多个第二时间区间,并借此进行亮度调整动作。如此一来,可维持发光元件在高外部量子效率(External Quantum Efficiency,EQE)的条件下工作,并可执行均匀的高度亮度的调整动作。本发明另一像素电路则通过电路整合的方式,来减低像素电路所需要的电路元件,并稳定驱动信号的输出品质。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1A为本发明一实施例的像素电路的示意图。
图1B为本发明另一实施例的像素电路的示意图。
图2为本发明实施例的像素电路的动作示意图。
图3为本发明实施例的像素电路的动作波形图。
图4A以及图4B分别为本发明实施例的像素电路的不同实施方式的示意图。
图5为本发明另一实施例的像素电路的示意图。
图6为本发明图5实施例的像素电路的动作波形图。
图7为本发明另一实施例的像素电路的示意图。
图8为本发明实施例的像素电路的一实施方式的示意图。
图9为本发明实施例的像素电路的另一实施方式的示意图。
图10为本发明一实施例的显示面板的示意图。
图11为本发明图10实施例的激光时间控制信号的动作波形图。
图12A为本发明另一实施例的像素电路的示意图。
图12B为的本发明实施例的像素电路1200的动作波形图。
图13为本发明另一实施例的像素电路的示意图。
其中,附图标记:
101、102、400、400’、500、700、800、900、1200、1300:像素电路
1000:显示面板
120、420、520、720、820、920、1220、1230:控制开关
130-1、130-2:电路
130、430、530、730、830、930、1011~1023:激光时间长度调变器
140、440、540、740、840:脉宽控制信号产生器
C1~C2:电容
DS:驱动信号
G-EM、G-EM1~G-EM3、GG-EM:激光信号
Ga:驱动信号
Gp:信号
LED1~LED3、LED11~LED23:发光元件
PWEM、PWEM1~PWEM3:激光时间控制信号
T1~T10、T41~T43、T41’~T43’、T511~T522、T53、T711~T723、T73:晶体管
TD、TD’:驱动晶体管
VDD:电源电压
V0、TCS_L、TCS_H:电压
VP1:脉宽调变数据
VP2:振幅调变数据
t1、t2、t31、t321~t323、t31’、tEN1、tEN2:时间区间
ts1~ts6:阶段
PWC:脉宽控制信号
PWM-G:脉宽调变信号
PAM-G:振幅控制信号
PPO:参考电压
VSS:参考电源
DATA[m]:显示数据
GG-RES、RES:重置信号
G1[n]、G2[n]栅极驱动信号
TCS:时序控制信号
REF:参考信号
P11~P23:像素电路
PC1、PC2:像素列
具体实施方式
下面结合附图对本发明的结构原理和工作原理作具体的描述:
请参照图1A,图1A为本发明一实施例的像素电路的示意图。像素电路100包括驱动晶体管TD以及由电路130-1、130-2组成的激光时间长度调变器130。驱动晶体管TD具有控制端以接收脉宽控制信号PWC以及振幅控制信号PAM-G,脉宽控制信号PWC依据脉宽调变信号PWM-G所产生。驱动晶体管TD并产生驱动信号DS。在本实施例中,发光元件LED1可以为任意形式的发光二极管。
在另一方面,激光时间长度调变器130中的电路130-1、130-2与驱动晶体管TD以及发光元件LED1串联耦接。其中驱动晶体管TD耦接在电路130-1、130-2中间。在本实施例中,电路130-1、130-2分别由晶体管T1、T2所建构,并耦接在驱动晶体管TD、电源电压VDD以及发光元件LED1间。晶体管T1、T2的控制端接收激光时间控制信号PWEM,并依据激光时间控制信号PWEM而被导通或断开。其中,晶体管T1、T2依据在第一时间区间(激光时间区间)中的多个第二时间区间中,依据激光时间控制信号PWEM而被导通。其中,第二时间区的时间长度间可依据激光时间控制信号PWEM进行调整,并借以调控发光元件LED1的发光亮度。
在本发明部分实施例中,激光时间长度调变器130中的电路130-1、130-2可以择一来实施即可。不必要同时建构电路130-1、130-2以形成激光时间长度调变器130。
图1B为本发明另一实施例的像素电路的示意图。像素电路102包括驱动晶体管TD、控制开关120以及激光时间长度调变器130。驱动晶体管TD具有控制端以接收脉宽控制信号PWC以及振幅控制信号PAM-G。驱动晶体管TD并产生驱动信号DS。控制开关120与驱动晶体管TD以及发光元件LED1串联耦接。控制开关120依据激光信号G-EM以控制驱动晶体管TD产生驱动信号DS的第一时间区间。在本实施例中,控制开关120由晶体管T2所建构。晶体管T2的耦接在驱动晶体管TD的第一端与发光元件LED1间。晶体管T2的控制端接收激光信号G-EM,并在依据激光信号G-EM而导通的第一时间区间,使驱动信号DS被提供至发光元件LED1以驱使发光元件LED1发光。
值得一提的,在本发明实施例中,激光时间控制信号PWEM的频率高于激光信号G-EM的频率。
在此请同步参照图1B以及图2,其中图2为本发明实施例的像素电路的动作示意图。图2的横轴为时间轴,纵轴则为驱动信号DS的电流。在图2中,在补偿时间区间tc中,像素电路100可执行电路的补偿动作,并在第一时间区间t1中,使控制开关120导通。并且,在第一时间区间t1中的多个第二时间区间t2,像素电路100中的晶体管T1依据激光时间控制信号PWEM而被导通,并通过第二时间区间t2的时间长度来进行发光元件LED1的亮度调整动作。
由图2可以得知,当要调整发光元件LED1所产生的亮度为低显示亮度时,除降低第一时间区间t1的时间长度外,还可以通过调低第二时间区间t2时间长度来完成。重点在于,本发明实施例中,并不需要通过降低驱动信号DS的电流值来使发光元件LED1所产生的亮度降低,可以使发光元件(发光二极管)LED1维持在高外部量子效率(EQE)的工作条件下。
此外,在本实施例中,像素电路100另包括脉宽控制信号产生器140。脉宽控制信号产生器140耦接至驱动晶体管TD的控制端,并依据脉宽调变信号PWM-G以产生脉宽控制信号PWC。在本实施例中,脉宽控制信号产生器140由晶体管T3所构成。晶体管T3的一端接收参考电压PPO,另一端耦接至驱动晶体管TD的控制端,并提供脉宽控制信号PWC。晶体管T3的控制端接收脉宽调变信号PWM-G,并依据脉宽调变信号PWM-G而被导通或断开。其中,参考电压PPO可以为脉冲宽度调变夹止电压(pulse width modulation pinch off voltage)。
附带一提的,图1B中激光时间长度调变器130与控制开关120的位置是可以相互交换的,并没有一定的限制。而在本实施例中,控制开关120设置在相对邻近于发光元件LED1的位置,激光时间长度调变器130设置在相对远离于发光元件LED1的位置。可减少相对高频的激光时间控制信号PWEM对发光元件LED1的发光效果所造成的影响。
在本实施例中,晶体管T1~T3以及驱动晶体管TD可以均为P型晶体管。发光二极管LED1的阳极耦接至晶体管T2,发光二极管LED1的阴极耦接至参考电源VSS。
以下请参照图3,图3为本发明实施例的像素电路的动作波形图。在多个像素电路的架构中,多个像素电路分别接受激光时间控制信号PWEM1~PWEM3。在图3的上半部波形中,在第一时间区间t31中,激光时间控制信号PWEM1~PWEM3可分别在多个第二时间区间t321~t323被致能,并借以调整对应的多个发光元件的亮度。另外,在图3的下半部波形中,通过调长第一时间区间t31为第一时间区间t31’,也可在维持发光二极管的外部量子效率(EQE)的前提下,达成调降发光元件所产生的亮度的目的。
接着请参照图4A以及图4B,图4A以及图4B分别为本发明实施例的像素电路的不同实施方式的示意图。在图4A中,像素电路400包括驱动晶体管TD、控制开关420、激光时间长度调变器430以及脉宽控制信号产生器440。与图1A、图1B的实施例不相同的,发光元件LED1耦接在电源电压VDD以及控制开关420间。此外,像素电路400中,控制开关420由晶体管T42所建构,激光时间长度调变器430由晶体管T41所建构,脉宽控制信号产生器440则由晶体管T43所建构,其中,驱动晶体管TD、晶体管T41~T43皆为P型晶体管。
在图4B中,像素电路400’中的控制开关420、激光时间长度调变器430以及脉宽控制信号产生器440则分别由晶体管T41’、T42’以及T43’所建构,且像素电路400’中的驱动晶体管TD’、晶体管T41’~T43’则可以皆为N型晶体管。
请参照图5,图5为本发明另一实施例的像素电路的示意图。像素电路500包括驱动晶体管TD、控制开关520、激光时间长度调变器530以及脉宽控制信号产生器540。其中,在本实施例中,控制开关520包括晶体管T521以及T522。晶体管T521以及T522具有共同耦接至驱动晶体管TD的第一端,晶体管T521以及T522并具有分别耦接至发光元件LED1、LED2的第二端。晶体管T521以及T522另分别受控于激光信号G-EM1以及G-EM2。
对应于控制开关520,激光时间长度调变器530具有晶体管T511以及T512。晶体管T511以及T512具有共同接收电源电压VDD的第一端,并具有共同耦接至驱动晶体管TD的第二端。晶体管T511以及T512另分别受控于激光时间控制信号PWEM1以及激光时间控制信号PWEM2。
在当晶体管T521被导通的一个第一时间区间中,晶体管T511可依据激光时间控制信号PWEM1以交错的被导通及断开,并解以调控发光元件LED1的发光亮度。在另一方面,在当晶体管T522被导通的另一个第一时间区间中,晶体管T512可依据激光时间控制信号PWEM2以交错的被导通及断开,并解以调控发光元件LED2的发光亮度。
在本实施例中,发光元件LED1以及LED2为可分别发送不同波长光束的发光二极管。
附带一提的,脉宽控制信号产生器540可由晶体管T53来建构。
请参照图6,图6为本发明图5实施例的像素电路的动作波形图。在当激光信号G-EM1被致能时(拉低为相对低的电压电位时),激光时间控制信号PWEM1可交错的被禁能(拉高为相对高的电压电位)及致能(拉低为相对低的电压电位),并借以调控发光元件LED1的发光亮度。在另一方面,在当激光信号G-EM2被致能时(拉低为相对低的电压电位时),激光时间控制信号PWEM2可交错的被禁能(拉高为相对高的电压电位)及致能(拉低为相对低的电压电位),并借以调控发光元件LED2的发光亮度。
接着请参照图7,图7为本发明另一实施例的像素电路的示意图。像素电路700包括驱动晶体管TD、控制开关720、激光时间长度调变器730以及脉宽控制信号产生器740。像素电路700与前述实施例的像素电路500的差异在于,控制开关720包括三个晶体管T721~T723,并分别耦接至三个发光元件LED1~LED3。激光时间长度调变器730则包括分别对应晶体管T721~T723的晶体管T711~T713。
本实施例的像素电路700的动作方式与像素电路500相类似,在此不多赘述。发光元件LED1~LED3发射光束的波长可以不相同。
附带一提的,脉宽控制信号产生器740可由晶体管T73来建构。
请参照图8,图8为本发明实施例的像素电路的一实施方式的示意图。像素电路800包括驱动晶体管TD、控制开关820、激光时间长度调变器830及建构周边电路的晶体管T3~T7及电容C1~C2。在本实施方式中,驱动晶体管TD、控制开关820、激光时间长度调变器830串接在电源电压VDD以及发光元件LED1间,发光元件LED1并耦接至参考电源VSS。此外,晶体管T3的第一端接收显示数据DATA[m],并受控于重置信号GG-RES。晶体管T4的第一端耦接至晶体管T3的第二端,晶体管T4的第二端耦接至驱动晶体管TD的第一端(与控制开关820的耦接端点),晶体管T4并受控于栅极驱动信号G2[n]。电容C1耦接在电源电压VDD与驱动晶体管TD的控制端间。电容C2则具有第一端以接收时序控制信号TCS,并具有耦接至晶体管T6、T5的第二端。晶体管T5的第一端耦接至电容C2的第二端,晶体管T5的控制端接收栅极驱动信号G1[n]或重置信号RES。晶体管T5的第二端耦接至驱动晶体管TD的控制端。晶体管T6具有第一端接收显示数据DATA[m],晶体管T6的第二端耦接至驱动晶体管TD的控制端,晶体管T6的控制端耦接至电容C2的第二端。晶体管T7具有第一端接收显示数据DATA[m],晶体管T7的第二端耦接至驱动晶体管TD的第二端,晶体管T7的控制端接收栅极驱动信号G2[n]。
本实施方式中,控制开关820、激光时间长度调变器830分别由晶体管T2、T1所建构,并形成一8T2C的电路架构。像素电路800可以设置在具有像素电路阵列的显示面板中,并依据栅极驱动信号G1[n]、G2[n]、时序控制信号TCS以在设定的时序中以驱动发光元件LED1。
以下请参照图9,图9为本发明实施例的像素电路的另一实施方式的示意图。像素电路900包括驱动晶体管TD、控制开关920、激光时间长度调变器930及建构周边电路的晶体管T3~T10及电容C1~C2。电容C1具有第一端接收扫描信号TCS。晶体管T3具有第一端耦接至电容C1的第二端,晶体管T3的第二端接收参考信号REF,晶体管T3并受控于重置信号GG-RES。晶体管T4具有第一端接收参考信号REF,晶体管T4的控制端接收重置信号GG-RES,晶体管的第二端耦接至驱动晶体管TD的控制端。晶体管T5具有第一端耦接至驱动晶体管TD的控制端,晶体管T5的第二端耦接至驱动晶体管TD的第一端,晶体管T5的控制端接收栅极驱动信号G2[n]。晶体管T6具有第一端耦接至电容C1的第二端,晶体管T6的控制端接收栅极驱动信号G1[n]。晶体管T7具有第一端耦接至晶体管T6的第二端,晶体管T7的第二端耦接至驱动晶体管TD的控制端,晶体管T7的控制端接收激光信号GG-EM。晶体管T8具有控制端耦接至电容C1的第二端,晶体管T8的第一端耦接至晶体管T6的第二端。晶体管T9具有第一端接收显示数据DATA[m],晶体管T9的第二端耦接至晶体管T8的第二端,晶体管T9的控制端接收栅极驱动信号G1[n]。晶体管T10具有第一端接收参考电压PPO,晶体管T10的第二端耦接至晶体管T8的第二端,晶体管T10的控制端接收激光信号GG-EM。电容C2则具有第一端接收电源电压VDD,电容C2的第二端耦接至驱动晶体管TD的控制端。
本实施方式中,控制开关920、激光时间长度调变器930分别由晶体管T2、T1所建构,并形成一11T2C的电路架构。与图8的实施方式相类似,像素电路900可以设置在具有像素电路阵列的显示面板中,并依据栅极驱动信号G1[n]、G2[n]、时序控制信号TCS以在设定的时序中以驱动发光元件LED1。
请参照图10,图10为本发明一实施例的显示面板的示意图。显示面板1000包括多个像素电路P11~P23。其中,像素电路P11~P13形成第一像素列PC1,像素电路P21~P23则形成第二像素列PC2。第一像素列PC1与第二像素列PC2交错排列。此外,像素电路P11~P23可应用前述多个实施例以及实施方式的任一像素电路来实施,没有固定的限制。值得一提的,在第一像素列PC1中的像素电路P11~P13中,像素电路P11~P13分别具有的激光时间长度调变器1011~1013共同受控于激光时间控制信号PWEM1。在第二像素列PC2中的像素电路P21~P23中,像素电路P21~P23分别具有的激光时间长度调变器1021~1023则共同受控于另一激光时间控制信号PWEM2。
在此请注意,请同步参照图10以及图11,其中图11为本发明图10实施例的激光时间控制信号的动作波形图。在本实施例中激光时间控制信号PWEM1以及激光时间控制信号PWEM2可以在相同的第一时间区间中进行转态动作。然值得注意的,中激光时间控制信号PWEM1以及激光时间控制信号PWEM2的被致能时间区间tEN1、tEN2(被拉低为相对低电压电位的时间区间)是依序发生且不相互重叠的。也就是说,在相同的显示面板1000上,像素电路P11~P13提供驱动电流至对应的发光元件LED11~LED13的时间区间,与像素电路P21~P23提供驱动电流至对应的发光元件LED21~LED23的时间区间是错开的。如此一来,在不改变显示面板1000的显示画质的前提下,显示面板1000在同一时间点上所产生的总电流量可以被降低,并有效减低电源供应上的负担,且降低所可能产生的电磁干扰。
附带一提的,显示面板1000也可通过三个(或三个以上)依序致能的激光时间控制信号,来使显示面板1000上的发光元件可区分为三组(或更多组)的方式,来在不同的时间区间中被点亮,并更有效降低显示面板1000在在同一时间点上所产生的总电流量。
请参照图12A,图12A为本发明另一实施例的像素电路的示意图。像素电路1200包括控制开关1220以及1230、驱动晶体管TD以及建构周边电路的晶体管T1~T5以及电容C1、C2。控制开关1220以及1230则分别由晶体管T7、T6所建构。像素电路1200用以驱动发光元件LED1。
在电路架构的细节上,控制开关1230具有第一端接收电源电压VDD,并受控于激光信号GG-EM。晶体管TD具有第一端耦接至控制开关1230的第二端。控制开关1220耦接在驱动晶体管TD的第二端与发光元件LED间,控制开关1230并受控于激光信号GG-EM。电容C1的一端接收电源电压VDD,另一端耦接至驱动晶体管TD的控制端。晶体管T1具有第一端接收显示数据DATA[m],晶体管T1的第二端耦接至驱动晶体管TD的控制端,晶体管T1的控制端接收重置信号GG-RES。晶体管T2具有第一端耦接至晶体管T1的第二端,晶体管T2的第二端耦接至驱动晶体管TD的第二端,晶体管T2的控制端接收一栅极驱动信号G2[n]。晶体管T3具有第一端以接收显示数据DATA[m],晶体管T3的第二端耦接至驱动晶体管TD的控制端。电容C2的一端接收时序控制信号TCS,另一端耦接至晶体管T3的控制端。晶体管T4具有第一端耦接至晶体管T3的控制端,晶体管T4的第二端耦接至驱动晶体管TD的控制端,晶体管T4的控制端接收重置信号RES或栅极驱动信号G1[n]。晶体管T5具有第一端接收显示数据DATA[m],晶体管T5的第二端耦接至驱动晶体管TD的第一端,晶体管T5的控制端接收栅极驱动信号G2[n]。
在动作方面,请同步参照图12B为的本发明实施例的像素电路1200的动作波形图。在第一驱动阶段ts0中,时序控制信号TCS为一持续下降的斜波,晶体管T3、T6、T7以及驱动晶体管TD被导通,而其余的晶体管T1、T2、T4、T5均被断开。此时,信号Gp随时序控制信号TCS持续下降,而显示数据DATA[m]的电压电位被设定为脉冲宽度调变夹止电压(例如参考电压PPO),并在时序控制信号TCS的电压足够低时,通过晶体管T3传送至驱动晶体管TD的控制端以使驱动信号Ga上升。如此,驱动晶体管TD的闸-源极间的电压差可以大于0。
接着,在第二驱动阶段ts1,通过重置信号RES以及GG-RES以使晶体管T1、T4被导通,并通过激光信号GG-EM以使晶体管T6、T7被切断。如此一来,电容C2的第二端(与晶体管T4的耦接端点)可通过晶体管T1、T4形成一回路。通过使显示数据DATA[m]为例如为参考电源VSS的电压电位,可使信号Gp以及驱动信号Ga的电压值被拉低。此时时序控制信号TCS可以为一相对低的电压TCS_L(例如等于参考电源VSS)。
在第三驱动阶段ts2中,晶体管T1变更为被切断的状态。显示数据DATA[m]提供发光元件LED1的脉宽调变数据VP1,并在栅极驱动信号G1[n]被拉低时,通过晶体管T3、T4被写入至电容C2中。
接着,在第四驱动阶段ts3中,晶体管T4被切断。时序控制信号TCS在一时间点被拉高至相对高的电压电位TCS_H,以使电容C2执行电压泵高(pumping up)的操作。如此一来,电容C2第二端上的信号Gp的电压电位实质上可以等于VP1-Vth+TCS_H。其中,VP-Vth为实质写入至电容C2的电压电位,Vth为晶体管T4的导通电压。
在第五驱动阶段ts4中,显示数据DATA[m]的电压电位再次被设定例如为电压V0,并使晶体管T1导通,以通过被导通的晶体管T1以对电容C1以及驱动晶体管TD的驱动端上的驱动信号Ga进行重置动作。
在第六驱动阶段ts5中,晶体管T1变更为被切断,晶体管T2、T5变更为被导通,此时晶体管T5所接收的显示数据DATA[m]为振幅调变数据VP2,并在栅极驱动信号G2[n]被拉低时,通过被导通的晶体管T5、T2而被写入至电容C1以及驱动晶体管TD的控制端。
在第七驱动阶段ts6中,晶体管T2、T5变更为被切断,晶体管T6、T7再次被导通。如此一来,驱动晶体管TD的控制端依据电容C1、C2上的电压来产生驱动信号,并借以驱动发光元件LED1发光。
在此请注意,在本实施例中,通过设置开关电路1220,可以阻隔发光元件LED1的寄生电容对像素电路1200产生的影响,并且,发光元件LED1的阴极端接收稳定的直流参考电源VSS,可使发光元件LED1可接收相对高的驱动信号的驱动电流。此外,显示数据DATA[m]中载入关于扫描动作的部分命令,可提升像素电路1200的电压设定效能。整体来说,像素电路1200仅需要8个晶体管两个电容来建构,也可经减少需要的电路元件的数量,提升价格的竞争力。
附带一提的,本实施例中的晶体管T1~T5以及驱动晶体管TD可均由P型的晶体管的建构。
以下请参照图13,图13为本发明另一实施例的像素电路的示意图。图13实施例的像素电路1300的电路架构与动作方式与像素电路1200相类似。差异点在于,图13实施例中的晶体管T1~T5由为N型晶体管来建构。其中,像素电路1300的设计重点在于产生驱动信号(电流)的电路由P型晶体管所建构,而用以锁结驱动晶体管TD控制端上的电压的相关晶体管T1、T2、T4、T5则由N型晶体管来建构。本实施例通过互补式晶体管的设计结构,可有效减低驱动晶体管TD的控制端上所需要的电压电位,减低驱动晶体管TD所可能产生的漏电现象,并可优化电容值的设计,并达成高解析度设计的目的。
综上所述,本发明一实施例中的像素电路可通过激光时间长度调变器的设置,来在激光时间区间中,进一步针对发光元件的发光亮度进行调整。借此,在维持发光元件的外部量子效率的前提下,也可达成低亮度显示的效果。在本发明另一实施例中,则提供可简化电路架构的像素电路,同样可以提升像素电路的工作效能。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (22)

1.一种像素电路,用以驱动一发光元件,其特征在于,包括:
一驱动晶体管,具有控制端以接收一脉宽控制信号以及一振幅控制信号,该驱动晶体管并产生一驱动信号;以及
一激光时间长度调变器,与该驱动晶体管以及该发光元件串联耦接,在一第一时间区间中,依据一激光时间控制信号以调整提供该驱动信号至该发光元件的多个第二时间区间的时间长度。
2.如权利要求1所述的像素电路,其特征在于,更包括:
一控制开关,与该驱动晶体管以及该发光元件串联耦接,依据一激光信号以控制该驱动晶体管产生该驱动信号的该第一时间区间。
3.如权利要求2所述的像素电路,其特征在于,该激光时间控制信号的频率高于该激光信号的频率。
4.如权利要求2所述的像素电路,其特征在于,更包括:
一脉宽控制信号产生器,耦接至该驱动晶体管的控制端,依据一脉宽调变信号以产生该脉宽控制信号。
5.如权利要求2所述的像素电路,其特征在于,该控制开关接在该驱动晶体管的第一端与该发光元件间,该激光时间长度调变器耦接在该驱动晶体管的第二端与一电源电压间。
6.如权利要求5所述的像素电路,其特征在于,该激光时间长度调变器包括一第一晶体管,耦接在该驱动晶体管的第二端与该电源电压间,受控于一第一激光时间控制信号,该控制开关包括一第二晶体管,该第二晶体管耦接在该驱动晶体管的第一端以及一第一发光二极管间,受控于一第一激光信号。
7.如权利要求6所述的像素电路,其特征在于,该激光时间长度调变器更包括一第三晶体管,与该第一晶体管并联耦接,并受控于一第二激光时间控制信号,该控制开关更包括一第四晶体管,该第四晶体管耦接在该驱动晶体管以及一第二发光二极管间,受控于一第二激光信号。
8.如权利要求7所述的像素电路,其特征在于,该激光时间长度调变器更包括一第五晶体管,与该第一晶体管以及该第三晶体管并联耦接,并受控于一第三激光时间控制信号,该控制开关更包括一第六晶体管,该第六晶体管耦接在该驱动晶体管以及一第三发光二极管间,受控于一第三激光信号。
9.如权利要求8所述的像素电路,其特征在于,该第一发光二极管、该第二发光二极管以及该第三发光二极管的发射光波长不相同。
10.如权利要求2所述的像素电路,其特征在于,更包括:
一第三晶体,具有第一端接收一显示数据,并受控于一第一重置信号;
一第四晶体管,具有第一端耦接至该第三晶体管的第二端,该第四晶体管的第二端耦接至该驱动晶体管的第一端,该第四晶体管受控于一第一栅极驱动信号;
一第一电容,耦接在该电源电压与该驱动晶体管的控制端间;
一第二电容,具有第一端接收一时序控制信号;
一第五晶体管,具有第一端耦接至该第二电容的第二端,该第五晶体管的控制端接收一第二栅极驱动信号或一第二重置信号,该第五晶体管的第二端耦接至该驱动晶体管的控制端;
一第六晶体管,具有第一端接收该显示数据,该第六晶体管的第二端耦接至该驱动晶体管的控制端,该第六晶体管的控制端耦接至该第二电容的第二端;以及
一第七晶体管,具有第一端接收该显示数据,该第七晶体管的第二端耦接至该驱动晶体管的第二端,该第七晶体管的控制端接收该第一栅极驱动信号。
11.如权利要求2所述的像素电路,其特征在于,更包括:
一第一电容,具有第一端接收一扫描信号;
一第三晶体管,具有第一端耦接至该第一电容的第二端,该第三晶体管的第二端接收一参考信号,该第三晶体管并受控于一重置信号;
一第四晶体管,具有第一端接收该参考信号,该第四晶体管的控制端接收该重置信号,该第四晶体管的第二端耦接至该驱动晶体管的控制端;
一第五晶体管,具有第一端耦接至该驱动晶体管的控制端,该第五晶体管的第二端耦接至该驱动晶体管的第一端,该第五晶体管的控制端接收一第一栅极驱动信号;
一第六晶体管,具有第一端耦接至该第一电容的第二端,该第六晶体管的控制端接收一第二栅极驱动信号;
一第七晶体管,具有第一端耦接至该第六晶体管的第二端,该第七晶体管的第二端耦接至该驱动晶体管的控制端,该第七晶体管的控制端接收该激光信号;
一第八晶体管,具有控制端耦接至该第一电容的第二端,该第八晶体管的第一端耦接至该第六晶体管的第二端;
一第九晶体管,具有第一端接收显示数据,该第九晶体管的第二端耦接至该第八晶体管的第二端,该第九晶体管的控制端接收该第二栅极驱动信号;
一第十晶体管,具有第一端接收一参考电压,该第十晶体管的第二端耦接至该第八晶体管的第二端,该第十晶体管的控制端接收该激光信号;以及
一第二电容,具有第一端接收该电源电压,该第二电容的第二端耦接至该驱动晶体管的控制端。
12.一种像素电路,用以驱动一发光元件,其特征在于,包括:
一第一控制开关,具有第一端接收一电源电压,并受控于一激光信号;
一驱动晶体管,具有第一端耦接至该第一控制开关的第二端;
一第二控制开关,耦接在该驱动晶体管的第二端与该发光元件间,该第二控制开关受控于该激光信号;
一第一电容,一端接收该电源电压,另一端耦接至该驱动晶体管的控制端;
一第一晶体管,具有第一端接收一显示数据,该第一晶体管的第二端耦接至该驱动晶体管的控制端,该第一晶体管的控制端接收一第一重置信号;
一第二晶体管,具有第一端耦接至该第一晶体管的第二端,该第二晶体管的第二端耦接至该驱动晶体管的第二端,该第二晶体管的控制端接收一第一栅极驱动信号;
一第三晶体管,具有第一端以接收该显示数据,该第三晶体管的第二端耦接至该驱动晶体管的控制端;
一第二电容,一端接收一时序控制信号,另一端耦接至该第三晶体管的控制端;
一第四晶体管,具有第一端耦接至该第三晶体管的控制端,该第四晶体管的第二端耦接至该驱动晶体管的控制端,该第四晶体管的控制端接收一第二重置信号或一第二栅极驱动信号;以及
一第五晶体管,具有第一端接收该显示数据,该第五晶体管的第二端耦接至该驱动晶体管的第一端,该第五晶体管的控制端接收该第一栅极驱动信号。
13.如权利要求12所述的像素电路,其特征在于,该发光元件为一发光二极管,该发光二极管的阳极耦接至该第二控制开关,该发光二极管的阴极接收一直流参考电源。
14.如权利要求12所述的像素电路,其特征在于,该第一控制开关与该第二控制开关均为晶体管开关。
15.如权利要求14所述的像素电路,其特征在于,该驱动晶体管、该第一晶体管至该第五晶体管、该第一控制开关以及该第二控制开关均为P型晶体管。
16.如权利要求14所述的像素电路,其特征在于,该驱动晶体管以及该第三晶体管为P型晶体管,该第一晶体管、该第二晶体管、该第四晶体管、该第五晶体管、该第一控制开关以及该第二控制开关均为N型晶体管。
17.一种显示面板,其特征在于,包括:
多个第一像素列,其中各该第一像素列具有多个第一像素电路;以及
多个第二像素列,分别与该些第一像素列交错排列,各该第二像素列具有多个第二像素电路,
其中,该些第一像素电路以及该些第二像素电路的每一包括:
一驱动晶体管,具有控制端以接收一脉宽控制信号以及一振幅控制信号,该驱动晶体管并产生一驱动信号;以及
一激光时间长度调变器,与该驱动晶体管以及该发光元件串联耦接,在一第一时间区间中,依据一第一激光时间控制信号或一第二激光时间控制信号以调整提供该驱动信号至该发光元件的多个第二时间区间的时间长度。
18.如权利要求17所述的显示面板,其特征在于,该些第一像素电路以及该些第二像素电路的每一更包括:
一控制开关,与该驱动晶体管以及该发光元件串联耦接,依据一激光信号以控制该驱动晶体管产生该驱动信号的该第一时间区间。
19.如权利要求17所述的显示面板,其特征在于,该第一激光时间控制信号的一第一致能时间区间以及该第二激光时间控制信号的一第二致能时间区间不相互重叠。
20.如权利要求17所述的显示面板,其特征在于,该第一致能时间区间与该第二致能时间区间不相重叠。
21.如权利要求17所述的显示面板,其特征在于,该激光时间控制信号的频率高于该激光信号。
22.如权利要求17所述的显示面板,其特征在于,该控制开关接在该驱动晶体管的第一端与该发光元件间,该激光时间长度调变器耦接在该驱动晶体管的第二端与一电源电压间。
CN202011118128.XA 2019-12-24 2020-10-19 显示面板以及其像素电路 Active CN112289255B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
TW108147304 2019-12-24
TW108147304 2019-12-24
TW109120751 2020-06-19
TW109120751A TWI732602B (zh) 2019-12-24 2020-06-19 顯示面板以及其畫素電路

Publications (2)

Publication Number Publication Date
CN112289255A true CN112289255A (zh) 2021-01-29
CN112289255B CN112289255B (zh) 2022-11-22

Family

ID=74496471

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011118128.XA Active CN112289255B (zh) 2019-12-24 2020-10-19 显示面板以及其像素电路

Country Status (2)

Country Link
US (1) US11132941B2 (zh)
CN (1) CN112289255B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113096589A (zh) * 2021-04-08 2021-07-09 中国科学院微电子研究所 一种像素电路、像素电路的驱动方法及显示装置
CN114299864A (zh) * 2021-12-31 2022-04-08 合肥视涯技术有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN114648941A (zh) * 2021-11-12 2022-06-21 友达光电股份有限公司 像素电路及驱动方法
TWI781756B (zh) * 2021-03-02 2022-10-21 友達光電股份有限公司 驅動電路及驅動方法
CN115734416A (zh) * 2022-10-18 2023-03-03 深圳市美矽微半导体有限公司 一种led宽电压自适应控制方法、控制电路及显示装置
TWI827343B (zh) * 2022-11-07 2023-12-21 友達光電股份有限公司 畫素電路及其驅動方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11343890B2 (en) * 2019-08-23 2022-05-24 Lumileds Llc Micro-LED amplitude control system
TWI778775B (zh) * 2021-09-03 2022-09-21 友達光電股份有限公司 顯示面板及其畫素電路
TWI799055B (zh) * 2022-01-03 2023-04-11 友達光電股份有限公司 畫素電路、其顯示面板及其驅動方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103730091A (zh) * 2014-01-23 2014-04-16 友达光电股份有限公司 一种像素补偿电路
CN106469539A (zh) * 2015-08-04 2017-03-01 启耀光电股份有限公司 显示面板和像素电路
CN108694908A (zh) * 2017-04-11 2018-10-23 三星电子株式会社 显示面板的像素电路和显示设备
CN109686299A (zh) * 2018-09-21 2019-04-26 友达光电股份有限公司 像素结构
CN109697960A (zh) * 2019-02-27 2019-04-30 深圳吉迪思电子科技有限公司 像素驱动电路及驱动方法、显示面板
CN109767731A (zh) * 2017-11-02 2019-05-17 中华映管股份有限公司 像素电路
CN110556072A (zh) * 2018-05-31 2019-12-10 三星电子株式会社 显示面板以及显示面板的驱动方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104464644A (zh) 2015-01-05 2015-03-25 京东方科技集团股份有限公司 一种像素结构、显示面板和显示装置
US10867548B2 (en) * 2018-05-08 2020-12-15 Apple Inc. Systems and methods for memory circuitry in an electronic display
US10861380B2 (en) * 2018-05-14 2020-12-08 Facebook Technologies, Llc Display systems with hybrid emitter circuits
CN110634433B (zh) * 2018-06-01 2024-07-09 三星电子株式会社 显示面板
KR20210027672A (ko) * 2019-08-30 2021-03-11 삼성디스플레이 주식회사 화소 회로

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103730091A (zh) * 2014-01-23 2014-04-16 友达光电股份有限公司 一种像素补偿电路
CN106469539A (zh) * 2015-08-04 2017-03-01 启耀光电股份有限公司 显示面板和像素电路
CN108694908A (zh) * 2017-04-11 2018-10-23 三星电子株式会社 显示面板的像素电路和显示设备
CN109767731A (zh) * 2017-11-02 2019-05-17 中华映管股份有限公司 像素电路
CN110556072A (zh) * 2018-05-31 2019-12-10 三星电子株式会社 显示面板以及显示面板的驱动方法
CN109686299A (zh) * 2018-09-21 2019-04-26 友达光电股份有限公司 像素结构
CN109697960A (zh) * 2019-02-27 2019-04-30 深圳吉迪思电子科技有限公司 像素驱动电路及驱动方法、显示面板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI781756B (zh) * 2021-03-02 2022-10-21 友達光電股份有限公司 驅動電路及驅動方法
CN113096589A (zh) * 2021-04-08 2021-07-09 中国科学院微电子研究所 一种像素电路、像素电路的驱动方法及显示装置
CN114648941A (zh) * 2021-11-12 2022-06-21 友达光电股份有限公司 像素电路及驱动方法
CN114299864A (zh) * 2021-12-31 2022-04-08 合肥视涯技术有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN115734416A (zh) * 2022-10-18 2023-03-03 深圳市美矽微半导体有限公司 一种led宽电压自适应控制方法、控制电路及显示装置
CN115734416B (zh) * 2022-10-18 2023-09-19 深圳市美矽微半导体有限公司 一种led宽电压自适应控制方法、控制电路及显示装置
TWI827343B (zh) * 2022-11-07 2023-12-21 友達光電股份有限公司 畫素電路及其驅動方法

Also Published As

Publication number Publication date
CN112289255B (zh) 2022-11-22
US20210193026A1 (en) 2021-06-24
US11132941B2 (en) 2021-09-28

Similar Documents

Publication Publication Date Title
CN112289255B (zh) 显示面板以及其像素电路
CN109671398B (zh) 像素驱动电路的驱动方法、显示面板和显示装置
CN106558287B (zh) 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN111369935B (zh) 像素驱动电路及其驱动方法
US10186187B2 (en) Organic light-emitting diode display with pulse-width-modulated brightness control
CN112102785A (zh) 像素电路、显示面板及其驱动方法和显示装置
KR102591507B1 (ko) 화소 및 이를 포함하는 표시 장치
CN112116897A (zh) 一种像素驱动电路、显示面板以及驱动方法
US8542225B2 (en) Emission control line drivers, organic light emitting display devices using the same and methods of controlling a width of an emission control signal
CN114299866B (zh) 一种显示面板和显示装置
US20210065616A1 (en) Pixel circuit
CN112767874B (zh) 像素驱动电路及其驱动方法、显示面板
CN213277408U (zh) 像素电路、显示面板和显示装置
CN113674678A (zh) 显示装置及驱动方法
CN116312344A (zh) 像素电路和像素驱动设备
CN215643648U (zh) 一种像素驱动电路和显示面板
US10163398B2 (en) Method of driving a display panel and a display apparatus for performing the same
TWI732602B (zh) 顯示面板以及其畫素電路
CN113948032B (zh) 像素电路及其驱动方法
CN116189604A (zh) 像素驱动电路、方法和显示面板
CN115641813A (zh) 像素驱动电路及显示面板
TWI754478B (zh) 畫素電路
CN116682358A (zh) 像素电路、像素电路的驱动方法和显示面板
CN113948040A (zh) 显示面板
US20240038170A1 (en) Pixel driving circuit, display panel and driving method thereof, and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant