CN116189604A - 像素驱动电路、方法和显示面板 - Google Patents

像素驱动电路、方法和显示面板 Download PDF

Info

Publication number
CN116189604A
CN116189604A CN202211591256.5A CN202211591256A CN116189604A CN 116189604 A CN116189604 A CN 116189604A CN 202211591256 A CN202211591256 A CN 202211591256A CN 116189604 A CN116189604 A CN 116189604A
Authority
CN
China
Prior art keywords
pulse width
transistor
signal
circuit
driving circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211591256.5A
Other languages
English (en)
Inventor
请求不公布姓名
刘凌俊
刘世良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Zhouming Technology Co Ltd
Original Assignee
Shenzhen Zhouming Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Zhouming Technology Co Ltd filed Critical Shenzhen Zhouming Technology Co Ltd
Priority to CN202211591256.5A priority Critical patent/CN116189604A/zh
Publication of CN116189604A publication Critical patent/CN116189604A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种像素驱动电路、像素驱动方法和显示面板。像素驱动电路包括:电流驱动电路,用于接收显示数据信号和显示控制信号,并在接收到显示控制信号时,输出与显示数据信号对应强度的驱动电流;灰阶控制电路,用于接收驱动电流、脉宽选择信号和脉宽调制信号,并根据脉宽调制信号驱动发光元件达到预设时长;其中,预设时长为与脉宽选择信号对应的第一时长、第二时长或第三时长。从而发光元件在显示灰阶时也可以不再处于低电流下,避免低灰阶显示时出现的画面闪烁现象,提高了显示面板在高低灰阶下的显示效果。此外,由于该像素驱动电路能够以三种时长驱动发光元件,提高灰阶之间的电压梯度,显示效果更好。

Description

像素驱动电路、方法和显示面板
技术领域
本申请涉及显示技术领域,特别是涉及一种像素驱动电路、像素驱动方法和显示面板。
背景技术
随着显示技术的发展,人们对显示产品的要求越来越高,玻璃基板驱动MiniLED(次毫米发光二极管)/MicroLED(微发光二极管)由于其微小间距显示的特性,可以做到无缝拼接、画面均匀一致,越来越受到青睐。
传统的玻璃基板驱动技术驱动发光元件为电流脉冲幅值调控亮度。但是,以该驱动架构驱动发光元件,显示低灰阶时对应低电流密度,而MiniLED/MicroLED在低电流条件下会有亮度不均的现象,影响显示面板的显示效果,无法满足人们对高品质显示产品的要求。
发明内容
基于此,有必要针对发光元件在显示低灰阶时亮度不均匀的问题,提供一种像素驱动电路、像素驱动方法和显示面板。
一种像素驱动电路,用于驱动发光元件,所述电路包括:
电流驱动电路,用于接收显示数据信号和显示控制信号,并在接收到所述显示控制信号时,输出与所述显示数据信号对应强度的驱动电流;
灰阶控制电路,用于接收所述驱动电流、脉宽选择信号和脉宽调制信号,并根据所述脉宽调制信号驱动所述发光元件达到预设时长;其中,所述预设时长为与所述脉宽选择信号对应的第一时长、第二时长或第三时长。
在其中一个实施例中,所述灰阶控制电路包括第一脉宽选择电路和第二脉宽选择电路,所述第一脉宽选择电路和所述第二脉宽选择电路均接收所述驱动电流、脉宽选择信号和脉宽调制信号;
所述第一脉宽选择电路和所述第二脉宽选择电路在所述脉宽选择信号的控制下,交替根据所述脉宽调制信号驱动所述发光元件达到第一时长;或所述第一脉宽选择电路在所述脉宽选择信号的控制下,根据所述脉宽调制信号驱动所述发光元件达到第二时长;或所述第二脉宽选择电路在所述脉宽选择信号的控制下,根据所述脉宽调制信号驱动所述发光元件达到第三时长,其中,所述第一时长为所述第二时长与所述第三时长之和。
在其中一个实施例中,所述第一脉宽选择电路包括第一晶体管和第一脉宽选择子电路;所述第一晶体管分别连接所述电流驱动电路、所述发光元件和所述第一脉宽选择子电路;所述第一脉宽选择子电路用于接收脉宽选择信号和脉宽调制信号,并在所述脉宽选择信号的控制下,根据所述脉宽调制信号控制所述第一晶体管导通/断开所述电流驱动电路和所述发光元件;
所述第二脉宽选择电路包括第二晶体管和第二脉宽选择子电路;所述第二晶体管分别连接所述电流驱动电路、所述发光元件和所述第二脉宽选择子电路,所述第二脉宽选择子电路用于接收脉宽选择信号和脉宽调制信号,并在所述脉宽选择信号的控制下,根据所述脉宽调制信号控制所述第二晶体管导通/断开所述电流驱动电路和所述发光元件;
所述第一晶体管为第一类型晶体管,所述第二晶体管为第二类型晶体管。
在其中一个实施例中,所述第一脉宽选择子电路包括第三晶体管、第四晶体管和第一电容,所述第三晶体管的输入端用于接入脉宽选择信号,所述第三晶体管的受控端用于接收第一扫描信号,所述第三晶体管的输出端分别连接所述第四晶体管的受控端和所述第一电容的第一端,所述第四晶体管的输入端用于接收脉宽调制信号,所述第四晶体管的输出端连接所述第一晶体管,所述第一电容的第二端接收稳压信号。
在其中一个实施例中,所述第二脉宽选择子电路包括第五晶体管、第六晶体管和第二电容,所述第五晶体管的输入端用于接入脉宽选择信号,所述第五晶体管的受控端用于接收第二扫描信号,所述第五晶体管的输出端分别连接所述第六晶体管的受控端和所述第二电容的第一端,所述第六晶体管的输入端用于接收脉宽调制信号,所述第六晶体管的输出端连接所述第二晶体管,所述第二电容的第二端接收稳压信号。
在其中一个实施例中,所述电流驱动电路包括复位电路、写入补偿电路和驱动电路;所述写入补偿电路分别连接所述复位电路、所述驱动电路和所述灰阶控制电路;
所述复位电路用于接收复位信号和第一扫描信号,并根据所述第一扫描信号复位所述写入补偿电路;
所述写入补偿电路还用于接收显示数据信号,并根据所述第二扫描信号写入所述显示数据信号;
所述驱动电路用于接入第一电压和显示控制信号,并根据所述第一电压和显示控制信号,控制所述写入补偿电路输出与所述显示数据信号对应强度的驱动电流。
在其中一个实施例中,所述写入补偿电路包括数据写入晶体管和补偿子电路,所述数据写入晶体管的受控端用于接入第二扫描信号,所述数据写入晶体管的输入端用于接入显示数据信号,所述数据写入晶体管的输出端连接所述补偿子电路;
所述补偿子电路连接所述驱动电路,接收所述驱动电路输出的第一电压;所述补偿子电路还用于接收所述第二扫描信号,并在所述第二扫描信号的控制下,根据所述第一电压和所述显示数据信号进行电压补偿。
在其中一个实施例中,所述补偿子电路包括第七晶体管、第八晶体管和第三电容;所述第七晶体管的受控端用于接入第二扫描信号,所述第七晶体管的输入端连接所述第八晶体管的输出端,所述第七晶体管的输出端、所述第三电容的第一端和所述第八晶体管的受控端分别连接所述复位电路;所述第三电容的第二端用于接入稳压信号,所述第八晶体管的输入端连接所述写入晶体管的输出端。
一种像素驱动方法,用于如上述的像素驱动电路,所述方法包括:
电流驱动电路接收显示数据信号和显示控制信号,并在接收到所述显示控制信号时,输出与所述显示数据信号对应强度的驱动电流;
灰阶控制电路接收所述驱动电流、脉宽选择信号和脉宽调制信号,并根据所述脉宽调制信号驱动所述发光元件达到预设时长;其中,所述预设时长为与所述脉宽选择信号对应的第一时长、第二时长或第三时长。
一种显示面板,包括多个发光元件和多个像素电路,所述像素电路用于驱动所述发光元件,所述像素电路为如上述的像素驱动电路。
上述像素驱动电路、像素驱动方法和显示面板,能够根据与不同灰阶对应的脉宽选择信号,以不同的时长驱动发光元件实现不同灰阶的显示。从而发光元件在显示灰阶时也可以不再处于低电流下,避免低灰阶显示时出现的画面闪烁现象,提高了显示面板在高低灰阶下的显示效果。此外,由于该像素驱动电路能够以三种时长驱动发光元件,提高灰阶之间的电压梯度,显示效果更好。
附图说明
图1为一个实施例中像素驱动电路的模块示意图;
图2为另一个实施例中像素驱动电路的模块示意图;
图3为一个实施例中像素驱动电路的电路结构示意图;
图4为又一个实施例中像素驱动电路的模块示意图;
图5为一个实施例中像素驱动电路一帧周期的时序示意图;
图6为一个实施例中脉宽选择信号的时序示意图;
图7为图6实施例中像素驱动电路中第一晶体管和第二晶体管的开启状态示意图;
图8为一个实施例中像素驱动方法的流程示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
在一个实施例中,如图1所示,提供了一种像素驱动电路,包括电流驱动电路100和灰阶控制电路200。电流驱动电路100用于接收显示数据信号D1和显示控制信号EM,并在接收到显示控制信号EM时,输出与显示数据信号D1对应强度的驱动电流。灰阶控制电路200用于接收驱动电流、脉宽选择信号D2和脉宽调制信号PWM,并根据脉宽调制信号PWM驱动发光元件300达到预设时长;其中,预设时长为与脉宽选择信号D2对应的第一时长、第二时长或第三时长。
发光元件300可以为次毫米发光二极管(MiniLED)或微发光二极管(MicroLED),也可以为有机发光二极管(Organic Light-Emitting Diode,OLED)等其他类型的发光二极管。在实际应用中,发光元件300的结构需要根据实际应用环境来设计确定,在此不作限定。为了便于说明,以下均以发光元件300包括次毫米发光二极管D为例,次毫米发光二极管D的阳极连接灰阶控制电路200,阴极连接低电压端VSS。
具体的,电流驱动电路100分别连接第一电压端VDD、显示数据信号输入端和显示控制信号输入端,接收显示数据信号输入端的显示数据信号D1,接收显示控制信号输入端的显示控制信号EM,并根据显示控制信号EM的控制产生驱动电流并输出至灰阶控制电路200,根据显示数据信号D1的控制产生的驱动电流的强度。
灰阶控制电路200连接电流驱动电路100、发光元件300、脉宽选择信号输入端和脉宽调制信号输入端;接收驱动电流,并根据接收到的脉宽调制信号PWM驱动发光元件300或停止驱动发光元件300,在一帧周期内,驱动发光元件300的总时长可能为第一时长、第二时长或第三时长,具体时长由接收到的脉宽选择信号D2控制。当脉宽选择信号D2对应高灰阶时,驱动发光元件300的总时长为第一时长;当脉宽选择信号D2对应中灰阶时,驱动发光元件300的总时长为第二时长;当脉宽选择信号D2对应低灰阶时驱动发光元件300的总时长为第三时长,对应地,第一时长大于第二时长,第二时长大于第三时长,其中,高灰阶、中灰阶和低灰阶的划分需要结合情况。
需要说明的是,当用一种时长来驱动发光元件300时,如用第一时长驱动发光元件300,那么如果想实现低灰阶显示,就需要降低驱动电流的强度,并且,灰阶之间的电压梯度较小。而通过二档调节时,即用两种时长驱动发光元件300时,可以提高驱动电流的强度,增大灰阶之间的电压梯度,提升显示效果。本实施例中,可以实现三档调节灰度,即用三种时长驱动发光元件300,使得显示数据信号D1的电压值相对更高,驱动电流更大,灰阶之间的电压梯度更大,灰阶之间的亮度差更大,显示效果更好且显示更稳定。
该像素驱动电路依然具备电流脉冲幅值调光功能,能够输出不同强度的驱动电流,并且以不同的时长驱动发光元件300实现不同灰阶的显示,从而发光元件300在显示灰阶时可以不再处于低电流下,避免低灰阶显示时出现的画面闪烁现象,尤其当发光元件300选用次毫米发光二极管(MiniLED)或微发光二极管(MicroLED)时,能够显著提高显示面板在低灰阶下的显示效果。此外,由于该像素驱动电路能够以三种时长驱动发光元件300,通过三档脉宽调制,实现多灰阶显示,显示效果更好。
在一个实施例中,如图2所示,灰阶控制电路200包括第一脉宽选择电路21和第二脉宽选择电路22,第一脉宽选择电路21和第二脉宽选择电路22均接收驱动电流、脉宽选择信号D2和脉宽调制信号PWM;第一脉宽选择电路21和第二脉宽选择电路22在脉宽选择信号D2的控制下,交替根据脉宽调制信号PWM驱动发光元件300达到第一时长;或第一脉宽选择电路21在脉宽选择信号D2的控制下,根据脉宽调制信号PWM驱动发光元件300达到第二时长;或第二脉宽选择电路22在脉宽选择信号D2的控制下,根据脉宽调制信号PWM驱动发光元件300达到第三时长。
本实施例中,第一脉宽选择电路21和第二脉宽选择电路22均连接电流驱动电路100、发光元件300、脉宽选择信号输入端和脉宽调制信号输入端;以在脉宽选择信号D2的控制下,是否根据脉宽调制信号PWM驱动发光元件300。
在一个实施例中,第二时长和第三时长与脉宽调制信号PWM的占空比相关,第二时长和第三时长的大小需要根据所要显示的灰阶范围来具体确定,第一时长为第三时长与第二时长的总和。例如,当需要显示高、中、低三种灰阶时,可以设置第二时长大于第三时长,通过第二脉宽选择电路22控制电流驱动电路100与发光元件300的导通总时长为第三时长,实现低灰阶显示;通过第一脉宽选择电路21控制电流驱动电路100与发光元件300的导通总时长为第二时长,实现中灰阶显示;通过第一脉宽选择电路21和第二脉宽选择电路22交替控制电流驱动电路100与发光元件300的导通总时长为第一时长,实现高灰阶显示;从而根据脉宽调制信号PWM实现三档灰度调节。
可以理解,根据实际控制需要,还可以通过调节脉宽调制信号PWM的占空比,使第二时长等于第三时长,第一时长为第三时长与第二时长的总和,从而实现两档调节灰阶。
在一个实施例中,第一脉宽选择电路21包括第一晶体管T6和第一脉宽选择子电路201;第一晶体管T6分别连接电流驱动电路100、发光元件300和第一脉宽选择子电路201,第一脉宽选择子电路201用于接收脉宽选择信号D2和脉宽调制信号PWM,并在脉宽选择信号D2的控制下,根据脉宽调制信号PWM控制第一晶体管T6导通/断开电流驱动电路100和发光元件300。第二脉宽选择电路22包括第二晶体管T11和第二脉宽选择子电路202;第二晶体管T11分别连接电流驱动电路100、发光元件300和第二脉宽选择子电路202,第二脉宽选择子电路202用于接收脉宽选择信号D2和脉宽调制信号PWM,并在脉宽选择信号D2的控制下,根据脉宽调制信号PWM控制第二晶体管T11导通/断开电流驱动电路100和发光元件300。第一晶体管T6为第一类型晶体管,第二晶体管T11为第二类型晶体管。
第一类型晶体管包括N型晶体管或P型晶体管,第二类型晶体管包括P型晶体管或N型晶体管,且第二类型晶体管与第一类型晶体管的晶体管类型不同,即当第一类型晶体管为N型晶体管时,第二类型晶体管为P型晶体管,当第一类型晶体管为P型晶体管时,第二类型晶体管为N型晶体管。为了便于说明,本实施例中以第一晶体管T6为P型晶体管,第二晶体管T11为N型晶体管为例。晶体管的类型不需要限定,可以为TFT(Thin Film Transistor,薄膜晶体管),薄膜晶体管可以选择底栅结构的薄膜晶体管或者顶栅结构的薄膜晶体管,只要能够实现上述功能即可。
第一晶体管T6的输入端连接电流驱动电路100,输出端连接发光元件300,受控端连接第一脉宽选择子电路201。第一脉宽选择子电路201分别连接脉宽选择信号输入端和脉宽调制信号输入端,接收脉宽选择信号D2和脉宽调制信号PWM。第一脉宽选择子电路201还在脉宽选择信号D2的控制下,输出脉宽调制信号PWM至第一晶体管T6的受控端。当第一晶体管T6接收到脉宽调制信号PWM时,根据脉宽调制信号PWM导通/断开电流驱动电路100和发光元件300,使得发光元件300根据驱动电流显示对应的灰阶。由于第一晶体管T6为P型晶体管,因此在脉宽调制信号PWM为低电平时导通,第一脉宽选择子电路201控制发光元件300的发光时长是脉宽调制信号PWM为低电平时的总时长。
第二晶体管T11的输入端连接电流驱动电路100,输出端连接发光元件300,受控端连接第二脉宽选择子电路202。第二脉宽选择子电路202分别连接脉宽选择信号输入端和脉宽调制信号输入端,接收脉宽选择信号D2和脉宽调制信号PWM。第二脉宽选择子电路202还在脉宽选择信号D2的控制下,输出脉宽调制信号PWM至第二晶体管T11的受控端。当第二晶体管T11接收到脉宽调制信号PWM时,根据脉宽调制信号PWM导通/断开电流驱动电路100和发光元件300,使得发光元件300根据驱动电流显示对应的灰阶。第二晶体管T11为N型晶体管,在脉宽调制信号PWM为高电平时导通,第二脉宽选择子电路202控制发光元件300的发光时长是脉宽调制信号PWM为高电平时的总时长。
进一步地,第一脉宽选择子电路201连接第一扫描信号输入端,接收第一扫描信号G1;第二脉宽选择子电路202连接第二扫描信号输入端,接收第二扫描信号G2。第一脉宽选择子电路201根据第一扫描信号G1的控制接收脉宽选择信号D2,进而接收脉宽调制信号PWM,在未收到第一扫描信号G1时,不接收脉宽选择信号D2。第二脉宽选择子电路202根据第二扫描信号G2的控制接收脉宽选择信号D2,进而接收脉宽调制信号PWM,在未收到第二扫描信号G2时,不接收脉宽选择信号D2。从而通过控制第一扫描信号G1和第二扫描信号G2的时序,可以控制第一脉宽选择子电路201和第二脉宽选择子电路202接收到的脉宽控制信号D2的电平,实现三档控制。
在一个实施例中,如图3所示,第一脉宽选择子电路201包括第三晶体管T10、第四晶体管T8和第一电容C1,第三晶体管T10的输入端用于连接脉宽选择信号输入端,接收脉宽选择信号D2,第三晶体管T10的受控端用于连接第一扫描信号输入端,接收第一扫描信号G1,第三晶体管T10的输出端分别连接第四晶体管T8的受控端和第一电容C1的第一端,第四晶体管T8的输入端用于连接脉宽调制信号输入端,接收脉宽调制信号PWM,第四晶体管T8的输出端连接第一晶体管T6的受控端,第一电容C1的第二端连接稳压信号Vcom输入端,接收稳压信号Vcom。
第一扫描信号G1、第二扫描信号G2、脉宽选择信号D2、显示数据信号D1、显示控制信号EM和稳压信号Vcom可以由驱动IC(Integrated Circuit Chip,集成电路芯片)产生,稳压信号Vcom还可以是第一电压端VDD的第一电压,或者是低电压端VSS的第二电压。
在一个实施例中,第二脉宽选择子电路包括第五晶体管T9、第六晶体管T7和第二电容C2,第五晶体管T9的输入端用于连接脉宽选择信号输入端,接收脉宽选择信号,第五晶体管T9的受控端用于连接第二扫描信号输入端,接收第二扫描信号G2,第五晶体管T9的输出端分别连接第六晶体管T7的受控端和第二电容C2的第一端,第六晶体管T7的输入端用于连接脉宽调制信号输入端,接收脉宽调制信号PWM,第六晶体管T7的输出端连接第二晶体管T11,第二电容C2的第二端连接稳压信号Vcom输入端,接收稳压信号Vcom。
上述第三晶体管T10和第五晶体管T9的类型相同,均为N型晶体管,在接收到高电平时导通,则根据第一扫描信号G1和第二扫描信号G2依次开通,使得脉宽选择信号D2在第一扫描信号G1到来时的电位存储至第一电容C1,在第二扫描信号G2到来时的电位存储至第二电容C2。第四晶体管T8和第六晶体管T7的类型相同,可以均为N型晶体管也可以均为P型晶体管,需要结合脉宽选择信号D2的时序设定。
在一个实施例中,如图4所示,电流驱动电路100包括复位电路11、写入补偿电路12和驱动电路13;写入补偿电路12分别连接复位电路11、驱动电路13和灰阶选择电路200,写入补偿电路12还用于连接显示数据信号输入端和第二扫描信号输入端,接收显示数据信号D1和第二扫描信号G2。复位电路11连接复位信号输入端和第一扫描信号输入端,接收复位信号Vini和第一扫描信号G1。驱动电路13连接第一电压端VDD和显示控制信号输入端,接入第一电压VDD和显示控制信号EM。复位电路11用于根据第一扫描信号G1复位写入补偿电路12;写入补偿电路12用于根据第二扫描信号G2写入显示数据信号D1;驱动电路13根据第一电压VDD和显示控制信号EM,控制写入补偿电路12输出与显示数据信号D1对应强度的驱动电流。
具体的,复位电路11在接收到第一扫描信号G1时导通,使写入补偿电路12在一个周期结束时的电位下拉至复位信号Vini的电位。写入补偿电路12根据第二扫描信号G2写入显示数据信号D1,并根据写入的显示数据信号D1进行电压补偿。驱动电路13在接收到显示控制信号EM时导通第一电压端VDD和写入补偿电路12,使写入补偿电路12输出与显示数据信号D1对应强度的驱动电流至发光元件300。
在一个实施例中,写入补偿电路12包括数据写入晶体管T4和补偿子电路102,数据写入晶体管T4的受控端用于连接第二扫描信号输入端,接入第二扫描信号G2;数据写入晶体管T4的输入端用于连接显示数据信号输入端,接入显示数据信号D1;数据写入晶体管T4的输出端连接补偿子电路102。补偿子电路连接驱动电路13,接收驱动电路13输出的第一电压;补偿子电路102还用于连接第二扫描信号输入端,接收第二扫描信号G2,并在第二扫描信号G2的控制下,根据第一电压VDD和显示数据信号D1进行补偿。
在一个实施例中,再次参照图3,补偿子电路102包括第七晶体管T3、第八晶体管T2和第三电容C3;第七晶体管T3的受控端用于连接第二扫描信号输入端,接入第二扫描信号G2;第七晶体管T3的输入端连接第八晶体管T2的输出端,第七晶体管T3的输出端、第三电容C3的第一端和第八晶体管T2的受控端分别连接复位电路11;第三电容C3的第二端用于接入稳压信号Vcom,第八晶体管T2的输入端连接写入晶体管T4的输出端。
其中,第七晶体管T3的输出端、第三电容C3的第一端和第八晶体管T2的受控端分别连接复位晶体管T1的输出端,第八晶体管T2的输入端还连接驱动电路13。
复位电路11、写入补偿电路12和驱动电路13的结构可以根据实际需要进行设置,在一个实施例中,复位电路11包括复位晶体管T1,复位晶体管T1的输入端连接复位信号Vini输入端,复位晶体管T1的受控端连接第一扫描信号输入端,复位晶体管T1的输出端连接写入补偿电路12中的第七晶体管T3的输出端。驱动电路13包括驱动晶体管T5,驱动晶体管T5的输入端连接第一电压端VDD,驱动晶体管T5的受控端连接显示控制信号输入端,驱动晶体管T5的输出端连接写入补偿电路12中的第八晶体管T2的输入端。
为了便于说明,结合图5所示的工作时序图,对像素驱动电路在一帧周期内的工作过程进行描述。
第一阶段t1,即复位阶段,第一扫描信号G1为高电平,第二扫描信号G2为低电平;复位晶体管T1打开,复位信号Vini写入,为一个低电平,除去第三电容C3上一帧储存电荷,同时开启第八晶体管T2。同时,第三晶体管T10也为开启状态,脉宽选择信号D2写入第四晶体管T8栅极,储存在第一电容C1中。
t2阶段:即写入补偿阶段,第一扫描信号G1变为低电平,第二扫描信号G2变为高电平。第七晶体管T3和写入晶体管T4开启,显示数据信号D1通过第八晶体管T2、第七晶体管T3、第七晶体管T4向第八晶体管T2栅极充电,当电位为Vdata+Vth(即显示数据信号D1的电压与阈值电压之和)时,储存在第三电容C3中,且第八晶体管T2截止。同时,第五晶体管T9打开,脉宽选择信号D2写入第六晶体管T7栅极,储存在第二电容C2中。
显示面板可以支持不同的灰阶数,在总灰阶为8bit和10bit时,不同灰阶所对应的脉宽选择信号D2的时序可以根据实际情况设置,在一个实施例中,如图5所示,在8bit的129-256灰和10bit的513-1024灰时,t1阶段与t2阶段的脉宽选择信号D2电位均为高电平;在8bit的43-128灰和10bit的169-512灰时,t1阶段的脉宽选择信号D2电位为高电平,t2阶段的脉宽选择信号D2电位为低电平;在8bit的1-43灰和10bit的1-169灰时,t1阶段的脉宽选择信号D2电位为低电平,t2阶段的脉宽选择信号D2电位为高电平。
t3阶段:即发光阶段,显示控制信号EM电位为低电平,第六晶体管T7打开。第一晶体管T6与第二晶体管T11会根据t1与t2阶段时,第二电容C2、第一电容C1储存在第六晶体管T7、第四晶体管T8栅极的电位控制脉宽调制信号PWM是否写入。当第四晶体管T8栅极为高电位,第一晶体管T6栅极有PWM信号写入,在PWM信号为低时,第一晶体管T6会导通;当第六晶体管T7栅极为高,第二晶体管T11栅极有脉宽调制信号PWM信号写入,在脉宽调制信号PWM信号为高时,第二晶体管T11会导通。导通时,通路上的电流由T2栅极储存的电位决定。驱动电流I=K(Vgs-Vth)2=K(Vdata+Vth-VDD-Vth)2=K(Vdata-VDD)2,其中Vgs表示第八晶体管T2的栅源电压,Vth第八晶体管T2的阈值电压,Vdata表示显示数据信号的电压,VDD表示第一电压。
在该像素驱动电路中,第一晶体管T6与第二晶体管T11类型相反,当第一晶体管T6与第二晶体管T11任意一个开启,都会形成电流通路,发光元件300可开启。当正负交替的信号方波同时施加在第一晶体管T6与第二晶体管T11栅极,第一晶体管T6与第二晶体管T11就会交替打开,发光元件300上一直有电流通过。
在一个实施例中,脉宽调制信号PWM的波形如图6所示,其周期为T,设定为n倍的(t1+t2),n≥3,且为3的整数倍。这可以使得写入阶段,t1、t2均在脉宽调制信号PWM的一个高电平或者低电平时期,不会经历信号的跳变,以保证数据写入时的稳定。图6所示实施例中,脉宽调制信号PWM的高电平持续时长为1/3*T,低电平持续时长为2/3*T。具体时长的设定与灰阶对应的脉宽转变时间有关。
如图7所示,为一帧周期内第一开关管T6和第二开关管T11的开启状态。在8bit的129-256灰和10bit的513-1024灰时,第一开关管T6、第二开关管T11栅极均有脉宽调制信号PWM信号进入,因此第一开关管T6、第二开关管T11交替导通,所有的时间均形成电流通路,机发光二极管D一直发光。在8bit的43-128灰和10bit的169-512灰时,只有第一开关管T6栅极有脉宽调制信号PWM信号写入,脉宽调制信号PWM为低电平时形成电流通路,因此只有2/3的时间机发光二极管D发光。在8bit的1-43灰和10bit的1-169灰时,只有第二开关管T11栅极有脉宽调制信号PWM信号写入,在脉宽调制信号PWM为高电平时形成电流通路,因此只有1/3的时间机发光二极管D发光。
上述能够根据与不同灰阶对应的脉宽选择信号,以不同的时长驱动发光元件300实现不同灰阶的显示。从而发光元件300在显示灰阶时也可以不再处于低电流下,避免低灰阶显示时出现的画面闪烁现象。此外,由于该像素驱动电路能够以三种时长驱动发光元件,提高灰阶之间的电压梯度,提高了显示面板的显示效果和显示稳定性
在一个实施例中,如图8所示,提供了一种像素驱动方法,用于如上述各实施例的像素驱动电路,该方法包括步骤100和步骤200。
步骤100,电流驱动电路接收显示数据信号和显示控制信号,并在接收到显示控制信号时,输出与显示数据信号对应强度的驱动电流。
步骤200,灰阶控制电路接收驱动电流、脉宽选择信号和脉宽调制信号,并根据脉宽调制信号驱动发光元件达到预设时长。其中,预设时长为与脉宽选择信号对应的第一时长、第二时长或第三时长。
上述方法能够根据与不同灰阶对应的脉宽选择信号,以不同的时长驱动发光元件显示不同灰阶,使发光元件在显示灰阶时也可以不再处于低电流下,避免低灰阶显示时出现的画面闪烁现象。并且能够以三种时长驱动发光元件,提高灰阶之间的电压梯度,提高了显示面板的显示效果和显示稳定性。
在一个实施例中,提供了一种显示面板,包括多个发光元件和多个像素电路,每个像素电路对应连接一发光元件,用于驱动发光元件。像素电路的结构可以参照上述各实施例进行设置,不再赘述。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种像素驱动电路,其特征在于,用于驱动发光元件,所述电路包括:
电流驱动电路,用于接收显示数据信号和显示控制信号,并在接收到所述显示控制信号时,输出与所述显示数据信号对应强度的驱动电流;
灰阶控制电路,用于接收所述驱动电流、脉宽选择信号和脉宽调制信号,并根据所述脉宽调制信号驱动所述发光元件达到预设时长;其中,所述预设时长为与所述脉宽选择信号对应的第一时长、第二时长或第三时长。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述灰阶控制电路包括第一脉宽选择电路和第二脉宽选择电路,所述第一脉宽选择电路和所述第二脉宽选择电路均接收所述驱动电流、脉宽选择信号和脉宽调制信号;
所述第一脉宽选择电路和所述第二脉宽选择电路在所述脉宽选择信号的控制下,交替根据所述脉宽调制信号驱动所述发光元件达到第一时长;或所述第一脉宽选择电路在所述脉宽选择信号的控制下,根据所述脉宽调制信号驱动所述发光元件达到第二时长;或所述第二脉宽选择电路在所述脉宽选择信号的控制下,根据所述脉宽调制信号驱动所述发光元件达到第三时长,其中,所述第一时长为所述第二时长与所述第三时长之和。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第一脉宽选择电路包括第一晶体管和第一脉宽选择子电路;所述第一晶体管分别连接所述电流驱动电路、所述发光元件和所述第一脉宽选择子电路;所述第一脉宽选择子电路用于接收脉宽选择信号和脉宽调制信号,并在所述脉宽选择信号的控制下,根据所述脉宽调制信号控制所述第一晶体管导通/断开所述电流驱动电路和所述发光元件;
所述第二脉宽选择电路包括第二晶体管和第二脉宽选择子电路;所述第二晶体管分别连接所述电流驱动电路、所述发光元件和所述第二脉宽选择子电路,所述第二脉宽选择子电路用于接收脉宽选择信号和脉宽调制信号,并在所述脉宽选择信号的控制下,根据所述脉宽调制信号控制所述第二晶体管导通/断开所述电流驱动电路和所述发光元件;
所述第一晶体管为第一类型晶体管,所述第二晶体管为第二类型晶体管。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一脉宽选择子电路包括第三晶体管、第四晶体管和第一电容,所述第三晶体管的输入端用于接入脉宽选择信号,所述第三晶体管的受控端用于接收第一扫描信号,所述第三晶体管的输出端分别连接所述第四晶体管的受控端和所述第一电容的第一端,所述第四晶体管的输入端用于接收脉宽调制信号,所述第四晶体管的输出端连接所述第一晶体管,所述第一电容的第二端接收稳压信号。
5.根据权利要求3所述的像素驱动电路,其特征在于,所述第二脉宽选择子电路包括第五晶体管、第六晶体管和第二电容,所述第五晶体管的输入端用于接入脉宽选择信号,所述第五晶体管的受控端用于接收第二扫描信号,所述第五晶体管的输出端分别连接所述第六晶体管的受控端和所述第二电容的第一端,所述第六晶体管的输入端用于接收脉宽调制信号,所述第六晶体管的输出端连接所述第二晶体管,所述第二电容的第二端接收稳压信号。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述电流驱动电路包括复位电路、写入补偿电路和驱动电路;所述写入补偿电路分别连接所述复位电路、所述驱动电路和所述灰阶控制电路;
所述复位电路用于接收复位信号和第一扫描信号,并根据所述第一扫描信号复位所述写入补偿电路;
所述写入补偿电路还用于接收显示数据信号,并根据所述第二扫描信号写入所述显示数据信号;
所述驱动电路用于接入第一电压和显示控制信号,并根据所述第一电压和显示控制信号,控制所述写入补偿电路输出与所述显示数据信号对应强度的驱动电流。
7.根据权利要求6所述的像素驱动电路,其特征在于,所述写入补偿电路包括数据写入晶体管和补偿子电路,所述数据写入晶体管的受控端用于接入第二扫描信号,所述数据写入晶体管的输入端用于接入显示数据信号,所述数据写入晶体管的输出端连接所述补偿子电路;
所述补偿子电路连接所述驱动电路,接收所述驱动电路输出的第一电压;所述补偿子电路还用于接收所述第二扫描信号,并在所述第二扫描信号的控制下,根据所述第一电压和所述显示数据信号进行电压补偿。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述补偿子电路包括第七晶体管、第八晶体管和第三电容;所述第七晶体管的受控端用于接入第二扫描信号,所述第七晶体管的输入端连接所述第八晶体管的输出端,所述第七晶体管的输出端、所述第三电容的第一端和所述第八晶体管的受控端分别连接所述复位电路;所述第三电容的第二端用于接入稳压信号,所述第八晶体管的输入端连接所述写入晶体管的输出端。
9.一种像素驱动方法,其特征在于,用于如权利要求1-8所述的像素驱动电路,所述方法包括:
电流驱动电路接收显示数据信号和显示控制信号,并在接收到所述显示控制信号时,输出与所述显示数据信号对应强度的驱动电流;
灰阶控制电路接收所述驱动电流、脉宽选择信号和脉宽调制信号,并根据所述脉宽调制信号驱动所述发光元件达到预设时长;其中,所述预设时长为与所述脉宽选择信号对应的第一时长、第二时长或第三时长。
10.一种显示面板,其特征在于,包括:多个发光元件和多个像素电路,所述像素电路用于驱动所述发光元件,所述像素电路为如权利要求1-8任一项所述的像素驱动电路。
CN202211591256.5A 2022-12-12 2022-12-12 像素驱动电路、方法和显示面板 Pending CN116189604A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211591256.5A CN116189604A (zh) 2022-12-12 2022-12-12 像素驱动电路、方法和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211591256.5A CN116189604A (zh) 2022-12-12 2022-12-12 像素驱动电路、方法和显示面板

Publications (1)

Publication Number Publication Date
CN116189604A true CN116189604A (zh) 2023-05-30

Family

ID=86447053

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211591256.5A Pending CN116189604A (zh) 2022-12-12 2022-12-12 像素驱动电路、方法和显示面板

Country Status (1)

Country Link
CN (1) CN116189604A (zh)

Similar Documents

Publication Publication Date Title
CN113053281B (zh) 像素驱动电路以及包括像素驱动电路的电致发光显示装置
CN111009211A (zh) 显示面板以及显示面板的驱动方法
KR20240035937A (ko) 화소 구동 회로, 그 구동 방법 및 표시 패널
KR102591507B1 (ko) 화소 및 이를 포함하는 표시 장치
US11961461B2 (en) Pixel circuit
CN111145686B (zh) 一种像素驱动电路、显示面板及驱动方法
CN113707079B (zh) 像素电路及显示面板
US11348519B2 (en) Display device displaying frames at different driving frequencies utilizing first and second gamma voltage generators and a gap controller
KR20240038688A (ko) 클럭 생성기 및 이를 포함하는 표시 장치
CN113674678A (zh) 显示装置及驱动方法
CN112530341B (zh) 像素电路
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
KR20170080218A (ko) 유기발광표시장치의 동작방법
TWI759067B (zh) 顯示裝置及驅動方法
CN115083336A (zh) 像素驱动电路、像素驱动方法和显示面板
CN116189604A (zh) 像素驱动电路、方法和显示面板
KR100629177B1 (ko) 유기 전계발광 표시장치
US11783760B2 (en) Pixel circuit and display panel
CN112017597B (zh) 像素电路以及显示装置
US11817044B1 (en) Pixel driving circuit and display panel
CN114093318B (zh) 像素电路、像素电路的控制方法及显示装置
KR102670814B1 (ko) 표시 장치 및 그 구동 방법
US20230197008A1 (en) Pixel circuit and display panel
CN117198181A (zh) 显示设备和驱动显示设备的方法
CN115424566A (zh) 一种显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination