CN115424566A - 一种显示面板及显示装置 - Google Patents

一种显示面板及显示装置 Download PDF

Info

Publication number
CN115424566A
CN115424566A CN202211210848.8A CN202211210848A CN115424566A CN 115424566 A CN115424566 A CN 115424566A CN 202211210848 A CN202211210848 A CN 202211210848A CN 115424566 A CN115424566 A CN 115424566A
Authority
CN
China
Prior art keywords
pixel circuit
signal line
module
display panel
pulse width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211210848.8A
Other languages
English (en)
Inventor
翟应腾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma Microelectronics Co Ltd filed Critical Shanghai Tianma Microelectronics Co Ltd
Priority to CN202211210848.8A priority Critical patent/CN115424566A/zh
Publication of CN115424566A publication Critical patent/CN115424566A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板及显示装置,该显示面板包括第一像素电路和第二像素电路,第一像素电路用于驱动第一像素发光,第二像素电路用于驱动第二像素发光,第一像素电路在显示面板所在平面的正投影面积大于第二像素电路在显示面板所在平面的正投影面积,即对于不同类型的像素采用不同的像素电路进行驱动显示,实现对不同类型的像素采用自身最适合的驱动方式进行驱动显示,提高像素的发光效率,从而提高显示面板的显示效果;显示面板还包括第一信号线,第一信号线同时与第一像素电路和第二像素电路电连接,为第一像素电路和第二像素电路提供第一信号,第一信号为方波信号,从而提高混合驱动面板的版图面积利用率。

Description

一种显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
随着显示技术的发展,在同一显示面板中,不同颜色的像素可以为不同的发光器件,以提高不同颜色像素的发光效率。然而,在同一显示面板中,不同发光器件的电流效率特性不同,因此,无法继续使用统一的像素电路驱动不同的发光器件。
发明内容
为解决上述技术问题,本申请实施例提供了一种显示面板及显示装置,以对于不同类型的像素,采用不同的像素电路进行驱动,且不同像素电路之间共用方波信号线,以提高混合驱动面板的版图面积利用率。
为实现上述目的,本申请实施例提供了如下技术方案:
一种显示面板,包括第一像素电路和第二像素电路,第一像素电路用于驱动第一像素发光,第二像素电路用于驱动第二像素发光,第一像素电路在显示面板所在平面的正投影面积大于第二像素电路在显示面板所在平面的正投影面积;
显示面板还包括第一信号线,第一信号线同时与第一像素电路和第二像素电路电连接,为第一像素电路和第二像素电路提供第一信号,第一信号为方波信号。
一种显示装置,包括上述显示面板。
与现有技术相比,上述技术方案具有以下优点:
本申请实施例所提供的显示面板,包括第一像素电路和第二像素电路,第一像素电路用于驱动第一像素发光,第二像素电路用于驱动第二像素发光,第一像素电路在显示面板所在平面的正投影面积大于第二像素电路在显示面板所在平面的正投影面积,即对于不同类型的像素采用不同的像素电路进行驱动显示,实现对不同类型的像素采用自身最适合的驱动方式进行驱动显示,提高像素的发光效率,从而提高显示面板的显示效果;显示面板还包括第一信号线,第一信号线同时与第一像素电路和第二像素电路电连接,为第一像素电路和第二像素电路提供第一信号,第一信号为方波信号,即第一像素电路和第二像素电路还共用提供方波信号的第一信号线,从而提高混合驱动面板的版图面积利用率。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一种显示面板中红绿蓝三像素的示意图;
图2为LED器件的电流效率和其电流密度之间的对应关系示意图;
图3为量子点发光器件的电流效率和其电流密度之间的对应关系示意图;
图4为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的一种排布示意图;
图5为本申请实施例所提供的显示面板中,第一像素电路的一种电路结构示意图;
图6为第一像素电路工作的一种时序图;
图7为本申请实施例所提供的显示面板中,第二像素电路或第三像素电路的一种电路结构示意图;
图8为第二像素电路或第三像素电路工作的一种时序图;
图9为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的一种信号线布线示意图;
图10为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的另一种信号线布线示意图;
图11为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的又一种信号线布线示意图;
图12为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的再一种信号线布线示意图;
图13为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的又一种信号线布线示意图;
图14为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的再一种信号线布线示意图;
图15为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路共用信号的一种示意图;
图16为本申请实施例所提供的一种时序图;
图17为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路共用信号的另一种示意图;
图18为本申请实施例所提供的另一种时序图;
图19为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路共用信号的又一种示意图;
图20为本申请实施例所提供的又一种时序图;
图21为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的另一种信号线排布示意图;
图22为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路共用信号的再一种示意图;
图23为本申请实施例所提供的再一种时序图;
图24为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的另一种排布示意图;
图25为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的又一种信号线布线示意图;
图26为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路的再一种信号线布线示意图;
图27为本申请实施例所提供的显示面板中,第一像素电路、第二像素电路和第三像素电路共用信号的另一种示意图;
图28为本申请实施例所提供的另一种时序图;
图29为本申请实施例所提供的显示装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在下面的描述中阐述了很多具体细节以便于充分理解本申请,但是本申请还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似推广,因此本申请不受下面公开的具体实施例的限制。
其次,本申请结合示意图进行详细描述,在详述本申请实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本申请保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
图1给出了一种显示面板中红绿蓝三像素的示意图,其中,红色像素01和绿色像素02使用量子点发光器件,使红绿像素的发光效率更高,蓝色像素使用LED器件,使蓝色像素的发光效率更高。图2给出了LED器件的电流效率和其电流密度之间的对应关系示意图,从图2可以看出,LED器件的电流效率随其电流密度的变化而变化。图3给出了量子点发光器件的电流效率和其电流密度之间的对应关系示意图,从图3可看出,量子点发光器件的电流效率不随其电流密度的变化而变化。
由此可见,正如背景技术部分所述,在同一显示面板中,不同颜色的像素可以为不同的发光器件,以提高不同颜色像素的发光效率。然而,在同一显示面板中,不同发光器件的电流效率特性不同,因此,无法继续使用统一的像素电路驱动不同的发光器件。
有鉴于此,本申请实施例提供了一种显示面板,如图4所示,该显示面板包括第一像素电路100和第二像素电路200,第一像素电路100用于驱动第一像素发光,第二像素电路200用于驱动第二像素发光,第一像素电路100在显示面板所在平面的正投影面积大于第二像素电路200在显示面板所在平面的正投影面积;
显示面板还包括第一信号线10,第一信号线10同时与第一像素电路100和第二像素电路200电连接,为第一像素电路100和第二像素电路200提供第一信号,第一信号为方波信号。
在本实施例中,第一像素电路100用于驱动第一像素发光,第二像素电路200用于驱动第二像素发光,即对于不同类型的像素采用不同的像素电路进行驱动显示,实现对不同类型的像素采用自身最适合的驱动方式进行驱动显示,可以提高像素的发光效率,从而提高显示面板的显示效果。
可选的,第一像素可以为LED发光单元,由于LED发光单元的电流效率随其电流密度的变化而变化,因此,为了使LED发光单元或Micro-LED发光单元的发光效率以及视角色偏等性能达到最佳状态,需要使用PWM(Pulse Width Modulation,脉冲宽度调制)控制和PAM(Pulse Amplitude Modulation,脉冲幅度调制)控制集成的第一像素电路100对第一像素进行驱动。图5给出了PWM控制和PAM控制集成的第一像素电路100的一种电路结构示意图,从图5可以看出,第一像素电路100可以为一套PWM控制的脉宽模块110和一套PAM控制的振幅模块120的组合,图6给出了第一像素电路100工作的一种时序图。
第二像素可以为量子点发光单元,由于量子点发光单元的电流效率不随其电流密度的变化而变化,因此,只需要使用PAM控制的第二像素电路200对第二像素P2进行驱动即可。图7给出了PAM控制的第二像素电路200的一种电路结构示意图,从图7可以看出,第二像素电路200可以为PAM控制的7T1C像素电路,图8给出了第二像素电路200工作的一种时序图。
对比图5和图7可以明显地看出,第二像素电路200只需要7个薄膜晶体管(ThinFilm Transistor,TFT)配合其他器件组成,而第一像素电路100则需要7个以上甚至更多的薄膜晶体管配合其它器件组成,即第一像素电路100的薄膜晶体管的数量多于第二像素电路200的薄膜晶体管的数量,因此,在本实施例中,第一像素电路100在显示面板所在平面的正投影面积大于第二像素电路200在显示面板所在平面的正投影面积。
对于显示面板中的红绿蓝三个像素,由于红色像素采用LED发光单元时,发光效率较低,且在工作过程中随着温度的升高发光效率会急剧下降,功耗也高,因此,红色像素可采用量子点发光单元;又由于绿色像素采用LED发光单元时,在低亮度下发光峰位会发生偏移,且功耗高于量子点发光单元,因此,绿色像素也可采用量子点发光单元。但由于用于发出蓝色的量子点发光单元寿命较短,因此,蓝色像素可采用LED发光单元。那么,在本实施例中,第一像素可以为蓝色像素,采用LED发光单元,第二像素可以为红色像素或绿色像素,采用量子点发光单元。
在本实施例中,显示面板还包括第一信号线10,第一信号线10同时与第一像素电路100和第二像素电路200电连接,为第一像素电路100和第二像素电路200提供第一信号,第一信号为方波信号,即第一像素电路100和第二像素电路200还共用提供方波信号的第一信号线,从而提高混合驱动面板的版图面积利用率。
需要说明的是,第一信号是由高电平和低电平按照一定持续时间和先后顺序排列的周期性方波信号,即第一信号不是固定电平信号,第一信号的有效电平时段可以是高电平时段,也可以是低电平时段,具体视情况而定。
还需要说明的是,要想使得第一像素电路100和第二像素电路200共用第一信号线,那么,第一像素电路100和第二像素电路200可以是同一行的两个像素电路,其中,行方向平行于显示面板所在平面,也可以是位于同一像素电路单元中的两个像素电路,具体视情况而定。
下面将对第一像素电路100和第二像素电路200共用第一信号线10的具体情况进行说明。
为了便于理解,首先对图7所示的PAM控制的第二像素电路200,以及图5所示的PWM控制和PAM控制集成的第一像素电路100的工作过程进行说明。
具体的,图7所示的PAM控制的第二像素电路200包括7个薄膜晶体管(M1-M7)和一个电容(Cst)。为了驱动第二像素P2工作,第二像素电路200需接收扫描信号S1和S2、数据信号Vdata0、发光控制信号Emit0、参考信号Vref0、阳极电源信号PVDD和阴极电源信号PVEE,各薄膜晶体管及信号线的连接方式如图7所示,此处不再赘述。显然,图7中只是以7T1C像素电路为例对第二像素电路200进行展现,在实际应用中,可以基于需求选择第二像素电路的实现方式,不局限于图7所示的7T1C像素电路。下面以图7中M1-M7薄膜晶体管均为P型晶体管,在低电平信号下导通为例对第二像素电路200的工作过程进行说明。
参考图8所示的时序图,首先,在初始化阶段S201,扫描信号S1为低电平,初始化TFT(M5)响应于低电平的扫描信号S1而导通,使得参考信号Vref0可经由初始化TFT(M5)传送至驱动TFT(M3)的栅极,从而使得驱动TFT(M3)的栅极由于参考信号Vref0而被初始化;
其次,在数据写入阶段S202,扫描信号S2为低电平,开关TFT(M2)和补偿TFT(M4)响应于低电平的扫描信号S2而导通,形成数据信号Vdata0至驱动TFT(M3)的栅极之间的通路,驱动TFT(M3)可通过导通的补偿TFT(M4)而二极管连接,并且在正向方向上偏置。数据信号Vdata0减去驱动TFT(M3)的阈值电压Vth(Vth是负值)而获得的补偿电压(Vdata0+Vth)可施加至驱动TFT(M3)的栅极,阳极电源信号PVDD和补偿电压(Vdata0+Vth)可施加至存储电容Cst的两端,使得存储电容Cst两端的电压差对应的电荷存储在存储电容Cst中。此时,旁路TFT(M7)也响应于低电平的扫描信号S2而导通,将从驱动TFT(M3)流出的驱动电流的一部分旁路掉,防止第二像素P2应显示黑色图像时由于此时较小的驱动电流而不适当地发光。
接下来,在发光控制阶段S203,发光控制信号Emit0变为低电平,驱动控制TFT(M1)和发光控制TFT(M6)响应于低电平的发光控制信号Emit0而导通,可产生根据驱动TFT(M3)的栅极的电压与阳极电源信号PVDD的电压之间的差值而确定的驱动电流,驱动电流可由发光控制TFT(M6)驱动第二像素P2发光。
具体的,图5所示的第一像素电路100包括PWM控制的脉宽模块110和PAM控制的振幅模块120,其中,脉宽模块110包括6个薄膜晶体管(T1-T6)和一个电容(C1),接收扫描信号WS1和WS2、数据信号Vdata1、发光控制信号Emit1、参考信号Vref1、关断电压Voff和脉宽控制电压Sweep,用于控制第一像素P1的发光时长;振幅模块包括6个(T7-T12)和一个电容(C2),接收扫描信号AS1和AS2、数据信号Vdata2、发光控制信号Emit2、参考信号Vref2、第一电压V1和第二电压V2,用于控制第一像素P1的发光强度,各薄膜晶体管及信号线的连接方式如图5所示,此处不再赘述。显然,图5所示的第一像素电路只是第一像素电路的一种,在实际应用中,可以基于需求选择第一像素电路的实现方式,不局限于图5所示的电路结构。下面以图5中T1-T12薄膜晶体管均为P型晶体管,在低电平信号下导通为例对第一像素电路的工作过程进行说明。
参考图6的时序图,首先,在信号生成阶段S101的第一阶段S1011,也称为初始化阶段,对于脉宽模块110,扫描信号WS1为低电平,扫描信号WS2和发光控制信号Emit1为高电平,使得T2晶体管导通,将参考信号Vref1传输至T5晶体管的栅极,使得T5晶体管的栅极被初始化;类似地,对于振幅模块120,扫描信号AS1为低电平,扫描信号AS2和发光控制信号Emit2为高电平,使得T7晶体管导通,将参考信号Vref2传输至T10晶体管的栅极,使得T10晶体管的栅极被初始化。
其次,在信号生成阶段S101的第二阶段S1012,对于脉宽模块110,扫描信号WS2为低电平,扫描信号WS1和发光控制信号Emit1为高电平,此时,T3晶体管、T5晶体管和T6晶体管均导通,形成数据信号Vdata1至T5晶体管的栅极之间的通路,以对电容C1的下电极的电压进行拉升,直至电容C1的下极板的电压拉升至无法维持T5晶体管导通为止,使得T1晶体管的第一端为高阻态而接入浮空信号;类似地,对于振幅模块120,扫描信号AS2为低电平,扫描信号AS2和发光控制信号Emit2为高电平,此时,晶体管T8、晶体管T9和晶体管T10导通,形成数据信号Vdata2至T10晶体管的栅极之间的通路,以对电容C2的下极板的电压进行拉升,直至电容C2的下电极的电压拉升至无法维持T10晶体管导通为止,此时电容C2的下极板的电压为控制第一像素P1发光强度的相应电压。
接下来,在控制处理阶段S102,对于脉宽模块110,发光控制信号Emit1为低电平信号,T1晶体管将浮空信号传输至振幅模块的T10晶体管的栅极;对于振幅模块120,发光控制信号Emit2仍为高电平,因此,T11晶体管和T12晶体管为截止状态,使得T10晶体管无法导通,以避免T1晶体管初始将浮空信号传输至T10晶体管的栅极的波动阶段。并且,由于此时脉宽控制电压Sweep的控制,使得电容C1的下电极的电压仍无法控制T5晶体管导通,而使得关断电压Voff至T10晶体管的通路保持截止状态。
然后,在控制发光阶段S103,对于振幅模块120,发光控制信号Emit2为低电平信号,晶体管T11、晶体管T10和晶体管T12均导通,形成电压V1至第一像素P1及电压V2之间的通路,晶体管T10根据其栅极的信号和其第一端的信号而输出相应驱动电流至第一像素P1,第一像素P1发出响应驱动电流的光。此时,对于脉宽模块110,依然由于脉宽控制电压Sweep的控制,使得电容C1的下电极的电压仍无法控制T5晶体管导通,而使得关断电压Voff至T10晶体管的通路保持截止状态。
之后,在发光截止阶段S104,由于脉宽控制电压Sweep为线性下降电压,在该阶段脉宽控制电压SWEEP下降至使得电容C1的下极板的电压能够控制T5晶体管导通,进而形成关断电压Voff至T10晶体管的通路,关断电压Voff传输至T10晶体管的栅极而控制T10晶体管截止,从而使得第一像素P1随之熄灭。
发明人对上述两种像素电路的工作过程进行研究发现,当第一像素电路100的脉宽模块110、振幅模块120以及第二像素电路200各自接收的第一个扫描信号(脉宽模块110的扫描信号WS1,振幅模块120的扫描信号AS1,第二像素电路200的扫描信号S1)为有效电平时,各自的驱动晶体管(脉宽模块110的T1、振幅模块120的T10以及第二像素电路200的M3)进行栅极初始化。当第一像素电路100的脉宽模块110、振幅模块120以及第二像素电路200各自接收的第二个扫描信号(脉宽模块110的扫描信号WS2、振幅模块120的扫描信号AS2以及第二像素电路200的扫描信号S2)为有效电平时,各自的驱动晶体管(脉宽模块110的T1、振幅模块120的T10以及第二像素电路200的M3)写入数据信号(脉宽模块110的Vdata1、振幅模块120的Vdata2以及第二像素电路200的Vdata0)。并且,在第一像素电路100的脉宽模块110、振幅模块120以及第二像素电路200各自写入数据信号(脉宽模块110的Vdata1、振幅模块120的Vdata2以及第二像素电路200的Vdata0)后,各自对应的发光控制信号(脉宽模块110的Emit1、振幅模块120的Emit2以及第二像素电路200的Emit0)变为有效电平,控制相应的像素发光。
或者说,可以将第一像素电路100的脉宽模块110和振幅模块120看作是两个独立的7T1C像素电路,第二像素电路200为一个独立的7T1C像素电路,那么,对于第一像素电路100的脉宽模块110、振幅模块120以及第二像素电路200中的任一种,在接收的第一个扫描信号为有效电平时,进行初始化;然后,在接收的第二个扫描信号为有效电平时,写入数据信号;接下来,在接收的发光控制信号为有效电平时,控制相应的像素发光。
在此基础上,可选的,在本申请的一个实施例中,如图9所示,第一像素电路100包括脉宽模块110和振幅模块120;
第一信号线10包括第一扫描信号线11和第二扫描信号线12,第一扫描信号线11为脉宽模块110和第二像素电路200提供第一扫描信号Scan1,第二扫描信号线12为脉宽模块110和第二像素电路200提供第二扫描信号Scan1。
本实施例中,第一扫描信号Scan1同时为脉宽模块110的扫描信号WS1和第二像素电路200的扫描信号S1,第二扫描信号同时为脉宽模块110的扫描信号WS2和第二像素电路200的扫描信号S2。
可以理解的是,在本申请的另一个实施例中,如图10所示,第一像素电路100包括脉宽模块110和振幅模块120;
第一信号线10包括第一扫描信号线11和第二扫描信号线12,第一扫描信号线11为振幅模块120和第二像素电路200提供第一扫描信号Scan1,第二扫描信号线12为振幅模块120和第二像素电路200提供第二扫描信号Scan1。
本实施例中,第一扫描信号Scan1同时为振幅模块120的扫描信号AS1和第二像素电路200的扫描信号S1,第二扫描信号同时为振幅模块120的扫描信号AS2和第二像素电路200的扫描信号S2。
可选的,在本申请的一个实施例中,如图11所示,显示面板还包括第三像素电路300,第三像素电路300用于驱动第三像素P3发光,第一像素电路100在显示面板所在平面的正投影面积大于第三像素电路300在显示面板所在平面的正投影面积;
显示面板还包括第二信号线20,第二信号线20同时与第一像素电路100和第三像素电路300电连接,为第一像素电路100和第三像素电路300提供第二信号,第二信号为方波信号。
在本实施例中,第一像素电路100不仅和第二像素电路200共用提供方波信号的第一信号线10,还和第三像素电路300共用提供方波信号的第二信号线20,从而进一步提高混合驱动面板的版图面积利用率。
在本实施例中,第三像素P3可以为量子点发光单元,由于量子点发光单元的电流效率不随其电流密度的变化而变化,因此,只需要使用PAM控制的第三像素电路300对第三像素P3进行驱动即可,如第三像素电路300可以为图6所示的7T1C像素电路,在其接收的扫描信号S1为有效电平时,进行初始化,在其接收的扫描信号S2为有效电平时,进行数据信号Vdata0的写入,在接收的发光控制信号Emit0为有效电平时,控制第三像素P3发光。而第一像素电路100可以为图5所示的一套PWM控制的脉宽模块110和一套PAM控制的振幅模块120的组合,即在本实施例中,第一像素电路100的薄膜晶体管的数量多于第三像素电路300的薄膜晶体管的数量,因此,第一像素电路100在显示面板所在平面的正投影面积大于第三像素电路300在显示面板所在平面的正投影面积。
在本实施例中,第一像素P1可以为蓝色像素,第二像素P2和第三像素P3可以分别为红色像素和绿色像素中的一种。
在本实施例中,第一像素电路100、第二像素电路200和第三像素电路300可以是同一像素电路单元中的三个像素电路。
需要说明的是,第二信号也是由高电平和低电平按照一定持续时间和先后顺序排列的周期性方波信号,即第二信号不是固定电平信号,第二信号的有效电平时段可以是高电平时段,也可以是低电平时段,具体视情况而定。
类似于图9和图10中第一像素电路100和第二像素电路200共用扫描信号线的情况,可选的,在本申请的一个实施例中,如图12所示,第一像素电路包括脉宽模块110和振幅模块120;
第二信号线20包括第三扫描信号线21和第四扫描信号线22,第三扫描信号线21为振幅模块120和第三像素电路300提供第三扫描信号Scan3,第四扫描信号线22为振幅模块120和第三像素电路300提供第四扫描信号Scan3。
如图12所示,在本实施例中,第一信号线10可以同时包括第一扫描信号线11和第二扫描信号线12,第一扫描信号线11为脉宽模块110和第二像素电路200提供第一扫描信号Scan1,第二扫描信号线12为脉宽模块110和第二像素电路200提供第二扫描信号Scan1。
本实施例中,第一扫描信号Scan1同时为脉宽模块110的扫描信号WS1和第二像素电路200的扫描信号S1,第二扫描信号同时为脉宽模块110的扫描信号WS2和第二像素电路200的扫描信号S2;第三扫描信号Scan3同时为振幅模块120的扫描信号AS1和第三像素电路的扫描信号S1,第四扫描信号同时为振幅模块120的扫描信号AS2和第三像素电路的扫描信号S2。
可选的,在本申请的一个实施例中,如图13所示,第一像素电路100包括脉宽模块110和振幅模块120;
显示面板还包括第三像素电路300,第三像素电路300用于驱动第三像素P3发光,第一像素电路100在显示面板所在平面的正投影面积大于第三像素电路300在显示面板所在平面的正投影面积;
显示面板还包括第二信号线20,第二信号线20同时与第一像素电路100和第三像素电路300电连接,为第一像素电路100和第三像素电路300提供第二信号,第二信号为方波信号;
第一信号线10包括第一发光控制信号线13,第一发光控制信号线13为脉宽模块110和第二像素电路200提供第一发光控制信号EM1;
第二信号线20包括第二发光控制信号线23,第二发光控制信号线23为振幅模块120和第三像素电路300提供第二发光控制信号EM2。
在本实施例中,第一发光控制信号EM1同时为脉宽模块110的发光控制信号Emit1和第二像素电路200的发光控制信号Emit0;第二发光控制信号EM2同时为振幅模块120的发光控制信号Emit2和第三像素电路300的发光控制信号Emit0。
可选的,在本申请的一个实施例中,继续如图13所示,第一像素电路100包括脉宽模块110和振幅模块120;
显示面板还包括第三像素电路300,第三像素电路300用于驱动第三像素P3发光,第一像素电路100在显示面板所在平面的正投影面积大于第三像素电路300在显示面板所在平面的正投影面积;
显示面板还包括第二信号线20,第二信号线20同时与第一像素电路100和第三像素电路300电连接,为第一像素电路100和第三像素电路300提供第二信号,第二信号为方波信号;
第一信号线10包括第一扫描信号线11、第二扫描信号线12和第一发光控制信号线13,第一扫描信号线11为脉宽模块110和第二像素电路200提供第一扫描信号Scan1,第二扫描信号线12为脉宽模块110和第二像素电路200提供第二扫描信号Scan2,第一发光控制信号线13为脉宽模块110和第二像素电路200提供第一发光控制信号EM1;
第二信号线20包括第三扫描信号线21、第四扫描信号线22和第二发光控制信号线23,第三扫描信号线21为振幅模块120和第三像素电路300提供第三扫描信号Scan3,第四扫描信号线22为振幅模块120和第三像素电路300提供第四扫描信号Scan4,第二发光控制信号线23为振幅模块120和第三像素电路300提供第二发光控制信号EM2。
在本实施例中,第一扫描信号Scan1同时为脉宽模块110的扫描信号WS1和第二像素电路200的扫描信号S1,第二扫描信号Scan2同时为脉宽模块110的扫描信号WS2和第二像素电路200的扫描信号S2,第一发光控制信号EM1同时为脉宽模块110的发光控制信号Emit1和第二像素电路200的发光控制信号Emit0;
第三扫描信号Scan3同时为振幅模块120的扫描信号AS1和第三像素电路的扫描信号S1,第四扫描信号同时为振幅模块120的扫描信号AS2和第三像素电路的扫描信号S2,第二发光控制信号EM2同时为振幅模块120的发光控制信号Emit2和第三像素电路300的发光控制信号Emit0。
可选的,在本申请的一个实施例中,如图14所示,脉宽模块110、振幅模块120、第二像素电路200和第三像素电路300各自电连接一条数据信号线(分别对应图14中30、31、32和33),由各自电连接的数据信号线提供数据信号。
在本实施例中,脉宽模块110电连接的数据信号线30为其提供数据信号D1,即脉宽模块110的数据信号Vdata1,振幅模块120电连接的数据信号线31为其提供数据信号D2,即振幅模块120的数据信号Vdata2,第二像素电路200电连接的数据信号线32为其提供数据信号D3,即第二像素电路200的数据信号Vdata0,第三像素电路300电连接的数据信号线33为其提供数据信号D4,即第三像素电路300的数据信号Vdata0。
具体的,在本申请的一个实施例中,如图15所示,当第一扫描信号Scan1到达有效电平时段时,脉宽模块110和第二像素电路120进行初始化;
当第二扫描信号Scan2到达有效电平时段时,脉宽模块110和第二像素电路120由各自的数据信号线写入数据信号,即脉宽模块110由其电连接的数据信号线30写入数据信号D1,第二像素电路由其电连接的数据信号线32写入数据信号D3;
当第三扫描信号Scan3到达有效电平时段时,振幅模块120和第三像素电路300进行初始化;
当第四扫描信号Scan4到达有效电平时段时,振幅模块120和第三像素电路300由各自的数据信号线写入数据信号,即振幅模块120由其电连接的数据信号线31写入数据信号D2,第三像素电路由其电连接的数据信号线33写入数据信号D4;
第一扫描信号Scan3和第三扫描信号Scan1为同一扫描信号,第二扫描信号Scan2和第四扫描信号Scan4为同一扫描信号。
图16进一步给出了本实施例所用的一种时序图,结合图15可知,当第一扫描信号Scan1为有效电平时段时,脉宽模块110、振幅模块120、第二像素电路200和第三像素电路300分别进行初始化;当第二扫描信号Scan2为有效电平时段时,脉宽模块110由其电连接的数据信号线30写入数据信号D1,第二像素电路由其电连接的数据信号线32写入数据信号D3,振幅模块120由其电连接的数据信号线31写入数据信号D2,第三像素电路300由其电连接的数据信号线33写入数据信号D4;当第一控制信号EM1为有效电平时段时,脉宽模块110将浮空信号写入振幅模块120,同时第二像素电路200控制第二像素P2发光;当第二控制信号EM2为有效电平时段时,振幅模块120控制第一像素P1发光,同时第三像素电路300控制第三像素P3发光。
需要说明的是,上述实施例只是给出了在第一像素电路100的脉宽模块110和第二像素电路200共同第一扫描信号线11、第二扫描信号线12以及第一发光控制信号线13,第一像素电路100的振幅模块120和第三像素电路共用第三扫描信号线21、第四扫描信号线22以及第二发光控制信号线23,且脉宽模块110、振幅模块120、第二像素电路200和第三像素电路300各自电连接一条数据信号线的基础上,四条扫描信号线(11、12、13和14)输入扫描信号的一种情况。实际上,只要脉宽模块110、振幅模块120、第二像素电路200和第三像素电路300各自的工作过程不冲突即可,四条扫描信号线(11、12、13和14)输入扫描信号的情况还有很多种,下面再列举几个例子进行说明。
可选的,在本申请的一个实施例中,如图17和图18所示,第二扫描信号Scan2和第三扫描信号Scan3为同一扫描信号,第一扫描信号Scan1和第四扫描信号Scan3为不同的扫描信号。
在本实施例中,当第一扫描信号Scan1为有效电平时段时,脉宽模块110和第二像素电路200分别进行初始化;当第二扫描信号Scan2为有效电平时段时,脉宽模块110由其电连接的数据信号线30写入数据信号D1,第二像素电路由其电连接的数据信号线32写入数据信号D3,且振幅模块120和第三像素电路300分别进行初始化;当第四扫描信号Scan4为有效电平时段时,振幅模块120由其电连接的数据信号线31写入数据信号D2,第三像素电路由其电连接的数据信号线33写入数据信号D4;当第一控制信号EM1为有效电平时段时,脉宽模块110将浮空信号写入振幅模块120,同时第二像素电路200控制第二像素P2发光;当第二控制信号EM2为有效电平时段时,振幅模块120控制第一像素P1发光,同时第三像素电路300控制第三像素P3发光。
可选的,在本申请的另一个实施例中,如图19和图20所示,第一扫描信号Scan1和第四扫描信号Scan4为同一扫描信号,第二扫描信号Scan2和第三扫描信号Scan3为不同的扫描信号。
在本实施例中,当第三扫描信号Scan3为有效电平时段时,振幅模块120和第三像素电路300分别进行初始化;当第一扫描信号Scan1为有效电平时段时,脉冲模块110和第二像素电路200分别进行初始化,同时,振幅模块120由其电连接的数据信号线31写入数据信号D2,第三像素电路由其电连接的数据信号线33写入数据信号D4;当第二扫描信号Scan2为有效电平时段时,脉宽模块110由其电连接的数据信号线30写入数据信号D1,第二像素电路由其电连接的数据信号线32写入数据信号D3;当第一控制信号EM1为有效电平时段时,脉宽模块110将浮空信号写入振幅模块120,同时第二像素电路200控制第二像素P2发光;当第二控制信号EM2为有效电平时段时,振幅模块120控制第一像素P1发光,同时第三像素电路300控制第三像素P3发光。
可选的,在本申请的另一个实施例中,如图21所示,脉宽模块110和振幅模块120各自电连接一条数据信号线(分别对应图21中30和31),由各自电连接的数据信号线提供数据信号;
第二像素电路200和第三像素电路300共同电连接一条数据信号线(对应图21中32)。
在本实施例中,脉宽模块110电连接的数据信号线30为其提供数据信号D1,即脉宽模块110的数据信号Vdata1,振幅模块120电连接的数据信号线31为其提供数据信号D1,即脉宽模块120的数据信号Vdata2,数据信号线32在一个时段内为第二像素电路200提供数据信号D3,即第二像素电路200的数据信号Vdata0,并在另一个时段内为第三像素电路300提供数据信号D3,即第三像素电路300的数据信号Vdata0。
在本实施例中,由于第二像素电路200和第三像素电路300共用数据信号线32,因此,控制第二像素电路200写入数据信号D3的第二扫描信号Scan2和控制第三像素电路300写入数据信号D4的第四扫描信号Scan4的有效时段应不交叠。
具体的,在本申请的一个实施例中,如图21所示,当第一扫描信号Scan1到达有效电平时段时,脉宽模块110和第二像素电路200进行初始化;
当第二扫描信号Scan2到达有效电平时段时,脉宽模块110和第二像素电路200由各自的数据信号线写入数据信号,即脉宽模块110由其电连接的数据信号线30写入数据信号D1,第二像素电路由其电连接的数据信号线32写入数据信号D3;
当第三扫描信号Scan3到达有效电平时段时,振幅模块120和第三像素电路300进行初始化;
当第四扫描信号Scan4到达有效电平时段时,振幅模块120和第三像素电路300由各自的数据信号线写入数据信号,即振幅模块120由其电连接的数据信号线31写入数据信号D2,第三像素电路由其电连接的数据信号线32写入数据信号D4;
第二扫描信号Scan2的有效电平时段和第四扫描信号Scan4的有效电平时段不交叠。
具体的,图22给出了本实施例在第一像素电路100的脉宽模块110和第二像素电路共用第一扫描信号线11、第二扫描信号线12以及第一发光控制信号线13,且第一像素电路100的振幅模块120和第三像素电路300共用第三扫描信号线21、第四扫描信号线22以及第二发光控制信号线23的基础上,四条扫描信号线(11、12、13和14)输入扫描信号的一种情况,其中,第二扫描信号Scan2和第三扫描信号Scan3为同一扫描信号,第一扫描信号Scan1和第四扫描信号Scan4为不同的扫描信号,图23给出了这种情况下的一种时序图。
结合图22和图23可以看出,当第一扫描信号Scan1为有效电平时段时,脉宽模块110和第二像素电路200分别进行初始化;当第二扫描信号Scan2为有效电平时段时,脉宽模块110由其电连接的数据信号线30写入数据信号D1,第二像素电路由其电连接的数据信号线32写入数据信号D3,同时,振幅模块120和第三像素电路300分别进行初始化;当第四扫描信号Scan4为有效电平时段时,振幅模块120由其电连接的数据信号线31写入数据信号D2,第三像素电路300由其电连接的数据信号线32写入数据信号D4;当第一控制信号EM1为有效电平时段时,脉宽模块110将浮空信号写入振幅模块120,同时第二像素电路200控制第二像素P2发光;当第二控制信号EM2为有效电平时段时,振幅模块120控制第一像素P1发光,同时第三像素电路300控制第三像素P3发光。
需要说明的是,上述实施例只是给出了在第一像素电路100的脉宽模块110和第二像素电路200共同第一扫描信号线11、第二扫描信号线12以及第一发光控制信号线13,第一像素电路100的振幅模块120和第三像素电路共用第三扫描信号线21、第四扫描信号线22以及第二发光控制信号线23,且脉宽模块110、振幅模块120各自电连接一条数据信号线,第二像素电路200和第三像素电路300共用一条数据信号线的基础上,四条扫描信号线(11、12、13和14)输入扫描信号的一种情况。实际上,只要脉宽模块110、振幅模块120、第二像素电路200和第三像素电路300各自的工作过程不冲突即可,四条扫描信号线(11、12、13和14)输入扫描信号的情况还有很多种,此处不再赘述。
在上述各实施例中,第一像素电路100的脉宽模块110和振幅模块120各自电连接一条数据线,当然,在本申请的其他实施例中,脉宽模块110和振幅模块100也可以共用一条数据线,只要使得该共用的数据线在一个时段内为脉宽模块110提供数据信号D1,并在另一个时段内为振幅模块120提供数据信号D2即可。
当第一像素电路100的脉宽模块110和振幅模块120各自电连接一条数据线时,脉宽模块110对应的数据信号线30,或振幅模块120对应的数据信号线31还可以提供恒压信号,即图21中D1或D2为恒压信号。
需要说明的是,当脉宽模块110对应的数据信号线30提供恒压信号D1时,则脉宽模块110不再对第一像素P1的发光时长进行调节,只是由振幅模块120对第一像素P1的发光强度进行调节。同理,当振幅模块120对应的数据信号线31提供恒压信号D2时,则振幅模块120不再对第一像素P1的发光强度进行调节,只是由脉宽模块110对第一像素P1的发光时长进行调节。
可选的,在本申请的一个实施例中,如图14和图21所示,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,第一方向与第二方向交叉;
第一扫描信号线11、第二扫描信号线12、第一发光控制信号线13、第三扫描信号线21、第四扫描信号线22以及第二发光控制信号线23沿第二方向依次排布。
可选的,在本申请的一个实施例中,如图14和图21所示,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,第一方向与第二方向交叉;
脉宽模块110和第二像素电路120沿第一方向相对设置,振幅模块120和第三像素电路300沿所述第一方向相对设置,脉宽模块110和振幅模块120沿第二方向相对设置,第二像素电路200和第三像素电路300沿第二方向相对设置。
可选的,在本申请的另一个实施例中,如图24所示,第一像素电路100包括脉宽模块110和振幅模块120;
显示面板还包括第三像素电路300,第三像素电路300用于驱动第三像素P3发光,第一像素电路100在显示面板所在平面的正投影面积大于第三像素电路300在显示面板所在平面的正投影面积;
显示面板还包括第二信号线20,第二信号线20同时与第一像素电路100和第三像素电路300电连接,为第一像素电路和第三像素电路提供第二信号,第二信号为方波信号。
第一信号线10包括第一数据信号线14,第一数据信号线14为脉宽模块110和第二像素电路200提供第一数据信号DT1;
第二信号线20包括第二数据信号线24,第二数据信号线24为振幅模块120和第三像素电路300提供第二数据信号DT2。
与前述各实施例所不同的是,在本实施例中,第一像素电路100的脉宽模块110和第二像素电路200共用第一数据信号线14,且第一像素电路100的振幅模块120和第三像素电路300共用第二数据信号线24。
需要说明的是,由于脉宽模块110和第二像素电路200共用第一数据信号线14,因此,控制脉宽模块110写入数据信号DT1的扫描信号和控制第二像素电路200写入数据信号DT1的扫描信号的有效电平时段可以不交叠,当然,也可以在同一时段,第一数据信号线14同时为脉宽模块110和第二像素电路200提供第一数据信号DT1。
同理,由于振幅模块120和第三像素电路300共用第二数据信号线24,因此,控制振幅模块120写入数据信号DT2的扫描信号和控制第三像素电路300写入数据信号DT2的扫描信号的有效电平时段也可以不交叠,当然,也可以在同一时段,第二数据信号线24同时为振幅模块120和第三像素电路300提供第二数据信号DT2。
可选的,在本申请的一个实施例中,如图25所示,脉宽模块110和振幅模块120共同电连接第五扫描信号线40和第六扫描信号线41,第五扫描信号线40为脉宽模块110和振幅模块120提供第五扫描信号Scan5,第六扫描信号线41为脉宽模块110和振幅模块120提供第六扫描信号Scan6;
第二像素电路200和第三像素电路300共同电连接第七扫描信号线42和第八扫描信号线43,第七扫描信号线42为第二像素电路200和第三像素电路300提供第七扫描信号Scan7,第八扫描信号线43为第二像素电路200和第三像素电路300提供第八扫描信号Scan8。
在本实施例中,第五扫描信号Scan5同时为脉宽模块110的扫描信号WS1和振幅模块120的扫描信号AS1,第六扫描信号Scan6同时为脉宽模块110的扫描信号WS2和振幅模块120的扫描信号AS2;第七扫描信号Scan7同时为第二像素电路200的扫描信号S1和第三像素电路300的扫描信号S1,第八扫描信号Scan8同时为第二像素电路200的扫描信号S2和第三像素电路300的扫描信号S2。
当第五扫描信号Scan5为有效电平时段时,脉宽模块110和振幅模块120进行初始化;
当第六扫描信号Scan6为有效电平时段时,脉宽模块110和振幅模块120由各自的数据信号线写入数据信号;
当第七扫描信号Scan7为有效电平时段时,第二像素电路200和第三像素电路进行初始化;
当第八扫描信号Scan8为有效电平时段时,第二像素电路200和第三像素电路由各自的数据信号线写入数据信号。
当然,在本申请的其他实施例中,脉宽模块110和振幅模块120也可以不共用扫描信号线,即各自对应扫描信号线,或共用一条扫描信号线;第二像素电路200和第三像素电路300也可以不共用扫描信号,即各自对应扫描信号线,或共用一条扫描信号线,具体视情况而定。
可选的,在本申请的一个实施例中,如图26所示,脉宽模块110电连接第三发光控制信号线50,第三发光控制信号线50为脉宽模块110提供第三发光控制信号EM3;
振幅模块120电连接第四发光控制信号线51,第四发光控制信号线51为振幅模块120提供第四发光控制信号EM4;
第二像素电路200和第三像素电路300均电连接到第三发光控制信号线50或第四发光控制信号线51。
由前述对第一像素电路100中脉宽模块110和振幅模块120的工作过程的描述可知,脉宽模块110和振幅模块的发光控制信号线无法共用,但第二像素电路200和第三像素电路300的发光控制信号线是可以共用的,且可以和脉宽模块110与振幅模块120中的一种共用发光控制信号线,因此,在本实施例中,第二像素电路200和第三像素电路300均电连接到第三发光控制信号线50或第四发光控制信号线51,其中,第三发光控制信号线50为脉宽模块110提供第三发光控制信号EM3,第四发光控制信号线51为振幅模块120提供第四发光控制信号EM4。
在本实施例中,当第三发光控制信号线50被脉宽模块110、第二像素电路200和第三像素电路300共用时,第三发光控制信号线50应设置在脉宽模块110、第二像素电路200和第三像素电路300的交界处,以便于被脉宽模块110、第二像素电路200和第三像素电路300共用;当第四发光控制信号线51被振幅模块120、第二像素电路200和第三像素电路300共用时,第四发光控制信号线51应设置在振幅模块120、第二像素电路200和第三像素电路300的交界处,以便于被振幅模块120、第二像素电路200和第三像素电路300共用。
当然,在本申请的其他实施例中,第二像素电路200和第三像素电路300也可以单独共用一条发光控制信号线;或者,第二像素电路200和脉宽模块110共用一条发光控制信号线,以及第三像素电路300和振幅模块120共用一条发光控制信号线;还可以第二像素电路200、第三像素电路300、脉宽模块110以及振幅模块120各自电连接一条发光控制信号线,具体视情况而定。
可选的,在本申请的一个实施例中,如图26所示,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,第一方向与第二方向交叉;
第五扫描信号线40、第六扫描信号线41、第三发光控制信号线50、第四发光控制信号线51、第七扫描信号线42和第八扫描信号线43沿第二方向依次排布。
可选的,在本申请的一个实施例中,如图26所示,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,第一方向与第二方向交叉;
脉宽模块110和振幅模块120沿第一方向相对设置,第二像素电路200和第三像素电路300沿第一方向相对设置,脉宽模块110和第二像素电路200沿第二方向相对设置,振幅模块120和第三像素电路300沿第二方向相对设置。
可以理解的是,在上述第一像素电路的脉宽模块110和第二像素电路200共用第一数据信号线14,第一像素电路的振幅模块120和第三像素电路300共用第二数据信号线24,且脉宽模块110和振幅模块120共用第五扫描信号线40和第六扫描信号线41,第二像素电路200和第三像素电路300共用第七扫描信号线42和第八扫描信号线43的基础上,四条扫描信号线(40、41、42和43)输入扫描信号的情况有多种,只要脉宽模块110、振幅模块120、第二像素电路200和第三像素电路300各自的工作过程不冲突即可。
具体的,在本申请的一个实施例中,如图27所示,当第五扫描信号Scan5到达有效电平时段时,脉宽模块110和振幅模块120进行初始化;
当第六扫描信号Scan6到达有效电平时段时,脉宽模块110和振幅模块120由各自的数据信号线写入数据信号;
当第七扫描信号Scan7到达有效电平时段时,第二像素电路200和第三像素电路300进行初始化;
当第八扫描信号Scan8到达有效电平时段时,第二像素电路200和第三像素电路300由各自的数据信号线写入数据信号;
第六扫描信号Scan6和第七扫描信号Scan7为同一扫描信号。
图28给出了本实施例的一种时序图,结合图27可知,当第五扫描信号Scan5到达有效电平时段时,脉宽模块110和振幅模块120进行初始化;当第六扫描信号Scan6到达有效电平时段时,脉宽模块110由第三数据信号线14写入第三数据信号DT1,振幅模块120由第四数据信号线24写入第四数据信号DT2,同时,第二像素电路200和第三像素电路300进行初始化;当第八扫描信号Scan8到达有效电平时段时,第二像素电路200由第三数据信号线14写入第三数据信号DT1,第三像素电路300由第四数据信号线24写入第四数据信号DT2;当第三发光控制信号EM3到达有效电平时段时,脉宽模块110将浮空信号写入振幅模块120;当第四发光控制信号EM4到达有效电平时段时,振幅模块120控制第一像素P1发光,同时第二像素电路200控制第二像素P2发光,第三像素电路300控制第三像素P3发光。
在上述各实施例中,数据信号线将数据信号写入相应的模块是指此时的数据信号也为有效电平阶段。
在上述各实施例中,扫描信号、发光控制信号以及数据信号均是以低电平为有效电平阶段为例进行说明,但本申请对此并不做限定,扫描信号、发光控制信号以及数据信号的有效电平阶段可以是高电平,具体视情况而定。
在上述各实施例中,当第一像素电路100、第二像素电路200和第三像素电路300为同一像素电路单元中时,第一像素电路100所占用面积大于第二像素电路200占用面积,并大于第三像素电路300占用面积,本申请附图中均是以第一像素电路100所占用面积为长方形,第二像素电路200所占用面积为近似正方形,第三像素电路所占用面积也近似为正方形为例进行示意的,在实际应用中,第一像素电路100、第二像素电路200和第三像素电路300的占用面积可依据实际情况进行调整,即本申请中第一像素电路100的占用面积不限定为长方形,第二像素电路200和第三像素电路300的占用面积不限定为正方形。
本申请实施例还提供了一种显示装置400,如图29所示,该显示装置包括上述任一实施例所提供的显示面板500。由于显示面板已在前述各实施例中进行了详细地阐述,此处不再赘述。
该显示装置可以是例如触摸显示屏、手机、平板计算机、笔记本电脑、电纸书或电视等任何具有显示功能的电子设备。
综上,本申请实施例提供了一种显示面板及显示装置,包括第一像素电路和第二像素电路,第一像素电路用于驱动第一像素发光,第二像素电路用于驱动第二像素发光,第一像素电路在显示面板所在平面的正投影面积大于第二像素电路在显示面板所在平面的正投影面积,即对于不同类型的像素采用不同的像素电路进行驱动显示,实现对不同类型的像素采用自身最适合的驱动方式进行驱动显示,可以提高每一类像素的发光效率,从而提高显示面板的显示效果;显示面板还包括第一信号线,第一信号线同时与第一像素电路和第二像素电路电连接,为第一像素电路和第二像素电路提供第一信号,第一信号为方波信号,即第一像素电路和第二像素电路还共用提供方波信号的第一信号线,从而提高混合驱动面板的版图面积利用率。
本说明书中各个部分采用并列和递进相结合的方式描述,每个部分重点说明的都是与其他部分的不同之处,各个部分之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,本说明书中各实施例中记载的特征可以相互替换或组合,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (23)

1.一种显示面板,其特征在于,包括第一像素电路和第二像素电路,所述第一像素电路用于驱动第一像素发光,所述第二像素电路用于驱动第二像素发光,所述第一像素电路在所述显示面板所在平面的正投影面积大于所述第二像素电路在所述显示面板所在平面的正投影面积;
所述显示面板还包括第一信号线,所述第一信号线同时与所述第一像素电路和所述第二像素电路电连接,为所述第一像素电路和所述第二像素电路提供第一信号,所述第一信号为方波信号。
2.根据权利要求1所述的显示面板,其特征在于,所述第一像素电路包括脉宽模块和振幅模块;
所述第一信号线包括第一扫描信号线和第二扫描信号线,所述第一扫描信号线为所述脉宽模块和所述第二像素电路提供第一扫描信号,所述第二扫描信号线为所述脉宽模块和所述第二像素电路提供第二扫描信号。
3.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括第三像素电路,所述第三像素电路用于驱动第三像素发光,所述第一像素电路在所述显示面板所在平面的正投影面积大于所述第三像素电路在所述显示面板所在平面的正投影面积;
所述显示面板还包括第二信号线,所述第二信号线同时与所述第一像素电路和所述第三像素电路电连接,为所述第一像素电路和所述第三像素电路提供第二信号,所述第二信号为方波信号。
4.根据权利要求3所述的显示面板,其特征在于,所述第一像素电路包括脉宽模块和振幅模块;
所述第二信号线包括第三扫描信号线和第四扫描信号线,所述第三扫描信号线为所述振幅模块和所述第三像素电路提供第三扫描信号,所述第四扫描信号线为所述振幅模块和所述第三像素电路提供第四扫描信号。
5.根据权利要求1所述的显示面板,其特征在于,所述第一像素电路包括脉宽模块和振幅模块;
所述显示面板还包括第三像素电路,所述第三像素电路用于驱动第三像素发光;
所述显示面板还包括第二信号线,所述第二信号线同时与所述第一像素电路和所述第三像素电路电连接;
所述第一信号线包括第一发光控制信号线,所述第一发光控制信号线为所述脉宽模块和所述第二像素电路提供第一发光控制信号;
所述第二信号线包括第二发光控制信号线,所述第二发光控制信号线为所述振幅模块和所述第三像素电路提供第二发光控制信号。
6.根据权利要求1所述的显示面板,其特征在于,所述第一像素电路包括脉宽模块和振幅模块;
所述显示面板还包括第三像素电路,所述第三像素电路用于驱动第三像素发光;
所述显示面板还包括第二信号线,所述第二信号线同时与所述第一像素电路和所述第三像素电路电连接;
所述第一信号线包括第一扫描信号线、第二扫描信号线和第一发光控制信号线,所述第一扫描信号线为所述脉宽模块和所述第二像素电路提供第一扫描信号,所述第二扫描信号线为所述脉宽模块和所述第二像素电路提供第二扫描信号,所述第一发光控制信号线为所述脉宽模块和所述第二像素电路提供第一发光控制信号;
所述第二信号线包括第三扫描信号线、第四扫描信号线和第二发光控制信号线,所述第三扫描信号线为所述振幅模块和所述第三像素电路提供第三扫描信号,所述第四扫描信号线为所述振幅模块和所述第三像素电路提供第四扫描信号,所述第二发光控制信号线为所述振幅模块和所述第三像素电路提供第二发光控制信号。
7.根据权利要求6所述的显示面板,其特征在于,所述脉宽模块、所述振幅模块、所述第二像素电路和所述第三像素电路各自电连接一条数据信号线,由各自电连接的数据信号线提供数据信号。
8.根据权利要求7所述的显示面板,其特征在于,当所述第一扫描信号到达有效电平时段时,所述脉宽模块和所述第二像素电路进行初始化;
当所述第二扫描信号到达有效电平时段时,所述脉宽模块和所述第二像素电路由各自的数据信号线写入数据信号;
当所述第三扫描信号到达有效电平时段时,所述振幅模块和所述第三像素电路进行初始化;
当所述第四扫描信号到达有效电平时段时,所述振幅模块和所述第三像素电路由各自的数据信号线写入数据信号;
所述第一扫描信号和所述第三扫描信号为同一扫描信号,所述第二扫描信号和所述第四扫描信号为同一扫描信号。
9.根据权利要求6所述的显示面板,其特征在于,所述脉宽模块和所述振幅模块各自电连接一条数据信号线,由各自电连接的数据信号线提供数据信号;
所述第二像素电路和所述第三像素电路共同电连接一条数据信号线。
10.根据权利要求9所述的显示面板,其特征在于,当所述第一扫描信号到达有效电平时段时,所述脉宽模块和所述第二像素电路进行初始化;
当所述第二扫描信号到达有效电平时段时,所述脉宽模块和所述第二像素电路由各自的数据信号线写入数据信号;
当所述第三扫描信号到达有效电平时段时,所述振幅模块和所述第三像素电路进行初始化;
当所述第四扫描信号到达有效电平时段时,所述振幅模块和所述第三像素电路由各自的数据信号线写入数据信号;
所述第二扫描信号的有效电平时段和所述第四扫描信号的有效电平时段不交叠。
11.根据权利要求7或9所述的显示面板,其特征在于,所述脉宽模块对应的数据信号线,或所述振幅模块对应的数据信号线提供恒压信号。
12.根据权利要求7或9所述的显示面板,其特征在于,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,所述第一方向与所述第二方向交叉;
所述第一扫描信号线、所述第二扫描信号线、所述第一发光控制信号线、所述第三扫描信号线、所述第四扫描信号线以及所述第二发光控制信号线沿所述第二方向依次排布。
13.根据权利要求7或9所述的显示面板,其特征在于,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,所述第一方向与所述第二方向交叉;
所述脉宽模块和所述第二像素电路沿所述第一方向相对设置,所述振幅模块和所述第三像素电路沿所述第一方向相对设置,所述脉宽模块和所述振幅模块沿所述第二方向相对设置,所述第二像素电路和所述第三像素电路沿所述第二方向相对设置。
14.根据权利要求1所述的显示面板,其特征在于,所述第一像素电路包括脉宽模块和振幅模块;
所述显示面板还包括第三像素电路,所述第三像素电路用于驱动第三像素发光;
所述显示面板还包括第二信号线,所述第二信号线同时与所述第一像素电路和所述第三像素电路电连接;
所述第一信号线包括第一数据信号线,所述第一数据信号线为所述脉宽模块和所述第二像素电路提供第一数据信号;
所述第二信号线包括第二数据信号线,所述第二数据信号线为所述振幅模块和所述第三像素电路提供第二数据信号。
15.根据权利要求14所述的显示面板,其特征在于,所述脉宽模块和所述振幅模块共同电连接第五扫描信号线和第六扫描信号线,所述第五扫描信号线为所述脉宽模块和所述振幅模块提供第五扫描信号,所述第六扫描信号线为所述脉宽模块和所述振幅模块提供第六扫描信号;
所述第二像素电路和所述第三像素电路共同电连接第七扫描信号线和第八扫描信号线,所述第七扫描信号线为所述第二像素电路和所述第三像素电路提供第七扫描信号,所述第八扫描信号线为所述第二像素电路和所述第三像素电路提供第八扫描信号。
16.根据权利要求15所述的显示面板,其特征在于,所述脉宽模块电连接第三发光控制信号线,所述第三发光控制信号线为所述脉宽模块提供第三发光控制信号;
所述振幅模块电连接第四发光控制信号线,所述第四发光控制信号线为所述振幅模块提供第四发光控制信号;
所述第二像素电路和所述第三像素电路均电连接到所述第三发光控制信号线或所述第四发光控制信号线。
17.根据权利要求16所述的显示面板,其特征在于,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,所述第一方向与所述第二方向交叉;
所述第五扫描信号线、所述第六扫描信号线、所述第三发光控制信号线、所述第四发光控制信号线、所述第七扫描信号线和所述第八扫描信号线沿所述第二方向依次排布。
18.根据权利要求16所述的显示面板,其特征在于,扫描信号线和发光控制信号均沿第一方向延伸,数据信号线沿第二方向延伸,所述第一方向与所述第二方向交叉;
所述脉宽模块和所述振幅模块沿所述第一方向相对设置,所述第二像素电路和所述第三像素电路沿所述第一方向相对设置,所述脉宽模块和所述第二像素电路沿所述第二方向相对设置,所述振幅模块和所述第三像素电路沿所述第二方向相对设置。
19.根据权利要求15所述的显示面板,其特征在于,当所述第五扫描信号到达有效电平时段时,所述脉宽模块和所述振幅模块进行初始化;
当所述第六扫描信号到达有效电平时段时,所述脉宽模块和所述振幅模块由各自的数据信号线写入数据信号;
当所述第七扫描信号到达有效电平时段时,所述第二像素电路和所述第三像素电路进行初始化;
当所述第八扫描信号到达有效电平时段时,所述第二像素电路和所述第三像素电路由各自的数据信号线写入数据信号;
所述第六扫描信号和所述第七扫描信号为同一扫描信号。
20.根据权利要求1所述的显示面板,所述第一像素为LED发光单元,所述第二像素为量子点发光单元。
21.根据权利要求1所述的显示面板,其特征在于,所述第一像素为蓝色像素,所述第二像素为红色像素或绿色像素。
22.根据权利要求1所述的显示面板,其特征在于,所述第一像素电路和所述第二像素电路位于同一像素电路单元中。
23.一种显示装置,其特征在于,包括权利要求1-22任一项所述的显示面板。
CN202211210848.8A 2022-09-30 2022-09-30 一种显示面板及显示装置 Pending CN115424566A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211210848.8A CN115424566A (zh) 2022-09-30 2022-09-30 一种显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211210848.8A CN115424566A (zh) 2022-09-30 2022-09-30 一种显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115424566A true CN115424566A (zh) 2022-12-02

Family

ID=84206593

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211210848.8A Pending CN115424566A (zh) 2022-09-30 2022-09-30 一种显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115424566A (zh)

Similar Documents

Publication Publication Date Title
US10930204B2 (en) Pixel circuit, drive method thereof and display panel
US8427397B2 (en) Light emitting diode display device
CN111986599B (zh) 显示设备
CN111696473B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
KR20200135524A (ko) 픽셀 구동 회로 및 그 구동 방법, 및 디스플레이 패널
CN112908246A (zh) 像素电路及其驱动方法、显示面板
CN111179849B (zh) 控制单元、控制电路、显示装置及其控制方法
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN112102782A (zh) 像素驱动电路、显示面板和显示装置
CN113707079B (zh) 像素电路及显示面板
CN111276097A (zh) 像素驱动电路及其驱动方法、显示基板
CN112289269A (zh) 一种像素电路及其控制方法和显示面板
US11205389B2 (en) Scan driver and display device having same
KR102536629B1 (ko) 화소회로, 그를 포함하는 유기발광표시장치 및 구동방법
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
CN115565493A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN115424566A (zh) 一种显示面板及显示装置
CN114360434A (zh) 像素电路及显示面板
CN114093318B (zh) 像素电路、像素电路的控制方法及显示装置
KR102658432B1 (ko) 발광 제어 신호 발생부 및 이를 포함하는 발광 표시 장치
US11910662B2 (en) Display device using a simultaneous light emitting method and driving method thereof
US20240135878A1 (en) Pixel circuit, driver circuit, display panel, and display apparatus
KR102593325B1 (ko) 발광신호 발생회로부 및 이를 포함하는 발광표시장치
CN117423306A (zh) 一种像素驱动电路、显示面板及显示装置
CN116524848A (zh) 像素驱动电路和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination