CN116524848A - 像素驱动电路和显示面板 - Google Patents

像素驱动电路和显示面板 Download PDF

Info

Publication number
CN116524848A
CN116524848A CN202210070580.6A CN202210070580A CN116524848A CN 116524848 A CN116524848 A CN 116524848A CN 202210070580 A CN202210070580 A CN 202210070580A CN 116524848 A CN116524848 A CN 116524848A
Authority
CN
China
Prior art keywords
module
driving
control
transistor
pulse width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210070580.6A
Other languages
English (en)
Inventor
徐尚君
钱先锐
宋振莉
高山
黄飞
谭文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Vistar Optoelectronics Co Ltd
Original Assignee
Chengdu Vistar Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Vistar Optoelectronics Co Ltd filed Critical Chengdu Vistar Optoelectronics Co Ltd
Priority to CN202210070580.6A priority Critical patent/CN116524848A/zh
Publication of CN116524848A publication Critical patent/CN116524848A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种像素驱动电路和显示面板。所述像素驱动电路包括:脉冲幅度调制模块,包括第一驱动模块,用于根据施加的脉冲幅度调制信号控制所述第一驱动模块产生的驱动电流的脉冲幅度;发光模块,用于响应所述驱动电流发光;脉冲宽度调制模块,用于根据施加的脉冲宽度调制信号将第一电源电压由其输出端输出至所述第一驱动模块的控制端;所述第一驱动模块响应所述第一电源电压切换状态,以控制所述驱动电流的脉冲宽度;漏电流抑制模块,连接于所述脉冲宽度调制模块的输出端与所述第一驱动模块的控制端之间,用于在所述发光模块发光期间关断。本发明能够减少像素驱动电路中的漏电流,提升显示效果。

Description

像素驱动电路和显示面板
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素驱动电路和显示面板。
背景技术
随着显示技术的发展,显示面板的应用越来越广泛,显示面板中包含多个像素驱动电路,像素驱动电路能够根据数据电压显示不同的灰阶,从而控制显示面板显示特定的画面。
然而,现有的像素驱动电路存在较大的漏电流,使得发光电流不可控,导致显示效果较差。
发明内容
本发明提供一种像素驱动电路和显示面板,以减少像素驱动电路中的漏电流,提升显示效果。
第一方面,本发明实施例提供了一种像素驱动电路,所述像素驱动电路包括:
脉冲幅度调制模块,包括第一驱动模块,用于根据施加的脉冲幅度调制信号控制所述第一驱动模块产生的驱动电流的脉冲幅度;
发光模块,用于响应所述驱动电流发光;
脉冲宽度调制模块,用于根据施加的脉冲宽度调制信号将第一电源电压由其输出端输出至所述第一驱动模块的控制端;所述第一驱动模块响应所述第一电源电压切换状态,以控制所述驱动电流的脉冲宽度;
漏电流抑制模块,连接于所述脉冲宽度调制模块的输出端与所述第一驱动模块的控制端之间,用于在所述发光模块发光期间关断。
可选地,所述脉冲宽度调制模块包括第二驱动模块和第一脉冲宽度阈值补偿模块;
所述第二驱动模块用于根据所述脉冲宽度调制信号及线性变化的扫频电压导通以将所述第一电源电压输出至所述脉冲宽度调制模块的输出端;
所述第一脉冲宽度阈值补偿模块用于抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端;
所述漏电流抑制模块配置为与所述第二驱动模块的导通状态一致。
可选地,所述第二驱动模块包括第一晶体管,所述第一晶体管的第一端作为所述脉冲宽度调制模块的输出端;
所述漏电流抑制模块包括第二晶体管,所述第二晶体管的第一端与所述第一晶体管的第一端电连接,所述第二晶体管的第二端与所述第一驱动模块的控制端电连接。
可选地,所述第一晶体管为第一类型的低温多晶硅晶体管;
所述第二晶体管为第二类型的金属氧化物晶体管;
所述像素驱动电路还包括反相模块,所述反相模块的输入端与所述第一晶体管的控制端电连接,所述反相模块的输出端与所述第二晶体管的控制端电连接,所述反相模块用于将其输入端的信号反相后由其输出端输出。
可选地,所述第一晶体管和所述第二晶体管均为相同类型的低温多晶硅晶体管,所述第一晶体管的控制端与所述第二晶体管的控制端电连接。
可选地,所述第二晶体管为双栅晶体管。
可选地,所述像素驱动电路还包括第一发光控制模块;
所述第一发光控制模块与所述漏电流抑制模块串联后,连接于所述脉冲宽度调制模块的输出端与所述第一驱动模块的控制端之间;所述第一发光控制模块用于在发光阶段导通。
可选地,所述漏电流抑制模块的第一端与所述脉冲宽度调制模块的输出端电连接,所述漏电流抑制模块的第二端与所述第一发光控制模块的第一端电连接,所述第一发光控制模块的第二端与所述第一驱动模块的控制端电连接;
或者,所述第一发光控制模块的第一端与所述脉冲宽度调制模块的输出端电连接,所述第一发光控制模块的第二端与所述漏电流抑制模块的第一端电连接,所述漏电流抑制模块的第二端与所述第一驱动模块的控制端电连接。
可选地,所述脉冲宽度调制模块还包括:第二脉冲宽度阈值补偿模块、第一初始化模块和第一存储模块;所述脉冲幅度调制模块还包括:第一脉冲幅度阈值补偿模块、第二脉冲幅度阈值补偿模块、第二存储模块和第二初始化模块;所述像素驱动电路还包括:第二发光控制模块、第三发光控制模块和第四发光控制模块;
所述第一脉冲宽度阈值补偿模块的第一端与所述第二驱动模块的第一端电连接,所述第一脉冲宽度阈值补偿模块的第二端与所述第二驱动模块的控制端电连接,所述第一脉冲宽度阈值补偿模块的控制端接入所述第一扫描信号;
所述第二脉冲宽度阈值补偿模块的第一端接入所述脉冲宽度调制信号,所述第二脉冲宽度阈值补偿模块的第二端与第二驱动模块的第二端电连接,所述第二脉冲宽度阈值补偿模块的控制端接入第一扫描信号;
所述第一初始化模块的第一端接入第一初始化信号,所述第一初始化模块的第二端与所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端接入第二扫描信号;
所述第二发光控制模块的第一端接入所述第一电源电压,所述第二发光控制模块的第二端与所述第二驱动模块的第二端电连接,所述第二发光控制模块的控制端接入使能信号;
所述第一存储模块的第一端接入所述扫频信号,所述第一存储模块的第二端与所述第二驱动模块的控制端电连接;
所述第一脉冲幅度阈值补偿模块的第一端接入所述脉冲幅度调制信号,所述第一脉冲幅度阈值补偿模块的第二端与所述第一驱动模块的第一端电连接,所述第一脉冲幅度阈值补偿模块的控制端接入控制信号;
所述第二脉冲幅度阈值补偿模块的第一端与所述第一驱动模块的第二端电连接,所述第二脉冲幅度阈值补偿模块的第二端与所述第一驱动模块的控制端电连接,所述第二脉冲幅度阈值补偿模块的控制端接入所述控制信号;
所述第二存储模块的第一端接入第二电源电压,所述第二存储模块的第二端与所述第一驱动模块的控制端电连接;
所述第二初始化模块的第一端接入第二初始化信号,所述第二初始化模块的第二端与所述第一驱动模块的控制端电连接,所述第二初始化模块的控制端接入第三扫描信号;
所述第三发光控制模块的第一端接入所述第二电源电压,所述第三发光控制模块的第二端与第一驱动模块的第一端电连接,所述第三发光控制模块的控制端接入所述使能信号;
所述第四发光控制模块的第一端与所述第一驱动模块的第二端电连接,所述第四发光控制模块的第二端与所述发光模块的第一端电连接,所述第四发光控制模块的控制端接入所述使能信号;
所述发光模块的第二端接入第三电源电压。
第二方面,本发明实施例还提供了一种显示面板,所述显示面板包括第一方面所述的像素驱动电路。
本发明实施例的技术方案,采用的像素驱动电路包括:脉冲幅度调制模块,包括第一驱动模块,用于根据施加的脉冲幅度调制信号控制第一驱动模块产生的驱动电流的脉冲幅度;发光模块,用于响应驱动电流发光;脉冲宽度调制模块,用于根据施加的脉冲宽度调制信号将第一电源电压由其输出端输出至第一驱动模块的控制端;第一驱动模块响应第一电源电压切换状态,以控制驱动电流的脉冲宽度;漏电流抑制模块,连接于脉冲宽度调制模块的输出端与第一驱动模块的控制端之间,用于在发光模块发光期间关断。在发光模块发光时,漏电流抑制模块关断,以减少脉冲宽度调制模块的输出端至第一驱动模块控制端的漏电流,进而能够保持第一驱动模块控制端电位的稳定,保证驱动电流的稳定,极大地提升显示效果。
附图说明
图1为本发明实施例提供的一种像素驱动电路的电路结构示意图;
图2为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图3为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图4为本发明实施例提供的一种像素驱动电路的时序图;
图5为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图6为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图7为本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中提到的现有的像素驱动电路存在漏电流较大,从而导致发光电流不稳定的问题,发明人经过仔细研究发现,产生此技术问题的原因在于:现有的像素驱动电路通常包括PWM模块和PAM模块,其中,PWM模块采用脉冲宽度调制(Pulse WidthModulation,PWM)技术来控制发光模块的发光时间,使得发光模块具有低色偏、可弹性调整驱动信号等特征;PAM模块采用脉冲幅度调制(Pulse Amplitude Modulation,PAM)技术来控制流过发光模块的驱动电流的大小,使得发光模块达到对应的亮度。然而,现有技术中PWM模块直接连接在PAM模块中驱动晶体管的控制端,在PAM模块中驱动晶体管输出驱动电流时,PWM模块会向此驱动晶体管漏电,从而导致驱动电流不稳定,进而导致显示效果不佳。
基于上述技术问题,本发明提出如下解决方案:
图1为本发明实施例提供的一种像素驱动电路的电路结构示意图,参考图1,像素驱动电路包括:脉冲幅度调制模块11,包括第一驱动模块111,用于根据施加的脉冲幅度调制信号控制第一驱动模块产生的驱动电流的脉冲幅度;发光模块12,用于响应驱动电流发光;脉冲宽度调制模块13,脉冲宽度调制模块13用于根据施加的脉冲宽度调制信号将第一电源电压由其输出端输出至第一驱动模块111的控制端;第一驱动模块111响应第一电源电压切换状态,以控制驱动电流的脉冲宽度;漏电流抑制模块14,连接于脉冲宽度调制模块13的输出端与第一驱动模块111的控制端之间,用于在发光模块12发光期间关断。
具体地,发光模块12例如可以是Micro LED(Micro Light Emitting Diode,发光二极管)或OLED(Organic Light Emitting Diode,有机发光二极管),发光模块12为电流型器件,需要响应驱动电流发光;第一驱动模块111能够根据脉冲幅度调制模块11输入的脉冲幅度调制信号生成对应幅值的驱动电流,当驱动电流的幅值越大时,发光模块12的发光亮度越高;脉冲宽度调制模块13能够根据脉冲宽度调制信号控制驱动电流的持续时间,进而控制发光模块12的发光时间,也即控制驱动电流的脉冲宽度;驱动电流的脉冲宽度越长时,发光模块12的发光亮度越高;像素驱动电路通过控制驱动电流的幅值以及脉冲宽度,从而控制发光模块12发出的光的色阶;当第一驱动模块111产生驱动电流而控制发光模块12发光时,脉冲宽度调制模块13根据脉冲宽度调制信号控制其输出端输出第一电源电压的时刻,当脉冲宽度调制模块13的输出端未输出第一电源电压时,第一驱动模块111保持导通状态,第一驱动模块111持续输出驱动电流,此时发光模块12保持发光状态;当脉冲宽度调制模块13的输出端输出第一电源电压时,第一驱动模块111切换状态,例如从导通状态切换为关断状态,或者从关断状态切换为导通状态,本实施例中可以是由导通状态切换为关断状态,从而使得第一驱动模块111无法输出驱动电流,发光模块12停止发光;在发光模块12发光时,脉冲宽度调制模块13的输出端会向第一驱动模块111的控制端漏电,从而导致第一驱动模块111控制端的电位不稳定,进而使得驱动电流不稳定;本实施例中通过设置漏电流抑制模块14,在发光模块12发光时,漏电流抑制模块14关断,以减少脉冲宽度调制模块13的输出端至第一驱动模块111控制端的漏电流,进而能够保持第一驱动模块111控制端电位的稳定,保证驱动电流的稳定,极大地提升显示效果。
本实施例的技术方案,采用的像素驱动电路包括:脉冲幅度调制模块,包括第一驱动模块,用于根据施加的脉冲幅度调制信号控制第一驱动模块产生的驱动电流的脉冲幅度;发光模块,用于响应驱动电流发光;脉冲宽度调制模块,用于根据施加的脉冲宽度调制信号将第一电源电压由其输出端输出至第一驱动模块的控制端;第一驱动模块响应第一电源电压切换状态,以控制驱动电流的脉冲宽度;漏电流抑制模块,连接于脉冲宽度调制模块的输出端与第一驱动模块的控制端之间,用于在发光模块发光期间关断。在发光模块发光时,漏电流抑制模块关断,以减少脉冲宽度调制模块的输出端至第一驱动模块控制端的漏电流,进而能够保持第一驱动模块控制端电位的稳定,保证驱动电流的稳定,极大地提升显示效果。
可选地,图2为本发明实施例提供的又一种像素驱动电路的电路结构示意图,参考图2,脉冲宽度调制模块13包括第二驱动模块131和第一脉冲宽度阈值补偿模块132;第二驱动模块131用于根据脉冲宽度调制信号及线性变化的扫频电压导通以将第一电源电压输出至脉冲宽度调制模块13的输出端;第一脉冲宽度阈值补偿模块132用于抓取第二驱动模块131的阈值电压至第二驱动模块131的控制端;漏电流抑制模块14配置为与第二驱动模块131的导通状态一致。
具体地,由于显示面板中多个像素驱动电路对应的第二驱动模块13的阈值电压不可能完全相同,通常需要设置阈值补偿模块来对第二驱动模块13的阈值电压进行补偿;补偿过程具体,补偿开始前第二驱动模块131为导通状态,补偿时脉冲宽度调制信号通过第二驱动模块131以及第一脉冲宽度阈值补偿模块132写入第二驱动模块131的控制端,使得第二驱动模块131的控制端电位发生变化,当其变化为与脉冲宽度调制信号的差等于第二驱动模块131的阈值电压时,第二驱动模块131关断,从而此时第二驱动模块131的控制端电位包含了第二驱动模块131的阈值电压信息;由于第二驱动模块131控制端的电位要高于第一驱动模块111的控制端的电位,在第二驱动模块131关断时,第二驱动模块131的控制端会通过第一脉冲宽度阈值补偿模块132向第一驱动模块111的控制端漏电,进而使得第一驱动模块111控制端的电位不稳定;通过设置漏电流抑制模块14,极大地降低第二驱动模块131的控制端与第一驱动模块111的控制端之间的漏电流;另外,本实施例配置漏电流抑制模块14与第二驱动模块131的导通状态相同,换句话说,当第二驱动模块131导通时,漏电流抑制模块14也导通,使得脉冲宽度调制模块13能够正常地将第一电源电压输出至第一驱动模块111的控制端,从而保证像素驱动电路能够正常关断第一驱动模块;当第二驱动模块131关断时,漏电流抑制模块14也关断,防止第二驱动模块131关断时第二驱动模块131控制端向第一驱动模块111的控制端漏电。
示例性地,图3为本发明实施例提供的又一种像素驱动电路的电路结构示意图,图4为本发明实施例提供的一种像素驱动电路的时序图,图4可与图3对应,结合图3和图4,所述脉冲宽度调制模块13还包括:第二脉冲宽度阈值补偿模块133、第一初始化模块134和第一存储模块135;脉冲幅度调制模块还包括:第一脉冲幅度阈值补偿模块112、第二脉冲幅度阈值补偿模块113、第二存储模块114和第二初始化模块115;像素驱动电路还包括:第一发光控制模块15、第二发光控制模块16、第三发光控制模块17和第四发光控制模块18;第一脉冲宽度阈值补偿模块132的第一端与第二驱动模块131的第一端电连接,第一脉冲宽度阈值补偿模块132的第二端与第二驱动模块131的控制端电连接,第一脉冲宽度阈值补偿模块132的控制端接入第一扫描信号Gn;
第二脉冲宽度阈值补偿模块133的第一端接入脉冲宽度调制信号Data_t,第二脉冲宽度阈值补偿模块133的第二端与第二驱动模块131的第二端电连接,第二脉冲宽度阈值补偿模块133的控制端接入第一扫描信号Gn;
第一初始化模块134的第一端接入第一初始化信号Vini1,第一初始化模块134的第二端与第二驱动模块131的控制端电连接,第一初始化模块134的控制端接入第二扫描信号Gn-1;
第一发光控制模块15与漏电流抑制模块14串联后,连接于脉冲宽度调制模块13的输出端与第一驱动模块111的控制端之间;第一发光控制模块15用于在发光阶段导通;
第二发光控制模块16的第一端接入第一电源电压VDDW,第二发光控制模块16的第二端与第二驱动模块131的第二端电连接,第二发光控制模块16的控制端接入使能信号EM;
第一存储模块135的第一端接入扫频信号SWEEP,第一存储模块135的第二端与第二驱动模块131的控制端电连接;
第一脉冲幅度阈值补偿模块112的第一端接入脉冲幅度调制信号Data_I,第一脉冲幅度阈值补偿模块112的第二端与第一驱动模块111的第一端电连接,第一脉冲幅度阈值补偿模块112的控制端接入控制信号SPAM;
第二脉冲幅度阈值补偿模块113的第一端与第一驱动模块111的第二端电连接,第二脉冲幅度阈值补偿模块113的第二端与第一驱动模块111的控制端电连接,第二脉冲幅度阈值补偿模块113的控制端接入控制信号SPAM;
第二存储模块114的第一端接入第二电源电压VDDA,第二存储模块114的第二端与第一驱动模块111的控制端电连接;
第二初始化模块115的第一端接入第二初始化信号Vini2,第二初始化模块115的第二端与第一驱动模块111的控制端电连接,第二初始化模块115的控制端接入第三扫描信号VST;
第三发光控制模块17的第一端接入第二电源电压VDDA,第三发光控制模块17的第二端与第一驱动模块111的第一端电连接,第三发光控制模块17的控制端接入使能信号EM;
第四发光控制模块18的第一端与第一驱动模块111的第二端电连接,第四发光控制模块18的第二端与发光模块12的第一端电连接,第四发光控制模块18的控制端接入使能信号EM;
发光模块12的第二端接入第三电源电压VSS。
具体地,以各个模块为低电平导通为例进行说明,当然在其它一些实施方式中,各个模块也可以是高电平导通;像素驱动电路的驱动过程可包括初始化阶段t1、维持阶段t2、PWM设定阶段t3、PAM设定阶段t4、以及发光阶段t5;
在初始化阶段t1,第一电源电压VDDW、第二电源电压VDDA、第三电源电压VSS均为低电平,第三扫描信号VST为低电平,使得第二初始化模块115导通,第二初始化信号Vini2写入第一驱动模块111的控制端,便于在下一阶段第一驱动模块111导通;并且此时使能信号EM为低电平,第一发光控制模块15、第二发光控制模块16、第三发光控制模块17以及第四发光控制模块18导通,但由于此时第一电源信号VDDW以及第二电源信号VDDA均为低电平,发光模块12不发光;
在维持阶段t2,第一驱动模块111的控制端以及第二驱动模块131的控制端维持低电平,并且使能信号EM上升到高电平,从而关断第一发光控制模块15、第二发光控制模块16、第三发光控制模块17以及第四发光控制模块18;同时第一电源电压VDDW、第二电源电压VDDA上升到高电平,第三电源电压VSS仍为低电平;
在PWM设定阶段t3,对于显示面板中的各行像素驱动电路来说,第二扫描信号Gn-1和第一扫描信号Gn依次到来,当对应行的第二扫描信号Gn-1到来时,第一初始化模块134导通,第一初始化信号Vini1写入第二驱动模块131的控制端,便于下一阶段第二驱动模块131导通;随后第一扫描信号Gn到来,第一脉冲宽度阈值补偿模块132以及第二脉冲宽度阈值补偿模块133导通,与需要显示的灰阶相对应的脉冲宽度调制信号Data_t通过第二脉冲宽度阈值补偿模块133、第二驱动模块131、以及第一脉冲宽度阈值补偿模块132后写入第二驱动模块131的控制端,使得第二驱动模块131的控制端的电位开始上升,使得第二驱动模块131的控制端的电位上升为脉冲宽度调制信号Data_t与第二驱动模块131的阈值电压之和,也即此时第二驱动模块131的控制端的电位包含了第二驱动模块131的阈值电压的信息,该电位存储在第一存储模块135中;在PWM设定阶段t3,显示面板中各行像素驱动电路依次进行脉冲宽度调制信号Data_t的写入;
在PAM设定阶段t4,控制信号SPAM为低电平,第一脉冲幅度阈值补偿模块112以及第二脉冲幅度阈值补偿模块113导通,与需要显示的灰阶相对应的脉冲幅度调制信号Data_I通过第一脉冲幅度阈值补偿模块112、第一驱动模块111、以及第二脉冲幅度阈值补偿模块113后写入第一驱动模块111的控制端,使得第一驱动模块111的控制端的电位上升为脉冲幅度调制信号Data_I与第一驱动模块111的阈值电压之和,也即此时第一驱动模块111的控制端的电位包含了第一驱动模块111的阈值电压的信息,该电位存储在第二存储模块114中。
需要说明的是,PWM设定阶段t3和PAM设定阶段t4的顺序可以互换。
在发光阶段t5,使能信号EM为低电平,第一发光控制模块15、第二发光控制模块16、第三发光控制模块17以及第四发光控制模块18导通,使得第二电源电压VDDA与第三电源电压VSS分别加载在发光模块12的两端,发光模块12开始发光,并且此时扫频信号SWEEP开始线性下降,由于第一存储模块135的耦合作用,使得第二驱动模块131的控制端的电位也开始下降,当下降到与第二驱动模块131的第二端的电位差为第二驱动模块131的阈值电压时,第二驱动模块131导通,漏电流抑制模块14也导通,第一电源电压VDDW通过第二发光控制模块16、漏电流抑制模块14、第一发光控制模块15写入第一驱动模块111的控制端,由于第一控制模块111的第一端为第二电源电压VDDA,第一电源电压VDDW和第二电源电压VDDA均为高电平,因此第一驱动模块111关断,发光模块12停止发光。
示例性地,继续参考图3,第二驱动模块131包括第一晶体管T1,第一晶体管T1的控制端作为第二驱动模块131的控制端,第一晶体管T1的第一端作为第二驱动模块131的第一端,且第一晶体管T1的第一端作为脉冲宽度调制模块13的输出端;漏电流抑制模块14包括第二晶体管T2,第二晶体管T2的第一端作为漏电流抑制模块14的第一端并与第一晶体管T1的第一端电连接,第二晶体管T2的第二端作为漏电流抑制模块14的第二端,第二晶体管T2的控制端作为漏电流抑制模块14的控制端;第一脉冲宽度阈值补偿模块132包括第三晶体管T3,第三晶体管T3的第一端作为第一脉冲宽度阈值补偿模块132的第一端,第三晶体管T3的第二端作为第一脉冲宽度阈值补偿模块132的第二端,第三晶体管T3的控制端作为第一脉冲宽度阈值补偿模块132的控制端;第二脉冲宽度阈值补偿模块133包括第四晶体管T4,第四晶体管T4的第一端作为第二脉冲宽度阈值补偿模块133的第一端,第四晶体管T4的第二端作为第二脉冲宽度阈值补偿模块133的第二端,第四晶体管T4的控制端作为第二脉冲宽度阈值补偿模块133的控制端;第一存储模块135包括第一电容C1,第一电容C1的第一端作为第一存储模块135的第一端,第一电容C1的第二端作为第一存储模块135的第二端;第一驱动模块111包括第六晶体管T6,第六晶体管T6的第一端作为第一驱动模块111的第一端,第六晶体管T6的第二端作为第一驱动模块111的第二端,第六晶体管T6的控制端作为第一驱动模块111的控制端;第一脉冲幅度阈值补偿模块112包括第七晶体管T7,第七晶体管T7的第一端作为第一脉冲幅度阈值补偿模块112的第一端,第七晶体管T7的第二端作为第一脉冲幅度阈值补偿模块112的第二端,第七晶体管T7的控制端作为第一脉冲幅度阈值补偿模块112的控制端;第二脉冲幅度阈值补偿模块113包括第八晶体管T8,第八晶体管T8的第一端作为第二脉冲幅度阈值补偿模块113的第一端,第八晶体管T8的第二端作为第二脉冲幅度阈值补偿模块113的第二端,第八晶体管T8的控制端作为第二脉冲幅度阈值补偿模块113的控制端;第二初始化模块115包括第九晶体管T9,第九晶体管T9的第一端作为第二初始化模块115的第一端,第九晶体管T9的第二端作为第二初始化模块115的第二端,第九晶体管T9的控制端作为第二初始化模块115的控制端;第二存储模块114包括第二电容C2,第二电容C2的第一端作为第二存储模块114的第一端,第二电容C2的第二端作为第二存储模块114的第二端;第一发光控制模块15包括第十晶体管T10,第十晶体管T10的第一端作为第一发光控制模块15的第一端,第十晶体管T10的第二端作为第一发光控制模块15的第二端,第十晶体管T10的控制端作为第一发光控制模块15的控制端;第二发光控制模块16包括第十一晶体管T11,第十一晶体管T11的第一端作为第二发光控制模块16的第一端,第十一晶体管T11的第二端作为第二发光控制模块16的第二端,第十一晶体管T11的控制端作为第二发光控制模块16的控制端;第三发光控制模块17包括第十二晶体管T12,第十二晶体管T12的第一端作为第三发光控制模块17的第一端,第十二晶体管T12的第二端作为第三发光控制模块17的第二端,第十二晶体管T12的控制端作为第三发光控制模块17的控制端;第四发光控制模块18包括第十三晶体管T13,第十三晶体管T13的第一端作为第四发光控制模块18的第一端,第十三晶体管T13的第二端作为第四发光控制模块18的第二端,第十三晶体管T13的控制端作为第四发光控制模块18的控制端。
优选地,如图3所示,第一晶体管T1和第二晶体管T2均为相同类型的低温多晶硅晶体管,第一晶体管T1的控制端与第二晶体管T2的控制端电连接;第一晶体管T1和第二晶体管T2均可为P型晶体管,均受低电平驱动导通,因此可将第一晶体管T1和第二晶体管T2的控制端电连接,从而保证第一晶体管T1和第二晶体管T2导通状态相同,另外由于低温多晶硅晶体管制作工艺较为简单,成本低廉,还有利于降低像素驱动电路的成本。
在另外一些实施方式中,如图5所示,图5为本发明实施例提供的又一种像素驱动电路的电路结构示意图,在本实施例中,第一晶体管T1为第一类型的低温多晶硅晶体管;第二晶体管T2为第二类型的金属氧化物晶体管;像素驱动电路还包括反相模块19,反相模块19的输入端与第一晶体管T1的控制端电连接,反相模块19的输出端与第二晶体管T2的控制端电连接,反相模块19用于将输入的的信号反相后由其输出端输出。
第一类型例如可以是P型,第二类型例如可以是N型,当然也可以是相反;金属氧化物晶体管例如可以是铟镓锌氧化物制成的晶体管,也即IGZO晶体管,具有更低的漏电流,因此,第二晶体管T2采用金属氧化物晶体管,可进一步降低第一晶体管T1的控制端向第六晶体管T6的控制端漏电的现象。另外,由于第一晶体管T1受低电平驱动导通,第二晶体管T2受高电平驱动导通,因此可在第二晶体管T2的控制端添加反相模块19后连接至第一晶体管T1的控制端,保证第一晶体管T1与第二晶体管T2的导通状态一致。
优选地,在其它一些实施方式中,第二晶体管T2可以是双栅晶体管,双栅晶体管T2具有更低的漏电流,因此可进一步降低第一晶体管T1的控制端向第六晶体管T6的控制端漏电的现象。
第一发光控制模块15和漏电流抑制模块14串联后连接在脉冲宽度调制模块13的输出端与第一驱动模块111的控制端之间;在图3和图5所示的实施例中,漏电流抑制模块14的第一端与脉冲宽度调制模块13的输出端电连接,漏电流抑制模块14的第二端与第一发光控制模块15的第一端电连接,第一发光控制模块15的第二端与第一驱动模块111的控制端电连接;在其它一些实施方式中,如图6所示,图6为本发明实施例提供的又一种像素驱动电路的电路结构示意图,在本实施例中,第一发光控制模块15的第一端与脉冲宽度调制模块13的输出端电连接,第一发光控制模块15的第二端与漏电流抑制模块14的第一端电连接,漏电流抑制模块14的第二端与第一驱动模块111的控制端电连接。
本发明实施例还提供了一种显示面板,如图7所示,图7为本发明实施例提供的一种显示面板的结构示意图,显示面板包括多个按矩阵形式排列的像素驱动电路PX,还包括横纵交错的扫描线(未示出)以及数据线(未示出),为像素驱动电路提供扫描信号以及脉宽调制信号。因显示面板包括本发明任意实施例提供的像素驱动电路,因而也具有相同的有益效果,在此不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:
脉冲幅度调制模块,包括第一驱动模块,用于根据施加的脉冲幅度调制信号控制所述第一驱动模块产生的驱动电流的脉冲幅度;
发光模块,用于响应所述驱动电流发光;
脉冲宽度调制模块,用于根据施加的脉冲宽度调制信号将第一电源电压由其输出端输出至所述第一驱动模块的控制端;所述第一驱动模块响应所述第一电源电压切换状态,以控制所述驱动电流的脉冲宽度;
漏电流抑制模块,连接于所述脉冲宽度调制模块的输出端与所述第一驱动模块的控制端之间,用于在所述发光模块发光期间关断。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述脉冲宽度调制模块包括第二驱动模块和第一脉冲宽度阈值补偿模块;
所述第二驱动模块用于根据所述脉冲宽度调制信号及线性变化的扫频电压导通以将所述第一电源电压输出至所述脉冲宽度调制模块的输出端;
所述第一脉冲宽度阈值补偿模块用于抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端;
所述漏电流抑制模块配置为与所述第二驱动模块的导通状态一致。
3.根据权利要求2所述的像素驱动电路,其特征在于,
所述第二驱动模块包括第一晶体管,所述第一晶体管的第一端作为所述脉冲宽度调制模块的输出端;
所述漏电流抑制模块包括第二晶体管,所述第二晶体管的第一端与所述第一晶体管的第一端电连接,所述第二晶体管的第二端与所述第一驱动模块的控制端电连接。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一晶体管为第一类型的低温多晶硅晶体管;
所述第二晶体管为第二类型的金属氧化物晶体管;
所述像素驱动电路还包括反相模块,所述反相模块的输入端与所述第一晶体管的控制端电连接,所述反相模块的输出端与所述第二晶体管的控制端电连接,所述反相模块用于将其输入端的信号反相后由其输出端输出。
5.根据权利要求3所述的像素驱动电路,其特征在于,所述第一晶体管和所述第二晶体管均为相同类型的低温多晶硅晶体管,所述第一晶体管的控制端与所述第二晶体管的控制端电连接。
6.根据权利要求4或5所述的像素驱动电路,其特征在于,所述第二晶体管为双栅晶体管。
7.根据权利要求2所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第一发光控制模块;
所述第一发光控制模块与所述漏电流抑制模块串联后,连接于所述脉冲宽度调制模块的输出端与所述第一驱动模块的控制端之间;所述第一发光控制模块用于在发光阶段导通。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述漏电流抑制模块的第一端与所述脉冲宽度调制模块的输出端电连接,所述漏电流抑制模块的第二端与所述第一发光控制模块的第一端电连接,所述第一发光控制模块的第二端与所述第一驱动模块的控制端电连接;
或者,所述第一发光控制模块的第一端与所述脉冲宽度调制模块的输出端电连接,所述第一发光控制模块的第二端与所述漏电流抑制模块的第一端电连接,所述漏电流抑制模块的第二端与所述第一驱动模块的控制端电连接。
9.根据权利要求7所述的像素驱动电路,其特征在于,
所述脉冲宽度调制模块还包括:第二脉冲宽度阈值补偿模块、第一初始化模块和第一存储模块;所述脉冲幅度调制模块还包括:第一脉冲幅度阈值补偿模块、第二脉冲幅度阈值补偿模块、第二存储模块和第二初始化模块;所述像素驱动电路还包括:第二发光控制模块、第三发光控制模块和第四发光控制模块;
所述第一脉冲宽度阈值补偿模块的第一端与所述第二驱动模块的第一端电连接,所述第一脉冲宽度阈值补偿模块的第二端与所述第二驱动模块的控制端电连接,所述第一脉冲宽度阈值补偿模块的控制端接入第一扫描信号;
所述第二脉冲宽度阈值补偿模块的第一端接入所述脉冲宽度调制信号,所述第二脉冲宽度阈值补偿模块的第二端与第二驱动模块的第二端电连接,所述第二脉冲宽度阈值补偿模块的控制端接入第一扫描信号;
所述第一初始化模块的第一端接入第一初始化信号,所述第一初始化模块的第二端与所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端接入第二扫描信号;
所述第二发光控制模块的第一端接入所述第一电源电压,所述第二发光控制模块的第二端与所述第二驱动模块的第二端电连接,所述第二发光控制模块的控制端接入使能信号;
所述第一存储模块的第一端接入扫频信号,所述第一存储模块的第二端与所述第二驱动模块的控制端电连接;
所述第一脉冲幅度阈值补偿模块的第一端接入所述脉冲幅度调制信号,所述第一脉冲幅度阈值补偿模块的第二端与所述第一驱动模块的第一端电连接,所述第一脉冲幅度阈值补偿模块的控制端接入控制信号;
所述第二脉冲幅度阈值补偿模块的第一端与所述第一驱动模块的第二端电连接,所述第二脉冲幅度阈值补偿模块的第二端与所述第一驱动模块的控制端电连接,所述第二脉冲幅度阈值补偿模块的控制端接入所述控制信号;
所述第二存储模块的第一端接入第二电源电压,所述第二存储模块的第二端与所述第一驱动模块的控制端电连接;
所述第二初始化模块的第一端接入第二初始化信号,所述第二初始化模块的第二端与所述第一驱动模块的控制端电连接,所述第二初始化模块的控制端接入第三扫描信号;
所述第三发光控制模块的第一端接入所述第二电源电压,所述第三发光控制模块的第二端与第一驱动模块的第一端电连接,所述第三发光控制模块的控制端接入所述使能信号;
所述第四发光控制模块的第一端与所述第一驱动模块的第二端电连接,所述第四发光控制模块的第二端与所述发光模块的第一端电连接,所述第四发光控制模块的控制端接入所述使能信号;
所述发光模块的第二端接入第三电源电压。
10.一种显示面板,其特征在于,所述显示面板包括权利要求1-9任一项所述的像素驱动电路。
CN202210070580.6A 2022-01-21 2022-01-21 像素驱动电路和显示面板 Pending CN116524848A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210070580.6A CN116524848A (zh) 2022-01-21 2022-01-21 像素驱动电路和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210070580.6A CN116524848A (zh) 2022-01-21 2022-01-21 像素驱动电路和显示面板

Publications (1)

Publication Number Publication Date
CN116524848A true CN116524848A (zh) 2023-08-01

Family

ID=87406832

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210070580.6A Pending CN116524848A (zh) 2022-01-21 2022-01-21 像素驱动电路和显示面板

Country Status (1)

Country Link
CN (1) CN116524848A (zh)

Similar Documents

Publication Publication Date Title
CN111724745B (zh) 像素电路及其驱动方法、显示装置
US11688319B2 (en) Driving method of a pixel circuit, display panel, and display device
CN113838421B (zh) 像素电路及其驱动方法、显示面板
CN106558287B (zh) 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN110660360B (zh) 像素电路及其驱动方法、显示面板
CN107481676B (zh) 一种像素电路的驱动方法、显示面板以及显示装置
CN111145686B (zh) 一种像素驱动电路、显示面板及驱动方法
CN111508426A (zh) 像素电路及其驱动方法、显示面板
CN111754921B (zh) 像素电路
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
KR20190143308A (ko) 픽셀 및 이를 포함하는 유기전계발광 표시장치
CN111402782B (zh) 一种数字驱动像素电路及数字驱动像素的方法
CN111261098B (zh) 像素驱动电路及驱动方法、显示装置
CN112289269A (zh) 一种像素电路及其控制方法和显示面板
CN114093301A (zh) 显示装置、像素驱动电路及其驱动方法
CN114038419A (zh) 像素驱动电路及其驱动方法、显示面板
CN112509513A (zh) 移位寄存器、显示面板及显示装置
CN114203103B (zh) 发光电路、背光模组以及显示面板
CN109147673B (zh) 像素电路及其驱动方法、显示装置
CN109509434B (zh) 一种像素驱动电路、显示装置及驱动方法
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
CN114093296B (zh) 扫描电路及其驱动方法、显示面板
CN116189604A (zh) 像素驱动电路、方法和显示面板
CN114999380A (zh) 驱动电路、驱动方法及显示面板
CN212276783U (zh) 像素电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination