CN111554799A - 平坦化方法 - Google Patents

平坦化方法 Download PDF

Info

Publication number
CN111554799A
CN111554799A CN202010327549.7A CN202010327549A CN111554799A CN 111554799 A CN111554799 A CN 111554799A CN 202010327549 A CN202010327549 A CN 202010327549A CN 111554799 A CN111554799 A CN 111554799A
Authority
CN
China
Prior art keywords
layer
electrode layer
cavity
passivation layer
product
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010327549.7A
Other languages
English (en)
Inventor
吕丽英
黎家健
吴一雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AAC Technologies Holdings Shenzhen Co Ltd
Original Assignee
AAC Acoustic Technologies Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AAC Acoustic Technologies Shenzhen Co Ltd filed Critical AAC Acoustic Technologies Shenzhen Co Ltd
Priority to CN202010327549.7A priority Critical patent/CN111554799A/zh
Priority to PCT/CN2020/088780 priority patent/WO2021212547A1/zh
Publication of CN111554799A publication Critical patent/CN111554799A/zh
Priority to US17/136,049 priority patent/US11569791B2/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/15Constructional features of resonators consisting of piezoelectric or electrostrictive material
    • H03H9/17Constructional features of resonators consisting of piezoelectric or electrostrictive material having a single resonator
    • H03H9/171Constructional features of resonators consisting of piezoelectric or electrostrictive material having a single resonator implemented with thin-film techniques, i.e. of the film bulk acoustic resonator [FBAR] type
    • H03H9/172Means for mounting on a substrate, i.e. means constituting the material interface confining the waves to a volume
    • H03H9/173Air-gaps
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/46Filters
    • H03H9/54Filters comprising resonators of piezoelectric or electrostrictive material
    • H03H9/56Monolithic crystal filters
    • H03H9/564Monolithic crystal filters implemented with thin-film techniques
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/01Manufacture or treatment
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • H03H2003/021Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks the resonators or networks being of the air-gap type
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/42Piezoelectric device making
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49005Acoustic transducer

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)
  • Drying Of Semiconductors (AREA)
  • Weting (AREA)

Abstract

本发明提供了一种平坦化方法,能够使得待加工产品的局部平坦度更均匀,待加工产品开设有填充氧化物的腔体且包括叠设在腔体上的第一电极层、压电层和第二电极层,第一电极层覆盖腔体且包括位于第一电极层周边的第一斜面部,压电层覆盖第一电极层且在其表面形成第二斜面部,第二电极层覆盖部分压电层且包括位于第二电极层周边的第三斜面部,平坦化方法包括:在第二电极层沉积钝化层,钝化层覆盖住第二电极层和压电层,钝化层具有第一平面部、设于第一平面部外围的第四斜面部和自第四斜面部延伸的第二平面部,第一平面部沿竖直方向上的投影覆盖腔体,第四斜面部沿竖直方向的正投影落在腔体外;对钝化层全面刻蚀,直至钝化层的厚度减薄至所需厚度。

Description

平坦化方法
【技术领域】
本发明涉及平坦化加工方法技术领域,尤其涉及一种平坦化方法。
【背景技术】
现有技术中,对需要平坦化加工的产品通常是通过CMP工艺来实现,CMP工艺存在以下问题:
1、CMP工艺比较复杂,成本较高。
2、CMP工艺对材料有要求,很多材料不适用CMP工艺,例如,氮化铝不是CMP工艺的常见材料,而氮化硅则对于CMP工艺来说是难以加工处理的。
3、常规CMP工艺在平坦化处理过程中是将待加工产品整个平坦化。
因此,有必要提供一种新的平坦化方法已解决以上问题。
【发明内容】
本发明的目的在于提供一种平坦化方法,其用于局部平坦化需要平坦化的待加工产品,加工过程更容易控制,能给提高待加工产品的局部平坦度。
本发明的技术方案如下:
一种平坦化方法,用于使得待加工产品的表面部分平坦化,所述待加工产品开设有填充氧化物的腔体,所述待加工产品包括叠设在腔体上的第一电极层、压电层以及第二电极层,所述第一电极层覆盖所述腔体且包括位于所述第一电极层周边的第一斜面部,所述压电层覆盖所述第一电极层,且由于所述第一斜面部,所述压电层在其表面形成第二斜面部,所述第二电极层覆盖部分所述压电层且包括位于所述第二电极层周边的第三斜面部,所述平坦化方法包括:
在所述第二电极层沉积钝化层,所述钝化层覆盖住所述第二电极层和所述压电层,所述钝化层具有第一平面部、设于所述第一平面部外围的第四斜面部、以及自所述第四斜面部延伸的第二平面部,所述第一平面部沿竖直方向上的投影覆盖所述腔体,且所述第四斜面部沿竖直方向的正投影落在所述腔体外;
对所述钝化层全面刻蚀,直至所述钝化层的厚度减薄至所需厚度。
作为一种改进方式,由于所述第三斜面部的存在,所述钝化层形成了所述第四斜面部,且由于所述第二斜面部的存在,所述钝化层还形成了设于所述第二平面部外围的第五斜面部。
作为一种改进方式,对所述钝化层全面刻蚀之后,进行以下工序:
释放所述腔体内的氧化物,得到成品。
作为一种改进方式,所述对所述钝化层全面刻蚀的实施方式为全面干刻蚀或全面湿刻蚀。
作为一种改进方式,所述钝化层采用氮化铝材料。
作为一种改进方式,所述第二电极层沿竖直方向的正投影落在所述腔体内。
作为一种改进方式,所述待加工产品还包括设于所述第一电极层与所述腔体之间的种子层。
作为一种改进方式,所述种子层采用氮化铝材料。
作为一种改进方式,所述待加工产品为滤波器。
本发明的有益效果在于:本发明提供的平坦化方法操作简单,实用性强,在实施过程中更容易控制,能够实现更好的局部平坦度,而且该平坦化方法还不受限于待加工产品的材料,应用范围广。
【附图说明】
图1为本发明实施例的平坦化方法的流程图;
图2为本发明实施例的平坦化方法的工艺示意图。
附图说明:
100、待加工产品;11、腔体;12、第一电极层;121、第一斜面部;13、压电层;131、第二斜面部;14、第二电极层;141、第三斜面部;15、氧化物;16、种子层;17、钝化层;171、第一平面部;172、第四斜面部;173、第二平面部;174、第五斜面部。
【具体实施方式】
下面结合附图和实施方式对本发明作进一步说明。
需要说明的是,本发明实施例中所有方向性指示(诸如上、下、左、右、前、后、内、外、顶部、底部……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
还需要说明的是,当元件被称为“固定于”或“设置于”另一个元件上时,该元件可以直接在另一个元件上或者可能同时存在居中元件。当一个元件被称为“连接”另一个元件,它可以是直接连接另一个元件或者可能同时存在居中元件。
实施例
如图1和图2所示,本发明实施例提供了一种平坦化方法,其用于平坦化待加工产品100,例如滤波器,待加工产品100开设有填充氧化物15的腔体11,待加工产品100包括叠设在腔体11上的第一电极层12、压电层13以及第二电极层14,第一电极层12覆盖腔体11且包括位于第一电极层12周边的第一斜面部121,压电层13覆盖第一电极层12,且由于第一斜面部121,压电层13在其表面形成第二斜面部131,第二电极层14覆盖部分压电层13且包括位于第二电极层14周边的第三斜面部141,第二电极层14沿竖直方向的正投影落在腔体11内,平坦化方法包括:
步骤S100,在第二电极层14沉积钝化层17,沉积方式可采用PVD沉积法或CVD沉积法,采用哪种沉积方式取决于所需的薄膜类型和适用性。钝化层17覆盖住第二电极层14和压电层13,钝化层17具有第一平面部171、设于第一平面部171外围的第四斜面部172、自第四斜面部172延伸的第二平面部173、以及设于第二平面部173外围的第五斜面部174,第一平面部171沿竖直方向上的投影覆盖腔体11,由于第三斜面部141的存在,钝化层17形成了第四斜面部172,第四斜面部172沿竖直方向的正投影落在腔体11外,而且,由于第二斜面部131的存在,钝化层17形成了第五斜面部174。在此工序中,钝化层17需要足够厚的厚度才可以使得第四斜面部172沿竖直方向的正投影落在腔体11外,典型钝化层17的最终厚度一般是100nm-300nm范围内,本方法沉积的钝化层17初始厚度可能在300-1000nm范围内,具体的厚度取决于叠层厚度(在本实施例中即为第一电极层12、压电层13和第二电极层14整体厚度),而叠层的厚度根据实际需要决定。
步骤S200,对钝化层17全面刻蚀,直至钝化层17的厚度减薄至所需厚度,例如典型钝化层17所需厚度是100nm-300nm范围内,钝化层17最终所需的厚度取决于叠层厚度(在本实施例中即为第一电极层12、压电层13和第二电极层14整体厚度),而叠层的厚度根据实际需要决定。对钝化层17全面刻蚀的实施方式为全面干刻蚀或全面湿刻蚀,此处所说全面刻蚀,指的是从上到下对钝化层17以同样的蚀刻速率进行蚀刻,即蚀刻前后,钝化层17的形状并没有改变,只是厚度改变了。如此,与CMP工艺相比,平坦化面积更小,在平坦化过程中能够实现更好的均匀性控制。
进一步地,全面刻蚀的方法对蚀刻材料没有太多的限制,例如,氮化铝材料和氮化硅材料对于CMP工艺来说是不太合适的,而全面刻蚀的方法则没有这个限制,因此钝化层17可采用氮化铝材料。
步骤S300,释放腔体11内的氧化物15,得到成品。
进一步地,加工产品还包括设于第一电极层12与腔体11之间的种子层16,本实施例中,种子层16可采用氮化铝材料。
本实施例提供的平坦化方法操作简单,实用性强,在实施过程中更容易控制,能够实现更好的局部平坦度,而且该平坦化方法还不受限于待加工产品100的材料,应用范围广。
以上所述的仅是本发明的实施方式,在此应当指出,对于本领域的普通技术人员来说,在不脱离本发明创造构思的前提下,还可以做出改进,但这些均属于本发明的保护范围。

Claims (9)

1.一种平坦化方法,用于使得待加工产品的表面部分平坦化,所述待加工产品开设有填充氧化物的腔体,所述待加工产品包括叠设在腔体上的第一电极层、压电层以及第二电极层,所述第一电极层覆盖所述腔体且包括位于所述第一电极层周边的第一斜面部,所述压电层覆盖所述第一电极层,且由于所述第一斜面部,所述压电层在其表面形成第二斜面部,所述第二电极层覆盖部分所述压电层且包括位于所述第二电极层周边的第三斜面部,其特征在于,所述平坦化方法包括:
在所述第二电极层沉积钝化层,所述钝化层覆盖住所述第二电极层和所述压电层,所述钝化层具有第一平面部、设于所述第一平面部外围的第四斜面部、以及自所述第四斜面部延伸的第二平面部,所述第一平面部沿竖直方向上的投影覆盖所述腔体,且所述第四斜面部沿竖直方向的正投影落在所述腔体外;
对所述钝化层全面刻蚀,直至所述钝化层的厚度减薄至所需厚度。
2.根据权利要求1所述的平坦化方法,其特征在于,由于所述第三斜面部的存在,所述钝化层形成了所述第四斜面部,且由于所述第二斜面部的存在,所述钝化层还形成了设于所述第二平面部外围的第五斜面部。
3.根据权利要求1所述的平坦化方法,其特征在于,对所述钝化层全面刻蚀之后,进行以下工序:
释放所述腔体内的氧化物,得到成品。
4.根据权利要求1所述的平坦化方法,其特征在于,所述对所述钝化层全面刻蚀的实施方式为全面干刻蚀或全面湿刻蚀。
5.根据权利要求1所述的平坦化方法,其特征在于,所述钝化层采用氮化铝材料。
6.根据权利要求1所述的平坦化方法,其特征在于,所述第二电极层沿竖直方向的正投影落在所述腔体内。
7.根据权利要求1所述的平坦化方法,其特征在于,所述待加工产品还包括设于所述第一电极层与所述腔体之间的种子层。
8.根据权利要求7所述的平坦化方法,其特征在于,所述种子层采用氮化铝材料。
9.根据权利要求1所述的平坦化方法,其特征在于,所述待加工产品为滤波器。
CN202010327549.7A 2020-04-23 2020-04-23 平坦化方法 Pending CN111554799A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010327549.7A CN111554799A (zh) 2020-04-23 2020-04-23 平坦化方法
PCT/CN2020/088780 WO2021212547A1 (zh) 2020-04-23 2020-05-06 平坦化方法
US17/136,049 US11569791B2 (en) 2020-04-23 2020-12-29 Planarization method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010327549.7A CN111554799A (zh) 2020-04-23 2020-04-23 平坦化方法

Publications (1)

Publication Number Publication Date
CN111554799A true CN111554799A (zh) 2020-08-18

Family

ID=72005814

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010327549.7A Pending CN111554799A (zh) 2020-04-23 2020-04-23 平坦化方法

Country Status (3)

Country Link
US (1) US11569791B2 (zh)
CN (1) CN111554799A (zh)
WO (1) WO2021212547A1 (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1472884A (zh) * 2002-07-30 2004-02-04 ƽ 具有晶种层的改进的谐振器
US20070247260A1 (en) * 2006-04-25 2007-10-25 Kabushiki Kaisha Toshiba Electronic device
US10298201B2 (en) * 2016-04-27 2019-05-21 Samsung Electro-Mechanics Co., Ltd. Bulk acoustic wave resonator and method for manufacturing the same
CN110912528A (zh) * 2018-09-18 2020-03-24 三星电机株式会社 体声波谐振器及制造体声波谐振器的方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001075985A1 (fr) * 2000-03-30 2001-10-11 Fujitsu Limited Actionneur piezoelectrique, son procede de fabrication et tete a jet d'encre dotee de cet actionneur
JP3945486B2 (ja) * 2004-02-18 2007-07-18 ソニー株式会社 薄膜バルク音響共振子およびその製造方法
WO2006129532A1 (ja) * 2005-06-02 2006-12-07 Murata Manufacturing Co., Ltd. 圧電共振子及び圧電薄膜フィルタ
US10367471B2 (en) * 2015-05-21 2019-07-30 Samsung Electro-Mechanics Co., Ltd. Resonator package and method of manufacturing the same
CN105262456B (zh) * 2015-10-09 2018-07-31 锐迪科微电子(上海)有限公司 一种高性能薄膜体声波谐振器及其制造方法
US11107630B2 (en) * 2018-09-26 2021-08-31 Taiwan Semiconductor Manufacturing Company, Ltd. Integration scheme for breakdown voltage enhancement of a piezoelectric metal-insulator-metal device
CN111554800B (zh) * 2020-04-23 2022-07-26 瑞声声学科技(深圳)有限公司 平坦化方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1472884A (zh) * 2002-07-30 2004-02-04 ƽ 具有晶种层的改进的谐振器
US20070247260A1 (en) * 2006-04-25 2007-10-25 Kabushiki Kaisha Toshiba Electronic device
US10298201B2 (en) * 2016-04-27 2019-05-21 Samsung Electro-Mechanics Co., Ltd. Bulk acoustic wave resonator and method for manufacturing the same
CN110912528A (zh) * 2018-09-18 2020-03-24 三星电机株式会社 体声波谐振器及制造体声波谐振器的方法

Also Published As

Publication number Publication date
US20210336596A1 (en) 2021-10-28
US11569791B2 (en) 2023-01-31
WO2021212547A1 (zh) 2021-10-28

Similar Documents

Publication Publication Date Title
US6805614B2 (en) Multilayered CMP stop for flat planarization
US6017803A (en) Method to prevent dishing in chemical mechanical polishing
US6207534B1 (en) Method to form narrow and wide shallow trench isolations with different trench depths to eliminate isolation oxide dishing
CN105931982A (zh) 制造浅沟槽隔离的方法以及使用浅沟槽隔离的半导体结构
CN111554800B (zh) 平坦化方法
US20040087039A1 (en) Two-step magnetic tunnel junction stack deposition
WO2022142227A1 (zh) 半导体结构及其制备方法
CN111554799A (zh) 平坦化方法
US20160351495A1 (en) Process for manufacturing integrated electronic devices, in particular cmos devices using a borderless contact technique
US6387810B2 (en) Method for homogenizing device parameters through photoresist planarization
US6242322B1 (en) Method for forming shallow trench isolation filled with high-density plasma oxide layer
CN108495810A (zh) 简化的mems装置制造工序
KR100443322B1 (ko) 반도체 장치의 제조 방법
JP2000164690A (ja) 半導体装置の製造方法
CN110491831B (zh) 一种制作通孔的方法及制得的器件
CN116420437A (zh) 半导体器件及其制作方法
CN109817571B (zh) 一种平坦化处理方法以及三维存储器的制备方法
TW202004920A (zh) 具有金屬閘極的半導體裝置及其形成方法
US11404314B2 (en) Metal line patterning
US7307021B1 (en) Method for planarizing a thin film
CN112825307B (zh) 一种互连结构的形成方法及互连结构
US20230170111A1 (en) Improved nickel chromium aluminum thin film resistor
US6211060B1 (en) Method for planarizing a damascene structure
EP4358114A1 (en) Apparatus and method for reducing substrate thickness and surface roughness
US20040023501A1 (en) Method of removing HDP oxide deposition

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200818

RJ01 Rejection of invention patent application after publication