CN111508409B - 显示面板的驱动装置及其操作方法 - Google Patents

显示面板的驱动装置及其操作方法 Download PDF

Info

Publication number
CN111508409B
CN111508409B CN202010078506.XA CN202010078506A CN111508409B CN 111508409 B CN111508409 B CN 111508409B CN 202010078506 A CN202010078506 A CN 202010078506A CN 111508409 B CN111508409 B CN 111508409B
Authority
CN
China
Prior art keywords
sub
pixel
string
data
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010078506.XA
Other languages
English (en)
Other versions
CN111508409A (zh
Inventor
陈泓翔
简佐桦
唐煌钦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/748,781 external-priority patent/US10984697B2/en
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Publication of CN111508409A publication Critical patent/CN111508409A/zh
Application granted granted Critical
Publication of CN111508409B publication Critical patent/CN111508409B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种驱动装置包括重排序电路以及源极驱动电路。重排序电路对输入数据串的多个子像素数据进行重排序而产生经重排序数据串,以减少目标数据线的颜色切换次数。源极驱动电路耦接至重排序电路,以接收经重排序数据串。源极驱动电路根据经重排序数据串驱动显示面板的目标数据线。

Description

显示面板的驱动装置及其操作方法
技术领域
本发明涉及一种显示设备,且特别是涉及显示面板的驱动装置及其操作方法。
背景技术
在单栅非晶硅面板(single gateα-Si panel)中,每一个子像素行(sub-pixelcolumn)都配置一条数据线(源极信号线)。相较于单栅非晶硅面板,在双栅非晶硅面板(dual gateα-Si panel)中每两个子像素行共享一条数据线,以便减少数据线的数量。然而,依照面板的排布,同一条数据线往往要驱动不同颜色的子像素,亦即源极驱动器需要对同一条数据线频繁地进行颜色数据切换。同一条数据线的颜色切换次数越多,意味着源极驱动器不断地改变源极信号的电压电平,因此源极驱动器的功耗也会越多。
须注意的是,“背景技术”段落的内容是用来帮助了解本发明。在“背景技术”段落所公开的部分内容(或全部内容)可能不是所属技术领域中具有通常知识者所知道的现有技术。在“背景技术”段落所公开的内容,不代表该内容在本发明申请前已被所属技术领域中具有通常知识者所知悉。
发明内容
本发明提供一种驱动装置及其操作方法,可以减少目标数据线的颜色切换次数。
本发明一实施例的驱动装置包括重排序电路以及源极驱动电路。重排序电路被配置为对输入数据串进行重排序而产生经重排序数据串。输入数据串包括用于显示面板的目标数据线的子像素数据串。子像素数据串包括分别对应于不同扫描线的多个原始子串。这些原始子串中的第一原始子串的第一子像素数据的颜色相同于这些原始子串中的第二原始子串的第二子像素数据的颜色。第一原始子串对应于第一扫描线,而第二原始子串对应于不同于第一扫描线的第二扫描线。重排序电路将相同颜色的在第一原始子串中第一子像素数据与在第二原始子串中第二子像素数据聚集至经重排序数据串的经重排序子串中。当前帧中的经重排序数据串的子像素顺序不同于先前帧中的经重排序数据串的子像素顺序。源极驱动电路耦接至重排序电路,以接收经重排序数据串。源极驱动电路被配置为将经重排序子串转换为子像素电压串,以及依据子像素电压串驱动显示面板的目标数据线。
本发明一实施例的操作方法包括:对输入数据串进行重排序而产生经重排序数据串,其中输入数据串包括用于显示面板的目标数据线的子像素数据串,子像素数据串包括分别对应于不同扫描线的多个原始子串,这些原始子串中的第一原始子串的第一子像素数据的颜色相同于这些原始子串中的第二原始子串的第二子像素数据的颜色,第一原始子串对应于第一扫描线,而第二原始子串对应于不同于第一扫描线的第二扫描线;将相同颜色的在第一原始子串中第一子像素数据与在第二原始子串中第二子像素数据聚集至经重排序数据串的经重排序子串中,其中当前帧中的经重排序数据串的子像素顺序不同于先前帧中的经重排序数据串的子像素顺序;以及将经重排序子串转换为子像素电压串,以及依据子像素电压串驱动显示面板的目标数据线。
本发明一实施例的驱动装置被配置为驱动显示面板。所述驱动装置包括重排序电路以及源极驱动电路。重排序电路被配置为对输入数据串的多个子像素数据进行重排序而产生经重排序数据串,以减少目标数据线的颜色切换次数,其中当前帧中的经重排序数据串的子像素顺序不同于先前帧中的经重排序数据串的子像素顺序。源极驱动电路耦接至重排序电路,以接收经重排序数据串。源极驱动电路被配置为根据经重排序数据串驱动显示面板的目标数据线。
本发明一实施例的操作方法包括:对输入数据串的多个子像素数据进行重排序而产生经重排序数据串,以减少目标数据线的颜色切换次数,其中当前帧中的经重排序数据串的子像素顺序不同于先前帧中的经重排序数据串的子像素顺序;以及根据经重排序数据串驱动显示面板的目标数据线。
本发明一实施例的驱动装置被配置为驱动显示面板。显示面板包括多条数据线、多条扫描线以及连接到这些数据线和这些扫描线的多个子像素。这些子像素并布置成沿着这些扫描线的延伸方向延伸的多条显示线。这些数据线中的目标数据线连接到不同颜色的子像素。所述驱动装置包括驱动电路。驱动电路被配置为输出子像素电压串至数据线的目标数据线。子像素电压串包括至少三个子串。这些子串的每一个子串包含对应于相同颜色的多个子像素电压。这些子串对应的颜色互不相同。当前帧中的子像素电压串的子像素顺序不同于先前帧中的子像素电压串的子像素顺序。
本发明一实施例提供一种操作方法。显示面板包括多条数据线、多条扫描线以及连接到这些数据线和这些扫描线的多个子像素。这些子像素并布置成沿着这些扫描线的延伸方向延伸的多条显示线。这些数据线中的目标数据线连接到不同颜色的子像素。所述操作方法包括:由驱动电路输出子像素电压串至显示面板的数据线,其中子像素电压串包括至少三个子串,这些子串的每一个子串包含对应于相同颜色的多个子像素电压,以及这些子串对应的颜色互不相同。当前帧中的子像素电压串的子像素顺序不同于先前帧中的子像素电压串的子像素顺序。
本发明一实施例的驱动装置被配置为驱动显示面板。显示面板包括多个数据线、多个扫描线以及被连接于这些数据线与这些扫描线的多个子像素,而这些子像素布置为沿着扫描线的延伸方向延伸的多条显示线。这些数据线中的目标数据线连接到不同颜色的子像素。所述驱动装置包括栅极驱动电路。栅极驱动电路被配置为控制对这些子像素的扫描操作。所述扫描操作包括:顺序扫描第一组子像素和第二组子像素,其中第一组子像素和第二组子像素均连接到目标数据线,第一组子像素以跳越(jumping-across)至少一条显示线的方式被扫描,以及/或是第一组子像素和第二组子像素以来回方式(forth-and-backmanner)被扫描而不完整扫描排列在同一条显示线上的所有子像素。当前帧中的扫描线的扫描顺序不同于先前帧中的扫描线的扫描顺序。
本发明一实施例提供一种操作方法。显示面板包括多个数据线、多个扫描线以及被连接于这些数据线与这些扫描线的多个子像素。这些子像素可以沿着这些扫描线的延伸方向布置为多条显示线。这些数据线中的目标数据线连接到不同颜色的子像素。所述操作方法包括:控制对这些子像素的扫描操作。所述扫描操作包括:顺序扫描第一组子像素和第二组子像素,其中第一组子像素和第二组子像素均连接到目标数据线,第一组子像素以跳越至少一条显示线的方式被扫描,以及/或是第一组子像素和第二组子像素以来回方式(forth-and-back manner)被扫描而不完整扫描排列在同一条显示线上的所有子像素。当前帧中的扫描线的扫描顺序不同于先前帧中的扫描线的扫描顺序。
本发明一实施例的驱动装置用于控制显示面板。显示面板包括多条扫描线、多条数据线以及连接到这些扫描线和这些数据线的多个子像素。这些数据线中的目标数据线连接到不同颜色的子像素。驱动装置包括栅极驱动电路。栅极驱动电路被配置为控制显示面板,以在第一期间扫描耦接目标数据线的第一组子像素。第一组子像素具有相同的第一颜色。栅极驱动电路控制显示面板,以在第一期间之后的第二期间内扫描耦接目标数据线的第二组子像素。第二组子像素具有不同于第一颜色的相同第二颜色。当前帧中的扫描线的扫描顺序不同于先前帧中的扫描线的扫描顺序。
本发明一实施例提供用于控制显示面板的方法。显示面板包括多条扫描线、多条数据线以及连接到这些扫描线和这些数据线的多个子像素。这些数据线中的目标数据线连接到不同颜色的子像素。该方法包括:在第一期间控制显示面板,以扫描耦接目标数据线的第一组子像素,其中,第一组子像素具有相同的第一颜色;以及在所述第一期间之后的第二期间控制所述显示面板,以扫描耦接目标数据线的第二组子像素,其中,第二组子像素具有不同于第一颜色的相同第二颜色。当前帧中的扫描线的扫描顺序不同于先前帧中的扫描线的扫描顺序。
基于上述,本发明诸实施例所述驱动装置可以对输入数据串进行重排序而产生经重排序数据串,以减少显示面板的目标数据线的颜色切换次数。举例来说,藉由改变对显示面板的扫描线的扫描顺序,所述驱动装置可以将相同颜色的子像素数据聚集在一起,以减少目标数据线的颜色切换次数。
附图说明
包含附图以便进一步理解本发明,且附图并入本说明书中并构成本说明书的一部分。附图说明本发明的实施例,并与描述一起用于解释本发明的原理。
图1是依照本发明的一实施例的一种驱动装置的电路方块(circuit block)示意图;
图2是依照本发明的一实施例的一种驱动装置的操作方法的流程示意图;
图3是依照本发明的一实施例说明图1所示显示面板的布局示意图;
图4是说明图3所示显示面板的信号时序示意图;
图5是依照本发明的一实施例说明图3所示显示面板的信号时序示意图;
图6是依照本发明的另一实施例说明图3所示显示面板的信号时序示意图;
图7是依照本发明的另一实施例说明图1所示显示面板的布局示意图;
图8是依照本发明的一实施例说明图7所示显示面板的信号时序示意图;
图9是依照本发明的另一实施例说明图7所示显示面板的信号时序示意图;
图10是依照本发明的又一实施例说明图1所示显示面板的布局示意图;
图11是依照本发明的一实施例说明图10所示显示面板的信号时序示意图;
图12是依照本发明的另一实施例说明图10所示显示面板的信号时序示意图;
图13是依照本发明的又一实施例说明图10所示显示面板的信号时序示意图;
图14是依照本发明的再一实施例说明图1所示显示面板的布局示意图;
图15是依照本发明的一实施例说明图14所示显示面板的信号时序示意图;
图16是依照本发明的更一实施例说明图1所示显示面板的布局示意图;
图17是依照本发明的一实施例说明图16所示显示面板的信号时序示意图;
图18是依照本发明的另一实施例说明图16所示显示面板的信号时序示意图;
图19是依照本发明的再一实施例说明图1所示显示面板的布局示意图;
图20是依照本发明的一实施例说明图19所示显示面板的信号时序示意图;
图21是依照本发明的另一实施例说明图19所示显示面板的信号时序示意图;
图22是依照本发明的更一实施例说明图1所示显示面板的布局示意图;
图23是依照本发明的一实施例说明图22所示显示面板的信号时序示意图;
图24是依照本发明的再一实施例说明图1所示显示面板的布局示意图;
图25是依照本发明的一实施例说明图24所示显示面板的信号时序示意图;
图26是依照本发明的另一实施例说明图1所示驱动装置的电路方块示意图;
图27是本发明的另一实施例的驱动装置的电路方块示意图。
附图符号说明
10:显示面板;
100、800:驱动装置;
110:图像处理电路;
111、810:接口电路;
112:信息组件;
113:抖动电路;
120:驱动电路;
121、121a、121c:重排序电路;
121b:内存;
122、860:源极驱动电路;
122a:GAMMA电路;
122b:后映射电路;
122c:移位寄存器;
130:栅极驱动电路;
820:时序控制器;
830:栅时钟控制器;
840:重排序控制器;
850:数据路径控制器;
B11、B12、B13、B14、B21、B22、B23、B24、B31、B32、B33、B34、B41、B42、B51、B52、B61、B62、B71、B72、B81、B82:蓝色子像素;
DL1、DL2、DL3、DL4、DL5、DL6、DL7、DL8:显示线;
DS1:输入数据串;
DS2:经重排序数据串;
G11、G12、G13、G14、G21、G22、G23、G24、G31、G32、G33、G34、G41、G42、G51、G52、G61、G62、G71、G72、G81、G82:绿色子像素;
GCK:栅时钟;
GL1~GL16:扫描线;
R11、R12、R13、R14、R21、R22、R23、R24、R31、R32、R33、R34、R41、R42、R51、R52、R61、R62、R71、R72、R81、R82:红色子像素;
S1~S5:数据线;
S210~S220:步骤;
TFT:开关;
VCOM:共同电压;
Vd:子像素电压串。
具体实施方式
现将详细地参考本发明的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在图式和描述中用来表示相同或相似部分。
在本申请说明书全文(包括权利要求)中所使用的“耦接(或连接)”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置耦接(或连接)于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以透过其他装置或某种连接手段而间接地连接至该第二装置。本申请说明书全文(包括权利要求)中提及的“第一”、“第二”等用语是用以命名组件(element)的名称,或区别不同实施例或范围,而并非用来限制组件数量的上限或下限,亦非用来限制组件的次序。另外,凡可能之处,在图式及实施方式中使用相同标号的组件/构件/步骤代表相同或类似部分。不同实施例中使用相同标号或使用相同用语的组件/构件/步骤可以相互参照相关说明。
在一些实施例中,可以减少与相同数据线相关联的颜色切换次数,从而降低功耗。在一些实施例中,可以将连接到相同数据线并且具有相同颜色的多个子像素数据的子像素序列聚集为在时间序列上更加相邻。在一些实施例中,可以按时间顺序更相邻或成组地输出连接到相同数据线并且具有相同颜色的多个子像素的电压以驱动同一数据线,这意味着这类子像素的电压的输出时间可以彼此更接近或更接近。在一些实施例中,连接到相同数据线并且具有相同颜色的多个子像素可以被布置为在时间序列上更相邻地或成组地被扫描(通过相应的扫描信号)。这样的子像素可以彼此更邻近或更接近。在一些实施例中,可以根据子像素数据或用于驱动数据线的输出电压的相应顺序来安排用于扫描连接到同一数据线的多个子像素的时序。在一些实施例中,可以根据显示面板上的子像素的布置来安排在以上实施例中描述的序列,其中所述子像素可以具有特定的规律性或图案。在一些实施例中,扫描序列可以跳越至少一条显示线(或至少一条或两条扫描线),以扫描连接到同一数据线的多个子像素。在一些实施例中,扫描序列可以具有前后方向,用于扫描连接到同一数据线的多个子像素。在扫描某条显示线上具有不同颜色的所有子像素之前,可以扫描至少另一条不同的显示线上具有相同颜色的至少一个其他子像素,然后扫描可以返回到特定的显示线,使得可以扫描在该显示线上具有不同颜色的另一个子像素。注意,可以将实施例植入多个帧中的至少一个帧。扫描顺序可以根据设计要求固定或动态变化。
图1是依照本发明的一实施例的一种驱动装置100的电路方块(circuit block)示意图。驱动装置100可以驱动显示面板10。依照设计需求,显示面板10可以是任何类型的显示面板。举例来说,在一些实施例中,显示面板10可以是双栅显示面板(dual gate panel)或是其他类型的显示面板。在另一些实施例中,显示面板10可以是蜿蜒(zigzag)显示面板。例如,显示面板10可以是蜿蜒双栅显示面板。在其他实施例中,显示面板10可以是非蜿蜒(non-zigzag)显示面板。换句话说,显示面板10可以是非蜿蜒双栅显示面板。如图3、7、10、14、16和19所示,可以在双栅显示面板中将多个子像素布置为多条显示线。这些数据线中的目标数据线可以连接到同一条显示线中的两个子像素。
请参照图1,显示面板10包括多个数据线、多个扫描线以及耦接至这些数据线与这些扫描线的多个子像素(sub-pixel)。这些数据线中的相同数据线(称为目标数据线)连接到不同颜色的子像素。另外,子像素可以沿着扫描线的延伸方向布置为多条显示线。布置在同一显示线上并连接到目标数据线的子像素可以具有不同的颜色。例如,第一子像素和第二子像素布置在相同的显示线上并连接至目标数据线可以具有不同的颜色。
连接到目标数据线的子像素,每N条显示线可以具有相同的颜色,其中N为正整数。在一些实施方式中,例如,对于非蜿蜒双栅显示面板,N可以为1。在一些实施方式中,例如,对于蜿蜒双栅显示面板,N可以大于1(例如,N=2)。具有相同颜色并连接到目标数据线并分别布置在至少两条显示线(例如,第i条显示线,第i+N条显示线等)上的多个子像素。通过跨两条显示线(例如,第i条显示线,第i+N条显示线)之间的至少一条(例如N-1条)显示线进行扫描,可以群组方式扫描(或按时间顺序相邻)。在该群组中子像素的数量可以等于或大于两个。
图1所示驱动装置100可以包括图像处理电路110、驱动电路120以与门极驱动电路130。驱动电路120可以耦接至显示面板10的多条数据线以驱动这些数据线,而栅极驱动电路130耦接至显示面板10的多条扫描线以扫描这些扫描线。驱动电路120可以直接连接到数据线或间接连接到数据线。类似地,栅极驱动电路130可以直接连接到多条扫描线,或者间接连接到数据线(例如,可以将栅极驱动电路(gate driver on array,GOA)电路连接在栅极驱动电路130和扫描线之间)。栅极驱动电路130可以扫描(驱动)显示面板10的多条扫描线。图像处理电路110、驱动电路120和栅极驱动电路130可以根据设计或应用需求而整合到一个芯片中,或分离为不同的芯片。
通过相应地改变显示面板的扫描线的扫描顺序,将与相同颜色相对应的子像素数据聚集,显示设备100可以减少与目标数据线相关的颜色切换次数,从而降低功耗。聚集操作(clustering operation)可以包括:将连接到目标数据线并且具有相同的第一颜色的子像素的子像素数据聚集到第一组中;以及将连接到目标数据线并且具有相同的第二种颜色的子像素的子像素数据聚集到第二组中。相应地,扫描操作可以包括顺序扫描对应于相同第一颜色的第一组子像素,然后顺序扫描对应于相同第二颜色的第二组子像素。
第一组子像素的子像素可以布置在不同的显示线上。类似地,第二组子像素的子像素可以布置在不同的显示线上。换句话说,可以将具有颜色布置在不同显示线上的子像素作为一组进行扫描。不同的显示线可以不是相邻的显示线。因此,在一些实施例中,可以以跳越至少一条显示线的方式执行扫描操作。此外,可以以不同的组来扫描布置在同一显示线上的具有不同颜色的子像素。因此,在一些实施例,因为在同一显示线上具有不同颜色的子像素可以属于同一组中的不同组,所以可以在没有完成对同一显示线上的所有子像素的扫描的情况下来回执行扫描操作。
图像处理电路110可以耦接至驱动电路120,以提供输入数据串DS1。然后,驱动电路120可以使用输入数据串DS1获得子像素电压串Vd,并根据子像素电压串Vd驱动显示面板10。驱动电路120可以调整输入数据串DS1的子像素序列,使得驱动电路120的输入数据串DS1的子像素顺序不同于子像素电压串Vd的子像素顺序。配合栅极驱动电路130的扫描顺序,驱动电路120可以输出子像素电压串Vd至显示面板10的数据线。因此,显示面板10可以显示影像。
换句话说,通过将子像素序列与输入数据串DS1重新排序而获得的子像素电压串Vd,具有相同颜色的子像素可以在数据序列中具有更高的集中度。例如(但不限于),子像素电压串Vd可以包括至少三个子串。这些子串中的每一个子串包含对应于相同颜色的多个子像素电压。这些子串对应的颜色互不相同。因此,可以首先顺序输出相同第一颜色的源数据,然后可以顺序输出第二相同颜色的数据。
还可以布置栅极驱动电路130的扫描时序,使得可以将具有相同颜色的子像素作为一组进行扫描,以适合子像素电压串Vd的数据序列。子像素电压串Vd包括时间序上彼此相邻的第一子像素电压与第二子像素电压。所述第一子像素电压用于驱动被连接于显示面板10的第i扫描线与所述目标数据线的一个第一子像素,而所述第二子像素电压用于驱动被连接于显示面板10的第j扫描线与所述目标数据线的一个第二子像素,其中第二子像素具有第一子像素的相同颜色,i与j是整数,且j不同于i+1(例如大于i+1),表示跳过至少一条显示线。换句话说,针对同一目标数据线的源数据以跳越至少一条显示线的顺序输出。这也意味着可以将扫描线的扫描时序安排为跳越至少一条显示线。
栅极驱动电路130可以被配置为根据与驱动电路120输出的子像素电压串Vd的子像素序列相对应的扫描序列来扫描子像素。更具体地,栅极驱动电路130可以被配置为顺序扫描耦接具有第一颜色的子像素的第一组扫描线和耦接具有第二颜色的子像素的第二组扫描线。例如,对于连接到特定目标数据线的子像素,每N条显示线连接到目标数据线的子像素可以具有相同的颜色,其中N是大于1的整数。在该配置中,第一组扫描线可以被布置为包括(例如)与具有第一颜色的子像素耦接的第i条扫描线和第i+N条扫描线。N可以大于1,这意味着扫描可能不按“i、i+1、i+2、…等”顺序执行,并且可能会跳越至少一条显示线。类似地,第二组扫描线可以被布置为包括(例如)耦接具有第二颜色的子像素的第i+1条扫描线和第i+N+1条扫描线。在适用于双栅显示面板的实施例中,第二组扫描线可以被布置为包括(例如)耦接到具有第二种颜色的子像素的第i条扫描线和第i+N条扫描线。根据该布置,连接到目标数据线的第一组扫描线的所有子像素可以具有第一相同颜色,并且连接到目标数据线的第二组扫描线的所有子像素可以具有第二相同颜色(不同于第一颜色)。
在图1所示实施例中,驱动电路120包括重排序电路121以及源极驱动电路122。在一些实施例中,图像处理电路110与重排序电路121可以被配置在时序控制器(timingcontroller)中,而源极驱动电路122可以被配置在源极驱动器中。在另一些实施例中,图像处理电路110可以被配置在时序控制器中,而重排序电路121与源极驱动电路122可以被配置在源极驱动器中。
重排序电路121耦接至图像处理电路110,以接收输入数据串DS1。重排序电路121可以对输入数据串DS1进行重排序,而产生经重排序数据串DS2。举例来说(但不限于此),经重排序数据串DS2具有至少三个子像素数据串,其中这些子像素数据串的每一个包含对应于相同颜色的多个子像素数据,以及这些子像素数据串的颜色互不相同。源极驱动电路122耦接至重排序电路121,以接收经重排序数据串DS2。源极驱动电路122可以将经重排序数据串DS2转换为子像素电压串Vd。源极驱动电路122可以输出子像素电压串Vd至显示面板10的数据线。
图2是依照本发明的一实施例的一种驱动装置的操作方法的流程示意图。请参照图1与图2。在步骤S210中,重排序电路121可以对输入数据串DS1的多个子像素数据进行重排序,而产生经重排序数据串DS2,以减少至少一数据线(例如显示面板10的目标数据线)的颜色切换次数。其中,当前帧中的经重排序数据串DS2的子像素顺序不同于先前帧中的经重排序数据串DS2的子像素顺序。源极驱动电路122耦接至重排序电路121,以接收经重排序数据串DS2。在步骤S220中,源极驱动电路122可以根据经重排序数据串DS2驱动显示面板10的所述目标数据线。配合栅极驱动电路130的扫描顺序,源极驱动电路122可以输出子像素电压串Vd至显示面板10的数据线,以显示影像。
举例来说,输入数据串DS1包括用于显示面板10的某一条目标数据线的一个子像素数据串。所述子像素数据串包括分别对应于显示面板10的不同扫描线的多个原始子串,其中这些原始子串中的第一原始子串的第一子像素数据的颜色相同于这些原始子串中的第二原始子串的第二子像素数据的颜色。所述第一原始子串对应于第一扫描线,而所述第二原始子串对应于不同于第一扫描线的第二扫描线。重排序电路121可以对这些原始子串进行重排序,以获取经重排序数据串DS2。例如,重排序电路121可以将相同颜色的在第一原始子串中第一子像素数据与在第二原始子串中第二子像素数据聚集至经重排序数据串DS2的经重排序子串中。其中,当前帧中的经重排序数据串DS2的子像素顺序不同于先前帧中的经重排序数据串DS2的子像素顺序。
输入数据串DS1具有颜色周期性(periodicity or regularity)。例如,假设输入数据串DS1包括第一原始子串(具有子像素数据R1、G1与B1)与第二原始子串(具有子像素数据R2、G2与B2)。其中,子像素数据R1在第一原始子串中的位置相同于子像素数据R2在第二原始子串中的位置,子像素数据G1在第一原始子串中的位置相同于子像素数据G2在第二原始子串中的位置,而子像素数据B1在第一原始子串中的位置相同于子像素数据B2在第二原始子串中的位置。亦即,输入数据串DS1的输出顺序为R1、G1、B1、R2、G2、B2。重排序电路121将相同颜色的子像素数据R1与R2聚集至经重排序数据串DS2的经重排序子串,将相同颜色的子像素数据G1与G2聚集至经重排序数据串DS2的经重排序子串,以及将相同颜色的子像素数据B1与B2聚集至经重排序数据串DS2的经重排序子串。因此,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)为“R1、R2、G1、G2、B1、B2”。
源极驱动电路122可以耦接至重排序电路121,以接收经重排序数据串DS2。源极驱动电路122可以根据重排序数据串DS2来驱动显示面板10的目标数据线。源极驱动电路122可以将经重排序数据串DS2的所述经重排序子串转换为子像素电压串Vd,以及依据子像素电压串Vd驱动显示面板10的目标数据线。在经重排序数据串DS2的经重排序子串中,因为相同颜色的子像素数据被聚集在一起,所以重排序电路121可以减少显示面板10的目标数据线的颜色切换次数。
以下将配合显示面板10的不同具体范例,来说明重排序电路121的重排序操作。
图3是依照本发明的一实施例说明图1所示显示面板10的布局示意图。在图3所示实施例中,显示面板10可以是非蜿蜒双栅显示面板。显示面板10可以包括多条数据线(例如S1~S4)、多条扫描线(例如GL1~GL16)与耦接至这些数据线与这些扫描线的多个子像素。源极驱动电路122可以输出子像素电压串Vd至显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10的这些子像素还包括红色子像素(例如R11~R12、R21~R22、R31~R32、R41~R42、R51~R52、R61~R62、R71~R72与R81~R82)、绿色子像素(例如G11~G12、G21~G22、G31~G32、G41~G42、G51~G52、G61~G62、G71~G72与G81~G82)与蓝色子像素(例如B11~B12、B21~B22、B31~B32、B41~B42、B51~B52、B61~B62、B71~B72与B81~B82)。这些数据线中的目标数据线可以连接到不同颜色的子像素。另外,这些子像素可以沿着扫描线GL1至GL16的延伸方向布置为多条显示线(例如DL1~DL8)。布置在同一显示线上并连接目标数据线的子像素可以具有不同的颜色。连接到数据线S1~S4的目标数据线的子像素可以每N条显示线具有相同的颜色,其中N是正整数。在本实施例中,N可以为1。图3所示的每个黑色实心方块表示开关TFT。
更具体地说,红色子像素R11、绿色子像素G11、蓝色子像素B11、红色子像素R12、绿色子像素G12和蓝色子像素B12布置在显示线(显示列)DL1上。红色子像素R21、绿色子像素G21、蓝色子像素B21、红色子像素R22、绿色子像素G22和蓝色子像素B22布置在显示线DL2上。红色子像素R31、绿色子像素G31、蓝色子像素B31、红色子像素R32、绿色子像素G32和蓝色子像素B32布置在显示线DL3上。红色子像素R41、绿色子像素G41、蓝色子像素B41、红色子像素R42、绿色子像素G42和蓝色子像素B42布置在显示线DL4上。红色子像素R51、绿色子像素G51、蓝色子像素B51、红色子像素R52、绿色子像素G52和蓝色子像素B52布置在显示线DL5上。红色子像素R61、绿色子像素G61、蓝色子像素B61、红色子像素R62、绿色子像素G62和蓝色子像素B62布置在显示线DL6上。红色子像素R71、绿色子像素G71、蓝色子像素B71、红色子像素R72、绿色子像素G72和蓝色子像素B72布置在显示线DL7上。红色子像素R81、绿色子像素G81、蓝色子像素B81、红色子像素R82、绿色子像素G82和蓝色子像素B82布置在显示线DL8上。
图4是说明在重排序电路121不对输入数据串DS1的多个子像素数据进行重排序的实施方式中,图3所示显示面板10的信号时序示意图。数据线S1至S3和扫描线GL1至GL8的信号时序绘示在图4。图4所示VCOM表示显示面板10的共同电压(common voltage)。下面以数据线S2(即目标数据线)的子像素电压串Vd的输出顺序为例进行说明,其他数据线可以参考与数据线S2的相关说明而类推,在此不予赘述。
对于数据线S2,输入数据串DS1的输出顺序可以为“B11、R12、B21、R22、B31、R32、B41、R42、…等”。在此实施例中,在此假设重排序电路121没有对输入数据串DS1的多个子像素数据进行重排序,亦即假设数据串DS2的输出顺序亦为“B11、R12、B21、R22、B31、R32、B41、R42、…”。亦即,在没有重排序操作的情况下,栅极驱动电路130的扫描顺序为“GL1、GL2、GL3、GL4、GL5、GL6、GL7、GL8、GL9、GL10、GL11、GL12、GL13、GL14、GL15、GL16、…等”。如图所示,对显示线的扫描操作是顺序执行的,而不会跳过任何显示线。在扫描下一条显示线上的子像素(例如第二显示线GL2上的子像素B21和R22)之前,扫描操作完成对同一条显示线上的所有子像素(例如第一显示线GL1上的子像素B11和R12)的扫描。另外,对这些显示线的扫描操作也沿相同的方向进行,而不是以来回方式(forth-and-back manner)进行。
当输入数据串DS1为纯色图(例如纯红色图,亦即红色子像素数据为最高灰阶而其他色子像素数据为最低灰阶)时,数据线S1与S2的子像素电压串Vd会发生非常频繁地电压转态。频繁地电压转态意味着源极驱动电路122的功耗很大。
图5是依照本发明的另一实施例说明图3所示显示面板10的信号时序示意图。图5所示VCOM表示显示面板10的共同电压。请参照图1、图2与图5。重排序电路121可以对输入数据串DS1的多个子像素数据进行重排序,而产生经重排序数据串DS2,以减少显示面板10的数据线S2(目标数据线)的颜色切换次数。举例来说,重排序电路121可以将蓝色子像素B11、B21、B31与B41的子像素数据聚集至经重排序数据串DS2的经重排序子串,以及将红色子像素R12、R22、R32与R42的子像素数据聚集至经重排序数据串DS2的经重排序子串。因此,数据线S2所对应的经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)为“B11、B21、B31、B41、R12、R22、R32、R42、B51、…”,如图5所示。这意味着具有相同颜色的四个子像素作为一组而聚集在一起。亦即,栅极驱动电路130的扫描顺序为“GL1、GL3、GL5、GL7、GL2、GL4、GL6、GL8、GL9、GL11、GL13、GL15、GL10、GL12、GL14、GL16、…”,如图5所示。换句话说,可以顺序地扫描具有第一相同颜色(例如蓝色)的第一组子像素和具有第二相同颜色(例如红色)的第二组子像素。顺序扫描的第一组子像素包括B11、B21、B31与B41,而在扫描第一组子像素之后顺序扫描的第二组子像素包括R12、R22、R32与R42。第一组子像素包括布置在第i条显示线上的第一子像素以及布置在第j条显示线上的第二子像素,其中j=i+p1*N,而i、j和p1是正整数,以及N=1(对于图3的显示面板而言)。相似地,所述第一组子像素包括依次排列在第i条显示线上的第一子像素和布置在第k条显示线上的第二子像素,其中k=i+p2*N,以及i、k和p2为正整数。
当输入数据串DS1为纯色图(例如纯红色图,亦即红色子像素数据为最高灰阶而其他色子像素数据为最低灰阶)时,因为红色子像素的子像素数据已经被聚集在一起,所以数据线S1与S2的子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。颜色切换次数的降低意味着源极驱动电路122的功耗可以被有效降低。
可以将图5中所示的扫描操作称为以“来回(forth-and-back)”的方式执行,而毋须先完成对连接目标数据线(例如数据线S2)且布置在相同显示线(例如第一显示线DL1)上的所有子像素(例如B11和R12)的扫描。具有第一颜色(例如蓝色)的第一组子像素可以包括第一子像素B11和至少一个第二子像素B21、B31与B41,以及具有第二颜色(例如红色)的第二组子像素可以包括第三子像素R12。第一子像素B11布置在第一显示线DL1上,至少一个第二子像素B21、B31与B41布置在除第一显示线DL1之外的至少一条显示线DL2、DL3和DL4上,而第三子像素R12布置在第一显示线DL1上。换句话说,在没有完成对第一显示线DL1上的所有子像素B11和R12的扫描的情况下,扫描操作的执行是从第一显示线DL1依次通过第二显示线DL2、第三显示线DL3、第四显示线DL4然后返回到第一显示线DL1。
注意的是,重排序电路121的重排序操作不应受限于前述内容。依照设计需求,在另一些实施例中,经重排序数据串DS2的输出序列可以具有聚集在一起的不同数量的同色子像素。
图6是依照本发明的另一实施例说明图3所示显示面板10的信号时序示意图。图6所示VCOM表示显示面板10的共同电压。在又一些实施例中,数据线S2所对应的经重排序数据串DS2的输出顺序(子像素顺序)可以是“B11、B31、B51、B71、B21、B41、B61、B81、R12、R32、R52、R72、R22、R42、R62、R82、…”。这意味着与图5相比,更多具有相同颜色的子像素(八个)聚集在一起。亦即,栅极驱动电路130的扫描顺序为“GL1、GL5、GL9、GL13、GL3、GL7、GL11、GL15、GL2、GL6、GL10、GL14、GL4、GL8、GL12、GL16、…”。换句话说,可以顺序地扫描具有第一相同颜色(例如蓝色)的第一组子像素和具有第二相同颜色(例如红色)的第二组子像素。第一组子像素包括依次扫描的B11、B31、B51、B71、B21、B41、B61与B81,第二组子像素包括在扫描第一组子像素后依次扫描的R12、R32、R52、R72、R22、R42、R62与R82。第一组子像素包括按时间顺序依次扫描的第i条显示线上的第一子像素和第j条显示线上的第二子像素,其中j=i+p1*N,i、j和p1是正整数,以及N=1(对于图3的显示面板而言)。相似地,所述第一组子像素包括依次排列在第i条显示线上的第一子像素和布置在第k条显示线上的第二子像素,其中k=i+p2*N,以及i、k和p2为正整数。
当输入数据串DS1为纯色图(例如纯红色图)时,因为红色子像素的子像素数据已经被聚集在一起,所以数据线S1与S2的子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。
可以将图6中所示的扫描操作称为以“跳越(jumping-across)至少一条显示线”的方式执行。第一组蓝色子像素可以包括按时间顺序依次扫描的布置在第一显示线DL1上的第一子像素B11和布置在第三显示线DL3上的第二子像素B31。显示线DL3不是与显示线DL1相邻的显示线DL2。跳转的显示线(即DL2)的数量为(3-1)-1=1条显示线,可以等于N(对于图3的显示面板而言N=1)减去1的整数倍(表示为正整数“p1”)。换句话说,所跳过的显示线数=p1*N-1(即本例为1=2*1-1)。类似地,可以执行更多的“跳越至少一条显示线”。可以通过从显示线DL3上的子像素B31跨过显示线DL4跳到显示线DL5上的子像素B51来执行扫描。可以通过从显示线DL5上的子像素B51跨过显示线DL6跳到显示线DL7上的子像素B71来执行扫描。可以通过从显示线DL7上的子像素B71跨过显示线DL6、DL5、DL4和DL3跳到显示线DL2上的子像素B21来执行扫描。可以通过从显示线DL2上的子像素B21跨过显示线DL3跳到显示线DL4上的子像素B41来执行扫描。可以通过从显示线DL4上的子像素B41跨过显示线DL5跳到显示线DL6上的子像素B61来执行扫描。可以通过从显示线DL6上的子像素B61跨过显示线DL7跳到显示线DL8上的子像素B81来执行扫描。
类似地,在第一组蓝色子像素B11、B31、B51、B71、B41、B61和B81以“跳越至少一条显示线”的方式扫描之后,第二组红色子像素R12、B32、R52、R72、R42、R62和R82可以以“跳越至少一条显示线”的方式进行扫描。例如,布置在第一显示线DL1上的第一子像素R12和布置在第三显示线DL3上的第二子像素B32可以按时间顺序被顺序扫描。跳转的显示线(即DL2)的数量为(3-1)-1=1条显示线,可以等于N(对于图3的显示面板而言N=1)减去1的整数倍(表示为正整数“p2”)。换句话说,所跳过的显示线的数量=p2*N(即本例为1=2*1-1)。
注意,图6中所示的扫描操作也可以被称为以“来回(forth-and-back)的方式”执行,而毋须先完成对连接目标数据线S2并布置在同一条显示线上(例如DL1)的所有子像素B11和R12的扫描。具有第一颜色(例如蓝色)的第一组子像素可以包括第一子像素B11和至少一个第二子像素B31、B51、B71、B21、B41、B61和B81,以及具有第二颜色(例如红色)的第二组子像素可以包括按时间顺序扫描的第三子像素R12。第一子像素B11布置在第一显示线DL1上,至少一个第二子像素B31、B51、B71、B21、B41、B61和B81布置在除了第一显示线DL1之外的至少一条显示线DL3、DL5、DL7、DL2、DL4、DL6与DL8上,以及第三子像素R12布置在第一显示线DL1上。换句话说,在没有完成对第一显示线DL1上的所有子像素B11和R12的扫描的情况下,扫描操作的执行是从第一显示线DL1依次通过显示线DL3、DL5、DL7、DL2、DL4、DL6和DL8,然后返回到第一显示线DL1。
图7是依照本发明的另一实施例说明图1所示显示面板10的布局示意图。在图7所示实施例中,显示面板10可以是双栅显示面板。显示面板10可以包括多个数据线(例如S1~S4)、多个扫描线(例如GL1~GL16)与耦接至这些数据线与这些扫描线的多个子像素。源极驱动电路122可以输出子像素电压串Vd至显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10还包括红色子像素(例如R11~R12、R21~R22、R31~R32、R41~R42、R51~R52、R61~R62、R71~R72与R81~R82)、绿色子像素(例如G11~G12、G21~G22、G31~G32、G41~G42、G51~G52、G61~G62、G71~G72与G81~G82)与蓝色子像素(例如B11~B12、B21~B22、B31~B32、B41~B42、B51~B52、B61~B62、B71~B72与B81~B82)。这些数据线中的目标数据线可以连接到不同颜色的子像素。另外,这些子像素可以沿着扫描线的延伸方向布置为多条显示线(例如DL1~DL8)。布置在同一显示线上并连接到目标数据线的子像素可以具有不同的颜色。连接到数据线S1~S4的目标数据线的子像素可以每N条显示线具有相同的颜色,其中N是正整数。在本实施例中,N可以是2。图7所示的每个黑色实心方块表示开关TFT。
更具体地,红色子像素R11、绿色子像素G11、蓝色子像素B11、红色子像素R12、绿色子像素G12和蓝色子像素B12布置在显示线(显示列)DL1上。红色子像素R21、绿色子像素G21、蓝色子像素B21、红色子像素R22、绿色子像素G22和蓝色子像素B22布置在显示线DL2上。红色子像素R31、绿色子像素G31、蓝色子像素B31、红色子像素R32、绿色子像素G32和蓝色子像素B32布置在显示线DL3上。红色子像素R41、绿色子像素G41、蓝色子像素B41、红色子像素R42、绿色子像素G42和蓝色子像素B42布置在显示线DL4上。红色子像素R51、绿色子像素G51、蓝色子像素B51、红色子像素R52、绿色子像素G52和蓝色子像素B52布置在显示线DL5上。红色子像素R61、绿色子像素G61、蓝色子像素B61、红色子像素R62、绿色子像素G62和蓝色子像素B62布置在显示线DL6上。红色子像素R71、绿色子像素G71、蓝色子像素B71、红色子像素R72、绿色子像素G72和蓝色子像素B72布置在显示线DL7上。红色子像素R81、绿色子像素G81、蓝色子像素B81、红色子像素R82、绿色子像素G82和蓝色子像素B82布置在显示线DL8上。图8是依照本发明的一实施例说明图7所示显示面板10的信号时序示意图。图8所示VCOM表示显示面板10的共同电压。在本实施方式中,以下以数据线S2(称为目标数据线)的子像素电压串Vd的输出顺序为例进行说明,其他数据线也可以类似地推导。与数据线S2有关的描述将不再重复。
对于数据线S2,输入数据串DS1的输出顺序可以是“B11、R11、R22、G21、B31、R31、R42、G41、…等”。输入数据串DS1的多个子像素数据以产生经重排序数据串DS2。这可以减少与显示面板10的数据线S2(即目标数据线)相关联的颜色切换次数,从而进一步降低功耗。例如,经重排序数据串DS2的重新排序的子串的输出序列是“B11、B31、R22、R42、R11、R31、G21、G41、B51、…等”。相应地,栅极驱动电路130的扫描顺序为“GL1、GL5、GL3、GL7、GL2、GL6、GL4、GL8、GL9、GL13、GL11、GL15、GL10、GL14、GL12、GL16、…等”。换句话说,具有第一相同颜色(例如蓝色)的第一组子像素和具有第二相同颜色(例如红色)的第二组子像素可以被顺序地扫描。第一组子像素包括顺序扫描的B11和B31,第二组子像素包括在扫描第一组子像素之后顺序扫描的R22、R42、R11和R31。第一组子像素包括按时间顺序依次扫描的第i条显示线上的第一子像素和第j条显示线上的第二子像素,其中j=i+p1*N,i、j和p1是正整数,以及N=2(对于图7的显示面板而言)。类似地,所述第一组子像素包括依次排列在第i条显示线上的第一子像素和布置在第k条显示线上的第二子像素,其中,k=i+p2*N,以及i、k和p2为正整数。
因为与相同颜色的子像素相对应的子像素数据被聚集在一起,所以可以有效地减少子像素电压串Vd的颜色切换次数(即电压转变次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。例如,当输入数据串DS1为纯色图(例如纯红色图)时,因为红色子像素的子像素数据已经被聚集在一起,所以数据线S2的子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。
可以将图8所示的扫描操作称为以“跳越至少一条显示线”的方式进行。第一组蓝色子像素可以包括按时间顺序依次扫描的布置在第一显示线DL1上的第一子像素B11和布置在第三显示线DL3上的第二子像素B31。显示线DL3不是与显示线DL1相邻的显示线DL2。跳转的显示线(即DL2)的数量为(3-1)-1=1条显示线,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p1”)。换句话说,所跳过的显示线数量=p1*N-1(即本例为1=1*2-1)。
类似地,在以“跳越至少一条显示线”的方式扫描第一组蓝色子像素B11和B31之后,第二组红色子像素R22、R42、R11和R31可以以“跳越至少一条显示线”扫描。例如,可以按时间顺序依次扫描布置在第一显示线DL2上的第一子像素R22和布置在第三显示线DL4上的第二子像素B42。跳转的显示线(即DL3)的数量为(4-2)-1=1,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p2”)。换句话说,所跳过的显示线的数目=p2*N-1(即本例为1=1*2-1)。
要注意的是,图8中所示的扫描操作也可以被称为以“来回(forth-and-back)的方式”执行,而毋须先完成对连接目标数据线S2并布置在同一条显示线(例如DL1)上的所有子像素B11和R11的扫描。具有第一颜色(例如蓝色)的第一组子像素可以包括第一子像素B11和至少一个第二子像素B31,以及具有第二颜色(例如红色)的第二组子像素可以包括按时间顺序扫描的子像素R22、R42和第三子像素R11。第一子像素B11布置在第一显示线DL1上,至少一个第二子像素B31布置在除第一显示线DL1之外的至少一条显示线DL3上,子像素R22和R42布置在显示线DL2和DL4上,以及第三子像素R11布置在第一显示线DL1上。换句话说,在没有完成对第一显示线DL1上的所有子像素B11和R11的扫描的情况下,扫描操作的执行是从第一显示线DL1依次通过显示线DL3、DL2和DL4,然后返回到第一显示线DL1。
需注意的是,请参照图1与图7,重排序电路121的重排序操作不应受限于前述内容。依照设计需求,在一些其他实施例中,经重排序数据串DS2的输出序列可以具有聚集在一起的不同数量的相同颜色的子像素。
图9是依照本发明的另一实施例说明图7所示显示面板10的信号时序示意图。图9所示VCOM表示显示面板10的共同电压。在另一些实施例中,重排序电路121的经重排序数据串DS2的输出顺序(子像素顺序)可以是“B11、B31、B51、B71、R22、R42、R62、R82、R11、R31、R51、R71、G21、G41、G61、G81、…等”。这意味着与图8相比,更多具有相同颜色的子像素聚集在一起。亦即,栅极驱动电路130的扫描顺序为“GL1、GL5、GL9、GL13、GL3、GL7、GL11、GL15、GL2、GL6、GL10、GL14、GL4、GL8、GL12、GL16、…等”。换句话说,可以顺序地扫描具有第一相同颜色(例如蓝色)的第一组子像素和具有第二相同颜色(例如红色)的第二组子像素。第一组子像素包括顺序扫描的B11、B31、B51和B71,第二组子像素包括在第一组子像素之后顺序扫描的R22、R42、R62、R82、R11、R31、R51与R71。第一组子像素包括按时间顺序依次扫描的第i条显示线上的第一子像素和第j条显示线上的第二子像素,其中j=i+p1*N,i、j和p1是正整数,以及N=2(对于图7的显示面板而言)。类似地,所述第一组子像素包括依次排列在第i条显示线上的第一子像素和布置在第k条显示线上的第二子像素,其中k=i+p2*N,以及i、k和p2为正整数。
当输入数据串DS1为纯色图(例如纯红色图)时,因为红色子像素的子像素数据已经被聚集在一起,所以数据线S2的子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。
可以将图9中所示的扫描操作称为以“跳越至少一条显示线”的方式执行。第一组蓝色子像素可以包括按时间顺序依次扫描的布置在第一显示线DL1上的第一子像素B11和布置在第三显示线DL3上的第二子像素B31。显示线DL3不是与显示线DL1相邻的显示线DL2。跳转的显示线(即DL2)的数量为(3-1)-1=1条显示线,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p1”)。换句话说,所跳过的显示线数=p1*N-1(即本例为1=1*2-1)。类似地,可以执行更多的“跳越至少一条显示线”。可以从显示线DL3上的子像素B31跨过显示线DL4跳到显示线DL5上的子像素B51来执行扫描。可以从显示线DL5上的子像素B51跨过显示线DL6跳到显示线DL7上的子像素B71来执行扫描。
类似地,在第一组蓝色子像素B11、B31、B51和B71以“跳越至少一条显示线”的方式被扫描之后,第二组红色子像素R22、R42、R62、R82、R11、R31、R51和R71可以以“跳越至少一条显示线”的方式进行扫描。例如,可以按时间顺序依次扫描布置在第一显示线DL2上的第一子像素R22和布置在第三显示线DL4上的第二子像素R42。跳转的显示线(即DL3)的数量为(4-2)-1=1条显示行,可以等于N(对于图7的显示面板而言N=2)的整数倍(表示为正整数“p2”)。换句话说,所跳过的显示线的数量=p2*N(在这种情况下为2=1*2)。
注意,图9中所示的扫描操作也可以被称为以“来回(forth-and-back)的方式”执行,而毋须先完成对连接目标数据线S2并布置在同一条显示线(例如DL1)上的所有子像素B11和R11的扫描。具有第一颜色(例如蓝色)的第一组子像素可包括第一子像素B11和至少一个第二子像素B31、B51和B71,以及具有第二颜色的第二组子像素颜色(例如红色)可以包括按时间顺序扫描的子像素R22、R42、R62和R82以及第三子像素R11。第一子像素B11布置在第一显示线DL1上,至少一个第二子像素B31、B51和B71布置在除第一显示线DL1之外的至少一条显示线DL3、DL5、DL7上,子像素R22、R42、R62和R82布置在DL2、DL4、DL6和DL8上,并且第三子像素R11布置在第一显示线DL1上。换句话说,在未完成对第一显示线DL1上的所有子像素B11和R11的扫描的情况下,从第一显示线DL1依次通过显示线DL3、DL5、DL7、DL2、DL4、DL6和DL8,然后返回到第一条显示线DL1。
图10是依照本发明的又一实施例说明图1所示显示面板10的布局示意图。在图10所示实施例中,显示面板10可以是蜿蜒(zigzag)双栅显示面板。显示面板10可以包括多个数据线(例如S1~S5)、多个扫描线(例如GL1~GL8)与连接至该些数据线与该扫描线的多个子像素。源极驱动电路122可以输出子像素电压串Vd至显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10可以还包括红色子像素(例如R11~R12、R21~R22、R31~R32与R41~R42)、绿色子像素(例如G11~G12、G21~G22、G31~G32与G41~G42)与蓝色子像素(例如B11~B12、B21~B22、B31~B32与B41~B42)。这些数据线中的目标数据线连接到不同颜色的子像素。
另外,这些子像素可以沿着扫描线的延伸方向布置为多条显示线(例如DL1~DL4)。连接到数据线S1~S5的目标数据线的子像素可以每N条显示线具有相同的颜色,其中N是正整数。在本实施例中,N可以是2。图10所示的每个黑色实心方块表示开关TFT。
更具体地,红色子像素R11、绿色子像素G11、蓝色子像素B11、红色子像素R12、绿色子像素G12和蓝色子像素B12布置在显示线(显示列)DL1上。红色子像素R21、绿色子像素G21、蓝色子像素B21、红色子像素R22、绿色子像素G22和蓝色子像素B22布置在显示线DL2上。红色子像素R31、绿色子像素G31、蓝色子像素B31、红色子像素R32、绿色子像素G32和蓝色子像素B32布置在显示线DL3上。红色子像素R41、绿色子像素G41、蓝色子像素B41、红色子像素R42、绿色子像素G42和蓝色子像素B42布置在显示线DL4上。
图11是依照本发明的一实施例说明图10所示显示面板10的信号时序示意图。图11所示VCOM表示显示面板10的共同电压。以下说明内容将以数据线S2(参照为目标数据线)的子像素电压串Vd的输出顺序(子像素顺序)为例。其他数据线可以参照数据线S2的相关说明来类推,故不予赘述。
在本实施例中,对于数据线S2而言,输入数据串DS1的输出顺序(子像素顺序)为“R12、B11、R21、G21、R32、B31、R41、G41、…”。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重排序,而产生经重排序数据串DS2,以减少显示面板10的数据线S2(目标数据线)的颜色切换次数。举例来说,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)为“R12、R32、R21、R41、B11、B31、G21、G41、…”。亦即,栅极驱动电路130的扫描顺序为“GL1、GL5、GL3、GL7、GL2、GL6、GL4、GL8、…等”。换句话说,可以顺序地扫描具有第一相同颜色(例如红色)的第一组子像素和具有第二相同颜色(例如蓝色)的第二组子像素。第一组子像素包括顺序扫描的R12、R32、R21和R41,第二组子像素包括在扫描第一组子像素之后顺序扫描的B11和B31。第一组子像素包括按时间顺序依次扫描的第i条显示线上的第一子像素和第j条显示线上的第二子像素,其中j=i+p1*N,i、j和p1是正整数,以及N=2(对于图10的显示面板而言)。类似地,第一组子像素包括按时间顺序依次扫描布置在第i条显示线上的第一子像素以及布置在第k条显示线上的第二子像素,其中k=i+p2*N,以及i、k和p2为正整数。
因为相同色子像素的子像素数据已经被聚集在一起,所以子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。颜色切换次数的降低意味着源极驱动电路122的功耗可以被有效降低。例如,当输入数据串DS1为纯色图(例如纯红色图)时,因为红色子像素的子像素数据已经被聚集在一起,所以数据线S2的子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。
可以将图11所示的扫描操作称为以“跳越至少一条显示线”的方式进行。第一组红色子像素可以包括按时间顺序依次扫描的布置在第一显示线DL1上的第一子像素R12和布置在第三显示线DL3上的第二子像素R32。显示线DL3不是与显示线DL1相邻的显示线DL2。跳转的显示线(即DL2)的数量为(3-1)-1=1,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p1”)。换句话说,所跳过的显示线的数量=p1*N-1(即本例为1=1*2-1)。然后可以从显示线DL3上的子像素R32到显示线DL2上的子像素B21执行扫描。类似地,可以执行更多的“跳越至少一条显示线”。可以通过从显示线DL2上的子像素B21跨过显示线DL3跳到显示线DL4上的子像素B41来执行扫描。
类似地,在以“跳越至少一条显示线”的方式扫描第一组红色子像素B12、B32、B21和B41之后,第二组蓝色子像素B11和B31可以以“跳越至少一条显示线”扫描。例如,按时间顺序依次扫描布置在第一显示线DL1上的第一子像素B11和布置在第三显示线DL3上的第二子像素B31。跳转的显示线(即DL2)的数量为(3-1)-1=1,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p2”)。换句话说,所跳过的显示线的数目=p2*N-1(即本例为1=1*2-1)。
要注意的是,图11中所示的扫描操作也可以被称为以“来回(forth-and-back)的方式”执行,而毋须先完成对连接目标数据线S2并布置在同一条显示线(例如DL1)上的所有子像素B11和R12的扫描。具有第一颜色(例如红色)的第一组子像素可包括第一子像素R12和至少一个第二子像素R32、R21和R41,以及具有第二颜色(例如蓝色)的第二组子像素可以包括按时间顺序扫描的第三子像素B11。第一子像素R11布置在第一显示线DL1上,至少一个第二子像素R32、R21和R41布置在除第一显示线DL1之外的至少一条显示线DL3、DL2和DL4上,并且第三子像素B11布置在第一显示线DL1上。换句话说,在没有完成对第一显示线DL1上的所有子像素R12和B11的扫描的情况下,从第一显示线DL1开始依次执行通过显示线DL3、DL2、DL4的扫描操作,然后回到第一显示线DL1。
值得注意的是,可以在不同帧中使用相同或不同的输出顺序(子像素顺序)或扫描顺序。根据设计需求,有种种不同的可能实现方式,可以有规律性或部分或完全随机。在一些实施例,连续复数个画面可以在多种不同的顺序中按照一既定顺序轮流变换,且可以每一或多个画面就变换一次。只要任一画面,有调整输出顺序或扫描顺序,均属于本公开之范围。
在多个连续帧中的经重排序数据串(子像素电压串)的子像素顺序相同的情况下,显示面板10可能会出现一些规则的暗线。以图10为例说明这种情况下的解决方案。无论如何,图3、图7和图14所示的显示面板(或其他显示面板)也可以具有相同的情况,并且图10所示的解决方案也可以适用于此。
在图11中连续使用多张“纯红色图”的示例。源极驱动电路122需要足够的时间以将数据线(例如S1至S5)的电压从公共电压VCOM转变为其他电压电压电平。通常,双栅显示面板具有较短的像素充电时间。由于像素充电时间不足,以图11为例,导致来不及将红色子像素R12和R22的电压拉至目标电压,导致红色子像素R12和R22的亮度(灰阶)低于图11中所示的其他红色子像素的亮度(灰阶)。红色子像素R12和R22的“亮度不足”现像也可能发生到其他数据线(或扫描线)的部分红色子像素。在经过多个连续帧之后,由于经重排序数据串(子像素电压串)的子像素顺序相同,因此固定了出现“亮度不足”的红色子像素的位置,例如在显示面板10上出现一些规则的暗线。
上述范例使用“纯红色图”进行说明。无论如何,其他颜色的图案也可能具有类似的现象。例如,当输入数据串DS1是纯绿色图时(即绿色子像素数据可具有最高的灰阶,而其他子像素数据可具有最低的灰阶),则图11所示绿色子像素G21和G12的亮度(灰阶)低于图11所示的其他绿色子像素的亮度(灰阶)。在经过多个连续帧之后,因为经重排序数据串(子像素电压串)的子像素顺序相同,绿色子像素出现“亮度不足”的位置被固定,从而在显示面板10上出现一些规则的暗线。
在另一范例中,当输入数据串DS1是纯黄色图时(即绿色子像素数据和红色子像素数据可具有最高的灰阶,而蓝色子像素数据可具有最低的灰阶),图11所示的红色子像素R12和R22以及绿色子像素G21的亮度(灰阶)低于其他红色子像素和其他绿色子像素的亮度(灰阶)。在经过多个连续帧之后,由于经重排序数据串(子像素电压串)的子像素顺序相同,因此红色子像素和绿色子像素出现“亮度不足”的位置被固定,使得在显示面板10上出现一些规则的暗线。
为了解决“规则的暗线”现象,重排序电路121可以在不同的帧中使用不同的输出顺序(子像素顺序)。亦即,当前帧(current frame)中的经重排序数据串(子像素电压串)的子像素顺序不同于先前帧(previous frame)中的经重排序数据串(子像素电压串)的子像素顺序。然此方法之应用并不限于解决此问题。
图12是依照本发明的一实施例说明图10所示显示面板10的信号时序示意图。图12所示VCOM表示显示面板10的共同电压。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重排序,而产生经重排序数据串DS2,以减少显示面板10的数据线S2(目标数据线)的颜色切换次数。例如,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)是“R32、R12、R41、R21、B31、B11、G41、G21、…”。亦即,栅极驱动电路130的扫描顺序可以是“GL5、GL1、GL7、GL3、GL6、GL2、GL8、GL4、…等”。因为对应于相同颜色的子像素的子像素数据被聚集在一起,所以可以有效地减少颜色切换次数(即电压转态次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。
重排序电路121可以在不同帧中使用不同的输出顺序(子像素顺序)。有种种不同的可能实现方式。例如,重排序电路121可以在第n-1帧(前一帧)中使用图11所示的扫描顺序(子像素顺序),并且在第n帧(当前帧)中可以使用图12所示的扫描顺序(子像素顺序)。以此类推,重排序电路121可以在第n+1帧(下一帧)中使用图11所示的扫描顺序(子像素顺序),并且在第n+2帧中可以使用图12中所示的扫描顺序(子像素顺序)。即,不同帧之间的子像素顺序的变化是规则的。
对于双栅显示面板,重排序电路121可以改变不同帧中扫描线的扫描顺序。因此,当前帧中充电不足的像素的位置可以不同于先前帧中充电不足的像素的位置。通过改变电荷不足的像素的位置,亦即使用空间和时间平均技术(spatial and temporal averagingtechnique),“规则暗线”的现象可以被有效地解决。“改变扫描顺序(子像素顺序)”不仅可以改善“规则的暗线”现象,而且可以同时保持“节省功耗”的优势。
“改变扫描顺序(子像素顺序)”的实现方式不限于上述说明内容。可以根据视觉效果来确定“改变扫描顺序(子像素顺序)”的实施方式。不同帧之间的子像素顺序的变化可以是规则的,并且子像素顺序的变化的周期可以是多个帧。例如,在其他实施例中,重排序电路121可以在第n-1帧(前一帧)中使用图12所示的扫描顺序(子像素顺序),在第n帧(当前帧)和第n+1帧(下一个帧)中使用图11所示扫描顺序(子像素顺序),并在第n+2帧和第n+3帧中使用图12所示的扫描顺序(子像素顺序),而其余帧以此类推。
图13是依照本发明的再一实施例说明图10所示显示面板10的信号时序示意图。图13所示VCOM表示显示面板10的共同电压。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重新排序,而产生经重排序数据串DS2,从而减小显示面板10的数据线S2(目标数据线)的颜色切换次数。例如,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)是“R41、R21、R32、R12、G41、G21、B31、B11、…”。即,栅极驱动电路130的扫描顺序可以是“GL7、GL3、GL5、GL1、GL8、GL4、GL6、GL2、…”。因为对应于相同颜色子像素的子像素数据被聚集在一起,所以可以有效地减少颜色切换次数(即电压转态次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。
重排序电路121可以在不同帧中使用不同的输出顺序(子像素顺序)。例如,在一些实施例中,重排序电路121可以在第n-1帧(前一帧)中使用图11所示的扫描顺序(子像素顺序),并在第n帧(当前帧)中使用图13所示扫描顺序(子像素顺序)。以此类推,重排序电路121可以在第n+1帧中使用图11所示的扫描顺序(子像素顺序),而在第n+2帧中使用图13所示的扫描顺序(子像素顺序)。
可以根据视觉效果来确定“改变扫描顺序(子像素顺序)”的实现方式。例如,在一些其他实施例中,重排序电路121可以在第n帧和第n+1帧中使用图11所示的扫描顺序(子像素顺序),并在第n+2帧和第n+3帧中使用图13所示扫描顺序(子像素顺序)。其余帧以此类推。
在另一些实施例中,重排序电路121可以在第n-1帧(前一帧)中使用图11所示的扫描顺序(子像素顺序),在第n帧(当前帧)中使用图12所示的扫描顺序(子像素顺序),并在第n+1帧(下一帧)中使用图13所示的扫描顺序(子像素顺序)。以此类推,重排序电路121可以在第n+2帧中使用图11所示的扫描顺序(子像素顺序),在第n+3帧中使用图12所示的扫描顺序(子像素顺序),以及在第n+4帧中使用图13所示的扫描顺序(子像素顺序)。
在其他实施例中,重排序电路121可以在第n帧和第n+1帧中使用图11所示的扫描顺序(子像素顺序),在第n+2帧和第n+3帧中使用图12所示的扫描顺序(子像素顺序),并且在第n+4帧和第n+5帧中使用图13所示的扫描顺序(子像素顺序)。其余帧以此类推。
表1:适用于图10的扫描顺序。
扫描顺序
A1 GL1→GL5→GL3→GL7→GL2→GL6→GL4→GL8
B1 GL5→GL1→GL7→GL3→GL6→GL2→GL8→GL4
C1 GL7→GL3→GL5→GL1→GL8→GL4→GL6→GL2
D1 GL1→GL5→GL7→GL3→GL2→GL6→GL8→GL4
E1 GL5→GL1→GL3→GL7→GL6→GL2→GL4→GL8
F1 GL3→GL7→GL5→GL1→GL4→GL8→GL6→GL2
G1 GL3→GL7→GL1→GL5→GL4→GL8→GL2→GL6
H1 GL7→GL3→GL1→GL5→GL8→GL4→GL2→GL6
I1 GL1→GL5→GL4→GL8→GL3→GL7→GL2→GL6
J1 GL5→GL1→GL8→GL4→GL6→GL2→GL7→GL3
表1是具有适用于图10中所示的显示面板10的各种扫描顺序(子像素顺序)的范例。重排序电路121可以从表1中选择一个扫描顺序(子像素顺序),从而根据所选择的扫描顺序(子像素顺序)对输入数据串DS1进行重排序。例如,重排序电路121可以在第n帧中使用表1的扫描顺序A1,在第n+1帧中使用表1的扫描顺序B1,在第n+2帧中使用表1的扫描顺序C1,并在第n+3帧中使用表1中的扫描顺序D1。其余帧依此类推。
在其他实施例中,不同帧之间的子像素顺序的变化是不规则的。例如,重排序电路121可以从表1中随机地(实际上是以伪随机(pseudo random)方式)选择一个扫描顺序(子像素顺序),从而根据选择的扫描顺序(子像素顺序)对输入数据串DS1进行重新排序。
图14是依照本发明的再一实施例说明图1所示显示面板10的布局示意图。在图14所示实施例中,显示面板10可以是蜿蜒(zigzag)双栅显示面板。显示面板10包括多个数据线(例如S1~S3)、多个扫描线(例如GL1~GL8)与耦接至这些数据线与这些扫描线的多个子像素。源极驱动电路122可以输出子像素电压串Vd至显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10的这些子像素还包括红色子像素(例如R11~R12、R21~R22、R31~R32与R41~R42)、绿色子像素(例如G11~G12、G21~G22、G31~G32与G41~G42)与蓝色子像素(例如B11~B12、B21~B22、B31~B32与B41~B42)。这些数据线中的目标数据线连接到不同颜色的子像素。
另外,这些子像素可以沿着扫描线的延伸方向布置为多条显示线(例如DL1~DL4)。连接到数据线S1~S3的目标数据线的子像素可以每N条显示线具有相同的颜色,其中N是正整数。在本实施例中,N可以是2。图14中所示的每个黑色实心方块表示开关TFT。
更具体地,红色子像素R11、绿色子像素G11、蓝色子像素B11、红色子像素R12、绿色子像素G12和蓝色子像素B12布置在显示线(显示列)DL1上。红色子像素R21、绿色子像素G21、蓝色子像素B21、红色子像素R22、绿色子像素G22和蓝色子像素B22布置在显示线DL2上。红色子像素R31、绿色子像素G31、蓝色子像素B31、红色子像素R32、绿色子像素G32和蓝色子像素B32布置在显示线DL3上。红色子像素R41、绿色子像素G41、蓝色子像素B41、红色子像素R42、绿色子像素G42和蓝色子像素B42布置在显示线DL4上。
图15是依照本发明的一实施例说明图14所示显示面板10的信号时序示意图。图15所示VCOM表示显示面板10的共同电压。以下说明内容将以数据线S2(参照为目标数据线)的子像素电压串Vd的输出顺序(子像素顺序)为例。其他数据线可以参照数据线S2的相关说明来类推,故不予赘述。
对于数据线S2而言,输入数据串DS1的输出顺序(子像素顺序)为“R12、B11、G22、R22、R32、B31、G42、R42、…”。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重排序,而产生经重排序数据串DS2,以减少显示面板10的数据线S2(目标数据线)的颜色切换次数。举例来说,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)为“R12、R32、G22、G42、B11、B31、R22、R42、…”。亦即,栅极驱动电路130的扫描顺序为“GL1、GL5、GL3、GL7、GL2、GL6、GL4、GL8、…等”。换句话说,可以顺序地扫描具有第一相同颜色(例如红色)的第一组子像素和具有第二相同颜色(例如蓝色)的第二组子像素。第一组子像素包括顺序扫描的R12和R32,第二组子像素包括在扫描第一组子像素之后顺序扫描的G22和G42。第一组子像素包括按时间顺序依次扫描的第i条显示线上的第一子像素和第j条显示线上的第二子像素,其中j=i+p1*N,i、j和p1是正整数,以及N=2(对于图12的显示面板而言)其中对于图14的显示面板,i,j和p1是正整数,并且N=2。类似地,第一组子像素包括布置在第i条显示线上的第一子像素和在时间上顺序扫描的布置在第k个显示线上的第二子像素,其中k=i+p2*N,以及i、k和p2是正整数。
因为相同色子像素的子像素数据已经被聚集在一起,所以子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。颜色切换次数的降低意味着源极驱动电路122的功耗可以被有效降低。例如,当输入数据串DS1为纯色图(例如纯红色图)时,因为红色子像素的子像素数据已经被聚集在一起,所以数据线S2的子像素电压串Vd的颜色切换次数(电压转态次数)可以被有效降低。
图15中所示的扫描操作可以被称为以“跳越至少一条显示线”的方式执行。第一组红色子像素可以包括按时间顺序依次扫描的布置在第一显示线DL1上的第一子像素R12和布置在第三显示线DL3上的第二子像素R32。显示线DL3不是与显示线DL1相邻的显示线DL2。跳转的显示线(即DL2)的数量为(3-1)-1=1,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p1”)。换句话说,所跳过的显示线的数量=p1*N-1(在这种情况下为1=1*2-1)。
类似地,在以“跳越至少一条显示线”的方式扫描第一组红色子像素R12和R32之后,可以以“跳越至少一条显示线”扫描第二组绿色子像素G22与G42。例如,按时间顺序依次扫描,第一子像素G22布置在第二显示线DL2上,第二子像素G42布置在第三显示线DL4上。跳转的显示线(即DL3)的数量为(4-2)-1=1,可以等于N(对于图7的显示面板而言N=2)减去1的整数倍(表示为正整数“p2”)。换句话说,所跳过的显示线的数目=p2*N-1(在这种情况下为1=1*2-1)。
要注意的是,图15中所示的扫描操作也可以被称为以“来回(forth-and-back)的方式”执行,而毋须先完成对连接目标数据线S2并布置在同一条显示线(例如DL1)上的所有子像素R12和B11的扫描。具有第一颜色(例如红色)的第一组子像素可包括第一子像素R12和至少一个第二子像素R32,以及具有第二颜色(例如绿色)的第二组子像素可以包括子像素G22和G42,并且第三组子像素可以包括按时间顺序扫描的第三子像素B11。第一子像素R12布置在第一显示线DL1上,至少一个第二子像素R32布置在除第一显示线DL1之外的至少一条显示线DL3上,子像素G22和G42布置在显示线GL2和Gl4上,第三子像素B11布置在第一显示线DL1上。换句话说,在尚未完成对第一显示线DL1上的所有子像素R12和B11的扫描的情况下,从第一显示线DL1开始依次执行显示线DL3、DL2、DL4的扫描操作,然后又回到第一显示线DL1。
图16是依照本发明的另一实施例说明图1所示显示面板10的布局示意图。在图16所示的实施例中,显示面板10可以是双栅显示面板。显示面板10包括多个数据线(例如S1~S4)和多个扫描线(例如GL1~GL16)。源极驱动电路122可以将子像素电压串Vd输出到显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10还包括红色子像素(例如R11、R12、R21、R22、R31、R32、R41和R42)、绿色子像素(例如G11、G12、G21、G22、G31、G32、G41和G42)和蓝色子像素(例如B11、B12、B21、B22、B31、B32、B41和B42)。
图17是根据本发明实施例的图16所示的显示面板10的信号时序示意图。图17所示的VCOM代表显示面板10的共同电压。以下以数据线S3的子像素电压串Vd的输出顺序(子像素顺序)为例进行说明,其他数据线可以参考数据线S3的相关说明而类推,故不再赘述。对于数据线S3,输入数据串DS1的输出顺序(子像素顺序)为“G12、B11、B22、R22、G32、B31、B42、R42、…”。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重新排序,以产生经重排序数据串DS2,从而减少显示面板10的数据线S3(目标数据线)相关的颜色切换次数。例如,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)是“G12、G32、B22、B42、B11、B31、R22、R42、…”。栅极驱动电路130的扫描顺序可以是“GL1、GL5、GL3、GL7、GL2、GL6、GL4、GL8、…”。因为对应于相同颜色的子像素的子像素数据被聚集在一起,所以可以有效地减少颜色切换次数(即电压转态次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。
图18是依照本发明的另一实施例说明图16所示显示面板10的信号时序示意图。图18所示的VCOM代表显示面板10的共同电压。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重新排序以产生经重排序数据串DS2,从而减少显示面板10的数据线S1(即,目标数据线)的颜色切换次数。例如,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)为“G32、G12、B42、B22、B31、B11、R42、R22、…”。即,栅极驱动电路130的扫描顺序可以为“GL5、GL1、GL7、GL3、GL6、GL2、GL8、GL4、…”。因为对应于相同颜色子像素的子像素数据被聚集在一起,所以可以有效地减少颜色切换次数(即电压转态次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。
重排序电路121可以在不同帧中使用不同的输出顺序(子像素顺序)。例如,重排序电路121可以在第n-1帧(前一帧)中使用图17所示的扫描顺序(子像素顺序),并且在第n帧(当前帧)中可以使用图18中所示的扫描顺序(子像素顺序)。以此类推,重排序电路121可以在第n+1帧中使用图17所示的扫描顺序(子像素顺序),而在第n+2帧中使用图18所示的扫描顺序(子像素顺序)。
对于双栅显示面板,重排序电路121可以改变不同帧中扫描线的扫描顺序。因此,当前帧中充电不足的像素的位置可以与前一帧中充电不足的像素的位置不同。通过改变电荷不足的像素的位置,亦即使用空间和时间平均技术,可以有效地解决“规则暗线”的现象。“改变扫描顺序(子像素顺序)”不仅可以改善“规则暗线”现象,而且可以同时保持“节省功耗”的优势。
“改变扫描顺序(子像素顺序)”的实现方式不限于上述说明内容。可以根据视觉效果来确定“改变扫描顺序(子像素顺序)”的实施方式。例如,在其他实施例中,重排序电路121可以在第n帧和第n+1帧中使用图17所示的扫描顺序(子像素顺序),并在第n+2帧和第n+3帧中使用图18所示的扫描顺序(子像素顺序)。其余帧以此类推。
表2:适用于图16的扫描顺序。
扫描顺序
A2 GL1→GL5→GL3→GL7→GL2→GL6→GL4→GL8
B2 GL5→GL1→GL7→GL3→GL6→GL2→GL8→GL4
C2 GL1→GL5→GL2→GL6→GL3→GL7→GL4→GL8
D2 GL1→GL5→GL6→GL2→GL3→GL7→GL8→GL4
E2 GL3→GL7→GL1→GL5→GL4→GL8→GL2→GL6
F2 GL7→GL3→GL5→GL1→GL8→GL4→GL6→GL2
G2 GL2→GL6→GL4→GL8→GL1→GL5→GL3→GL7
H2 GL6→GL2→GL8→GL4→GL5→GL1→GL7→GL3
表2是适用于图16所示显示面板10的各种扫描顺序(子像素顺序)的范例。重排序电路121可以从表2中选择一个扫描顺序(子像素顺序),从而根据选择的扫描顺序(子像素顺序)对输入数据串DS1进行重新排序。例如,重排序电路121可以在第n帧中使用表2的扫描顺序A2,在第n+1帧中使用表2的扫描顺序B2,在第n+2帧中使用表2的扫描顺序C2,并在第n+3帧中使用表2中的扫描顺序D2。其余帧依此类推。
图19是依照本发明的更一实施例说明图1所示显示面板10的布局示意图。在图19所示的实施例中,显示面板10可以是双栅显示面板。显示面板10包括多个数据线(例如S1~S4)和多个扫描线(例如GL1~GL16)。源极驱动电路122可以将子像素电压串Vd输出到显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10还包括红色子像素(例如R11、R12、R21、R22、R31、R32、R41和R42)、绿色子像素(例如G11、G12、G21、G22、G31、G32、G41和G42)和蓝色子像素(例如B11、B12、B21、B22、B31、B32、B41和B42)。.
图20是根据本发明实施例的图19所示的显示面板10的信号时序示意图。图20所示的VCOM代表显示面板10的共同电压。下面以数据线S1的子像素电压串Vd的输出顺序(子像素顺序)为例进行说明,其他数据线可以参考数据线S1的相关说明而类推,故不再赘述。对于数据线S1,输入数据串DS1的输出顺序(子像素顺序)为“G11、R11、B21、R21、G31、R31、B41、R41、…”。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重新排序,以产生经重排序数据串DS2,从而减少显示面板10的数据线S1(即目标数据线)相关的颜色切换次数。例如,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)是“G11、G31、B21、B41、R11、R31、R21、R41、…”。栅极驱动电路130的扫描顺序可以是“GL1、GL5、GL3、GL7、GL2、GL6、GL4、GL8、…”。因为与相同颜色子像素相对应的子像素数据被聚集在一起,所以可以有效地减少颜色切换次数(即电压转态次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。
图21是依照本发明的另一实施例说明图19所示显示面板10的信号时序示意图。图21所示的VCOM代表显示面板10的共同电压。为了降低功耗,重排序电路121可以对输入数据串DS1的多个子像素数据进行重新排序以产生经重排序数据串DS2,从而减少显示面板10的数据线S1(即目标数据线)的颜色切换次数。例如,经重排序数据串DS2的经重排序子串的输出顺序(子像素顺序)可以是“G31、G11、B41、B21、R31、R11、R41、R21、…”。即,栅极驱动电路130的扫描顺序可以为“GL5、GL1、GL7、GL3、GL6、GL2、GL8、GL4、…”。因为对应于相同颜色子像素的子像素数据被聚集在一起,所以可以有效地减少颜色切换次数(即电压转态次数)。颜色切换次数的减少表示可以有效地减少源极驱动电路122的功耗。
重排序电路121可以在不同帧中使用不同的输出顺序(子像素顺序)。例如,重排序电路121可以在第n-1帧(前一帧)中使用图20所示的扫描顺序(子像素顺序),并且在第n帧(当前帧)中使用图21所示的扫描顺序(子像素顺序)。以此类推,重排序电路121可以在第n+1帧中使用图20所示的扫描顺序(子像素顺序),并且可以在第n+2帧中使用图21所示的扫描顺序(子像素顺序)。
对于双栅显示面板,重排序电路121可以改变不同帧中扫描线的扫描顺序。因此,当前帧中充电不足的像素的位置可以与前一帧中充电不足的像素的位置不同。通过改变电荷不足的像素的位置,亦即使用空间和时间平均技术,可以有效地解决“规则暗线”的现象。“改变扫描顺序(子像素顺序)”不仅可以改善“规则暗线”现象,而且可以同时保持“节省功耗”的优势。
“改变扫描顺序(子像素顺序)”的实施方式不限于上述的说明内容。可以根据视觉效果来确定“改变扫描顺序(子像素顺序)”的实施方式。例如,在其他实施例中,重排序电路121可以在第n帧和第n+1帧中使用图20所示的扫描顺序(子像素顺序),并在第n+2帧和第n+3帧中使用图21所示的扫描顺序(子像素顺序)。其余帧以此类推。
表3:适用于图19的扫描顺序。
扫描顺序
A3 GL1→GL5→GL3→GL7→GL2→GL6→GL4→GL8
B3 GL5→GL1→GL7→GL3→GL6→GL2→GL8→GL4
C3 GL3→GL7→GL1→GL5→GL4→GL8→GL2→GL6
D3 GL7→GL3→GL5→GL1→GL8→GL4→GL6→GL2
E3 GL2→GL6→GL4→GL8→GL1→GL5→GL3→GL7
F3 GL6→GL2→GL8→GL4→GL5→GL1→GL7→GL3
G3 GL4→GL8→GL2→GL6→GL3→GL7→GL1→GL5
H3 GL8→GL4→GL6→GL2→GL7→GL3→GL5→GL1
表3是适用于图19所示显示面板10的各种扫描顺序(子像素顺序)的范例。重排序电路121可以从表3中依序(或随机)选择一个扫描顺序(子像素顺序),从而根据选择的扫描顺序(子像素顺序)对输入数据串DS1进行重新排序。例如,重排序电路121可以在第n帧中使用表3的扫描顺序A3,在第n+1帧中使用表3的扫描顺序B3,在第n+2帧中使用表3的扫描顺序C3,并在第n+3帧中使用扫描顺序D3。其余帧依此类推。
图22是根据本发明另一实施例说明图1中所示的显示面板10的布局示意图。在图22所示的实施例中,显示面板10可以是非双栅显示面板。显示面板10可以包括多条数据线(例如S1至S4)、多条扫描线(例如GL1至GL9)以及连接到这些数据线和这些扫描线的多个子像素。源极驱动电路122可以输出子像素电压串Vd以驱动显示面板10的这些数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10可以包括红色子像素(例如R11~R14、R21~R24以及R31~R34)、绿色子像素(例如G11~G14、G21~G24以及G31~G34)和蓝色子像素(例如B11~B14、B21~B24和B31~B34)。这些数据线中的目标数据线可以连接到不同颜色的子像素。另外,这些子像素可以沿着扫描线GL1~GL9的延伸方向布置为多条显示线(例如DL1-DL3)。布置在同一显示线上的子像素可以具有相同的颜色。连接到数据线S1~S4的目标数据线的子像素可以每N条显示线具有相同的颜色,其中N是正整数。在本实施例中,N可以是3。图22中所示的每个黑色实心方块表示开关TFT。
更具体地,红色子像素R11、红色子像素R12、红色子像素R13、红色子像素R14、绿色子像素G11、绿色子像素G12、绿色子像素G13、绿色子像素G14、蓝色子像素B11、蓝色子像素B12、蓝色子像素B13和蓝色子像素B14布置在显示线DL1上。红色子像素R21、红色子像素R22、红色子像素R23、红色子像素R24、绿色子像素G21、绿色子像素G22、绿色子像素G23、绿色子像素G24、蓝色子像素B21、蓝色子像素B22、蓝色子像素B23和蓝色子像素B24布置在显示线DL2上。红色子像素R31、红色子像素R32、红色子像素R33、红色子像素R34、绿色子像素G31、绿色子像素G32、绿色子像素G33、绿色子像素G34、蓝色子像素B31、蓝色子像素B32、蓝色子像素B33和蓝色子像素B34布置在显示线DL3上。
图23是根据本发明另一实施例说明图22所示的显示面板10的信号时序示意图。在本实施例中,与数据线S1相对应的经重排序数据串DS2的输出序列可以是“R11、R21、R31、G11、G21、G31、B11、B21、B31、…等等”。对应于数据线S2的经重排序数据串DS2可以是“R12、R22、R32、G12、G22、G32、B12、B22、B32、…等”。这意味着具有相同颜色的子像素被聚集在一起。相应地,栅极驱动电路130的扫描顺序为“GL1、GL4、GL7、GL2、GL4、GL6、GL3、GL6、GL9、…等”。当输入数据串DS1为纯色图(例如纯红色图)时,因为与红色子像素相对应的子像素数据被聚集在一起,所以可以有效地减少数据线S1和S2的颜色切换次数(即,电压转变次数)。
图24是根据本发明另一实施例说明图1所示的显示面板10的布局示意图。在图24所示的实施例中,显示面板10可以是非双栅显示面板。显示面板10可以包括多条数据线(例如S1至S4)、多条扫描线(例如GL1至GL9)以及连接到这些数据线和这些扫描线的多个子像素。源极驱动电路122可以输出子像素电压串Vd以驱动显示面板10的数据线。栅极驱动电路130可以扫描(驱动)显示面板10的扫描线。显示面板10可以包括红色子像素(例如R11~R14、R21~R24以及R31~R34)、绿色子像素(例如G11~G14、G21~G24以及G31~G34)和蓝色子像素(例如B11~B14、B21~B24和B31~B34)。这些数据线中的目标数据线可以连接到不同颜色的子像素。另外,这些子像素可以沿着扫描线GL1至GL9的延伸方向布置为多条显示线(例如DL1~DL3)。布置在同一显示线上的子像素可以具有不同的颜色。连接到数据线S1~S4的目标数据线的子像素可以每N条显示线具有相同的颜色,其中N是正整数。在本实施例中,N可以是3。图24中所示的每个黑色实心方块表示开关TFT。
更具体地,红色子像素R11、蓝色子像素B12、绿色子像素G13、红色子像素R14、绿色子像素G11、红色子像素R12、蓝色子像素B13、绿色子像素G14、蓝色子像素B11、绿色子像素G12、红色子像素R13和蓝色子像素B14布置在显示线DL1上。红色子像素R21、蓝色子像素B22、绿色子像素G23、红色子像素R24、绿色子像素G21、红色子像素R22、蓝色子像素B23、绿色子像素G24、蓝色子像素B21、绿色子像素G22、红色子像素R23和蓝色子像素B24布置在显示线DL2上。红色子像素R31、蓝色子像素B32、绿色子像素G33、红色子像素R34、绿色子像素G31、红色子像素R32、蓝色子像素B33、绿色子像素G34、蓝色子像素B31、绿色子像素G32、红色子像素R33和蓝色子像素B34布置在显示线DL3上。
图25是根据本发明另一实施例说明图24所示的显示面板10的信号时序示意图。在本实施例中,与一目标数据线(譬如数据线S1)相对应的经重排序数据串DS2的输出序列可以是“R11、R21、R31、G11、G21、G31、B11、B21、B31、…等等”。对应于数据线S2的经重排序数据串DS2可以是“B12、B22、B32、R12、R22、R32、G12、G22、G32、…等”。这意味着具有相同颜色的子像素被聚集在一起。相应地,栅极驱动电路130的扫描顺序为“GL1、GL4、GL7、GL2、GL4、GL6、GL3、GL6、GL9、…等”。当输入数据串DS1为纯色图(例如纯红色图)时,因为与红色子像素相对应的子像素数据被聚集在一起,所以可以有效地减少数据线S1和S2的颜色切换次数(即,电压转变次数)。
图25中所示的扫描操作也可以被称为以“来回的方式”执行,而毋须先完成对连接目标数据线S1并布置在同一条显示线(例如DL1)上的所有子像素R11、G11、B11的扫描。具有第一颜色(例如红色)的第一组子像素可包括第一子像素R12和至少一个第二子像素R21与R31,以及具有第二颜色(例如绿色)的第二组子像素可以包括子像素G11。第一子像素R11布置在第一显示线DL1上,至少一个第二子像素R21与R31布置在除第一显示线DL1之外的至少一条显示线DL2与DL3上,子像素G11布置在第一显示线GL1上。换句话说,在尚未完成对第一显示线DL1上的所有子像素R11、G11与B11的扫描的情况下,从第一显示线DL1开始依次执行显示线DL2、DL3的扫描操作,然后又回到第一显示线DL1。
图26是依照本发明的另一实施例说明图1所示驱动装置100的电路方块示意图。在图26所示实施例中,图像处理电路110包括接口电路111、信息组件(information element,IE)112与抖动(dither)电路113。依照设计需求,接口电路111可以是行动产业处理器接口(mobile industry processor interface,MIPI)电路或是其他接口电路。抖动电路113可以利用抖动技术仿真成多灰阶的显示效果。在图26所示实施例中,重排序电路121包括重排序电路121a、内存121b与重排序电路121c,而源极驱动电路122包括GAMMA电路122a、后映射(post map)电路122b与移位寄存器122c。
图27是本发明的另一实施例的驱动装置800的电路方块示意图。在图27所示实施例中,驱动装置800可以包括接口电路810、时序控制器(timing controller)820、栅时钟控制器830、重排序控制器840、数据路径控制器850与源极驱动电路860。依照设计需求,接口电路810可以是行动产业处理器接口(MIPI)电路或是其他接口电路。
时序控制器820耦接至接口电路810,以接收像素数据与时序数据。依照所述时序数据,时序控制器820可以输出栅时序信号给栅时钟控制器830。依照所述栅时序信号,栅时钟控制器830可以输出栅时钟GCK给显示面板10的栅极驱动电路(gate driver on array,GOA)。栅时钟控制器830的扫描顺序受控于重排序控制器840。重排序控制器840的重排序操作可以参照图3、图7、图10、图14、图16、图19、图22与图24的相关说明。
数据路径控制器850耦接至接口电路810,以接收像素数据。数据路径控制器850还耦接至时序控制器820,以接收时序信号。数据路径控制器850可以优化色彩,以及配置与数据相对应的GAMMA,以及控制极性。基于重排序控制器840的控制,数据路径控制器850可以对像素数据进行重排序操作。数据路径控制器850的所述重排序操作可以参照图3、图7、图10、图14、图16、图19、图22与图24的相关说明。源极驱动电路860耦接至数据路径控制器850,以接收经重排序数据串。源极驱动电路860可以将经重排序数据串转换为子像素电压串Vd。源极驱动电路860可以输出子像素电压串Vd至显示面板10的数据线。
依照不同的设计需求,上述图像处理电路110以及(或是)重排序电路121的方块的实现方式可以是硬件(hardware)、固件(firmware)、软件(software,即程序)或是前述三者中的多者的组合形式。
以硬件形式而言,上述图像处理电路110以及(或是)重排序电路121的方块可以实现于集成电路(integrated circuit)上的逻辑电路。上述图像处理电路110以及(或是)重排序电路121的相关功能可以利用硬件描述语言(hardware description languages,例如Verilog HDL或VHDL)或其他合适的编程语言来实现为硬件。举例来说,上述图像处理电路110以及(或是)重排序电路121的相关功能可以被实现于一或多个控制器、微控制器、微处理器、专用集成电路(Application-specific integrated circuit,ASIC)、数字信号处理器(digital signal processor,DSP)、现场可编程逻辑门阵列(Field Programmable GateArray,FPGA)及/或其他处理单元中的各种逻辑区块、模块和电路。
以软件形式及/或固件形式而言,上述图像处理电路110以及(或是)重排序电路121的相关功能可以被实现为编程码(programming codes)。例如,利用一般的编程语言(programming languages,例如C、C++或汇编语言)或其他合适的编程语言来实现上述图像处理电路110以及(或是)重排序电路121。所述编程码可以被记录/存放在记录媒体中,所述记录媒体中例如包括只读存储器(Read Only Memory,ROM)、存储装置及/或随机存取内存(Random Access Memory,RAM)。计算机、中央处理器(Central Processing Unit,CPU)、控制器、微控制器或微处理器可以从所述记录媒体中读取并执行所述编程码,从而达成相关功能。作为所述记录媒体,可使用“非临时的计算机可读取媒体(non-transitory computerreadable medium)”,例如可使用带(tape)、碟(disk)、卡(card)、半导体内存、可程序设计的逻辑电路等。而且,所述程序也可经由任意传输媒体(通信网络或广播电波等)而提供给所述计算机(或CPU)。所述通信网络例如是互联网(Internet)、有线通信(wiredcommunication)、无线通信(wireless communication)或其它通信介质。
综上所述,本发明诸实施例所述驱动装置100可以对输入数据串DS1进行重排序而产生经重排序数据串DS2。举例来说,显示面板10的扫描线的扫描顺序可以被改变以跳越至少一条显示线。因此,可以减少与显示面板的目标数据线相关联的颜色切换次数。颜色切换次数的减少还可以减少源极驱动电路的功耗。
除了省电之外,驱动装置100对于某些画面也可以改善视效问题。举例来说,当源极驱动电路122变换子像素电压串Vd的电压电平时,子像素电压串Vd的转态会对显示面板10的共同电压(一般称为VCOM)有耦合(couple)效应。当显示面板10的VCOM电平受到影响时,会连带影响到旁边的子像素的液晶夹压,此时会导致视效上问题。基于驱动装置100的驱动电路120与栅极驱动电路130所进行的所述重排序操作,显示面板10的目标数据线的颜色切换次数(电压转态次数)可以被有效减少。因为电压转态次数可以被减少,所以VCOM受到影响的程度较小,视效问题可以被有效改善。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (60)

1.一种驱动装置,其特征在于,所述驱动装置包括:
重排序电路,被配置为对输入数据串进行重排序而产生经重排序数据串,其中该输入数据串包括用于显示面板的目标数据线的子像素数据串,该子像素数据串包括分别对应于不同扫描线的多个原始子串,该些原始子串中的第一原始子串的第一子像素数据的颜色相同于该些原始子串中的第二原始子串的第二子像素数据的颜色,该第一原始子串对应于第一扫描线,该第二原始子串对应于不同于该第一扫描线的第二扫描线,该重排序电路将相同颜色的在该第一原始子串中该第一子像素数据与在该第二原始子串中该第二子像素数据聚集至该经重排序数据串的经重排序子串中,以及当前帧中的该经重排序数据串的子像素顺序不同于先前帧中的该经重排序数据串的子像素顺序;以及
源极驱动电路,耦接至该重排序电路以接收该经重排序数据串,被配置为将该经重排序子串转换为一子像素电压串,以及依据该子像素电压串驱动该显示面板的该目标数据线,
其中在多个帧的每一个中该经重排序数据串的该子像素顺序是根据用于扫描多个扫描线的选定扫描顺序来确定的,
对于该目标数据线,该选定扫描顺序导致连接到该目标数据线且属于显示线的子像素由基于该选定扫描顺序被扫描的第一扫描线控制,连接到该目标数据线且属于另一条显示线的另一个子像素由基于该选定扫描顺序在该第一扫描线之后紧接着被扫描的第二扫描线控制,并且该选定扫描顺序还导致在显示所述多个帧中的第一帧时充电不足且连接到该目标数据线的第一充电不足子像素和在显示所述多个帧中与该第一帧相邻的第二帧时充电不足且连接到该目标数据线的第二充电不足子像素位于不同的显示线。
2.根据权利要求1所述的驱动装置,其特征在于,所述第一子像素数据在该第一原始子串中的位置相同于该第二子像素数据在该第二原始子串中的位置。
3.根据权利要求1所述的驱动装置,其特征在于,所述重排序电路更将在该第一原始子串中的第三子像素数据与在该第二原始子串中的第四子像素数据聚集至该经重排序数据串的该经重排序子串中,该第一子像素数据在该第一原始子串中的位置相同于该第二子像素数据在该第二原始子串中的位置,以及该第三子像素数据在该第一原始子串中的位置相同于该第四子像素数据在该第二原始子串中的位置。
4.根据权利要求1所述的驱动装置,其特征在于,所述驱动装置更包括:
图像处理电路,耦接至该重排序电路以提供该输入数据串。
5.根据权利要求4所述的驱动装置,其特征在于,所述图像处理电路与该重排序电路被配置在时序控制器中,而该源极驱动电路被配置在源极驱动器中。
6.根据权利要求4所述的驱动装置,其特征在于,所述图像处理电路被配置在时序控制器中,而该重排序电路与该源极驱动电路被配置在源极驱动器中。
7.根据权利要求1所述的驱动装置,其特征在于,所述显示面板是双栅显示面板。
8.根据权利要求7所述的驱动装置,其特征在于,所述显示面板是Zigzag显示面板。
9.根据权利要求7所述的驱动装置,其特征在于,所述显示面板是非Zigzag显示面板。
10.根据权利要求1所述的驱动装置,其特征在于,所述显示面板是非双栅显示面板。
11.根据权利要求1所述的驱动装置,其特征在于,所述显示面板包括多个数据线、多个扫描线与连接至该些数据线与该些扫描线的多个子像素,该些子像素布置成沿该些扫描线的延伸方向延伸的多条显示线,以及该些数据线中的该目标数据线连接至不同颜色的子像素。
12.根据权利要求11所述的驱动装置,其特征在于,连接该些数据线中的该目标数据线的该些子像素每N条显示线具有相同的颜色,其中N为正整数。
13.根据权利要求1所述的驱动装置,其中在下一帧中的该经重排序数据串的子像素顺序相同于在该先前帧中的该经重排序数据串的该子像素顺序。
14.根据权利要求1所述的驱动装置,其中在下一帧中的该经重排序数据串的子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序以及在该当前帧中的该经重排序数据串的该子像素顺序。
15.根据权利要求1所述的驱动装置,其中在下一帧中的该经重排序数据串的子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序,以及在该下一帧中的该经重排序数据串的该子像素顺序相同于在该当前帧中的该经重排序数据串的该子像素顺序。
16.根据权利要求1所述的驱动装置,其中在不同帧之间的子像素顺序的变化是规则的。
17.根据权利要求16所述的驱动装置,其中该子像素顺序的变化的周期是多个帧。
18.一种驱动装置的操作方法,其特征在于,所述操作方法包括:
对输入数据串进行重排序而产生经重排序数据串,其中该输入数据串包括用于显示面板的目标数据线的子像素数据串,该子像素数据串包括分别对应于不同扫描线的多个原始子串,在该些原始子串的第一原始子串中的第一子像素数据的颜色相同于在该些原始子串的第二原始子串中的第二子像素数据的颜色,该第一原始子串对应于第一扫描线,该第二原始子串对应于不同于该第一扫描线的第二扫描线;
将相同颜色的在该第一原始子串中该第一子像素数据与在该第二原始子串中该第二子像素数据聚集至该经重排序数据串的一经重排序子串中,其中一当前帧中的该经重排序数据串的一子像素顺序不同于一先前帧中的该经重排序数据串的一子像素顺序;
将该经重排序子串转换为子像素电压串;以及
依据该子像素电压串驱动该显示面板的该目标数据线,
其中在多个帧的每一个中该经重排序数据串的该子像素顺序是根据用于扫描多个扫描线的选定扫描顺序来确定的,
对于该目标数据线,该选定扫描顺序导致连接到该目标数据线且属于显示线的子像素由基于该选定扫描顺序被扫描的第一扫描线控制,连接到该目标数据线且属于另一条显示线的另一个子像素由基于该选定扫描顺序在该第一扫描线之后紧接着被扫描的第二扫描线控制,并且该选定扫描顺序还导致在显示所述多个帧中的第一帧时充电不足且连接到该目标数据线的第一充电不足子像素和在显示所述多个帧中与该第一帧相邻的第二帧时充电不足且连接到该目标数据线的第二充电不足子像素位于不同的显示线。
19.根据权利要求18所述的操作方法,其特征在于,所述第一子像素数据在该第一原始子串中的位置相同于该第二子像素数据在该第二原始子串中的位置。
20.根据权利要求18所述的操作方法,其特征在于,所述操作方法更包括:
将在该第一原始子串中的一第三子像素数据与在该第二原始子串中的一第四子像素数据聚集至该经重排序数据串的该经重排序子串中,其中该第一子像素数据在该第一原始子串中的位置相同于该第二子像素数据在该第二原始子串中的位置,以及该第三子像素数据在该第一原始子串中的位置相同于该第四子像素数据在该第二原始子串中的位置。
21.根据权利要求18所述的操作方法,其特征在于,所述操作方法更包括:
由图像处理电路提供该输入数据串。
22.根据权利要求18所述的操作方法,其特征在于,所述显示面板是双栅显示面板。
23.根据权利要求22所述的操作方法,其特征在于,所述显示面板是Zigzag显示面板。
24.根据权利要求22所述的操作方法,其特征在于,所述显示面板是非Zigzag显示面板。
25.根据权利要求18所述的操作方法,其特征在于,所述显示面板是非双栅显示面板。
26.根据权利要求18所述的操作方法,其特征在于,所述显示面板包括多个数据线、多个扫描线与连接至该些数据线与该些扫描线的多个子像素,以及该些子像素布置成沿该些扫描线的延伸方向延伸的多条显示线,以及该些数据线中的该目标数据线连接至不同颜色的子像素。
27.根据权利要求26所述的操作方法,其特征在于,连接该些数据线中的该目标数据线的该些子像素每N条显示线具有相同的颜色,其中N为正整数。
28.根据权利要求18所述的操作方法,其中在一下一帧中的该经重排序数据串的一子像素顺序相同于在该先前帧中的该经重排序数据串的该子像素顺序。
29.根据权利要求18所述的操作方法,其中在一下一帧中的该经重排序数据串的一子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序以及在该当前帧中的该经重排序数据串的该子像素顺序。
30.根据权利要求18所述的操作方法,其中在一下一帧中的该经重排序数据串的一子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序,以及在该下一帧中的该经重排序数据串的该子像素顺序相同于在该当前帧中的该经重排序数据串的该子像素顺序。
31.根据权利要求18所述的操作方法,其中在不同帧之间的子像素顺序的变化是规则的。
32.根据权利要求31所述的操作方法,其中该子像素顺序的变化的周期是多个帧。
33.一种驱动装置,被配置为驱动显示面板,其特征在于,所述驱动装置包括:
重排序电路,被配置为对输入数据串的多个子像素数据进行重排序而产生经重排序数据串,以减少目标数据线的颜色切换次数,其中当前帧中的该经重排序数据串的子像素顺序不同于先前帧中的该经重排序数据串的子像素顺序;以及
源极驱动电路,耦接至该重排序电路以接收该经重排序数据串,被配置为根据该经重排序数据串驱动该显示面板的该目标数据线,
其中在多个帧的每一个中该经重排序数据串的该子像素顺序是根据用于扫描多个扫描线的选定扫描顺序来确定的,
对于该目标数据线,该选定扫描顺序导致连接到该目标数据线且属于显示线的子像素由基于该选定扫描顺序被扫描的第一扫描线控制,连接到该目标数据线且属于另一条显示线的另一个子像素由基于该选定扫描顺序在该第一扫描线之后紧接着被扫描的第二扫描线控制,并且该选定扫描顺序还导致在显示所述多个帧中的第一帧时充电不足且连接到该目标数据线的第一充电不足子像素和在显示所述多个帧中与该第一帧相邻的第二帧时充电不足且连接到该目标数据线的第二充电不足子像素位于不同的显示线。
34.根据权利要求33所述的驱动装置,其特征在于,所述输入数据串包括用于该显示面板的该目标数据线的子像素数据串,该子像素数据串包括分别对应于不同扫描线的多个原始子串,并且该重排序电路被配置为对该些原始子串进行重排序,以获取该经重排序数据串。
35.根据权利要求34所述的驱动装置,其特征在于,所述重排序电路被配置为将相同颜色的在该些原始子串的第一原始子串中第一子像素数据与在该些原始子串的第二原始子串中第二子像素数据聚集至该经重排序数据串的经重排序子串中。
36.根据权利要求33所述的驱动装置,其特征在于,所述显示面板是双栅显示面板。
37.根据权利要求36所述的驱动装置,其特征在于,所述显示面板是Zigzag显示面板。
38.根据权利要求36所述的驱动装置,其特征在于,所述显示面板是非Zigzag面板。
39.根据权利要求33所述的驱动装置,其特征在于,所述显示面板是非双栅显示面板。
40.根据权利要求33所述的驱动装置,其特征在于,所述显示面板包括多个数据线、多个扫描线与连接至该些数据线与该些扫描线的多个子像素,该些子像素布置成沿该些扫描线的延伸方向延伸的多条显示线,以及该些数据线中的该目标数据线连接至不同颜色的子像素。
41.根据权利要求40所述的驱动装置,其特征在于,连接该些数据线中的该目标数据线的该些子像素每N条显示线具有相同的颜色,其中N为正整数。
42.根据权利要求33所述的驱动装置,其中在下一帧中的该经重排序数据串的子像素顺序相同于在该先前帧中的该经重排序数据串的该子像素顺序。
43.根据权利要求33所述的驱动装置,其中在下一帧中的该经重排序数据串的子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序以及在该当前帧中的该经重排序数据串的该子像素顺序。
44.根据权利要求33所述的驱动装置,其中在下一帧中的该经重排序数据串的子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序,以及在该下一帧中的该经重排序数据串的该子像素顺序相同于在该当前帧中的该经重排序数据串的该子像素顺序。
45.根据权利要求33所述的驱动装置,其中在不同帧之间的子像素顺序的变化是规则的。
46.根据权利要求45所述的驱动装置,其中该子像素顺序的变化的周期是多个帧。
47.一种驱动装置的操作方法,该驱动装置被配置为驱动显示面板,其特征在于,所述操作方法包括:
对一输入数据串的多个子像素数据进行重排序而产生一经重排序数据串,以减少一目标数据线的一颜色切换次数,其中一当前帧中的该经重排序数据串的一子像素顺序不同于一先前帧中的该经重排序数据串的一子像素顺序;以及
根据该经重排序数据串驱动该显示面板的该目标数据线,
其中在多个帧的每一个中该经重排序数据串的该子像素顺序是根据用于扫描多个扫描线的选定扫描顺序来确定的,
对于该目标数据线,该选定扫描顺序导致连接到该目标数据线且属于显示线的子像素由基于该选定扫描顺序被扫描的第一扫描线控制,连接到该目标数据线且属于另一条显示线的另一个子像素由基于该选定扫描顺序在该第一扫描线之后紧接着被扫描的第二扫描线控制,并且该选定扫描顺序还导致在显示所述多个帧中的第一帧时充电不足且连接到该目标数据线的第一充电不足子像素和在显示所述多个帧中与该第一帧相邻的第二帧时充电不足且连接到该目标数据线的第二充电不足子像素位于不同的显示线。
48.根据权利要求47所述的操作方法,其特征在于,所述输入数据串包括用于该显示面板的该目标数据线的子像素数据串,该子像素数据串包括分别对应于不同扫描线的多个原始子串,并且该操作方法更包括:
对该些原始子串进行重排序,以获取该经重排序数据串。
49.根据权利要求48所述的操作方法,其特征在于,所述操作方法更包括:
将相同颜色的在该些原始子串的第一原始子串中第一子像素数据与在该些原始子串的第二原始子串中第二子像素数据聚集至该经重排序数据串的经重排序子串中。
50.根据权利要求47所述的操作方法,其特征在于,所述显示面板是双栅显示面板。
51.根据权利要求50所述的操作方法,其特征在于,所述显示面板是Zigzag显示面板。
52.根据权利要求50所述的操作方法,其特征在于,所述显示面板是非Zigzag面板。
53.根据权利要求47所述的操作方法,其特征在于,所述显示面板是非双栅显示面板。
54.根据权利要求47所述的操作方法,其特征在于,所述显示面板包括多个数据线、多个扫描线与连接至该些数据线与该些扫描线的多个子像素,该些子像素布置成沿该些扫描线的延伸方向延伸的多条显示线,以及该些数据线中的该目标数据线连接至不同颜色的子像素。
55.根据权利要求54所述的操作方法,其特征在于,连接该些数据线中的该目标数据线的该些子像素每N条显示线具有相同的颜色,其中N为正整数。
56.根据权利要求47所述的操作方法,其中在下一帧中的该经重排序数据串的子像素顺序相同于在该先前帧中的该经重排序数据串的该子像素顺序。
57.根据权利要求47所述的操作方法,其中在下一帧中的该经重排序数据串的子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序以及在该当前帧中的该经重排序数据串的该子像素顺序。
58.根据权利要求47所述的操作方法,其中在下一帧中的该经重排序数据串的子像素顺序不同于在该先前帧中的该经重排序数据串的该子像素顺序,以及在该下一帧中的该经重排序数据串的该子像素顺序相同于在该当前帧中的该经重排序数据串的该子像素顺序。
59.根据权利要求47所述的操作方法,其中在不同帧之间的子像素顺序的变化是规则的。
60.根据权利要求59所述的操作方法,其中该子像素顺序的变化的周期是多个帧。
CN202010078506.XA 2019-01-31 2020-02-03 显示面板的驱动装置及其操作方法 Active CN111508409B (zh)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
US201962799724P 2019-01-31 2019-01-31
US62/799,724 2019-01-31
US201962896592P 2019-09-06 2019-09-06
US62/896,592 2019-09-06
US16/748,781 US10984697B2 (en) 2019-01-31 2020-01-21 Driving apparatus of display panel and operation method thereof
US16/748,781 2020-01-21
US16/748,832 2020-01-22
US16/748,832 US11594200B2 (en) 2019-01-31 2020-01-22 Driving apparatus of display panel and operation method thereof

Publications (2)

Publication Number Publication Date
CN111508409A CN111508409A (zh) 2020-08-07
CN111508409B true CN111508409B (zh) 2023-08-04

Family

ID=71837814

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202010078506.XA Active CN111508409B (zh) 2019-01-31 2020-02-03 显示面板的驱动装置及其操作方法
CN202020151116.6U Active CN212230039U (zh) 2019-01-31 2020-02-03 显示面板的驱动装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202020151116.6U Active CN212230039U (zh) 2019-01-31 2020-02-03 显示面板的驱动装置

Country Status (3)

Country Link
US (1) US11594200B2 (zh)
CN (2) CN111508409B (zh)
TW (2) TWM601445U (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022082735A1 (zh) * 2020-10-23 2022-04-28 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置
KR20230103668A (ko) * 2021-12-31 2023-07-07 엘지디스플레이 주식회사 표시 장치
CN117716411A (zh) * 2022-05-31 2024-03-15 京东方科技集团股份有限公司 显示装置、驱动方法和电子设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107845358A (zh) * 2016-09-20 2018-03-27 联咏科技股份有限公司 显示器驱动设备和显示器驱动方法
CN107886885A (zh) * 2016-09-29 2018-04-06 乐金显示有限公司 显示装置和子像素转换方法

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7102610B2 (en) * 2003-04-21 2006-09-05 National Semiconductor Corporation Display system with frame buffer and power saving sequence
US7307611B2 (en) * 2004-07-10 2007-12-11 Vastview Technology Inc. Driving method for LCD panel
US8648889B2 (en) * 2005-11-30 2014-02-11 Sharp Kabushiki Kaisha Display device and method for driving display member
US20080024408A1 (en) * 2006-07-25 2008-01-31 Tpo Displays Corp. Systems for displaying images and driving method thereof
TW200933576A (en) * 2008-01-16 2009-08-01 Au Optronics Corp Flat display and driving method thereof
KR101480001B1 (ko) * 2008-02-26 2015-01-09 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR101354406B1 (ko) * 2008-05-23 2014-01-22 엘지디스플레이 주식회사 액정표시장치
WO2011007613A1 (ja) * 2009-07-17 2011-01-20 シャープ株式会社 表示装置および表示装置の駆動方法
TWI497477B (zh) * 2010-05-13 2015-08-21 Novatek Microelectronics Corp 驅動模組與驅動方法
US9307248B2 (en) * 2013-03-08 2016-04-05 Mediatek Inc. Image encoding method and apparatus for performing bit-plane scanning coding upon pixel data and related image decoding method and apparatus
CN103531165A (zh) * 2013-09-29 2014-01-22 华映视讯(吴江)有限公司 用以降低液晶显示系统功耗的方法
JP2015191118A (ja) 2014-03-28 2015-11-02 シナプティクス・ディスプレイ・デバイス合同会社 電子機器及び表示ドライバ
US20150310816A1 (en) * 2014-04-28 2015-10-29 Novatek Microelectronics Corp. Source driver and control method thereof and display device
US10147371B2 (en) * 2014-06-27 2018-12-04 Lg Display Co., Ltd. Display device having pixels with shared data lines
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
US9875707B2 (en) * 2015-05-11 2018-01-23 Novatek Microelectronics Corp. Display apparatus and gate driving method thereof
JP6613786B2 (ja) 2015-10-13 2019-12-04 セイコーエプソン株式会社 回路装置、電気光学装置及び電子機器
EP3403256A4 (en) * 2016-01-13 2019-05-22 Shenzhen Yunyinggu Technology Co., Ltd. DISPLAY DEVICE AND ITS PIXEL CIRCUIT
US10593248B2 (en) * 2017-02-07 2020-03-17 Samsung Display Co., Ltd. Method and apparatus for a sink device to receive and process sub-sampled pixel data
US10504463B2 (en) 2017-03-13 2019-12-10 Synaptics Incorporated Display panel with reduced source lines
US20180307108A1 (en) 2017-04-20 2018-10-25 Boe Technology Group Co., Ltd. Liquid crystal display panel, liquid crystal display apparatus and operating method thereof
CN108536772B (zh) * 2018-03-23 2020-08-14 云南师范大学 一种基于多特征融合和扩散过程重排序的图像检索方法
US10984697B2 (en) 2019-01-31 2021-04-20 Novatek Microelectronics Corp. Driving apparatus of display panel and operation method thereof
US11024215B2 (en) 2019-02-22 2021-06-01 Novatek Microelectronics Corp. Display panel having dual-gate structure, control circuit, and display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107845358A (zh) * 2016-09-20 2018-03-27 联咏科技股份有限公司 显示器驱动设备和显示器驱动方法
CN107886885A (zh) * 2016-09-29 2018-04-06 乐金显示有限公司 显示装置和子像素转换方法

Also Published As

Publication number Publication date
US20200251072A1 (en) 2020-08-06
TW202034299A (zh) 2020-09-16
TWM601445U (zh) 2020-09-11
US11594200B2 (en) 2023-02-28
CN111508409A (zh) 2020-08-07
TWI744783B (zh) 2021-11-01
CN212230039U (zh) 2020-12-25

Similar Documents

Publication Publication Date Title
CN113903315B (zh) 显示面板的驱动装置及其操作方法
CN109637414B (zh) 一种显示面板驱动电路及其驱动方法、显示装置
CN111508409B (zh) 显示面板的驱动装置及其操作方法
CN108877641B (zh) 一种显示面板的驱动方法和计算机可读存储介质
CN110136630B (zh) 一种显示面板及其驱动方法、显示装置
CN105825830B (zh) 液晶显示面板的驱动方法
CN111415618B (zh) 显示驱动的方法和显示装置
CN107564453B (zh) 显示面板驱动方法
US11282425B2 (en) Source driving circuit and display panel
CN110010096B (zh) 显示面板、其驱动方法及显示装置
US11328648B2 (en) Display panel and display device
CN113421519B (zh) 驱动电路、驱动方法、显示装置和计算机可读存储介质
CN109767739B (zh) 显示面板、其驱动方法及显示装置
US12008950B1 (en) Display panel and display apparatus
US10621937B2 (en) Liquid crystal display device and method of driving the same
CN115762389A (zh) 显示面板和电子终端
US11335235B2 (en) Display driving method and display driving device
CN113439297B (zh) 显示装置及其驱动方法
CN110992872B (zh) 显示面板、其驱动方法及显示装置
CN111613172A (zh) 栅极驱动电路及其驱动方法、显示基板
CN113781970B (zh) 驱动电路和驱动方法,以及显示装置
KR20070050582A (ko) 액정표시장치 구동방법
KR20100116968A (ko) 평판표시장치 및 그 구동방법
CN116745840A (zh) 显示面板的驱动方法及显示装置
CN112562606A (zh) 一种显示面板及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant