CN111613172A - 栅极驱动电路及其驱动方法、显示基板 - Google Patents
栅极驱动电路及其驱动方法、显示基板 Download PDFInfo
- Publication number
- CN111613172A CN111613172A CN202010596027.7A CN202010596027A CN111613172A CN 111613172 A CN111613172 A CN 111613172A CN 202010596027 A CN202010596027 A CN 202010596027A CN 111613172 A CN111613172 A CN 111613172A
- Authority
- CN
- China
- Prior art keywords
- shift registers
- pixel units
- group
- gate
- row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种栅极驱动电路及其驱动方法、显示基板,属于显示技术领域,其可至少部分解决现有的显示面板由于分辨率高而导致的功耗高的问题。本发明的一种栅极驱动电路,其特征在于,包括:多个级联的移位寄存器,分为第一组移位寄存器和第二组移位寄存器,每级的移位寄存器的输出端对应一条栅线;第一控制单元,用于控制部分第一组移位寄存器的输出端;第二控制单元,用于控制部分第二组移位寄存器的输出端。
Description
技术领域
本发明属于显示技术领域,具体涉及一种栅极驱动电路及其驱动方法、显示基板。
背景技术
随着科技的发展,现有的显示面板可达到较高的分辨率(PPI),对于高分辨率的显示面板而言,每一个像素级别的图案已经不能被人眼识别,而能够被人眼识别的最小的显示图案(如字体、照片等)由多个像素形成。
然而,高分辨率的显示面板具有功耗高的缺点。
发明内容
本发明至少部分解决现有的显示面板由于分辨率高而导致的功耗高的问题,提供一种功耗低的高分辨率的显示面板的栅极驱动电路。
解决本发明技术问题所采用的技术方案是一种栅极驱动电路,包括:
多个级联的移位寄存器,分为第一组移位寄存器和第二组移位寄存器,每级移位寄存器的输出端对应一条栅线;
第一控制单元,用于控制部分所述第一组移位寄存器的输出端;
第二控制单元,用于控制部分所述第二组移位寄存器的输出端。
进一步优选的是,所述第一控制单元包括:多个第一晶体管,所述第一晶体管与所述第一组移位寄存器一一对应,每个所述第一晶体管的栅极连接第一电压端,第一极连接与其对应的移位寄存器输出端,第二极连接与其对应的移位寄存器对应的栅线;所述第二控制单元包括:多个第二晶体管,所述第二晶体管与所述第二组移位寄存器一一对应,每个所述第二晶体管的栅极连接第二电压端,第一极连接与其对应的移位寄存器输出端,第二极连接与其对应的移位寄存器对应的栅线。
进一步优选的是,所述第一组移位寄存器包括第奇数级移位寄存器;所述第二组移位寄存器包括第偶数级移位寄存器。
进一步优选的是,从第二级移位寄存器开始,相邻的两个移位寄存器为一组依次分为多个子组,所述第一组移位寄存器包括第一级移位寄存器以及第偶数个子组中的移位寄存器;所述第二组移位寄存器包括第奇数个子组中的移位寄存器。
进一步优选的是,该栅极驱动电路还包括:第一时钟线,所有所述移位寄存器的时钟端均与第一时钟线连接。
进一步优选的是,该栅极驱动电路还包括:第一时钟线,所述第一组移位寄存器的时钟端与第一时钟线连接;第二时钟线,所述第二组移位寄存器的时钟端与第二时钟线连接。
解决本发明技术问题所采用的技术方案是一种显示基板,包括:
上述的栅极驱动电路;
阵列分布的多个像素单元,所述像素单元与栅线连接。
进一步优选的是,所述栅极驱动电路为上述的栅极驱动电路;每列像素单元连接一条数据线,每列所述像素单元的颜色相同,且每行像素单元中,以第一颜色像素、第二颜色像素、第三颜色像素的顺序依次排列,除第一条栅线和最后一条栅线外,每条栅线对应相邻的两行像素单元,每条栅线连接其对应的像素单元中前一行的第偶数个像素单元以及后一行的第奇数个像素单元,第一条栅线连接第一行像素单元中的第奇数个像素单元,最后一条栅线连接最后一行像素单元中的第偶数个像素单元。
进一步优选的是,所述栅极驱动电路为上述的栅极驱动电路;每条数据线对应连接相邻两列像素单元,每列所述像素单元的颜色相同,且每行像素单元中,以第一颜色像素、第二颜色像素、第三颜色像素的顺序依次排列,相邻两条栅线依次对应一行像素单元,每行像素单元中的第奇数个像素单元连接其对应的两条栅线中的前一条栅线,每行像素单元中的第偶数个像素单元连接其对应的两条栅线中的后一条栅线。
解决本发明技术问题所采用的技术方案是一种栅极驱动电路的驱动方法,基于上述的栅极驱动电路,所述方法包括:
向第一控制单元输入导通信号,向第二控制单元输入关断信号,使得第一组移位寄存器将控制信号输入至其对应的栅线;或者,向第一控制单元输入关断信号,向第二控制单元输入导通信号,使得第二组移位寄存器将控制信号输入至其对应的栅线。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1为本发明的实施例的一种栅极驱动电路的结构示意图;
图2为与图1对应的一种的显示基板的像素单元排布的结构示意图;
图3为本发明的实施例的一种栅极驱动电路的结构示意图;
图4为本发明的实施例的一种栅极驱动电路的结构示意图
图5为与图3或图4对应的一种的显示基板的像素单元排布的结构示意图;
图6为与图3或图4对应的一种的显示基板的像素单元排布的结构示意图;
图7为本发明的实施例的一种栅极驱动电路的控制单元的时序图;
其中,附图标记为:1、第一控制单元;2、第一控制单元;SW、第一电压端;SW’、第二电压端;GOA、移位寄存器;OUTPUT、输出端;INPUT、输入端;RESET、重置端;G1、第一晶体管;G2、第二晶体管;CKL1、第一时钟线;CKL2、第二时钟线;Gate、栅线;Source、数据线。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
在下文中描述了本发明的许多特定的细节,例如部件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
实施例1:
如图1至图7所示,本实施例提供一种栅极驱动电路,包括:
多个级联的移位寄存器GOA,分为第一组移位寄存器GOA和第二组移位寄存器GOA,每级的移位寄存器GOA的输出端OUTPUT对应一条栅线Gate;
第一控制单元1,用于控制部分第一组移位寄存器GOA的输出端OUTPUT;
第二控制单元2,用于控制部分第二组移位寄存器GOA的输出端OUTPUT。
其中,也就是说通过第一控制单元1和第二控制单元2分别控制移位寄存器GOA向对应的栅线Gate输出信号。第一控制单元1和第二控制单元2的控制是相互独立的,即可以是只有第一组移位寄存器GOA输出信号,也可以是只有第二组移位寄存器GOA输出信号,也可以是所有的移位寄存器GOA同时输出信号。
本实施例的栅极驱动电路通过设置控制不同的移位寄存器GOA的输出端OUTPUT,在不需要向所有栅线Gate输入信号的情况下,可以使得只有第一组移位寄存器GOA输出信号或者只有第二组移位寄存器GOA输出信号,从而使得栅极驱动电路在正常工作的前提下,减少能耗。
优选的,第一控制单元1包括:多个第一晶体管G1,第一晶体管G1与第一组移位寄存器GOA一一对应,每个第一晶体管G1的栅极连接第一电压端SW,第一极连接与其对应的移位寄存器GOA输出端OUTPUT,第二极连接与其对应的移位寄存器GOA对应的栅线Gate;第二控制单元2包括:多个第二晶体管G2,第二晶体管G2与第二组移位寄存器GOA一一对应,每个第二晶体管G2的栅极连接第二电压端SW’,第一极连接与其对应的移位寄存器GOA输出端OUTPUT,第二极连接与其对应的移位寄存器GOA对应的栅线Gate。
其中,也就是说第一控制单元1由多个第一晶体管G1组成,且每一个第一晶体管G1对应第一组移位寄存器GOA中的一个移位寄存器GOA,当第一晶体管G1关断时,对应的移位寄存器GOA不能像栅线Gate输出信号,当第一晶体管G1导通时,对应的移位寄存器GOA能够像栅线Gate输出信号,以使该栅线Gate对应的像素单元显示。相应的,第二控制单元2由多个第二晶体管G2组成,且每一个第二晶体管G2对应第二组移位寄存器GOA中的一个移位寄存器GOA,当第二晶体管G2关断时,对应的移位寄存器GOA不能像栅线Gate输出信号,当第二晶体管G2导通时,对应的移位寄存器GOA能够像栅线Gate输出信号,以使该栅线Gate对应的像素单元显示。
进一步优选的,所有晶体管均为N型晶体管(如全部为N型薄膜晶体管);或者,所有晶体管均为P型晶体管(如全部为P型薄膜晶体管)。
优选的,如图1所示,一种方案为:第一组移位寄存器GOA包括第奇数级移位寄存器GOA;第二组移位寄存器GOA包括第偶数级移位寄存器GOA。
其中,在该方案中,也就是说第一组移位寄存器GOA包括第一级移位寄存器GOA1、第三级移位寄存器GOA3、第五级移位寄存器GOA5……;第一组移位寄存器GOA包括第二级移位寄存器GOA2、第四级移位寄存器GOA4、第六级移位寄存器GOA6……。
这样,当只有第一组移位寄存器GOA输出信号或者只有第二组移位寄存器GOA输出信号时,只有一半的栅线Gate能够接收到来自移位寄存器GOA的信号,即对应的显示基板中只有一半的像素单元可以使工作,另一半的像素单元可以使不工作,从而可节约对应的显示基板的50%的功耗,使得该显示基板在显示的过程中大大降低了功耗。
优选的,如图3或者图4所示,另一种方案为:从第二级移位寄存器GOA开始,相邻的两个移位寄存器GOA为一组依次分为多个子组,第一组移位寄存器GOA包括第一级移位寄存器GOA以及第偶数个子组中的移位寄存器GOA;第二组移位寄存器GOA包括第奇数个子组中的移位寄存器GOA。
其中,在该方案中,也就是说第一组移位寄存器GOA包括第一级移位寄存器GOA1、第四级移位寄存器GOA4、第五级移位寄存器GOA5……;第一组移位寄存器GOA包括第二级移位寄存器GOA2、第三级移位寄存器GOA3、第六级移位寄存器GOA6、第七级移位寄存器GOA7……。
这样,当只有第一组移位寄存器GOA输出信号或者只有第二组移位寄存器GOA输出信号时,约只有一半的栅线Gate能够接收到来自移位寄存器GOA的信号,即对应的显示基板中约只有一半的像素单元可以使工作,另外的像素单元可以使不工作,从而可节约对应的显示基板的约50%的功耗,使得该显示基板在显示的过程中大大降低了功耗。
需要说明的是,第一组移位寄存器GOA或者第二组移位寄存器GOA的还可以是由其他适合的方式的移位寄存器GOA组成,不仅限于上述的两种情况。
此外,针对本实施例的时钟线线的分布,有以下两种情况:
优选的,如图3所示,一种情况,本实施例的栅极驱动电路还包括:
第一时钟线CKL1,所有移位寄存器GOA的时钟端均与第一时钟线CKL1连接。
其中,也就是说与所有移位寄存器GOA连接的时钟线是一样的,具体的,第一时钟线CKL1包括第一子时钟线和第二子时钟线,即第一时钟线CKL1可以同时控制所有移位寄存器GOA的时钟端。
优选的,如图4所示,另一种情况,本实施例的栅极驱动电路还包括:
第一时钟线CKL1,第一组移位寄存器GOA的时钟端与第一时钟线CKL1连接;
第二时钟线CKL2,第二组移位寄存器GOA的时钟端与第二时钟线CKL2连接。
其中,也就是说与第一组移位寄存器GOA和第二组移位寄存器GOA连接的时钟线是不同的,即第一时钟线CKL1连接第一组移位寄存器GOA的时钟端,第二时钟线CKL2连接第二组移位寄存器GOA的时钟端。具体的,第一时钟线CKL1包括第一子时钟线和第二子时钟线,第二时钟线CKL2包括第三子时钟线和第四子时钟线。
当第一控制单元1导通、第二控制单元2不导通,可以不向第二时钟线CKL2输入时钟信号,只向第一时钟线CKL1输入时钟信号;当第一控制单元1不导通、第二控制单元2导通,可以不向第一时钟线CKL1输入时钟信号,只向第二时钟线CKL2输入时钟信号,从而进一步减少栅极驱动电路的功耗。
需要说明的是,时钟线的连接方式还可以是由其他适合的方式连接,不仅限于上述的两种情况。
此外,在同一组移位寄存器GOA中,每个移位寄存器GOA的输出端OUTPUT与上一级的重置端RESET连接,每个移位寄存器GOA的输出端OUTPUT与下一级的输入端INPUT连接。所有移位寄存器GOA连接一条第一电压线VSS、连接一条第二电压线STV。
本实施例还提供一种栅极驱动电路的驱动方法,基于上述的栅极驱动电路,方法包括:
向第一控制单元1输入导通信号,向第二控制单元2输入关断信号,使得第一组移位寄存器GOA将控制信号输入至其对应的栅线Gate;或者,向第一控制单元1输入关断信号,向第二控制单元2输入导通信号,使得第二组移位寄存器GOA将控制信号输入至其对应的栅线Gate,如图7所示。
其中,导通信号是指当加载在晶体管栅极上时,可使晶体管导通的信号,而关断信号是指当加载在晶体管栅极上时,可使晶体管关断的信号。
以下以所有晶体管均是N型晶体管为例进行说明,故其中导通信号为高电平信号,关断信号为低电平信号。
也就是说,首先,向第一控制单元1输入导通信号,向第二控制单元2输入关断信号,使得第一组移位寄存器GOA将控制信号输入至其对应的栅线Gate;然后,向第一控制单元1输入关断信号,向第二控制单元2输入导通信号,使得第二组移位寄存器GOA将控制信号输入至其对应的栅线Gate,即第一组移位寄存器GOA和第二组移位寄存器GOA轮流向栅线Gate输出信号。
也可以是,一直向第一控制单元1输入导通信号,向第二控制单元2输入关断信号,使得第一组移位寄存器GOA将控制信号输入至其对应的栅线Gate;或者,一直向第一控制单元1输入关断信号,向第二控制单元2输入导通信号,使得第二组移位寄存器GOA将控制信号输入至其对应的栅线Gate。
实施例2:
如图1至图7所示,本实施例提供一种显示基板,包括:
实施例1中的栅极驱动电路;
阵列分布的多个像素单元,像素单元与栅线Gate连接。
优选的,栅极驱动电路为实施例1中的一种方案的栅极驱动电路;每列像素单元连接一条数据线Source,每列像素单元的颜色相同,且每行像素单元中,以第一颜色像素、第二颜色像素、第三颜色像素的顺序依次排列,除第一条栅线Gate和最后一条栅线Gate外,每条栅线Gate对应相邻的两行像素单元,每条栅线Gate连接其对应的像素单元中前一行的第偶数个像素单元以及后一行的第奇数个像素单元,第一条栅线Gate连接第一行像素单元中的第奇数个像素单元,最后一条栅线Gate连接最后一行像素单元中的第偶数个像素单元。
需要说明的是,第一颜色像素、第二颜色像素、第三颜色像素可以分别是红像素R、绿像素G、蓝像素B。
其中,实施例1中的一种方案的栅极驱动电路具体为:第一组移位寄存器GOA包括第奇数级移位寄存器GOA;第二组移位寄存器GOA包括第偶数级移位寄存器GOA。
也就是说,栅线Gate与像素单元的连接方式如图2所示(图中的阴影像素单元表示不显示的像素单元),当只有第一组移位寄存器GOA向栅极输出信号或者只有第二组移位寄存器GOA向栅极输出信号时,每一行中像素单元交替显示,且由于对于该分辨率的显示基板中,每一个像素单元级别的图案已经不能被人眼识别,而能够被人眼识别的最小的显示图案(如字体、照片等)由多个像素单元形成,因此上述的像素单元的显示中即使有一半的像素单元不显示,也影响形成的显示画面,即在保证显示画面的前提下,该显示基板的显示能够大大降低功耗,节约能源。
优选的,栅极驱动电路为实施例1中的另一种方案的栅极驱动电路;每条数据线Source对应连接相邻两列像素单元,每列像素单元的颜色相同,且每行像素单元中,以第一颜色像素、第二颜色像素、第三颜色像素的顺序依次排列,相邻两条栅线Gate依次对应一行像素单元,每行像素单元中的第奇数个像素单元连接其对应的两条栅线Gate中的前一条栅线Gate,每行像素单元中的第偶数个像素单元连接其对应的两条栅线Gate中的后一条栅线Gate。
其中,实施例1中的另一种方案的栅极驱动电路具体为:从第二级移位寄存器GOA开始,相邻的两个移位寄存器GOA为一组依次分为多个子组,第一组移位寄存器GOA包括第一级移位寄存器GOA以及第偶数个子组中的移位寄存器GOA;第二组移位寄存器GOA包括第奇数个子组中的移位寄存器GOA。
也就是说,栅线Gate与像素单元的连接方式如图5和图6所示(图中的阴影像素单元表示不显示的像素单元),当只有第一组移位寄存器GOA向栅极输出信号或者只有第二组移位寄存器GOA向栅极输出信号时,每一行中像素单元交替显示,且由于对于该分辨率的显示基板中,每一个像素单元级别的图案已经不能被人眼识别,而能够被人眼识别的最小的显示图案(如字体、照片等)由多个像素单元形成,因此上述的像素单元的显示中即使有一半的像素单元不显示,也影响形成的显示画面,即在保证显示画面的前提下,该显示基板的显示能够大大降低功耗,节约能源。
需要说明的是,像素单元与栅线Gate的连接方式还可以是由其他适合的方式连接,不仅限于上述的两种情况。
具体的,该显示基板可为液晶显示面板、有机发光二极管(OLED)显示面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。
Claims (10)
1.一种栅极驱动电路,其特征在于,包括:
多个级联的移位寄存器,分为第一组移位寄存器和第二组移位寄存器,每级移位寄存器的输出端对应一条栅线;
第一控制单元,用于控制部分所述第一组移位寄存器的输出端;
第二控制单元,用于控制部分所述第二组移位寄存器的输出端。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一控制单元包括:多个第一晶体管,所述第一晶体管与所述第一组移位寄存器一一对应,每个所述第一晶体管的栅极连接第一电压端,第一极连接与其对应的移位寄存器输出端,第二极连接与其对应的移位寄存器对应的栅线;
所述第二控制单元包括:多个第二晶体管,所述第二晶体管与所述第二组移位寄存器一一对应,每个所述第二晶体管的栅极连接第二电压端,第一极连接与其对应的移位寄存器输出端,第二极连接与其对应的移位寄存器对应的栅线。
3.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一组移位寄存器包括第奇数级移位寄存器;所述第二组移位寄存器包括第偶数级移位寄存器。
4.根据权利要求1所述的栅极驱动电路,其特征在于,从第二级移位寄存器开始,相邻的两个移位寄存器为一组依次分为多个子组,所述第一组移位寄存器包括第一级移位寄存器以及第偶数个子组中的移位寄存器,所述第二组移位寄存器包括第奇数个子组中的移位寄存器。
5.根据权利要求1所述的栅极驱动电路,其特征在于,还包括:
第一时钟线,所有所述移位寄存器的时钟端均与第一时钟线连接。
6.根据权利要求1所述的栅极驱动电路,其特征在于,还包括:
第一时钟线,所述第一组移位寄存器的时钟端与第一时钟线连接;
第二时钟线,所述第二组移位寄存器的时钟端与第二时钟线连接。
7.一种显示基板,其特征在于,包括:
权利要求1至6中任意一项所述的栅极驱动电路;
阵列分布的多个像素单元,所述像素单元与栅线连接。
8.根据权利要求7所述的显示基板,其特征在于,所述栅极驱动电路为权利要求3所述的栅极驱动电路;
每列像素单元连接一条数据线,每列所述像素单元的颜色相同,且每行像素单元中,以第一颜色像素、第二颜色像素、第三颜色像素的顺序依次排列,除第一条栅线和最后一条栅线外,每条栅线对应相邻的两行像素单元,每条栅线连接其对应的像素单元中前一行的第偶数个像素单元以及后一行的第奇数个像素单元,第一条栅线连接第一行像素单元中的第奇数个像素单元,最后一条栅线连接最后一行像素单元中的第偶数个像素单元。
9.根据权利要求7所述的显示基板,其特征在于,所述栅极驱动电路为权利要求4所述的栅极驱动电路;
每条数据线对应连接相邻两列像素单元,每列所述像素单元的颜色相同,且每行像素单元中,以第一颜色像素、第二颜色像素、第三颜色像素的顺序依次排列,相邻两条栅线依次对应一行像素单元,每行像素单元中的第奇数个像素单元连接其对应的两条栅线中的前一条栅线,每行像素单元中的第偶数个像素单元连接其对应的两条栅线中的后一条栅线。
10.一种栅极驱动电路的驱动方法,其特征在于,基于权利要求1至6中任意一项所述的栅极驱动电路,所述方法包括:
向第一控制单元输入导通信号,向第二控制单元输入关断信号,使得第一组移位寄存器将控制信号输入至其对应的栅线;或者,向第一控制单元输入关断信号,向第二控制单元输入导通信号,使得第二组移位寄存器将控制信号输入至其对应的栅线。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010596027.7A CN111613172B (zh) | 2020-06-24 | 2020-06-24 | 栅极驱动电路及其驱动方法、显示基板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010596027.7A CN111613172B (zh) | 2020-06-24 | 2020-06-24 | 栅极驱动电路及其驱动方法、显示基板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111613172A true CN111613172A (zh) | 2020-09-01 |
CN111613172B CN111613172B (zh) | 2023-05-26 |
Family
ID=72202441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010596027.7A Active CN111613172B (zh) | 2020-06-24 | 2020-06-24 | 栅极驱动电路及其驱动方法、显示基板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111613172B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117079615A (zh) * | 2023-10-12 | 2023-11-17 | 惠科股份有限公司 | 显示面板和显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070182685A1 (en) * | 2006-02-03 | 2007-08-09 | Samsung Electronics Co., Ltd. | Display device |
JP2012123258A (ja) * | 2010-12-09 | 2012-06-28 | Funai Electric Co Ltd | 映像表示装置 |
CN105118470A (zh) * | 2015-09-28 | 2015-12-02 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板 |
CN106548745A (zh) * | 2017-01-19 | 2017-03-29 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
US20180039114A1 (en) * | 2016-01-13 | 2018-02-08 | Shenzhen China Star Optoelectronics Technologyco., Ltd. | Liquid crystal display panel and drive method thereof |
US20190304384A1 (en) * | 2018-04-02 | 2019-10-03 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Vertical alignment liquid crystal display |
CN110491331A (zh) * | 2019-09-30 | 2019-11-22 | 京东方科技集团股份有限公司 | 一种显示面板、其驱动方法及显示装置 |
-
2020
- 2020-06-24 CN CN202010596027.7A patent/CN111613172B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070182685A1 (en) * | 2006-02-03 | 2007-08-09 | Samsung Electronics Co., Ltd. | Display device |
JP2012123258A (ja) * | 2010-12-09 | 2012-06-28 | Funai Electric Co Ltd | 映像表示装置 |
CN105118470A (zh) * | 2015-09-28 | 2015-12-02 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板 |
US20180039114A1 (en) * | 2016-01-13 | 2018-02-08 | Shenzhen China Star Optoelectronics Technologyco., Ltd. | Liquid crystal display panel and drive method thereof |
CN106548745A (zh) * | 2017-01-19 | 2017-03-29 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
US20190304384A1 (en) * | 2018-04-02 | 2019-10-03 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Vertical alignment liquid crystal display |
CN110491331A (zh) * | 2019-09-30 | 2019-11-22 | 京东方科技集团股份有限公司 | 一种显示面板、其驱动方法及显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117079615A (zh) * | 2023-10-12 | 2023-11-17 | 惠科股份有限公司 | 显示面板和显示装置 |
CN117079615B (zh) * | 2023-10-12 | 2024-01-09 | 惠科股份有限公司 | 显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN111613172B (zh) | 2023-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108399895B (zh) | 显示面板及其驱动方法、显示装置 | |
WO2020215906A1 (zh) | 阵列基板、其驱动方法及显示装置 | |
US9626922B2 (en) | GOA circuit, array substrate, display device and driving method | |
CN110136630B (zh) | 一种显示面板及其驱动方法、显示装置 | |
EP3571691B1 (en) | Shift register unit, gate drive circuit and method of driving the same | |
US7508479B2 (en) | Liquid crystal display | |
US20120086682A1 (en) | Driving apparatus and driving method | |
US11837147B2 (en) | Display substrate, display panel, display apparatus and display driving method | |
CN111223449B (zh) | 一种显示面板、其驱动方法及显示装置 | |
CN111710286B (zh) | 显示面板及其驱动控制方法、显示装置 | |
CN112673417B (zh) | 显示面板、显示装置以及驱动方法 | |
CN113112949B (zh) | 一种栅极驱动电路、显示面板、显示装置及驱动方法 | |
CN111613172B (zh) | 栅极驱动电路及其驱动方法、显示基板 | |
CN101673526B (zh) | 液晶显示装置及相关驱动方法 | |
US20180330685A1 (en) | Shift register and driving method therefor, gate driving circuit and display apparatus | |
CN102495503A (zh) | 阵列基板及其驱动方法 | |
CN111971736B (zh) | 移位寄存器、其驱动方法及装置 | |
CN101950545A (zh) | 可降低功率消耗的液晶显示器及相关驱动方法 | |
CN111477180A (zh) | 一种显示面板及其驱动方法、显示装置 | |
CN107403609B (zh) | 移位寄存器及其控制方法、栅极驱动电路和显示装置 | |
US11328660B2 (en) | Display device and driving method thereof | |
US11144159B2 (en) | Driving method of display panel, display panel and display device | |
US20240212643A1 (en) | Display panel, driving method for the display panel and display device | |
CN110189724B (zh) | 一种显示面板及显示装置 | |
CN113439297B (zh) | 显示装置及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |