CN111475996B - 一种coupon单元的设置方法、装置以及设备 - Google Patents
一种coupon单元的设置方法、装置以及设备 Download PDFInfo
- Publication number
- CN111475996B CN111475996B CN202010279618.1A CN202010279618A CN111475996B CN 111475996 B CN111475996 B CN 111475996B CN 202010279618 A CN202010279618 A CN 202010279618A CN 111475996 B CN111475996 B CN 111475996B
- Authority
- CN
- China
- Prior art keywords
- work panel
- coupon unit
- coupon
- area
- pcb
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 41
- 238000003860 storage Methods 0.000 claims abstract description 13
- 238000012360 testing method Methods 0.000 claims description 34
- 230000005540 biological transmission Effects 0.000 claims description 33
- 239000010410 layer Substances 0.000 claims description 19
- 238000004590 computer program Methods 0.000 claims description 10
- 239000002344 surface layer Substances 0.000 claims description 4
- 230000000694 effects Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 9
- 238000005516 engineering process Methods 0.000 description 9
- 238000012545 processing Methods 0.000 description 5
- 238000013461 design Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 239000003365 glass fiber Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000009434 installation Methods 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
Images
Landscapes
- Structure Of Printed Boards (AREA)
Abstract
本申请公开了一种coupon单元的设置方法,包括获取PCB板卡的面积与working panel的面积;根据PCB板卡的面积以及working panel的面积确定working panel上可排布的PCB板卡的数量;根据working panel的面积、PCB板卡的面积以及PCB板卡的数量确定working panel的空余位置并在空余位置设置coupon单元;coupon单元包括阻抗coupon单元与衰减coupon单元。该方法能够降低PCB板卡的成本以及提高working panel的排版利用率。本申请还公开了一种coupon单元的设置装置、设备及计算机可读存储介质,均具有上述技术效果。
Description
技术领域
本申请涉及PCB板卡设计技术领域,特别涉及一种coupon单元的设置方法;还涉及一种coupon单元的设置方法;装置、设备以及计算机可读存储介质。
背景技术
近年来,随着10G、25G乃至100G高速传输技术的出现,PCB电路板上的信号速率越来越高,对承载信号的媒介—传输线的要求随之提高。PCB板卡的阻抗与衰减两个指标已经成为控制信号质量的关键。为保证高速信号的传输质量,几乎所有的高速PCB板卡都需要做阻抗与衰减测试。
目前,PCB板卡在加工生产时需要再PCB板卡的两边保留7mm的工艺边,为了监测PCB板卡的阻抗与衰减指标,传统的技术方案是将coupon单元设置在PCB板卡的工艺边上,形成工艺边coupon。然而,通常,阻抗线和衰减线有多种,如常见的50欧姆、85欧姆以及100欧姆等。另外,对于多层的PCB板卡,还需要针对各层的传输线做全面的监控,由此导致需要测试的情况达十几至几十种之多,并且为了保证衰减测试的精度,需要设计10inch、5inch以及2inch三组传输线完成衰减测试。随着测试单元数量的增多,PCB板卡上的工艺边coupon可能达到50mm甚至更宽,不仅造成PCB板卡成本增加,而且导致加工PCB板卡的基本单元—working panel可容纳的PCB板卡的数量较低,working panel的排版利用率较低。
有鉴于此,如何降低PCB板卡的成本以及提高working panel的排版利用率已成为本领域技术人员亟待解决的技术问题。
发明内容
本申请的目的是提供一种coupon单元的设置方法,能够有效降低PCB板卡的成本以及提高working panel的排版利用率。本申请的另一目的是提供一种coupon单元的设置装置、设备以及计算机可读存储介质,均具有上述技术效果。
为解决上述技术问题,本申请提供一种coupon单元的设置方法,包括:
获取PCB板卡的面积以及working panel的面积;
根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;
根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;
在所述working panel中的所述空余位置设置coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。
可选的,所述在所述working panel中的所述空余位置设置coupon单元,包括:
若所述working panel中的所述空余位置可容纳所述coupon单元整体,则将所述coupon单元整体设置在所述working panel的所述空余位置中;
若所述working panel中的所述空余位置无法容纳所述coupon单元整体,则将最小测试单元进行组合并将组合后的各测试部分设置在所述working panel的所述空余位置中。
可选的,所述在所述working panel中的所述空余位置设置coupon单元,包括:
将所述coupon单元设置在所述working panel的居中位置处,或将所述coupon单元设置在所述working panel的边缘位置处;或将所述coupon单元设置在所述PCB板卡的豁口处。
可选的,当stub小于20mil或者有背钻时,将所述coupon单元内部的传输线设置为2inch或6inch的传输线;当stub大于20mil且无背钻的,将所述coupon单元内部的传输线设置为2inch或5inch或10inch的传输线。
可选的,还包括:
删除所述coupon单元的内层对称层别或阻抗的loss coupon,并保留表层与顶底层。
可选的,当所述PCB板存在多种阻抗线时,则在所述coupon单元中设置频率最高的阻抗线,且若各阻抗线的频率相同,则在所述coupon单元中设置阻抗最低或所述PCB板内数量最多的阻抗线。
可选的,所述coupon单元内部的传输线为折线型或弧形。
为解决上述技术问题,本申请还提供了一种PCB板的coupon单元的设置装置,包括:
获取模块,用于获取PCB板卡的面积以及working panel的面积;
第一确定模块,用于根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;
第二确定模块,用于根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;
设置模块,用于在所述working panel中的所述空余位置设置所述coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。
为解决上述技术问题,本申请还提供了一种coupon单元的设置设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上所述的coupon单元的设置方法的步骤。
为解决上述技术问题,本申请还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的coupon单元的设置方法的步骤。
本申请所提供的coupon单元的设置方法,包括:获取PCB板卡的面积以及workingpanel的面积;根据所述PCB板卡的面积以及所述working panel的面积确定所述workingpanel上可排布的所述PCB板卡的数量;根据所述workingpanel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;在所述working panel中的所述空余位置设置coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。可见,本申请所提供的coupon单元的设置方法,将coupon单元与PCB板卡分离,coupon单元独立的设置在working panel中,PCB板卡与coupon单元分离后,PCB板卡仅需依据加工生产需要保留7mm的工艺边,由此极大的降低了PCB板卡的材料消耗,节省了成本,另外,将PCB板卡与coupon单元分离后,PCB板卡的整体面积减小,working panel可容纳的PCB板卡的数量增加,从而有效提高了workingpanel的排版利用率。
本申请所提供的coupon单元的设置装置、设备以及计算机可读存储介质均具有上述技术效果。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的一种coupon单元的设置方法的流程示意图;
图2为本申请实施例所提供的一种working panel排版的示意图;
图3为本申请实施例所提供的另一种working panel排版的示意图;
图4为本申请实施例所提供的一种coupon单元的设置位置的示意图;
图5为本申请实施例所提供的另一种coupon单元的设置位置的示意图;
图6为本申请实施例所提供的一种传输线的示意图。
具体实施方式
本申请的核心是提供一种coupon单元的设置方法,能够有效降低PCB板卡的成本以及提高working panel的排版利用率。本申请的另一核心是提供一种coupon单元的设置装置、设备以及计算机可读存储介质,均具有上述技术效果。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
传统的技术方案中,将coupon单元设置在PCB板卡的工艺边上,形成工艺边coupon,working panel为PCB板卡加工的基本单元,排版时,将带有工艺边coupon的PCB板卡放入working panel,由于工艺边coupon需占用PCB板卡的较大面积,因此不仅造成PCB板卡的材料消耗增加,成本增加,而且导致可同时容纳的PCB板卡的数量较低,working panel的排版利用率较低。由此,为了降低PCB板卡的成本以及提高working panel的排版利用率,本申请提供了一种coupon单元的设置方法。
请参考图1,图1为本申请实施例所提供的一种coupon单元的设置方法的示意图,参考图1所示,该设置方法包括:
S101:获取PCB板卡的面积以及working panel的面积;
S102:根据PCB板卡的面积以及working panel的面积确定working panel上可排布的PCB板卡的数量;
S103:根据working panel的面积、PCB板卡的面积以及working panel上可排布的PCB板卡的数量确定working panel中除PCB板卡外的空余位置;
具体的,本申请所提供的技术方案将coupon单元与PCB板卡的工艺边分离,PCB板卡的工艺边按照加工生产需要保留7mm的工艺边,coupon单元独立设置在working panel上,一个working panel中只添加一组coupon单元,包括阻抗coupon单元与衰减coupon单元,由此通过working panel中添加的一组coupon单元即可监测整个working panel中的各个PCB板卡的阻抗与衰减情况,并有效提高working panel的排版利用率。参考图2与图3所示,图2为传统技术方案下working panel的排版示意图,图3为本申请所提供技术方案下working panel的排版示意图,对比图2与图3,对于同样大小的working panel,传统技术方案下,该working panel只能放入4块PCB板卡,而本技术方案下,该working panel能够放入6块PCB板卡,working panel的排版利用率提升了50%。
为了确保能够将coupon单元独立设置在working panel上,首选需获取PCB板卡的面积以及working panel的面积,并根据PCB板卡的面积以及working panel的面积确定working panel上可排布的PCB板的数量,进而根据working panel的面积、PCB板卡的面积以及working panel上可排布的PCB板卡的数量确定working panel中除PCB板卡外的空余位置,以后续在working panel的空余位置中设置coupon单元。
S104:在working panel中的空余位置设置coupon单元;coupon单元包括阻抗coupon单元与衰减coupon单元。
具体的,在确定了working panel的空余位置的基础上,本步骤旨在在workingpanel的空余位置中设置coupon单元。
其中,在一种具体的实施方式中,上述在working panel中的空余位置设置coupon单元,包括:若working panel中的空余位置可容纳coupon单元整体,则将coupon单元整体设置在working panel的空余位置中;若working panel中的空余位置无法容纳coupon单元整体,则将最小测试单元进行组合并将组合后的各测试部分设置在working panel的空余位置中。
具体的,当working panel中的空余位置可容纳coupon单元整体时,即可将coupon单元整体设置在working panel的某一位置时,此时将coupon单元整体设置在workingpanel的某一位置,并可根据阻抗测试层别从上到下依次排列,排列时双边排列,先左后右,当宽度不足时,加长长度,当长度不足时,拉长宽度;其中,coupon单元的最小宽度不小于0.3inch。当working panel中的空余位置无法容纳coupon单元整体,此时,以一组或几组传输线作为最小测试单元,将最小测试单元进行组合得到多个测试部分,进而将组合后的各个测试部分设置在working panel的不同位置处。相当于将coupon单元整体进行拆分,各测试部分共同实现coupon单元整体的所有测试项,同样满足检测PCB板卡的阻抗与衰减情况的需求。
另外,在一种具体的实施方式中,上述在working panel中的空余位置设置coupon单元,包括:将coupon单元设置在working panel的居中位置处,或将coupon单元设置在working panel的边缘位置处;或将coupon单元设置在PCB板卡的豁口处。
具体而言,当working panel的空余位置充足时,此时优先将coupon单元居中设置在working panel中,参考图3所示;若working panel的空余位置不足,则将最小测试单元组合成适当大小的测试部分,并将各测试部分放置在working panel中可容纳coupon单元的位置处,如working panel的边缘位置处,参考图4所示。进一步,若working panel的四周的边缘位置无法容纳coupon单元,且PCB板卡为异型PCB板卡,则此时将最小测试单元进行组合,并将组合后的各测试部分分别放入PCB板卡的豁口处,参考图5所示(组合后的测试部分分别放入PCB板卡的1至6指代的豁口处)。
进一步,在一种具体的实施方式中,coupon单元内部的传输线为折线型或弧形。
具体的,由于高速信号在PCB板卡中传输的过程中存在玻纤效应,因此传输线往往设计为斜线,以减小玻纤效应对于测试结果的影响,然而传输线设计为斜线需占用较大的空间。由此,为了进一步优化coupon单元的占用空间,尤其优化衰减coupon单元的占用空间,使coupon单元的占用面积进一步减小,本实施例中,coupon单元内部的传输线设置为折线型或弧形(参考图6所示的传输线为折线型的示意图),传输线整体不超出探针测试装置边缘,不占用测试装置外的面积。其中,折线型的传输线的水平距离可以为400mil,进行10度(或接近10度)的走线。
在上述实施例的基础上,进一步,当stub小于20mil或者有背钻时,将coupon单元内部的传输线设置为2inch或6inch的传输线;当stub大于20mil且无背钻时,将coupon单元内部的传输线设置为2inch或5inch或10inch的传输线。
进一步,在上述实施例的基础上,还包括:
删除coupon单元的内层对称层别或阻抗的loss coupon,并保留表层与顶底层。
具体的,由于叠层基本采用对称设计,故可进一步删除内层对称层别或阻抗的loss coupon,仅设计上半层面或下半层面的loss coupon,而保留表层与顶底层。
进一步,在上述实施例的基础上,当所述PCB板存在多种阻抗线时,则在所述coupon单元中设置频率最高的阻抗线,且若各阻抗线的频率相同,则在所述coupon单元中设置阻抗最低或所述PCB板内数量最多的阻抗线。
具体的,在PCB板存在多种阻抗线(如100欧姆、95欧姆以及85欧姆的阻抗线)的情况下,本实施例首选频率最高的阻抗线进行测试,即在coupon单元中设置频率最高的阻抗线。如果各阻抗线的频率相同,则对阻抗最低或PCB板内数量较多的阻抗线进行测试,即在coupon单元中设置阻抗最低或PCB板内数量最多的阻抗线。
在working panel的空余位置放入coupon单元后,进一步计算working panel的排版利用率,如达标则结束,如不达标则重新规划coupon单元或重新选择working panel。
综上所述,本申请所提供的coupon单元的设置方法,包括:获取PCB板卡的面积以及working panel的面积;根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述workingpanel中除所述PCB板卡外的空余位置;在所述working panel中的所述空余位置设置coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。该方法,将coupon单元与PCB板卡分离,coupon单元独立的设置在working panel中,PCB板卡与coupon单元分离后,PCB板卡仅需依据加工生产需要保留7mm的工艺边,由此极大的降低了PCB板卡的材料消耗,节省了成本,另外,将PCB板卡与coupon单元分离后,PCB板卡的整体面积减小,workingpanel可容纳的PCB板卡的数量增加,从而有效提高了working panel的排版利用率。
本申请还提供了一种coupon单元的设置装置,下文描述的该装置可以与上文描述的方法相互对应参照。该装置包括:
获取模块,用于获取PCB板卡的面积以及working panel的面积;
第一确定模块,用于根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;
第二确定模块,用于根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;
设置模块,用于在所述working panel中的所述空余位置设置所述coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。
在上述实施例的基础上,可选的,设置模块包括:
第一设置单元,用于若所述working panel中的所述空余位置可容纳所述coupon单元整体,则将所述coupon单元整体设置在所述working panel的所述空余位置中;
第二设置单元,用于若所述working panel中的所述空余位置无法容纳所述coupon单元整体,则将最小测试单元进行组合并将组合后的各测试部分设置在所述working panel的所述空余位置中。
在上述实施例的基础上,可选的,设置模块具体用于将所述coupon单元设置在所述working panel的居中位置处,或将所述coupon单元设置在所述working panel的边缘位置处;或将所述coupon单元设置在所述PCB板卡的豁口处。
本申请还提供了一种coupon单元的设置设备,该设备包括存储器和处理器。
存储器,用于存储计算机程序;
处理器,用于执行计算机程序实现如下的步骤:
获取PCB板卡的面积以及working panel的面积;根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;在所述workingpanel中的所述空余位置设置coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。
对于本申请所提供的设备的介绍请参照上述方法实施例,本申请在此不做赘述。
本申请还提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时可实现如下的步骤:
获取PCB板卡的面积以及working panel的面积;根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;在所述workingpanel中的所述空余位置设置coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
对于本申请所提供的计算机可读存储介质的介绍请参照上述方法实施例,本申请在此不做赘述。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置、设备以及计算机可读存储介质而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的coupon单元的设置方法、装置、设备以及计算机可读存储介质进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围。
Claims (9)
1.一种coupon单元的设置方法,其特征在于,包括:
获取PCB板卡的面积以及working panel的面积;
根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;
根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;
在所述working panel中的所述空余位置设置coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元;
所述在所述working panel中的所述空余位置设置coupon单元,包括:若所述workingpanel中的所述空余位置可容纳所述coupon单元整体,则将所述coupon单元整体设置在所述working panel的所述空余位置中,并根据阻抗测试层别从上到下依次排列,排列时双边排列,先左后右,当宽度不足时,加长长度,当长度不足时,拉长宽度;其中,coupon单元的最小宽度不小于0.3inch;
若所述working panel中的所述空余位置无法容纳所述coupon单元整体,则将最小测试单元进行组合并将组合后的各测试部分设置在所述working panel的所述空余位置中。
2.根据权利要求1所述的coupon单元的设置方法,其特征在于,所述在所述workingpanel中的所述空余位置设置coupon单元,包括:
将所述coupon单元设置在所述working panel的居中位置处,或将所述coupon单元设置在所述working panel的边缘位置处,或将所述coupon单元设置在所述PCB板卡的豁口处。
3.根据权利要求2所述的coupon单元的设置方法,其特征在于,当stub小于20mil或者有背钻时,将所述coupon单元内部的传输线设置为2inch或6inch的传输线;当stub大于20mil且无背钻的,将所述coupon单元内部的传输线设置为2inch或5inch或10inch的传输线。
4.根据权利要求3所述的coupon单元的设置方法,其特征在于,还包括:
删除所述coupon单元的内层对称层别或阻抗的loss coupon,并保留表层与顶底层。
5.根据权利要求4所述的coupon单元的设置方法,其特征在于,当所述PCB板存在多种阻抗线时,则在所述coupon单元中设置频率最高的阻抗线,且若各阻抗线的频率相同,则在所述coupon单元中设置阻抗最低或所述PCB板内数量最多的阻抗线。
6.根据权利要求1至5任一项所述的coupon单元的设置方法,其特征在于,所述coupon单元内部的传输线为折线型或弧形。
7.一种PCB板的coupon单元的设置装置,其特征在于,包括:
获取模块,用于获取PCB板卡的面积以及working panel的面积;
第一确定模块,用于根据所述PCB板卡的面积以及所述working panel的面积确定所述working panel上可排布的所述PCB板卡的数量;
第二确定模块,用于根据所述working panel的面积、所述PCB板卡的面积以及所述working panel上可排布的所述PCB板卡的数量确定所述working panel中除所述PCB板卡外的空余位置;
设置模块,用于在所述working panel中的所述空余位置设置所述coupon单元;所述coupon单元包括阻抗coupon单元与衰减coupon单元;
所述设置模块,具体用于若所述working panel中的所述空余位置可容纳所述coupon单元整体,则将所述coupon单元整体设置在所述working panel的所述空余位置中,并根据阻抗测试层别从上到下依次排列,排列时双边排列,先左后右,当宽度不足时,加长长度,当长度不足时,拉长宽度;其中,coupon单元的最小宽度不小于0.3inch;
若所述working panel中的所述空余位置无法容纳所述coupon单元整体,则将最小测试单元进行组合并将组合后的各测试部分设置在所述working panel的所述空余位置中。
8.一种coupon单元的设置设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至6任一项所述的coupon单元的设置方法的步骤。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的coupon单元的设置方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010279618.1A CN111475996B (zh) | 2020-04-10 | 2020-04-10 | 一种coupon单元的设置方法、装置以及设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010279618.1A CN111475996B (zh) | 2020-04-10 | 2020-04-10 | 一种coupon单元的设置方法、装置以及设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111475996A CN111475996A (zh) | 2020-07-31 |
CN111475996B true CN111475996B (zh) | 2023-02-28 |
Family
ID=71751813
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010279618.1A Active CN111475996B (zh) | 2020-04-10 | 2020-04-10 | 一种coupon单元的设置方法、装置以及设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111475996B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104502715A (zh) * | 2014-12-31 | 2015-04-08 | 广州兴森快捷电路科技有限公司 | 阻抗板的阻抗测试方法 |
CN105916301A (zh) * | 2016-04-06 | 2016-08-31 | 上海斐讯数据通信技术有限公司 | 一种pcb阻抗验证匹配方法及系统 |
CN210042351U (zh) * | 2018-10-26 | 2020-02-07 | 潍坊歌尔电子有限公司 | 一种pcb单板和pcb拼版 |
-
2020
- 2020-04-10 CN CN202010279618.1A patent/CN111475996B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104502715A (zh) * | 2014-12-31 | 2015-04-08 | 广州兴森快捷电路科技有限公司 | 阻抗板的阻抗测试方法 |
CN105916301A (zh) * | 2016-04-06 | 2016-08-31 | 上海斐讯数据通信技术有限公司 | 一种pcb阻抗验证匹配方法及系统 |
CN210042351U (zh) * | 2018-10-26 | 2020-02-07 | 潍坊歌尔电子有限公司 | 一种pcb单板和pcb拼版 |
Also Published As
Publication number | Publication date |
---|---|
CN111475996A (zh) | 2020-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20080101050A1 (en) | Layout geometry for printed circuit boards with adaptive antipads | |
US7205668B2 (en) | Multi-layer printed circuit board wiring layout | |
CN102196662A (zh) | 用于高速总线的测试点设计 | |
CN102083277B (zh) | 印刷电路板及其布线方法 | |
CN109344479B (zh) | 优化bga区信号线阻抗的方法、装置、设备及存储介质 | |
CN102598003B (zh) | 互连基板设计支持装置、设计互连基板的方法以及互连基板 | |
CN111475996B (zh) | 一种coupon单元的设置方法、装置以及设备 | |
US9980390B2 (en) | Suspension board with circuit assembly sheet | |
CN101859331B (zh) | 布线设计系统及布线设计方法 | |
CN115510801A (zh) | 一种数据传输系统、方法、装置及存储介质 | |
DE10245055A1 (de) | Verfahren, Speichersystem und Speichermodulkarte zum Verhindern lokaler Dekoordination von Impedanz in der Umgebung von Speicherchips auf dem Speichermodul | |
CN111050493B (zh) | 过孔反焊盘形状的确定方法及印刷电路板 | |
CN109815570B (zh) | 一种检查差分信号过孔之间是否存在走线的方法 | |
US6769106B2 (en) | Method of wiring semiconductor integrated circuit, semiconductor integrated circuit, and computer product | |
CN116546750A (zh) | 一种pcb板自动掏铜的方法 | |
US10470308B1 (en) | Printed circuit board assembly and electronic device using the same | |
CN114297977B (zh) | 一种切断丝印的方法和装置 | |
JPH05218600A (ja) | プリント配線板 | |
JP5911824B2 (ja) | 多数個取りプリント配線板およびその製造方法、コイルパターンの検査方法 | |
CN110470970B (zh) | 一种动态监测无源互调的方法 | |
CN106815429B (zh) | 一种电路板叠层部署方法及装置 | |
CN110765725B (zh) | 一种pcb板材的分区域配置方法及系统 | |
CN115577672B (zh) | 通孔单元的确定方法、装置、电子设备及存储介质 | |
CN115319638B (zh) | 芯片研磨方向的确定方法、装置、芯片的研磨方法及系统 | |
CN114004193B (zh) | 一种pcb上锡风险的标识方法及相关装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |