CN111402802B - 像素电路与显示面板 - Google Patents

像素电路与显示面板 Download PDF

Info

Publication number
CN111402802B
CN111402802B CN202010316217.9A CN202010316217A CN111402802B CN 111402802 B CN111402802 B CN 111402802B CN 202010316217 A CN202010316217 A CN 202010316217A CN 111402802 B CN111402802 B CN 111402802B
Authority
CN
China
Prior art keywords
terminal
circuit
switch
light
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010316217.9A
Other languages
English (en)
Other versions
CN111402802A (zh
Inventor
洪嘉泽
郑贸薰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN111402802A publication Critical patent/CN111402802A/zh
Application granted granted Critical
Publication of CN111402802B publication Critical patent/CN111402802B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一种像素电路与显示面板,像素电路包含写入电路、补偿电路、重置电路、亮度判定电路与发光控制电路。写入电路用于提供第一数据信号与第二数据信号。补偿电路包含第一补偿单元与第二补偿单元。第一补偿单元用于在第一时段依据第一数据信号提供第一驱动电流,第二补偿单元用于在第二时段依据第二数据信号提供第二驱动电流,且第一时段不重叠于第二时段。重置电路用于提供参考电压至补偿电路。发光控制电路耦接于第一补偿单元、第二补偿单元与亮度判定电路。发光控制电路于第一时段导通第一补偿单元与亮度判定电路,且于第二时段导通第二补偿单元与亮度判定电路。

Description

像素电路与显示面板
技术领域
本公开文件有关拼接式应用的像素电路与显示面板,特别涉及一种能减少显示面板中移位暂存器数量的像素电路。
背景技术
传统的主动式矩阵(Active Matrix)微发光二极管(Micro LED)显示面板通常使用两种脉冲宽度相差很大的信号来控制其像素电路:其中一种信号的脉冲宽度可以是3.9微秒,通常用于控制像素电路的数据写入;而另一种信号的脉冲宽度可以是8.3毫秒,通常用于控制像素电路的发光时机。这两类信号的波形差异很大,使得玻璃基板的两侧需设置不同的移位暂存电路以分别作为这两类信号的信号源。然而,当面板互相拼接(Tiling)时,设置于面板两侧的移位暂存电路会于面板连接处造成无法忽视的黑边。
另外,当传统的微发光二极管显示面板更新显示画面时,正在进行数据写入的像素电路会关断其微发光二极管,以避免微发光二极管产生不稳定的暂态亮度。然而,像素电路于熄灭状态与点亮状态之间快速切换会造成显示画面闪烁。有鉴于此,如何提供适用于高显示品质拼接式应用的微发光二极管像素电路与显示面板,实为业界有待解决的问题。
发明内容
本公开文件提供一种像素电路,其包含写入电路、补偿电路、重置电路、亮度判定电路与发光控制电路。写入电路用于提供第一数据信号与第二数据信号。补偿电路包含第一补偿单元与第二补偿单元。第一补偿单元用于在第一时段依据第一数据信号提供第一驱动电流,第二补偿单元用于在第二时段依据第二数据信号提供第二驱动电流,且第一时段不重叠于第二时段。重置电路用于提供参考电压至补偿电路。发光控制电路耦接于第一补偿单元、第二补偿单元与亮度判定电路。发光控制电路于第一时段导通第一补偿单元与亮度判定电路,以使亮度判定电路依据第一驱动电流发光。发光控制电路于第二时段导通第二补偿单元与亮度判定电路,以使亮度判定电路依据第二驱动电流发光。
本公开文件提供一种显示面板,其包含移位暂存电路与多个像素电路。移位暂存电路用于提供多个第一扫描信号与多个第二扫描信号。多个像素电路耦接于移位暂存电路。每个像素电路包含写入电路、补偿电路、重置电路、亮度判定电路与发光控制电路。写入电路用于提供第一数据信号与第二数据信号。补偿电路包含第一补偿单元与第二补偿单元。第一补偿单元用于在第一时段依据多个第一扫描信号中对应的一者存储第一数据信号以提供第一驱动电流,第二补偿单元用于在第二时段依据多个第二扫描信号中对应的一者存储第二数据信号以提供第二驱动电流,且第一时段不重叠于第二时段。重置电路用于提供参考电压至补偿电路。发光控制电路耦接于第一补偿单元、第二补偿单元与亮度判定电路。发光控制电路于第一时段依据第一发光信号导通第一补偿单元与亮度判定电路,以使亮度判定电路依据第一驱动电流发光。发光控制电路于第二时段依据第二发光信号导通第二补偿单元与亮度判定电路,以使亮度判定电路依据第二驱动电流发光,且第一发光信号与第二发光信号互为反相。
上述的像素电路与显示面板适用于无边框的拼接式显示器。
附图说明
图1为根据本公开文件一实施例的像素电路简化后的功能方框图。
图2为依据本公开文件另一实施例的像素电路的功能方框图。
图3为提供至图2的像素电路的多个控制信号简化后的波形示意图。
图4A为图2的像素电路在第一图框的重置阶段的等效电路操作示意图。
图4B为图2的像素电路在第一图框的补偿与写入阶段的等效电路操作示意图。
图4C为图2的像素电路在第二图框的重置阶段的等效电路操作示意图。
图4D为图2的像素电路在第二图框的补偿与写入阶段的等效电路操作示意图。
图5为依据本公开文件又一实施例的像素电路的功能方框图。
图6为依据本公开文件再一实施例的像素电路的功能方框图。
图7为依据本公开文件再一实施例的像素电路的功能方框图。
图8为依据本公开文件再一实施例的像素电路的功能方框图。
图9为依据本公开文件再一实施例的像素电路的功能方框图。
图10为提供至图9的像素电路的多个控制信号简化后的波形示意图。
图11为依据本公开文件一实施例的显示面板简化后的功能方框图。
图12为提供至图11的显示面板的多个控制信号简化后的波形示意图。
附图标记说明:
100、200、200a、200b、200c、200d、200e:像素电路
110、210:补偿电路
120、220:写入电路
130、230:发光控制电路
140、240:重置电路
150、250、250a、250b、250c、250d、250e:亮度判定电路
112、212:第一补偿单元
114、214:第二补偿单元
Da1:第一数据信号
Da2:第二数据信号
Id1:第一驱动电流
Id2:第二驱动电流
Vref:参考电压
2122:第一驱动晶体管
2124:第一补偿开关
C1:第一电容
2142:第二驱动晶体管
2144:第二补偿开关
C2:第二电容
222:第一写入开关
224:第二写入开关
226:第三写入开关
228:第四写入开关
N1:第一节点
N2:第二节点
DL:数据线
232:第一发光开关
234:第二发光开关
242:第一重置开关
244:第二重置开关
In:输入端
252、254:发光单元
Rs:电阻单元
256:旁路开关
300:显示面板
310:时序控制电路
320:数据驱动电路
330:移位暂存电路
340:像素电路
350[1]~350[n]:像素行
Pw1:第一电源端
Pw2:第二电源端
Sd:显示信号
Vd[1]~Vd[n]:数据电压
Vh:保持电压
Cma[1]~Cma[n]、Cma[i]:第一扫描信号
Cmb[1]~Cmb[n]、Cmb[i]:第二扫描信号
Rsa:第一重置信号
Rsb:第二重置信号
Ema:第一发光信号
Emb:第二发光信号
OVDD:系统高电压
OVSS:系统低电压
Bs:旁路信号
具体实施方式
以下将配合相关附图来说明本公开文件的实施例。在附图中,相同的标号表示相同或类似的元件或方法流程。
图1为根据本公开文件一实施例的像素电路100简化后的功能方框图。像素电路100包含补偿电路110、写入电路120、发光控制电路130、重置电路140与亮度判定电路150。
补偿电路110包含第一补偿单元112与第二补偿单元114。写入电路120用于将第一数据信号Da1与第二数据信号Da2分别提供至第一补偿单元112与第二补偿单元114。第一补偿单元112会依据第一数据信号Da1决定第一驱动电流Id1的大小。第二补偿单元114会依据第二数据信号Da2决定第二驱动电流Id2的大小。
在一些实施例中,补偿电路110还用于检测本身的一或多个元件的特性,并会依据检测结果输出补偿后的第一驱动电流Id1与第二驱动电流Id2,以使第一驱动电流Id1与第二驱动电流Id2与补偿电路110的元件特性变异无关。
发光控制电路130耦接于补偿电路110与亮度判定电路150之间。发光控制电路130用于将第一补偿单元112与亮度判定电路150互相导通,抑或将第二补偿单元114与亮度判定电路150互相导通。亦即,亮度判定电路150不会与第一补偿单元112和第二补偿单元114两者同时导通。因此,亮度判定电路150会依据第一驱动电流Id1与第二驱动电流Id2的其中之一发光。
重置电路140用于提供参考电压Vref至补偿电路110,以关断第一补偿单元112与第二补偿单元114的其中之一。
在本实施例的一第一图框(frame)中,重置电路140会关断第一补偿单元112,以使第一补偿单元112停止输出第一驱动电流Id1且存储第一数据信号Da1。此时,发光控制电路130会断开第一补偿单元112与亮度判定电路150,且第二补偿单元114会提供第二驱动电流Id2至亮度判定电路150。
于相邻于第一图框的一第二图框中,重置电路140会关断第二补偿单元114,以使第二补偿单元114停止输出第二驱动电流Id2且存储第二数据信号Da2。此时,发光控制电路130会断开第二补偿单元114与亮度判定电路150,且第一补偿单元112会依据存储的第一数据信号Da1提供具有对应大小的第一驱动电流Id1至亮度判定电路150,像素电路100于后续多个图框中的操作可依此类推。
换言之,像素电路100能在更新内部节点电压的同时保持稳定的亮度,因而无需在更新内部节点电压时停止发光。因此,当像素电路100可以降低显示画面的闪烁程度。
图2为依据本公开文件一实施例的像素电路200的功能方框图。像素电路200包含补偿电路210、写入电路220、发光控制电路230、重置电路240与亮度判定电路250。
补偿电路210可以用于实现图1的补偿电路110,且补偿电路210包含第一补偿单元212与第二补偿单元214。第一补偿单元212包含第一驱动晶体管2122、第一补偿开关2124与第一电容C1。第一驱动晶体管2122与第一补偿开关2124皆包含第一端、第二端与控制端。第一补偿开关2124的第一端耦接于第一驱动晶体管2122的控制端。第一补偿开关2124的第二端耦接于第一驱动晶体管2122的第二端。第一补偿开关2124的控制端用于接收第一扫描信号Cma[i]。第一电容C1耦接于写入电路220与第一驱动晶体管2122的控制端之间,用于自写入电路220接收第一数据信号Da1。
第二补偿单元214包含第二驱动晶体管2142与第二补偿开关2144。第二驱动晶体管2142与第二补偿开关2144各自包含第一端、第二端与控制端。第二补偿开关2144的第一端耦接于第二驱动晶体管2142的控制端。第二补偿开关2144的第二端耦接于第二驱动晶体管2142的第二端。第二补偿开关2144的控制端用于接收第二扫描信号Cmb[i]。第二电容C2耦接于写入电路220与第二驱动晶体管2142的控制端之间,用于自写入电路220接收第二数据信号Da2。
第一驱动晶体管2122的第一端与第二驱动晶体管2142的第一端并联于第一电源端Pw1,以自第一电源端Pw1接收系统高电压OVDD。
写入电路220可以用于实现图1的写入电路120,且写入电路220包含第一节点N1、第二节点N2、第一写入开关222、第二写入开关224、第三写入开关226与第四写入开关228。第一写入开关222、第二写入开关224、第三写入开关226与第四写入开关228各自包含第一端、第二端与控制端。
第一节点N1与第二节点N2分别用于提供第一数据信号Da1与第二数据信号Da2,且分别耦接于补偿电路210的第一电容C1与第二电容C2。
第一写入开关222的第一端与第二写入开关224的第一端耦接于第一节点N1。第三写入开关226的第一端与第四写入开关228的第一端耦接于第二节点N2。第一写入开关222的第二端与第三写入开关226的第二端耦接于数据线DL。第二写入开关224的第二端与第四写入开关228的第二端用于接收参考电压Vref。
数据线DL用于提供显示信号Sd至像素电路200。在一实施例中,数据线DL耦接于图11的显示面板300的数据驱动电路320,且用于自数据驱动电路320接收显示信号Sd。显示面板300的运行方式将于后续段落中详细说明。
请再参考图2,发光控制电路230可以用于实现图1的发光控制电路130。发光控制电路230包含第一发光开关232与第二发光开关234,其中第一发光开关232与第二发光开关234各自包含第一端、第二端与控制端。
第一发光开关232的第一端耦接于第一驱动晶体管2122的第二端。第一发光开关232的控制端用于接收第一发光信号Ema。第二发光开关234的第一端耦接于第二驱动晶体管2142的第二端。第二发光开关234的控制端用于接收第二发光信号Emb。第一发光开关232的第二端和第二发光开关234的第二端并联于亮度判定电路250。
重置电路240可以用于实现图1的重置电路140。重置电路240包含第一重置开关242与第二重置开关244,其中第一重置开关242与第二重置开关244皆包含第一端、第二端与控制端。第一重置开关242的第一端耦接于第一驱动晶体管2122的控制端。第一重置开关242的控制端用于接收第一重置信号Rsa。第二重置开关244的第一端耦接于第二补偿单元114。第二重置开关244的控制端用于接收第二重置信号Rsb。第一重置开关242的第二端与第二重置开关244的第二端用于接收参考电压Vref。
在多个像素电路200形成一像素矩阵(未示出于图2)的一实施例中,像素矩阵中所有的像素电路200可以共用第一发光信号Ema、第二发光信号Emb、第一重置信号Rsa与第二重置信号Rsb。因此,第一发光信号Ema、第二发光信号Emb、第一重置信号Rsa与第二重置信号Rsb可以由设置于柔性印刷电路板上的时序控制电路(Timing Controller,简称TCON,例如图11的时序控制电路310)产生,而无需由设置于玻璃基板上的移位暂存电路产生,以减少玻璃基板的边框厚度。像素电路200的多个控制信号的产生方式将于后续段落中配合图11进行说明。在一些实施例中,第一发光信号Ema、第二发光信号Emb、第一重置信号Rsa与第二重置信号Rsb也可以由移位暂存电路(例如,图11的移位暂存电路330)产生。
请再参考图2,亮度判定电路250包含输入端In与第一发光单元252。输入端In耦接于第一发光开关232的第二端与第二发光开关234的第二端,用于自发光控制电路230接收第一驱动电流Id1与第二驱动电流Id2。第一发光单元252的第一端(例如,阳极端)耦接于输入端In。第一发光单元252的第二端(例如,阴极端)则耦接于第二电源端Pw2,以自第二电源端Pw2接收系统低电压OVSS。在本实施例中,系统高电压OVDD高于系统低电压OVSS。
实作上,图2的第一驱动晶体管2122、第二驱动晶体管2142与多个开关可以用各种合适种类的P型晶体管来实现,例如薄膜晶体管(Thin-Film Transistor,简称TFT)、场效晶体管(Field Effect Transistor,简称FET)或双载子接面晶体管(Biopolar JunctionTransistor,简称BJT)等等。
另外,本公开文件中的发光单元可以用有机发光二极管(Organic Light-Emitting Diode,简称OLED)或是微发光二极管(Micro LED)来实现。
图3为提供至像素电路200的多个控制信号简化后的波形示意图。图4A为像素电路200在第一图框的重置阶段的等效电路操作示意图。图4B为像素电路200在第一图框的补偿与写入阶段的等效电路操作示意图。图4C为像素电路200在第二图框的重置阶段的等效电路操作示意图。图4D为像素电路200在第二图框的补偿与写入阶段的等效电路操作示意图。
如图3所示,像素电路200于每个图框中的运行包含重置阶段以及补偿与写入阶段。第一扫描信号Cma[i]、第二扫描信号Cmb[i]、第一重置信号Rsa、第二重置信号Rsb、第一发光信号Ema与第二发光信号Emb皆为以两个图框为一周期的周期性信号。显示信号Sd会于每个重置阶段中提供保持(holding)电压Vh,且会于每个补偿与写入阶段中提供多个数据电压Vd[1]~Vd[n],其中n为正整数。另外,第一发光信号Ema反相于第二发光信号Emb
请同时参考图3与图4A,于第一图框的重置阶段,第一重置信号Rsa与第二发光信号Emb具有逻辑高电平(Logic High Level,例如能使P型晶体管导通的低电压电平);第一扫描信号Cma[i]、第二扫描信号Cmb[i]、第二重置信号Rsb与第一发光信号Ema具有逻辑低电平(Logic Low Level,例如能使P型晶体管关断的高电压电平)。第一驱动晶体管2122、第二驱动晶体管2142、第二发光开关234、第一写入开关222、第四写入开关228、第一重置开关242会导通,而像素电路200中其余的开关会关断。
第二驱动晶体管2142会工作于饱和区(Saturation Region),并依据第二驱动晶体管2142的控制端电压决定第二驱动电流Id2的大小。第二驱动电流Id2会经由第二发光开关234、输入端In传递至第一发光单元252,以使第一发光单元252发光。第一驱动晶体管2122的控制端会被设置为参考电压Vref。写入电路220会以保持电压Vh作为第一数据信号Da1,并以参考电压Vref作为第二数据信号Da2。
请同时参考图3与图4B,于第一图框的补偿与写入阶段,第一扫描信号Cma[i]会提供具有逻辑高电平的脉冲,并于该脉冲的脉冲时间以外维持逻辑低电平;第二发光信号Emb具有逻辑高电平;第二扫描信号Cmb[i]、第一重置信号Rsa、第二重置信号Rsb与第一发光信号Ema具有逻辑低电平。第一驱动晶体管2122、第二驱动晶体管2142、第二发光开关234、第一写入开关222、第四写入开关228会导通,第一补偿开关2124会于第一扫描信号Cma[i]提供脉冲时导通,而像素电路200中其余的开关会关断。
因此,第一发光单元252仍会依据第二驱动电流Id2发光。写入电路220会以数据电压Vd[1]~Vd[n]作为第一数据信号Da1,并以参考电压Vref作为第二数据信号Da2。第一补偿单元212会存储数据电压Vd[1]~Vd[n]中对应的一者(例如,数据电压Vd[i]),且第一补偿单元212会检测第一驱动晶体管2122的元件特性。
详细而言,当第一扫描信号Cma[i]提供具有逻辑高电平的脉冲时,第一补偿开关2124会切换至导通状态以使第一驱动晶体管2122形成二极管形式晶体管(Diode-Connected Transistor)。第一驱动晶体管2122的控制端会被设置为如《公式1》所示的电压。
Vg1=OVDD-|Vth1| 《公式1》
《公式1》中的标号Vg1代表第一驱动晶体管2122的控制端电压;标号Vth1代表第一驱动晶体管2122的临界电压。
换言之,第一电容C1的一端被设置为数据电压Vd[i],另一端被设置为《公式1》所示的电压。当第一扫描信号Cma[i]的脉冲结束而第一补偿开关2124切换回关断状态时,即使显示信号Sd提供不同于数据电压Vd[i]的其他数据电压,第一电容C1两端的电压差会因为第一电容C1为浮接而不改变。
请同时参考图3与图4C,于第二图框的重置阶段,第二重置信号Rsb与第一发光信号Ema具有逻辑高电平;第一扫描信号Cma[i]、第二扫描信号Cmb[i]、第一重置信号Rsa与第二发光信号Emb具有逻辑低电平。第一驱动晶体管2122、第二驱动晶体管2142、第一发光开关232、第二写入开关224、第三写入开关226与第二重置开关244会导通,而像素电路200中其余的开关会关断。
第二驱动晶体管2142的控制端会被重置为参考电压Vref。写入电路220会以参考电压Vref作为第一数据信号Da1,以保持电压Vh作为第二数据信号Da2。第一驱动晶体管2122的控制端电压会因为电容耦合而变化为《公式2》所示的电压,使得第一驱动晶体管2122工作于饱和区且提供如《公式3》所示的第一驱动电流Id1至第一发光单元252。
Vg1=OVDD-|Vth1|+Vref-Vdata[i] 《公式2》
Figure BDA0002459532040000101
《公式3》的标号Vsg代表第一驱动晶体管2122的第一端与控制端之间的电压差。由《公式3》可知,第一驱动电流Id1免疫于第一驱动晶体管2122的临界电压变异。
请同时参考图3与图4D,在第二图框的写入与补偿期间,第二扫描信号Cmb[i]会提供具有逻辑高电平的脉冲,并于该脉冲的脉冲时间以外维持逻辑低电平;第一发光信号Ema具有逻辑高电平;第一扫描信号Cma[i]、第一重置信号Rsa、第二重置信号Rsb与第二发光信号Emb具有逻辑低电平。第一驱动晶体管2122、第二驱动晶体管2142、第一发光开关232、第二写入开关224与第三写入开关226会导通,第二补偿开关2144会于第二扫描信号Cmb[i]提供脉冲时导通,而像素电路200中的其余开关会关断。
因此,第一发光单元252仍会依据第一驱动电流Id1发光。写入电路220会以参考电压Vref作为第一数据信号Da1,并以数据电压Vd[1]~Vd[n]作为第二数据信号Da2。第二补偿单元214会存储数据电压Vd[1]~Vd[n]中对应的一者(例如,数据电压Vd[i]),且第二补偿单元214会检测第二驱动晶体管2142的元件特性。前述第一补偿单元212的对应运行亦适用于第二补偿单元214,为简洁起见,在此不重复赘述。
由上述可知,像素电路200能在更新内部节点电压的同时提供稳定的亮度,而无需为了更新内部节点电压而停止发光。因此,像素电路200可以降低画面的闪烁程度。
另外,微发光二极管的发光效率会负相关于驱动电流的大小。在发光单元252是以微发光二极管实现的实施例中,像素电路200能以较长的发光时间补偿微发光二极管的发光效率衰减。
图5为依据本公开文件一实施例的像素电路200a的功能方框图。像素电路200a包含补偿电路210、写入电路220、发光控制电路230、重置电路240与亮度判定电路250a,其中亮度判定电路250a可用于实现图1的亮度判定电路150。亮度判定电路250a包含输入端In、第一发光单元252与第二发光单元254。输入端In耦接于发光控制电路230的第一发光开关232的第二端与第二发光开关234的第二端。第一发光单元252与第二发光单元254的第一端(例如,阳极端)并联于输入端In,第一发光单元252与第二发光单元254的第二端(例如,阴极端)并联于第二电源端Pw2。
在本实施例中,第一发光单元252与第二发光单元254可以作为彼此的备援(Redundancy)元件,以提升像素电路200a的可靠度。前述像素电路200的其余连接方式、元件、实施方式以及优点,皆适用于像素电路200a,为简洁起见,在此不重复赘述。
图6为依据本公开文件一实施例的像素电路200b的功能方框图。像素电路200b包含补偿电路210、写入电路220、发光控制电路230、重置电路240与亮度判定电路250b,其中亮度判定电路250b可用于实现图1的亮度判定电路150。亮度判定电路250b包含输入端In、第一发光单元252、第二发光单元254与电阻单元Rs。输入端In耦接于发光控制电路230的第一发光开关232的第二端与第二发光开关234的第二端。第一发光单元252与第二发光单元254的第一端并联于输入端In。第一发光单元252的第二端耦接于第二电源端Pw2。电阻单元Rs耦接于第二发光单元254的第二端与第二电源端Pw2之间。
在本实施例中,第一发光单元252与第二发光单元254可以作为彼此的备援元件,以提升像素电路200b的可靠度。由于第二发光单元254的输出端具有较大的阻抗,在第一发光单元252没有损坏的情况下第二发光单元254不会发光,因而可以降低像素电路200b的功率消耗。前述像素电路200的其余连接方式、元件、实施方式以及优点,皆适用于像素电路200b,为简洁起见,在此不重复赘述。
图7为依据本公开文件一实施例的像素电路200c的功能方框图。像素电路200c包含补偿电路210、写入电路220、发光控制电路230、重置电路240与亮度判定电路250c,其中亮度判定电路250c可用于实现图1的亮度判定电路150。亮度判定电路250c包含输入端In、第一发光单元252、第二发光单元254与旁路开关256。第一发光单元252与第二发光单元254的第一端并联于输入端In。第一发光单元252的第二端耦接于第二电源端Pw2。旁路开关256包含第一端、第二端与控制端。旁路开关256的第一端与第二端分别耦接于第二发光单元254的第二端与第二电源端Pw2。旁路开关256的控制端用于接收旁路信号Bs。
在本实施例中,第一发光单元252与第二发光单元254可以作为彼此的备援元件,以提升像素电路200c的可靠度。若第一发光单元252没有损坏,则旁路开关256可以关断以降低像素电路200c的功率消耗,而若第一发光单元252损坏形成断路,则旁路开关256会导通。其中旁路信号Bs可以由时序控制电路(例如,图11的时序控制电路310)产生。前述像素电路200的其余连接方式、元件、实施方式以及优点,皆适用于像素电路200c,为简洁起见,在此不重复赘述。
图8为依据本公开文件一实施例的像素电路200d的功能方框图。像素电路200d包含补偿电路210、写入电路220、发光控制电路230、重置电路240与亮度判定电路250d,其中亮度判定电路250d可用于实现图1的亮度判定电路150。亮度判定电路250d包含第一发光单元252与第二发光单元254。第一发光单元252的第一端耦接于第一发光开关232的第二端,第二发光单元254的第一端耦接于第二发光开关234的第二端。第一发光单元252的第二端与第二发光单元254的第二端并联于第二电源端Pw2。
换言之,第一发光单元252与第二发光单元254用于自发光控制电路230分别接收第一驱动电流Id1与第二驱动电流Id2。
在本实施例中,第一发光单元252与第二发光单元254能交替发光以延长彼此的寿命,进而提升像素电路200c的可靠度。前述像素电路200的其余连接方式、元件、实施方式以及优点,皆适用于像素电路200d,为简洁起见,在此不重复赘述。
图9为依据本公开文件一实施例的像素电路200e的功能方框图。图10为提供至像素电路200e的多个控制信号简化后的波形示意图。像素电路200e包含补偿电路210、写入电路220、发光控制电路230、重置电路240与亮度判定电路250e,其中亮度判定电路250e可用于实现图1的亮度判定电路150。像素电路200e的第一驱动晶体管2122、第二驱动晶体管2142与所有的开关皆以N型晶体管来实现。亮度判定电路250e包含第一发光单元252与输入端In,且第一发光单元252包含第一端(例如,阳极端)与第二端(例如,阴极端)。第一发光单元252的第一端耦接于第二电源端Pw2。第一发光单元252的第二端则耦接于输入端In。
请同时参考图9与图10,第一电源端Pw1用于提供系统低电压OVSS,而第二电源端Pw2用于提供系统高电压OVDD,其中系统高电压OVDD高于系统低电压OVSS。于第一图框的补偿与写入阶段中,第一驱动电流Id1会自第二电源端Pw2按序流经发光单元252、第一发光开关232与第一驱动晶体管2122而至第一电源端Pw1。于第二图框的补偿与写入阶段中,第二驱动电流Id2会自第二电源端Pw2按序流经发光单元252、第二发光开关234与第二驱动晶体管2142而至第一电源端Pw1。
换言之,当第一发光单元252发光时,第一驱动电流Id1与第二驱动电流Id2的其中一者会自第二电源端Pw2按序流经亮度判定电路250e、发光控制电路230、补偿电路210而至第一电源端Pw1。前述像素电路200的其余连接方式、元件、实施方式以及优点,皆适用于像素电路200e,为简洁起见,在此不重复赘述。
图11为依据本公开文件一实施例的显示面板300简化后的功能方框图。图12为提供至显示面板300的多个控制信号简化后的波形示意图。显示面板300包含时序控制电路310、数据驱动电路320、移位暂存电路330与多个像素电路340。
请同时参考图11与图12,时序控制电路310用于接收垂直启动信号(Vsync)、水平启动信号(Hsync)与RGB数据,并用于输出驱动数据驱动电路320与移位暂存电路330的多个时钟信号、致能信号与显示画面数据等等。移位暂存电路330用于输出彼此之间接续变化(例如,接续提供脉冲)的第一扫描信号Cma[1]~Cma[n]与第二扫描信号Cmb[1]~Cmb[n],其中n为正整数。时序控制电路310用于输出彼此之间无需接续变化的第一重置信号Rsa、第二重置信号Rsb、第一发光信号Ema与第二发光信号Emb。
在一些实施例中,时序控制电路310与数据驱动电路320是以同一块芯片(例如,显示器驱动芯片,简称DDIC)来实现。在另一些实施例中,时序控制电路310与数据驱动电路320是设置于柔性电路板(未示出于图11),移位暂存电路330与多个像素电路340是实现于玻璃基板(未示出于图11)。在又一些实施例中,时序控制电路310、数据驱动电路320、移位暂存电路330与多个像素电路340都设置于玻璃基板。
多个像素电路340形成多个像素行350[1]~350[n],且多个像素电路340可以使用前述多个实施例的像素电路的其中之一来实现。举例来说,位于像素行350[i]的某一像素电路340会自移位暂存电路330接收第一扫描信号Cma[i]与第二扫描信号Cmb[i],并自时序控制电路310接收第一重置信号Rsa、第二重置信号Rsb、第一发光信号Ema与第二发光信号Emb,其中i为小于或等于n的正整数。另外,前述多个实施例中的显示信号Sd可以由数据驱动电路320输出至像素电路340。
由上述可知,显示面板300无需为了脉冲宽度差异极大的不同种类控制信号设置多组移位暂存电路,所以显示面板300的多个侧边能实现无边框设计,使得显示面板300适用于对于边框宽度要求严格的拼接式应用。
在说明书及权利要求中使用了某些词汇来指称特定的元件。然而,所属技术领域中技术人员应可理解,同样的元件可能会用不同的名词来称呼。说明书及权利要求并不以名称的差异做为区分元件的方式,而是以元件在功能上的差异来做为区分的基准。在说明书及权利要求所提及的“包含”为开放式的用语,故应解释成“包含但不限定于”。另外,“耦接”在此包含任何直接及间接的连接手段。因此,若文中描述第一元件耦接于第二元件,则代表第一元件可通过电性连接或无线传输、光学传输等信号连接方式而直接地连接于第二元件,或者通过其他元件或连接手段间接地电性或信号连接至该第二元件。
另外,除非说明书中特别指明,否则任何单数格的用语都同时包含复数格的涵义。
以上仅为本公开文件的优选实施例,凡依本公开文件权利要求所做的均等变化与修饰,皆应属本公开文件的涵盖范围。

Claims (20)

1.一种像素电路,包含:
一写入电路,用于提供一第一数据信号与一第二数据信号;
一补偿电路,包含一第一补偿单元与一第二补偿单元,其中该第一补偿单元用于在一第一时段依据该第一数据信号提供一第一驱动电流,该第二补偿单元用于在一第二时段依据该第二数据信号提供一第二驱动电流,且该第一时段邻接于该第二时段;
一重置电路,用于提供一参考电压至该补偿电路;
一亮度判定电路;以及
一发光控制电路,耦接于该第一补偿单元、该第二补偿单元与该亮度判定电路,其中该发光控制电路于该第一时段导通该第一补偿单元与该亮度判定电路以使该亮度判定电路依据该第一驱动电流发光,且该发光控制电路于该第二时段导通该第二补偿单元与该亮度判定电路以使该亮度判定电路依据该第二驱动电流发光。
2.如权利要求1所述的像素电路,其中,该发光控制电路包含:
一第一发光开关,包含一第一端、一第二端和一控制端,其中该第一发光开关的该第一端耦接于该第一补偿单元,该第一发光开关的该控制端用于接收一第一发光信号;以及
一第二发光开关,包含一第一端、一第二端和一控制端,其中该第二发光开关的该第一端耦接于该第二补偿单元,该第二发光开关的该控制端用于接收一第二发光信号;
其中该第一发光开关的该第二端和该第二发光开关的该第二端并联于该亮度判定电路。
3.如权利要求1所述的像素电路,其中,该重置电路包含:
一第一重置开关,包含一第一端、一第二端和一控制端,其中该第一重置开关的该第一端耦接于该第一补偿单元,该第一重置开关的该控制端用于接收一第一重置信号;以及
一第二重置开关,包含一第一端、一第二端和一控制端,其中该第二重置开关的该第一端耦接于该第二补偿单元,该第二重置开关的该控制端用于接收一第二重置信号;
其中该第一重置开关的该第二端与该第二重置开关的该第二端用于接收该参考电压。
4.如权利要求1所述的像素电路,其中,该写入电路包含:
一第一节点,用于提供该第一数据信号;
一第一写入开关,包含一第一端、一第二端和一控制端;
一第二写入开关,包含一第一端、一第二端和一控制端,其中该第一写入开关的该第一端与该第二写入开关的该第一端耦接于该第一节点;
一第二节点,用于提供该第二数据信号;
一第三写入开关,包含一第一端、一第二端和一控制端;以及
一第四写入开关,包含一第一端、一第二端和一控制端,其中该第三写入开关的该第一端与该第四写入开关的该第一端耦接于该第二节点;
其中该第一写入开关的该第二端与该第三写入开关的该第二端耦接于一数据线,该第二写入开关的该第二端与该第四写入开关的该第二端用于接收该参考电压,
该第一写入开关的该控制端与该第四写入开关的该控制端用于接收一第一发光信号,该第二写入开关的该控制端与该第三写入开关的该控制端用于接收一第二发光信号。
5.如权利要求2或4所述的像素电路,其中,该第一发光信号反相于该第二发光信号。
6.如权利要求4所述的像素电路,其中,该写入电路用于自该数据线接收多个数据电压,当该写入电路以该参考电压作为该第一数据信号时,该写入电路以该多个数据电压作为该第二数据信号且该第二补偿单元依据该多个数据电压中对应的一者决定该第二驱动电流的大小。
7.如权利要求1所述的像素电路,其中,该第一补偿单元包含:
一第一驱动晶体管,包含一第一端、一第二端和一控制端;
一第一补偿开关,包含一第一端、一第二端和一控制端,其中该第一补偿开关的该第一端耦接于该第一驱动晶体管的该控制端,该第一补偿开关的该第二端耦接于该第一驱动晶体管的该第二端,该第一补偿开关的该控制端用于接收一第一扫描信号;以及
一第一电容,耦接于该写入电路与该第一驱动晶体管的该控制端之间,用于接收该第一数据信号;
其中该第二补偿单元包含:
一第二驱动晶体管,包含一第一端、一第二端和一控制端;
一第二补偿开关,包含一第一端、一第二端和一控制端,其中该第二补偿开关的该第一端耦接于该第二驱动晶体管的该控制端,该第二补偿开关的该第二端耦接于该第二驱动晶体管的该第二端,该第二补偿开关的该控制端用于接收一第二扫描信号;以及
一第二电容,耦接于该写入电路与该第二驱动晶体管的该控制端之间,用于接收该第二数据信号;
其中该第一驱动晶体管的该第一端与该第二驱动晶体管的该第一端并联于一第一电源端。
8.如权利要求1所述的像素电路,其中,该亮度判定电路包含:
一输入端,耦接于该发光控制电路,用于接收该第一驱动电流或该第二驱动电流;
一第一发光单元;以及
一第二发光单元,其中该第一发光单元的一第一端与该第二发光单元的一第一端并联于该输入端。
9.如权利要求8所述的像素电路,其中,该亮度判定电路另包含一电阻单元,该电阻单元耦接于该第二发光单元的一第二端与一第二电源端之间,该第一发光单元的一第二端耦接于该第二电源端。
10.如权利要求8所述的像素电路,其中,该亮度判定电路另包含:
一旁路开关,包含一第一端、一第二端与一控制端,其中该旁路开关的该第一端耦接于该第二发光单元的一第二端,该旁路开关的该第二端耦接于一第二电源端;
其中该第一发光单元的一第二端耦接于该第二电源端。
11.如权利要求1所述的像素电路,其中,该亮度判定电路包含:
一第一发光单元;以及
一第二发光单元;
其中该第一发光单元与该第二发光单元用于自该发光控制电路分别接收该第一驱动电流与该第二驱动电流。
12.如权利要求1所述的像素电路,其中,该补偿电路耦接于一第一电源端与该发光控制电路之间,该亮度判定电路耦接于一第二电源端与该发光控制电路之间,
当该亮度判定电路发光时,该第一驱动电流与该第二驱动电流的其中一者自该第一电源端按序流经该补偿电路、该发光控制电路与该亮度判定电路而至该第二电源端。
13.如权利要求1所述的像素电路,其中,该补偿电路耦接于一第一电源端与该发光控制电路之间,该亮度判定电路耦接于一第二电源端与该发光控制电路之间,
当该亮度判定电路发光时,该第一驱动电流与该第二驱动电流的其中一者自该第二电源端按序流经该亮度判定电路、该发光控制电路、该补偿电路而至该第一电源端。
14.一种显示面板,包含:
一移位暂存电路,用于提供多个第一扫描信号与多个第二扫描信号;以及
多个像素电路,耦接于该移位暂存电路,其中每个像素电路包含:
一写入电路,用于提供一第一数据信号与一第二数据信号;
一补偿电路,包含一第一补偿单元与一第二补偿单元,其中该第一补偿单元用于在一第一时段依据该多个第一扫描信号中对应的一者存储该第一数据信号以提供一第一驱动电流,该第二补偿单元用于在一第二时段依据该多个第二扫描信号中对应的一者存储该第二数据信号以提供一第二驱动电流,且该第一时段邻接于该第二时段;
一重置电路,用于提供一参考电压至该补偿电路;
一亮度判定电路;以及
一发光控制电路,耦接于该第一补偿单元、该第二补偿单元与该亮度判定电路,其中该发光控制电路于该第一时段依据一第一发光信号导通该第一补偿单元与该亮度判定电路,以使该亮度判定电路依据该第一驱动电流发光,
该发光控制电路于该第二时段依据一第二发光信号导通该第二补偿单元与该亮度判定电路,以使该亮度判定电路依据该第二驱动电流发光,且该第一发光信号与该第二发光信号互为反相。
15.如权利要求14所述的显示面板,其中,该发光控制电路包含:
一第一发光开关,包含一第一端、一第二端和一控制端,其中该第一发光开关的该第一端耦接于该第一补偿单元,该第一发光开关的该控制端用于接收该第一发光信号;以及
一第二发光开关,包含一第一端、一第二端和一控制端,其中该第二发光开关的该第一端耦接于该第二补偿单元,该第二发光开关的该控制端用于接收该第二发光信号;
其中该第一发光开关的该第二端和该第二发光开关的该第二端并联于该亮度判定电路。
16.如权利要求14所述的显示面板,其中,该重置电路包含:
一第一重置开关,包含一第一端、一第二端和一控制端,其中该第一重置开关的该第一端耦接于该第一补偿单元,该第一重置开关的该控制端用于接收一第一重置信号;以及
一第二重置开关,包含一第一端、一第二端和一控制端,其中该第二重置开关的该第一端耦接于该第二补偿单元,该第二重置开关的该控制端用于接收一第二重置信号;
其中该第一重置开关的该第二端与该第二重置开关的该第二端用于接收该参考电压。
17.如权利要求14所述的显示面板,其中,该写入电路包含:
一第一节点,用于提供该第一数据信号;
一第一写入开关,包含一第一端、一第二端和一控制端;
一第二写入开关,包含一第一端、一第二端和一控制端,其中该第一写入开关的该第一端与该第二写入开关的该第一端耦接于该第一节点;
一第二节点,用于提供该第二数据信号;
一第三写入开关,包含一第一端、一第二端和一控制端;以及
一第四写入开关,包含一第一端、一第二端和一控制端,其中该第三写入开关的该第一端与该第四写入开关的该第一端耦接于该第二节点;
其中该第一写入开关的该第二端与该第三写入开关的该第二端耦接于一数据线,该第二写入开关的该第二端与该第四写入开关的该第二端用于接收该参考电压,
该第一写入开关的该控制端与该第四写入开关的该控制端用于接收该第一发光信号,该第二写入开关的该控制端与该第三写入开关的该控制端用于接收该第二发光信号。
18.如权利要求14所述的显示面板,其中,该第一补偿单元包含:
一第一驱动晶体管,包含一第一端、一第二端和一控制端;
一第一补偿开关,包含一第一端、一第二端和一控制端,其中该第一补偿开关的该第一端耦接于该第一驱动晶体管的该控制端,该第一补偿开关的该第二端耦接于该第一驱动晶体管的该第二端,该第一补偿开关的该控制端用于接收该多个第一扫描信号中该对应的一者;以及
一第一电容,耦接于该写入电路与该第一驱动晶体管的该控制端之间,用于接收该第一数据信号;
其中该第二补偿单元包含:
一第二驱动晶体管,包含一第一端、一第二端和一控制端;
一第二补偿开关,包含一第一端、一第二端和一控制端,其中该第二补偿开关的该第一端耦接于该第二驱动晶体管的该控制端,该第二补偿开关的该第二端耦接于该第二驱动晶体管的该第二端,该第二补偿开关的该控制端用于接收该多个第二扫描信号中该对应的一者;以及
一第二电容,耦接于该写入电路与该第二驱动晶体管的该控制端之间,用于接收该第二数据信号;
其中该第一驱动晶体管的该第一端与该第二驱动晶体管的该第一端并联于一第一电源端。
19.如权利要求14所述的显示面板,其中,该亮度判定电路包含:
一输入端,耦接于该发光控制电路,用于接收该第一驱动电流或该第二驱动电流;
一第一发光单元,包含一第一端与一第二端;以及
一第二发光单元,包含一第一端与一第二端;
其中该第一发光单元的该第一端与该第二发光单元的该第一端并联于该输入端。
20.如权利要求14所述的显示面板,其中,该亮度判定电路包含:
一第一发光单元;以及
一第二发光单元;
其中该第一发光单元与该第二发光单元用于自该发光控制电路分别接收该第一驱动电流与该第二驱动电流。
CN202010316217.9A 2019-09-25 2020-04-21 像素电路与显示面板 Active CN111402802B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW108134714 2019-09-25
TW108134714A TWI716120B (zh) 2019-09-25 2019-09-25 畫素電路與顯示面板

Publications (2)

Publication Number Publication Date
CN111402802A CN111402802A (zh) 2020-07-10
CN111402802B true CN111402802B (zh) 2021-07-06

Family

ID=71429687

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010316217.9A Active CN111402802B (zh) 2019-09-25 2020-04-21 像素电路与显示面板

Country Status (3)

Country Link
US (1) US11158244B2 (zh)
CN (1) CN111402802B (zh)
TW (1) TWI716120B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112837649B (zh) * 2019-11-01 2022-10-11 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板、显示装置
WO2022222055A1 (zh) * 2021-04-21 2022-10-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及其驱动方法
CN114267297B (zh) * 2021-12-16 2023-05-02 Tcl华星光电技术有限公司 像素补偿电路、方法及显示面板
CN114203104B (zh) * 2022-01-28 2023-03-10 上海天马微电子有限公司 像素电路及其驱动方法、显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103383836A (zh) * 2013-07-02 2013-11-06 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板及显示装置
CN104091559A (zh) * 2014-06-19 2014-10-08 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN104134426A (zh) * 2014-07-07 2014-11-05 京东方科技集团股份有限公司 像素结构及其驱动方法、显示装置
CN104252845A (zh) * 2014-09-25 2014-12-31 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
KR20160081595A (ko) * 2014-12-31 2016-07-08 삼성디스플레이 주식회사 표시 장치용 데이터 저장 장치 및 이의 저장 방법
CN108717841A (zh) * 2018-05-29 2018-10-30 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、oled显示面板及其驱动电路和驱动方法
KR102046443B1 (ko) * 2013-05-22 2019-11-20 삼성디스플레이 주식회사 표시 장치 및 그의 영상 보상 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3593982B2 (ja) 2001-01-15 2004-11-24 ソニー株式会社 アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法
KR102033611B1 (ko) * 2013-02-25 2019-10-18 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR20140142002A (ko) * 2013-06-03 2014-12-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US9468050B1 (en) 2014-09-25 2016-10-11 X-Celeprint Limited Self-compensating circuit for faulty display pixels
CN104680978A (zh) * 2015-03-03 2015-06-03 友达光电股份有限公司 一种用于高分辨率amoled的像素补偿电路
CN104715726A (zh) * 2015-04-07 2015-06-17 合肥鑫晟光电科技有限公司 像素驱动电路、像素驱动方法和显示装置
TWI560676B (en) * 2015-12-07 2016-12-01 Au Optronics Corp Pixel circuit and driving method thereof
CN107016971B (zh) * 2017-04-18 2020-03-27 京东方科技集团股份有限公司 一种扫描电路单元、栅极驱动电路及扫描信号控制方法
CN108182908A (zh) * 2018-03-26 2018-06-19 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板及其驱动方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102046443B1 (ko) * 2013-05-22 2019-11-20 삼성디스플레이 주식회사 표시 장치 및 그의 영상 보상 방법
CN103383836A (zh) * 2013-07-02 2013-11-06 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板及显示装置
CN104091559A (zh) * 2014-06-19 2014-10-08 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN104134426A (zh) * 2014-07-07 2014-11-05 京东方科技集团股份有限公司 像素结构及其驱动方法、显示装置
CN104252845A (zh) * 2014-09-25 2014-12-31 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
KR20160081595A (ko) * 2014-12-31 2016-07-08 삼성디스플레이 주식회사 표시 장치용 데이터 저장 장치 및 이의 저장 방법
CN108717841A (zh) * 2018-05-29 2018-10-30 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、oled显示面板及其驱动电路和驱动方法

Also Published As

Publication number Publication date
TW202113797A (zh) 2021-04-01
US20210090489A1 (en) 2021-03-25
CN111402802A (zh) 2020-07-10
US11158244B2 (en) 2021-10-26
TWI716120B (zh) 2021-01-11

Similar Documents

Publication Publication Date Title
CN111402802B (zh) 像素电路与显示面板
KR101411619B1 (ko) 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
US20170263187A1 (en) Organic light-emitting pixel driving circuit, driving method thereof, and organic light-emitting display panel
KR100654206B1 (ko) 전자 회로의 구동 방법, 전자 회로, 전자 장치, 전기 광학장치, 및 전자 기기
WO2011125105A1 (ja) 有機el表示装置及びその制御方法
US11562682B2 (en) Pixel circuit
KR20050021296A (ko) 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자 기기
TW200830263A (en) Electro-optical device and electronic apparatus
WO2021184893A1 (zh) 像素电路及其驱动方法、显示基板、显示装置
US8723843B2 (en) Pixel driving circuit with capacitor having threshold voltages information storing function, pixel driving method and light emitting display device
CN109427297B (zh) 栅极驱动器和包括该栅极驱动器的显示装置
CN111210762B (zh) 像素电路
CN111341267B (zh) 像素电路及其驱动方法
CN111986599A (zh) 显示设备
US11289013B2 (en) Pixel circuit and display device having the same
CN111402808B (zh) 像素电路、像素结构与相关的像素矩阵
KR102536629B1 (ko) 화소회로, 그를 포함하는 유기발광표시장치 및 구동방법
CN112530341B (zh) 像素电路
JP2014038168A (ja) 表示装置、電子機器、駆動方法および駆動回路
JP2022163267A (ja) 発光装置、表示装置、およびled表示装置
US9786219B2 (en) Organic light emitting display and method for aging the same
CN113870794B (zh) 像素电路及其驱动方法
US11056048B2 (en) Pixel and display device having the same
CN111445836B (zh) 像素电路
CN110264959B (zh) 显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant