CN111355914A - 一种视频制式信号生成装置和方法 - Google Patents
一种视频制式信号生成装置和方法 Download PDFInfo
- Publication number
- CN111355914A CN111355914A CN201811584132.8A CN201811584132A CN111355914A CN 111355914 A CN111355914 A CN 111355914A CN 201811584132 A CN201811584132 A CN 201811584132A CN 111355914 A CN111355914 A CN 111355914A
- Authority
- CN
- China
- Prior art keywords
- image
- signal
- module
- data
- video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 239000000872 buffer Substances 0.000 claims abstract description 60
- 238000006243 chemical reaction Methods 0.000 claims abstract description 33
- 238000004806 packaging method and process Methods 0.000 claims abstract description 11
- 230000003139 buffering effect Effects 0.000 claims abstract description 7
- 230000003068 static effect Effects 0.000 claims description 15
- 238000012856 packing Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 15
- 238000013461 design Methods 0.000 description 5
- 230000009977 dual effect Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0127—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明提供一种视频制式信号生成装置和方法,所述装置包括:输入缓存模块,用于同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像;制式配置模块,用于接收制式配置参数,并将所述制式配置参数发送给制式控制模块;制式控制模块,用于接收制式配置模块发送的所述制式配置参数,并根据所述制式配置参数生成制式信息;制式生成模块,用于根据所述制式控制模块产生的制式信息读取输入缓存模块中缓存的图像数据,并将所述图像数据打包生成视频制式信号输出至并串转换模块;并串转换模块,用于将所述制式生成模块输出的所述视频制式信号分成两个时钟串行输出。本发明提供的方案能够实现视频图像转为超高清视频制式信号输出。
Description
技术领域
本发明涉及视频技术领域,尤其涉及一种视频制式信号生成装置和方法。
背景技术
视频图像已广泛应用到了生活的方方面面,手机、电视及其他设备都可以进行视频的显示及播放;视频图像需要转成相关显示设备支持的标准制式才能正确显示;随着视频分辨率提升,视频制式的时钟频率也在同步提高,尤其在超清视频(4Kx2K)出现后,对应的视频制式的时钟频率已经提高到了600MHz,这对视频制式生成电路的设计提高了要求,普通的电路设计没有办法工作在如此高的频率上。
发明内容
本发明的主要目的在于克服上述现有技术的缺陷,提供一种视频制式信号生成装置和方法,以解决现有技术中普通的视频制式生成电路没有办法工作在更高的频率上的问题。
本发明一方面提供了一种视频制式信号生成装置,包括:输入缓存模块,用于同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像;制式配置模块,用于接收制式配置参数,并将接收的所述制式配置参数发送给制式控制模块;制式控制模块,用于接收制式配置模块发送的所述制式配置参数,并根据所述制式配置参数生成制式信息;制式生成模块,用于根据所述制式控制模块产生的制式信息读取输入缓存模块中缓存的图像数据,并将所述图像数据打包生成视频制式信号输出至并串转换模块;并串转换模块,用于将所述制式生成模块输出的所述视频制式信号分成两个时钟串行输出。
可选地,所述输入缓存模块,同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像,包括:采用行缓存的方式同时缓存输入视频图像的左半图和右半图;每完成一行左半图行缓存和右半图行缓存后,按顺序读出缓存的左半行图像数据和右半行图像数据,直到生成一幅图像数据。
可选地,所述制式配置参数,包括:行同步信息、行同步后沿、行同步前沿、场同步信息、场同步后沿、场同步前沿、图像有效宽度信息和图像有效高度信息。
可选地,所述输入缓存模块,包括:静态存储器;所述输入缓存模块,包括:左半图行缓存单元和右半图行缓存单元;和/或,所述静态存储器的位宽,包括:两个输入数据宽度。
可选地,所述制式信息包括:行同步信号、场同步信号和数据有效信号;所述制式控制模块,根据所述制式配置参数生成制式信息,包括:根据所述制式配置参数,每个时钟周期输出两个行同步信号、两个场同步信号以及两个数据有效信号。
可选地,所述制式生成模块,根据所述制式控制模块产生的制式信息读取输入缓存模块中缓存的图像数据,包括:根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号;将所述图像数据打包生成视频制式信号,包括:将生成的所述图像信号与所述行同步信号和场同步信号打包在一起生成视频制式信号。
可选地,根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号,包括:每次读取两个像素点的图像数据,从而生成双像素图像信号。
本发明另一方面提供了一种视频制式信号生成方法,包括:输入缓存步骤,用于同时缓存输入视频图像的左半图和右半图至输入缓存模块,并将所述左半图和右半图转换为一幅图像;制式配置步骤,用于接收制式配置参数;制式控制步骤,用于根据所述制式配置参数生成制式信息;制式生成步骤,用于根据所述制式信息读取输入缓存模块中缓存的图像数据,并将所述图像数据打包生成视频制式信号;并串转换步骤,用于将生成的所述视频制式信号分成两个时钟串行输出。
可选地,同时缓存输入视频图像的左半图和右半图至输入缓存模块,并将所述左半图和右半图转换为一幅图像,包括:采用行缓存的方式同时缓存输入视频图像的左半图和右半图;每完成一行左半图行缓存和右半图行缓存后,按顺序读出缓存的左半行图像数据和右半行图像数据,直到生成一幅图像数据。
可选地,所述制式配置参数,包括:行同步信息HSYNC、行同步后沿、行同步前沿、场同步信息、场同步后沿、场同步前沿、图像有效宽度信息和图像有效高度信息。
可选地,所述输入缓存模块,包括:静态存储器;所述静态存储器,包括:左半图行缓存单元和右半图行缓存单元;和/或,所述静态存储器的位宽,包括:两个输入数据宽度。
可选地,所述制式信息包括:行同步信号、场同步信号和数据有效信号;根据所述制式配置参数生成制式信息,包括:根据所述制式配置参数,每个时钟周期输出两个行同步信号、两个场同步信号以及两个数据有效信号。
可选地,根据所述制式信息读取输入缓存模块中缓存的图像数据,包括:根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号;将所述图像数据打包生成视频制式信号,包括:将生成的所述图像信号与所述行同步信号和场同步信号打包在一起生成视频制式信号。
可选地,根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号,包括:每次读取两个像素点的图像数据,从而生成双像素图像信号。
根据本发明的技术方案,以双制式处理的方式,每个时钟周期同时输出两笔数据,并经过串并转换转为高频率时钟域串行输出,可实现视频图像转为高清视频制式信号输出,实现超高清的视频图像转为超高清视频制式输出给显示设备或者HDMI接口;输入缓存模块,制式控制模块及制式生成模块均可同时输出两个像素或者两个消隐区点,效率是单输出的两倍,此种方法使输入缓存模块,制式控制模块及制式生成模块工作在300M时钟时,仅并串转换模块工作在600M时钟,大大降低了高频电路的设计难度。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是本发明提供的视频制式信号生成装置的一实施例的结构示意图;
图2是根据本发明具体实施例的视频制式生成装置各个模块的工作原理框图;
图3是根据本发明实施例的输入缓存模块的设计框图;
图4是根据本发明实施例的视频制式信号示意图;
图5是根据本发明实施例的根据制式配置参数输出同步信号的示意图;
图6是本发明提供的视频制式信号生成方法的一实施例的方法示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明具体实施例及相应的附图对本发明技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
图1是本发明提供的视频制式信号生成装置的一实施例的结构示意图。
如图1所示,根据本发明的一个实施例,所述视频制式信号生成装置包括输入缓存模块110、制式配置模块120、制式控制模块130和制式生成模块140和并串转换模块150。图2是根据本发明具体实施例的视频制式生成装置各个模块的工作原理框图。
输入缓存模块110用于同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像;制式配置模块120用于接收制式配置参数,并将接收的所述制式配置参数发送给制式控制模块;制式控制模块130用于接收制式配置模块发送的所述制式配置参数,并根据所述制式配置参数生成制式信息;制式生成模块140用于根据所述制式控制模块130产生的制式信息读取输入缓存模块110中缓存的图像数据,并将所述图像数据打包生成视频制式信号输出至并串转换模块150;并串转换模块150用于将所述制式生成模块输出的所述视频制式信号分成两个时钟串行输出。
所述输入缓存模块110同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像。具体地,所述输入缓存模块采用行缓存的方式同时缓存输入视频图像的左半图和右半图;每完成一行左半图行缓存和右半图行缓存后,按顺序读出缓存的左半行图像数据和右半行图像数据,直到生成一幅图像数据。
输入视频图像从中间位置平均分成两个半图,输入缓存模块110同时缓存左半图和右半图,这样每个输入时钟周期(例如,300M)可以缓存两个像素点,满足双倍输出时钟(例如,600M)单个像素点读取的速率要求;当左半图行缓存和右半图行缓存都缓存了半行图像时,按顺序先读出左半行数据再读出,再读出右半行数据,以此方式读出一整行图像数据,同样的操作N次(N为图像的行数),即可转成一幅图像。具体可以参考图3,图3是根据本发明实施例的输入缓存模块的设计框图。如图3所示,所述输入缓存模块包括左半图行缓存单元和右半图行缓存单元。所述输入缓存模块具体可以包括静态存储器SRAM。SRAM分为两块,分别为左半图行缓存和右半图行缓存,缓存一行图像,每个SRAM地址存储两个像素点,如图3所示,左半图的像素点按顺序写入左半图行缓存,右半图的点按顺序写入右半图行缓存,左右半图一行图像全部缓存完之后,按照从左到右的顺序读出,每次输出两个像素点。当缓存完一行图像后,按顺序读出缓存的图像数据,所述静态存储器SRAM的位宽优选为两个输入数据宽度,缓存图像时每次存入两个像素点数据到SRAM中,当读取SRAM时,每个时钟可以读取到两个像素点。
制式配置模块120接收制式配置参数,并将接收的所述制式配置参数发送给制式控制模块。具体地,按照要输出的视频制式,将制式配置参数写入制式配置模块。图4是根据本发明实施例的视频制式信号示意图。如图4所示,所述制式配置参数包括行同步信息HSYNC、行同步后沿HBP、行同步前沿HFP、场同步信息VSYNC、场同步后沿VBP、场同步前沿VFP、图像有效宽度信息Active width和图像有效高度信息Active height。另外,图4中Total Height为视频制式信号的总高度,Total width为视频制式信号的总宽度,VSYNCwidth为场同步信号宽度,HSYNC为行同步信号宽度,Active Display Area为有效图像的显示区,Data1为有效图像的第一笔数据,Line1表示有效图像的第一行数据,以此类推。
制式控制模块130接收制式配置模块120发送的所述制式配置参数,并根据所述制式配置参数生成制式信息。其中,所述制式信息包括:行同步信号HSYNC、场同步信号VSYNC和数据有效信号。优选地,制式控制模块130根据所述制式配置参数,每个时钟周期输出两个行同步信号、两个场同步信号以及两个数据有效信号,以实现两倍的输出效率。
图5是根据本发明实施例的根据制式配置参数输出同步信号的示意图。参考图5所示,HSYNC为行同步信号,CLK为时钟信号,以行同步信号HSYNC为例,HSYNC为12个时钟周期,制式控制模块130每个时钟周期输出两个时序信号HSYNC[1:0],HSYNC[0]为偶数时钟(0/2/4/6/8/10)的HSYNC值,HSYNC[1]为奇数时钟(1/3/5/7/9/11)的HSYNC值,这样六个时钟及可输出12个HSYNC值。制式控制模块130每个时钟周期输出HSYNC[1:0],HSYNC[1:0],ACTIVE[1:0],并发送给所述制式生成模块140。
制式生成模块140根据所述制式控制模块130产生的制式信息读取输入缓存模块110中缓存的图像数据,并将所述图像数据打包生成视频制式信号输出至并串转换模块150。具体地,制式生成模块140接收到制式信息HSYNC[1:0],VSYNC[1:0],ACTIVE[1:0]后,根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号。优选地,制式生成模块140每次读取两个像素点的图像数据,从而生成双像素图像信号,即双DATA信号,其中,当ACTIVE为1时,DATA为输入缓存的图像像素,当ACTIVE为0时,DATA为消隐区数据。
将所述图像数据打包生成视频制式信号具体包括:将生成的所述图像信号与所述行同步信号和场同步信号打包在一起生成视频制式信号。即,将HSYNC[1:0]、VSYNC[1:0]和双DATA信号打包在一起,作为一组数据{HSYNC[1:0],VSYNC[1:0],DATA},其中,每个数据包的数据包含两个像素值和同步信息,实际上为两组数据,并输出至并串转换模块150。
并串转换模块150将所述制式生成模块140输出的所述视频制式信号分成两个时钟串行输出。如图2所示,将制式生成模块生成的视频制式信号分成两个时钟串行输出,每个时钟输出DATA、HSYNC、VSYNC信号。前述的输入缓存模块110、制式配置模块120、制式控制模块130和制式生成模块140与输入视频图像为同一时钟域的信号。输入缓存模块110、制式配置模块120、制式控制模块130和制式生成模块140工作在第一时钟频率的时钟域(即以第一时钟频率传输数据),并串转换模块150工作在第二时钟频率的时钟域(即以第二时钟频率传输数据),其中,所述第二时钟频率等于第一时钟频率的二倍,因此,并串转换模块150能够接收第一时钟频率的两笔数据,以所述第一时钟频率的双倍时钟频率输出一笔数据,实现两倍数据传输效率。例如,并串转换模块150接收制式生成模块140以300M时钟传输两笔数据,以600M时钟输出一笔数据,从而实现以600M时钟输出超清视频制式信号。
为清楚说明本发明技术方案,下面以一个具体实施例对本发明提供的视频制式信号生成装置生成视频制式信号的执行流程进行描述。
首先,系统按照要输出的高清视频制式,将制式配置参数写入制式配置模块,配置参数包括HSYNC、HBP、HFP、VSYNC、VBP、VFP、Active width和Active height等,在制式配置参数写完之后即可使能(enable)制式配置模块120。在使能之后,制式控制模块130根据制式配置模块120的制式配置参数,输出制式信息,包括VSYNC、HSYNC及ACTIVE信号,为了提高两倍的输出效率,制式控制模块120每个时钟周期输出两个同步信号,如图3所示,输出HSYNC[1:0]、HSYNC[1:0]、ACTIVE[1:0],与此同时,输入缓存模块110接收输入的左半图和右半图数据,将其存储在内部的静态存储器SRAM中,SRAM分为两块,分别为左半图行缓存和右半图行缓存,当缓存完一行图像后,按顺序读出缓存的图像,存储方式参见图2,SRAM的位宽为两个输入数据宽度,每个时钟输出两个像素。制式生成模块140接收到制式信息HSYNC[1:0]、VSYNC[1:0]、ACTIVE[1:0],根据ACTIVE信息,按顺序读取输入缓存模块110中的图像,每次读取两个像素从而生成双DATA信号,当ACTIVE为1时,DATA为输入缓存的图像像素,当ACTIVE为0时,DATA为消隐区数据,将HSYNC[1:0]、VSYNC[1:0]和DATA打包在一起,作为一组数据{HSYNC[1:0],VSYNC[1:0],DATA},每个包的数据包含两个像素值和同步信息,并输出给并串转换模块150,并串转换模块150将制式生成模块140的数据,分成两个时钟串行输出,每个时钟输出DATA,HSYNC,VSYNC,实现并串转换模块接收以某一时钟域传输的两笔数据,以双倍的时钟域输出一笔数据,实现两倍的数据效率匹配。
本发明装置中输入缓存模块、制式控制模块及制式生成模块均可同时输出两个像素或者两个消隐区点,效率是单输出的两倍,本发明方法使输入缓存模块、制式控制模块及制式生成模块工作在300M时钟时,仅并串转换模块工作在600M时钟,大大降低了高频电路的设计难度。
本发明还提供一种视频制式信号生成方法。
图6是本发明提供的视频制式信号生成方法的一实施例的方法示意图。如图6所示,所述视频制式信号生成方法包括输入缓存步骤S110、制式配置步骤S120、制式控制步骤S130、制式生成步骤S140和并串转换步骤S150。
输入缓存步骤S110用于同时缓存输入视频图像的左半图和右半图至输入缓存模块,并将所述左半图和右半图转换为一幅图像。
具体地,采用行缓存的方式同时缓存输入视频图像的左半图和右半图;每完成一行左半图行缓存和右半图行缓存后,按顺序读出缓存的左半行图像数据和右半行图像数据,直到生成一幅图像数据。
输入视频图像从中间位置平均分成两个半图,同时缓存左半图和右半图至输入缓存模块,这样每个输入时钟周期(例如,300M)可以缓存两个像素点,满足双倍输出时钟(例如,600M)单个像素点读取的速率要求;当左半图行缓存和右半图行缓存都缓存了半行图像时,按顺序先读出左半行数据再读出,再读出右半行数据,以此方式读出一整行图像数据,同样的操作N次(N为图像的行数),即可转成一幅图像。具体可以参考图3,图3是根据本发明实施例的输入缓存模块的设计框图。如图3所示,所述输入缓存模块包括左半图行缓存单元和右半图行缓存单元。所述输入缓存模块具体可以包括静态存储器SRAM。SRAM分为两块,分别为左半图行缓存和右半图行缓存,缓存一行图像,每个SRAM地址存储两个像素点,如图3所示,左半图的像素点按顺序写入左半图行缓存,右半图的点按顺序写入右半图行缓存,左右半图一行图像全部缓存完之后,按照从左到右的顺序读出,每次输出两个像素点。当缓存完一行图像后,按顺序读出缓存的图像数据,所述静态存储器SRAM的位宽优选为两个输入数据宽度,缓存图像时每次存入两个像素点数据到SRAM中,当读取SRAM时,每个时钟可以读取到两个像素点。
制式配置步骤S120用于接收制式配置参数。图4是根据本发明实施例的视频制式信号示意图。如图4所示,所述制式配置参数包括行同步信息HSYNC、行同步后沿HBP、行同步前沿HFP、场同步信息VSYNC、场同步后沿VBP、场同步前沿VFP、图像有效宽度信息Activewidth和图像有效高度信息Active height。另外,图4中Total Height为视频制式信号的总高度,Total width为视频制式信号的总宽度,VSYNC width为场同步信号宽度,HSYNC为行同步信号宽度,Active Display Area为有效图像的显示区,Data1为有效图像的第一笔数据,Line1表示有效图像的第一行数据,以此类推。
制式控制步骤S130用于根据所述制式配置参数生成制式信息。
所述制式信息包括:行同步信号HSYNC、场同步信号VSYNC和数据有效信号。优选地,根据所述制式配置参数,每个时钟周期输出两个行同步信号、两个场同步信号以及两个数据有效信号,以实现两倍的输出效率。
图5是根据本发明实施例的根据制式配置参数输出同步信号的示意图。参考图5所示,HSYNC为行同步信号,CLK为时钟信号,以行同步信号HSYNC为例,HSYNC为12个时钟周期,每个时钟周期输出两个时序信号HSYNC[1:0],HSYNC[0]为偶数时钟(0/2/4/6/8/10)的HSYNC值,HSYNC[1]为奇数时钟(1/3/5/7/9/11)的HSYNC值,这样六个时钟及可输出12个HSYNC值。制式控制模块130每个时钟周期输出HSYNC[1:0],HSYNC[1:0],ACTIVE[1:0],并发送给所述制式生成模块140。
制式生成步骤S140用于根据所述制式信息读取输入缓存模块中缓存的图像数据,并将所述图像数据打包生成视频制式信号。
具体地,接收到制式信息HSYNC[1:0]、VSYNC[1:0]、ACTIVE[1:0]后,根据ACTIVE信号(数据有效信号)按顺序读取所述输入缓存模块中的图像数据,以生成图像信号。优选地,制式生成模块140每次读取两个像素点的图像数据,从而生成双像素图像信号,即双DATA信号,其中,当ACTIVE为1时,DATA为输入缓存的图像像素,当ACTIVE为0时,DATA为消隐区数据。
将所述图像数据打包生成视频制式信号具体包括:将生成的所述图像信号与所述行同步信号和场同步信号打包在一起生成视频制式信号。即,将HSYNC[1:0]、VSYNC[1:0]和双DATA信号打包在一起,作为一组数据{HSYNC[1:0],VSYNC[1:0],DATA},其中,每个数据包的数据包含两个像素值和同步信息,实际上为两组数据,并传输至并串转换模块,并输出至并串转换模块150。
并串转换步骤S150用于将生成的所述视频制式信号分成两个时钟串行输出。如图2所示,将生成的视频制式信号分成两个时钟串行输出,每个时钟输出DATA、HSYNC、VSYNC信号。前述的输入缓存步骤S110、制式配置步骤S120、制式控制步骤S130和制式生成步骤S140中传输的信号与输入视频图像为同一时钟域的信号。前述的输入缓存步骤S110、制式配置步骤S120、制式控制步骤S130和制式生成步骤S140以第一时钟频率传输数据,并串转换步骤S150以第二时钟频率传输数据,其中,所述第二时钟频率等于第一时钟频率的二倍,因此,并串转换步骤S150能够接收第一时钟频率的两笔数据,以所述第一时钟频率的双倍时钟频率输出一笔数据,实现两倍数据传输效率。例如,接收300M时钟传输两笔数据,以600M时钟输出一笔数据,从而实现以600M时钟输出超清视频制式信号。
据此,本发明提供的方案,以双制式处理的方式,每个时钟周期同时输出两笔数据,并经过串并转换转为高频率时钟域串行输出,可实现视频图像转为高清视频制式信号输出,实现超高清的视频图像转为超高清视频制式输出给显示设备或者HDMI接口;输入缓存模块,制式控制模块及制式生成模块均可同时输出两个像素或者两个消隐区点,效率是单输出的两倍,此种方法使输入缓存模块,制式控制模块及制式生成模块工作在300M时钟时,仅并串转换模块工作在600M时钟,大大降低了高频电路的设计难度。
本文中所描述的功能可在硬件、由处理器执行的软件、固件或其任何组合中实施。如果在由处理器执行的软件中实施,那么可将功能作为一或多个指令或代码存储于计算机可读媒体上或经由计算机可读媒体予以传输。其它实例及实施方案在本发明及所附权利要求书的范围及精神内。举例来说,归因于软件的性质,上文所描述的功能可使用由处理器、硬件、固件、硬连线或这些中的任何者的组合执行的软件实施。此外,各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为控制装置的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本发明的实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。
Claims (14)
1.一种视频制式信号生成装置,其特征在于,包括:
输入缓存模块,用于同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像;
制式配置模块,用于接收制式配置参数,并将接收的所述制式配置参数发送给制式控制模块;
制式控制模块,用于接收制式配置模块发送的所述制式配置参数,并根据所述制式配置参数生成制式信息;
制式生成模块,用于根据所述制式控制模块产生的制式信息读取输入缓存模块中缓存的图像数据,并将所述图像数据打包生成视频制式信号输出至并串转换模块;
并串转换模块,用于将所述制式生成模块输出的所述视频制式信号分成两个时钟串行输出。
2.根据权利要求1所述的装置,其特征在于,所述输入缓存模块,同时缓存输入视频图像的左半图和右半图,并将所述左半图和右半图转换为一幅图像,包括:
采用行缓存的方式同时缓存输入视频图像的左半图和右半图;
每完成一行左半图行缓存和右半图行缓存后,按顺序读出缓存的左半行图像数据和右半行图像数据,直到生成一幅图像数据。
3.根据权利要求1或2所述的装置,其特征在于,所述制式配置参数,包括:
行同步信息、行同步后沿、行同步前沿、场同步信息、场同步后沿、场同步前沿、图像有效宽度信息和图像有效高度信息。
4.根据权利要求1-3任一项所述的装置,其特征在于,所述输入缓存模块,包括:静态存储器;
所述输入缓存模块,包括:左半图行缓存单元和右半图行缓存单元;和/或,
所述静态存储器的位宽,包括:两个输入数据宽度。
5.根据权利要求1-4任一项所述的装置,其特征在于,所述制式信息包括:行同步信号、场同步信号和数据有效信号;
所述制式控制模块,根据所述制式配置参数生成制式信息,包括:
根据所述制式配置参数,每个时钟周期输出两个行同步信号、两个场同步信号以及两个数据有效信号。
6.根据权利要求5所述的装置,其特征在于,所述制式生成模块,
根据所述制式控制模块产生的制式信息读取输入缓存模块中缓存的图像数据,包括:
根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号;
将所述图像数据打包生成视频制式信号,包括:
将生成的所述图像信号与所述行同步信号和场同步信号打包在一起生成视频制式信号。
7.根据权利要求6所述的装置,其特征在于,根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号,包括:
每次读取两个像素点的图像数据,从而生成双像素图像信号。
8.一种视频制式信号生成方法,其特征在于,包括:
输入缓存步骤,用于同时缓存输入视频图像的左半图和右半图至输入缓存模块,并将所述左半图和右半图转换为一幅图像;
制式配置步骤,用于接收制式配置参数;
制式控制步骤,用于根据所述制式配置参数生成制式信息;
制式生成步骤,用于根据所述制式信息读取输入缓存模块中缓存的图像数据,并将所述图像数据打包生成视频制式信号;
并串转换步骤,用于将生成的所述视频制式信号分成两个时钟串行输出。
9.根据权利要求8所述的方法,其特征在于,同时缓存输入视频图像的左半图和右半图至输入缓存模块,并将所述左半图和右半图转换为一幅图像,包括:
采用行缓存的方式同时缓存输入视频图像的左半图和右半图;
每完成一行左半图行缓存和右半图行缓存后,按顺序读出缓存的左半行图像数据和右半行图像数据,直到生成一幅图像数据。
10.根据权利要求8或9所述的方法,其特征在于,所述制式配置参数,包括:
行同步信息、行同步后沿、行同步前沿、场同步信息、场同步后沿、场同步前沿、图像有效宽度信息和图像有效高度信息。
11.根据权利要求8-10任一项所述的方法,其特征在于,所述输入缓存模块,包括:静态存储器;
所述静态存储器,包括:左半图行缓存单元和右半图行缓存单元;和/或,
所述静态存储器的位宽,包括:两个输入数据宽度。
12.根据权利要求8-11任一项所述的方法,其特征在于,所述制式信息包括:行同步信号、场同步信号和数据有效信号;
根据所述制式配置参数生成制式信息,包括:
根据所述制式配置参数,每个时钟周期输出两个行同步信号、两个场同步信号以及两个数据有效信号。
13.根据权利要求12所述的方法,其特征在于,根据所述制式信息读取输入缓存模块中缓存的图像数据,包括:
根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号;
将所述图像数据打包生成视频制式信号,包括:
将生成的所述图像信号与所述行同步信号和场同步信号打包在一起生成视频制式信号。
14.根据权利要求13所述的方法,其特征在于,根据所述数据有效信号按顺序读取所述输入缓存模块中的图像数据,以生成图像信号,包括:
每次读取两个像素点的图像数据,从而生成双像素图像信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811584132.8A CN111355914B (zh) | 2018-12-24 | 2018-12-24 | 一种视频制式信号生成装置和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811584132.8A CN111355914B (zh) | 2018-12-24 | 2018-12-24 | 一种视频制式信号生成装置和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111355914A true CN111355914A (zh) | 2020-06-30 |
CN111355914B CN111355914B (zh) | 2021-09-21 |
Family
ID=71196790
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811584132.8A Active CN111355914B (zh) | 2018-12-24 | 2018-12-24 | 一种视频制式信号生成装置和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111355914B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113852733A (zh) * | 2021-10-21 | 2021-12-28 | 中国北方车辆研究所 | 一种基于单路同轴的多源图像低延时并行传输电路及方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0991520A1 (de) * | 1997-06-20 | 2000-04-12 | bio-tec Biologische Naturverpackungen GmbH & Co. KG | Tapete bzw. wandbekleidung aufweisend mindestens eine schicht aus biologisch abbaubaren werkstoffen |
CN203206399U (zh) * | 2013-04-07 | 2013-09-18 | 福建星网视易信息系统有限公司 | 一种基于fpga的视频亚像素亮度插值的装置 |
CN103647918A (zh) * | 2013-12-20 | 2014-03-19 | 广东威创视讯科技股份有限公司 | 一种视频同步化的方法及装置 |
CN104853133A (zh) * | 2015-06-05 | 2015-08-19 | 武汉精测电子技术股份有限公司 | LVDS视频信号转换为适用于8LaneV-BY-ONE视频信号的方法及系统 |
CN105721818A (zh) * | 2016-03-18 | 2016-06-29 | 武汉精测电子技术股份有限公司 | 一种信号转换方法及装置 |
CN206021233U (zh) * | 2016-07-26 | 2017-03-15 | 四川大学 | 视频流像素级数据随机实时访问的存储器 |
-
2018
- 2018-12-24 CN CN201811584132.8A patent/CN111355914B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0991520A1 (de) * | 1997-06-20 | 2000-04-12 | bio-tec Biologische Naturverpackungen GmbH & Co. KG | Tapete bzw. wandbekleidung aufweisend mindestens eine schicht aus biologisch abbaubaren werkstoffen |
CN203206399U (zh) * | 2013-04-07 | 2013-09-18 | 福建星网视易信息系统有限公司 | 一种基于fpga的视频亚像素亮度插值的装置 |
CN103647918A (zh) * | 2013-12-20 | 2014-03-19 | 广东威创视讯科技股份有限公司 | 一种视频同步化的方法及装置 |
CN104853133A (zh) * | 2015-06-05 | 2015-08-19 | 武汉精测电子技术股份有限公司 | LVDS视频信号转换为适用于8LaneV-BY-ONE视频信号的方法及系统 |
CN105721818A (zh) * | 2016-03-18 | 2016-06-29 | 武汉精测电子技术股份有限公司 | 一种信号转换方法及装置 |
CN206021233U (zh) * | 2016-07-26 | 2017-03-15 | 四川大学 | 视频流像素级数据随机实时访问的存储器 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113852733A (zh) * | 2021-10-21 | 2021-12-28 | 中国北方车辆研究所 | 一种基于单路同轴的多源图像低延时并行传输电路及方法 |
CN113852733B (zh) * | 2021-10-21 | 2024-04-30 | 中国北方车辆研究所 | 一种基于单路同轴的多源图像低延时并行传输电路及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111355914B (zh) | 2021-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105721818B (zh) | 一种信号转换方法及装置 | |
TWI579819B (zh) | 顯示驅動器積體電路及其顯示資料處理方法 | |
JP2015001549A (ja) | 信号出力装置、信号出力方法、及び映像表示装置 | |
JP6272670B2 (ja) | ディスプレードライバ集積回路及びディスプレーデータ処理方法 | |
JP2015075770A (ja) | 映像処理装置、映像処理装置を含む電子装置、及び、映像処理方法 | |
US9288418B2 (en) | Video signal transmitter apparatus and receiver apparatus using uncompressed transmission system of video signal | |
CN110896431B (zh) | 一种无压缩高清视频传输方法和系统 | |
CN102006489B (zh) | 用于立体显示的帧频转换装置及方法 | |
CN111355914B (zh) | 一种视频制式信号生成装置和方法 | |
CN111988552B (zh) | 图像输出控制方法及装置和视频处理设备 | |
CN108898983B (zh) | 一种视频信号扩展系统及方法 | |
CN114449178A (zh) | 视频信号传输控制方法及视频信号传输系统 | |
JP6120798B2 (ja) | 送信装置、受信装置および送受信システム | |
JP4781688B2 (ja) | 映像信号伝送方法及び映像信号伝送装置 | |
CN102497514A (zh) | 一种三通道视频转发设备和转发方法 | |
CN105721817A (zh) | 基于ddr将lvds信号转换dp信号的方法和装置 | |
KR101642841B1 (ko) | 재생성 클럭신호 기반 멀티비전 시스템 용 영상신호 지터 제거 장치 및 방법 | |
JP2008015565A (ja) | 画像処理回路および画像処理システムならびに画像処理方法 | |
JP6634586B2 (ja) | 信号送受信装置 | |
CN102035994A (zh) | 一种无损改变输出视频格式的电路及方法 | |
JP2014216668A (ja) | 撮像装置 | |
JP2013098966A (ja) | 映像処理システム、映像処理方法、及びコンピュータプログラム | |
CN109451202A (zh) | 一种视频图像生成电路及方法 | |
CN117499680A (zh) | 视频流压缩同步控制电路、方法及设备 | |
CN118488264A (zh) | 一种视频数据传输系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |